KR19980014040U - 리세트신호 발생회로 - Google Patents

리세트신호 발생회로 Download PDF

Info

Publication number
KR19980014040U
KR19980014040U KR2019960027644U KR19960027644U KR19980014040U KR 19980014040 U KR19980014040 U KR 19980014040U KR 2019960027644 U KR2019960027644 U KR 2019960027644U KR 19960027644 U KR19960027644 U KR 19960027644U KR 19980014040 U KR19980014040 U KR 19980014040U
Authority
KR
South Korea
Prior art keywords
clock
input
reset
reset signal
terminal
Prior art date
Application number
KR2019960027644U
Other languages
English (en)
Inventor
김인철
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR2019960027644U priority Critical patent/KR19980014040U/ko
Publication of KR19980014040U publication Critical patent/KR19980014040U/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 고안은, 수동식 리세트 스위치를 동작시키는 경우 리세트 스위치의 접촉부로부터 발생하는 리세트신호의 채터링 현상(chattering)이 발진기 클록 또는 분주된 시스템 클록에 의해 방지될 수 있도록 된 리세트신호 발생회로에 관한 것으로, 수동식 리세트 스위치(9)의 동작시 전원(Vcc)의 로우 레벨신호가 입력단자(D)로 입력되고, 발진기로부터의 발진기 클록이 클록단자(CLK)로 입력되어 상기 발진기 클록의 상승시간에 상기 입력단자(D)로 입력되는 논리값이 선택되어 출력단자(Q)로부터 출력되는 D 플립플롭(10)을 포함하여 구성된 것을 특징으로 한다.

Description

리세트신호 발생회로(A circuit for generating the reset signal)
본 고안은 리세트신호 발생회로에 관한 것으로, 특히 수동식 리세트 스위치를 동작시키는 경우 리세트 스위치의 접촉부로부터 발생하는 리세트신호의 채터링 현상(chattering)이 발진기 클록 또는 분주된 시스템 클록에 의해 방지될 수 있도록 된 리세트신호 발생회로에 관한 것이다.
도 1은 일반적인 리세트신호 발생회로의 일례를 나타낸 블록도이다. 도시한 바와 같이 상기 리세트신호 발생회로는 리세트 스위치(30)와, 리세트회로(32) 및, D 플립플롭(34)으로 구성되게 된다. 상기 리세트회로(32)는 저항(R)과 콘덴서(C)가 직렬 접속되어 구성되고, 전원(Vcc) 투입시 발생하는 리세트신호를 인가하도록 구성되어 있다.
먼저, 전원(Vcc)이 처음 입력될 때 콘덴서(C)에는 충전된 전류가 존재하지 않은 것으로 가정하는 경우 D 플립플롭(34)의 입력은 논리 로우 레벨신호, 예컨대 0 이면 D 플립플롭(34)의 출력(Q)은 논리 0 으로 되게 된다. 따라서, 출력()은 논리 하이 레벨신호, 예컨대 1 로 되어 리세트신호가 출력됨으로써 소정 장치, 예컨대 마이크로 프로세서와 같은 장치가 리세트되게 된다.
그리고, 콘덴서(C)는 전원(Vcc)이 상승하게 되어 소정 전압이 될때까지 소정 시간 동안 상태를 유지하게 된다. 이후, 전원(Vcc)이 상승하게 되어 소정 전압 이상이 되는 경우, D 플립플롭(34)의 입력이 논리 1 로 되면, D 플립플롭(34)의 출력(Q)은 논리 0 으로 되게 된다. 따라서, 출력()은 논리 1 로 되어 리세트 상태가 해제되게 된다.
이후, 리세트 스위치(30)를 누르면, 예컨대 상기 리세트 스위치(30)를 온상태로 하게 되면, 콘덴서(C)에 충전된 전류가 방전되어 D 플립플롭(34)의 입력이 다시 논리 0 으로 리세트되게 된다. 이와 같은 모든 동작은 시스템 클록에 동기되어 동작하게 된다.
한편, D 플립플롭(34)은 클록 입력단자(CLK)와 입력단자(D)의 입력에 관계없이 플립플롭을 특별한 상태로 하는데 이용할 수 있도록 하기 위해 비동기 입력을 갖게 된다. 이와 같은 입력단자로는 프리세트 단자(PR)와 소거단자(CLR)를 이용하게 된다.
이와 같은, 리세트회로에서는 리세트신호를 받은 집적회로가 사용하는 전원전압의 크기나 전원전압의 상승의 경향 등의 조건에 의해 전원투입시의 리세트신호를 발생시키는 능력에는 한계가 있었다. 예컨대, 전원투입시 상기 리세트회로는 시스템을 리세트시키는 리세트신호가 다소 불안정하게 되어 시스템이 오동작을 하거나 레지스터의 초기값 설정에 문제가 발생하게 되었다.
또한, 수동식 리세트 스위치를 이용하여 리세트회로를 동작시키는 경우 인가되는 전원에 의한 불안정한 리세트신호, 예컨대 채터링(chattering) 현상이 포함된 리세트신호가 발생하게 되어 시스템이 불안정하게 된다. 상기 채터링 현상은 스위치의 개폐시 스위치의 접촉부에서 발생하는 리세트신호의 왜곡현상으로, 이와 같은 채터링에 의해 리세트신호가 불안정하게 발생하는 문제점이 있었다.
이에 본 고안은 상기한 문제점을 해결하기 위한 것으로, 수동식 리세트 스위치를 동작시키는 경우 리세트 스위치의 접촉부로부터 발생하는 리세트신호의 채터링 현상(chattering)이 발진기 클록 또는 분주된 시스템 클록에 의해 방지될 수 있도록 된 리세트신호 발생회로를 제공하는데 그 목적이 있다.
상기한 바의 목적을 달성하기 위한 본 고안은, 수동식 리세트 스위치의 동작시 전원의 로우 레벨신호가 입력단자로 입력되고, 발진기로부터의 발진기 클록이 클록단자로 입력되어 상기 발진기 클록의 상승시간에 상기 입력단자로 입력되는 논리값이 선택되어 출력단자로부터 출력되는 D 플립플롭을 포함하여 구성된 것을 특징으로 한다.
상기한 바와 같이 구성된 본 고안은, 수동식 리세트 스위치를 동작시키는 경우 리세트 스위치의 접촉부로부터 발생하는 리세트신호의 채터링 현상이 발진기 클록 또는 분주된 시스템 클록에 의해 방지될 수 있어 시스템의 오동작이 방지될 수 있게 된다.
도 1은 일반적인 리세트신호 발생회로의 일례를 나타낸 회로도,
도 2는 본 고안에 따른 리세트신호 발생회로의 1 실시예를 나타낸 회로도,
도 3은 도 2에 도시된 리세트신호 발생회로에 있어서 리세트신호의 형성 과정을 나타낸 파형도,
도 4는 본 고안에 따른 리세트신호 발생회로의 다른 실시예를 나타낸 회로도,
도 5는 도 4에 도시된 리세트신호 발생회로에 있어서 리세트신호의 형성 과정을 나타낸 파형도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
9,30: 리세트 스위치,10,34: D 플립플롭.
이하, 본 고안의 바람직한 실시예를 첨부한 예시도면을 참조하여 상세히 설명한다.
도 2는 본 고안에 따른 리세트신호 발생회로의 1 실시예를 나타낸 회로도이다. 먼저, D 플립플롭(10)의 입력단자(D)에는 저항(R1)을 매개로 전원(Vcc)이 접속되어 리세트 스위치 전원이 입력되고, 클록 입력단자(CLK)로는 발진기(도시되지 않음)로부터 시스템 클록을 소정 분주, 예컨대 n 분주한 발진기 클록이 입력되며, 출력단자(Q)로는 리세트신호가 출력되게 된다.
또한, D 플립플롭(10)은 클록 입력단자(CLK)와 입력단자(D)의 입력에 관계없이 플립플롭을 특별한 상태로 하는데 이용할 수 있도록 하기 위해 비동기 입력을 갖게 된다. 이와 같은, 입력단자로는 프리세트 단자(PR)와 소거단자(CLR)를 이용하게 된다. 상기 본 고안에 있어서 프리세트 단자(PR)로서 네가티프-에지-트리거, 예컨대 하강 에지신호에서 동작하는 네가티프 프리세트 단자(PRN)가 사용되지만, 이 단자(PRN)가 저항(R2)을 매개로 전원(Vcc)에 접속되어 사용되지 않게 된다.
도 2에 나타낸 실시예에서는 클록단자(CLK)로 입력되는 클록신호를 발진기 클록, 예컨대 집적회로의 통상 동작에 사용되는 클록을 사용할 수 있지만, 이에 한정되는 것은 아니다.
다음에, 도 2의 리세트신호 발생회로에 있어서 리세트 스위치(9)를 동작시키면, 상기 리세트 스위치(9)의 온상태인 동안에는 D 플립플롭(10)의 입력단자(D)로 입력되는 전원(Vcc)이 로우 레벨신호로 되고, 오프상태인 동안에는 하이 레벨신호로 되게 된다. 이때, 상기 리세트 스위치(9)의 오프시에는 상기 리세트 스위치(9)의 접촉부에 의해 발생하는 채터링 현상(chattering)이 발생하여 리세트신호의 파형을 왜곡시키게 된다. 따라서, 상기 리세트 스위치(9)의 오프시에 채터링 현상이 포함된 전원(Vcc)의 로우 레벨신호가 상기 D 플립플롭(10)의 입력단자(D)로 입력되게 된다.
이와 동시에, 상기 D 플립플롭(10)의 클록단자(CLK)로는 발진기로부터의 발진기 클록이 입력되어 이 발진기 클록의 상승시간에 상기 입력단자(D)로 입력되는 로우 레벨신호, 예컨대 논리 0 이 출력단자(Q)로 출력되고, 이후 상기 발진기 클록의 다음 클록의 상승시간에 상기 입력단자(D)로 입력되는 하이 레벨신호, 예컨대 논리 1 이 출력단자(Q)로부터 출력되게 된다.
상기 과정에서의 발진기 클록의 동작에 의해 상기 D 플립플롭(10)의 입력단자(D)로 입력되는 채터링 현상이 포함된 로우 레벨신호에서 상기 채터링 현상이 제거되어 안정된 10 클록의 로우 레벨신호, 즉 리세트신호가 출력단자(Q)로부터 출력되게 된다.
다음에, 도 2에 나타낸 리세트신호 발생회로를 참조하여 도 3에 나타낸 리세트신호의 형성 과정을 설명하면 다음과 같다. 여기서, 리세트 스위치(9)의 동작시 발생하는 채터링 현상은 발진기 클록의 1 클록내에서 발생하는 것으로 한다.
먼저, 도 3a는 리세트 스위치(9)의 온·오프 시점을 나타낸 도면으로, 여기서는 상기 리세트 스위치(9)를 온상태로 하면 입력 전원(Vcc)이 로우 레벨신호로 되고, 오프상태로 하면 하이 레벨신호로 되는 것을 나타내고 있다. 도 3b는 클록신호(CLK)로서 시스템 클록을 나타내지만, 집적회로의 통상 동작에 사용되는 클록을 사용할 수 있고, 이에 한정되는 것은 아니다.
도 3c는 리세트 스위치(9)의 동작시 D 플립플롭(10)의 입력단자(D)로 입력되는 채터링 현상이 포함된 로우 레벨신호의 파형을 나타낸 도면이고, 도 3d는 발진기로부터의 발진기 클록신호의 파형을 나타낸 도면이며, 도 3e는 D 플립플롭(10)의 출력단자(Q)로부터 출력되는 출력신호, 즉 로우 레벨신호의 파형을 나타낸다.
도 4는 본 고안에 따른 리세트신호 발생회로의 다른 실시예를 나타낸 회로도로, 여기서 상기 1 실시예와 동일한 구성요소에는 동일한 참조부호를 붙이고, 그에 대한 상세한 설명은 생략한다. 상기 도 4에 있어서 D 플립플롭(10)의 클록단자(CLK)로 입력되는 클록으로는 시스템 클록을 사용하고, 이 시스템 클록의 1 주기내에서 채터링 현상이 발생하는 것으로 한다.
다음에, 도 4에 나타낸 리세트신호 발생회로를 참조하여 도 5에 나타낸 리세트신호의 형성 과정을 설명하면 다음과 같다.
먼저, 도 5a는 리세트 스위치(9)의 온·오프 시점을 나타낸 도면으로, 여기서는 상기 리세트 스위치(9)를 온상태로 하면 입력 전원(Vcc)이 로우 레벨신호로 되고, 오프상태로 하면 하이 레벨신호로 되는 것을 나타내고 있다. 도 5b는 리세트 스위치(9)의 동작시 D 플립플롭(10)의 입력단자(D)로 입력되는 채터링 현상이 포함된 로우 레벨신호의 파형을 나타낸 도면이다.
도 5c는 클록신호(CLK)로서 시스템 클록을 나타내지만, 집적회로의 통상 동작에 사용되는 클록을 사용할 수 있고, 이에 한정되는 것은 아니다. 그리고, 도 3d는 D 플립플롭(10)의 출력단자(Q)로부터 출력되는 출력신호, 즉 로우 레벨신호의 파형을 나타낸다.
한편, 본원 청구범위의 각 구성요건에 병기된 도면참조부호는 본원 고안의 이해를 용이하게 하기 위한 것으로, 본원 고안의 기술적 범위를 도면에 도시한 실시예로 한정할 의도에서 병기한 것은 아니다.
이상에서 설명한 바와 같이 본 고안에 의하면, 수동식 리세트 스위치를 동작시키는 경우 리세트 스위치의 접촉부로부터 발생하는 리세트신호의 채터링 현상이 발진기 클록 또는 분주된 시스템 클록에 의해 방지될 수 있어 시스템의 오동작이 방지될 수 있게 된다.

Claims (3)

  1. 수동식 리세트 스위치(9)의 동작시 전원(Vcc)의 로우 레벨신호가 입력단자(D)로 입력되고, 발진기로부터의 발진기 클록이 클록단자(CLK)로 입력되어 상기 발진기 클록의 상승시간에 상기 입력단자(D)로 입력되는 논리값이 선택되어 출력단자(Q)로부터 출력되는 D 플립플롭(10)을 포함하여 구성된 것을 특징으로 하는 리세트신호 발생회로.
  2. 제 1 항에 있어서, 상기 D 플립플롭(10)의 클록단자(CLK)로 입력되는 클록신호로는
    소정 분주된 시스템 클록을 사용하는 것을 특징으로 하는 리세트신호 발생회로.
  3. 제 2 항에 있어서, 상기 시스템 클록은 1 주기내에 채터링 현상을 포함하는 것을 특징으로 하는 리세트신호 발생회로.
KR2019960027644U 1996-08-31 1996-08-31 리세트신호 발생회로 KR19980014040U (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960027644U KR19980014040U (ko) 1996-08-31 1996-08-31 리세트신호 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960027644U KR19980014040U (ko) 1996-08-31 1996-08-31 리세트신호 발생회로

Publications (1)

Publication Number Publication Date
KR19980014040U true KR19980014040U (ko) 1998-06-05

Family

ID=53974874

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960027644U KR19980014040U (ko) 1996-08-31 1996-08-31 리세트신호 발생회로

Country Status (1)

Country Link
KR (1) KR19980014040U (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030016675A (ko) * 2001-08-21 2003-03-03 현대자동차주식회사 디 플립플롭을 이용한 지연시간 제어 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030016675A (ko) * 2001-08-21 2003-03-03 현대자동차주식회사 디 플립플롭을 이용한 지연시간 제어 장치

Similar Documents

Publication Publication Date Title
KR970705867A (ko) 정밀한 rc발진기(accvrate rc oscillator)
KR950010074A (ko) 동기 디램(dram)
KR960018901A (ko) 피이드백 래치 및 피이드백 래치의 피이드백 동작 형성 방법
US6507221B2 (en) Circuit for the filtering of parasitic logic signals
KR19980014040U (ko) 리세트신호 발생회로
KR100202174B1 (ko) 파우어 온 리세트 신호 발생 회로
KR200145466Y1 (ko) 리세트신호 발생회로
KR200145465Y1 (ko) 리세트신호 발생회로
KR19980075712A (ko) 반도체 메모리 장치의 기준전압 발생회로
JPH04227315A (ja) 非同期遅延回路および入力信号遅延方法
KR910008243Y1 (ko) 리세트 회로
KR930002026Y1 (ko) 주변장치의 프로그램을 위한 리세트회로
KR19990016869U (ko) 피씨의 전자스위치
KR900003594Y1 (ko) 시스템 리세트 스위치 보호장치
KR950002080Y1 (ko) 컴퓨터의 리셋 안정화 회로
SU1246346A2 (ru) Мультивибратор
JPH04274613A (ja) チャタリング除去回路
KR100549084B1 (ko) 과도현상 제거회로를 갖는 디스플레이장치
KR900009086B1 (ko) 전원공급 안정화 리세트회로
KR940002744B1 (ko) 수동 리셋 스위치에 의한 고정밀 미세 단일 펄스 발생회로
JPH0229117A (ja) リセット回路
JPH048668Y2 (ko)
RU1812641C (ru) Устройство дл управлени ркостью лампы накаливани
KR910004402Y1 (ko) 다기능 스위치에 의한 입력 데이터의 판별 회로
KR20000010938U (ko) 파워 다운 모드하에서 리셋 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application