KR102607898B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102607898B1
KR102607898B1 KR1020180100305A KR20180100305A KR102607898B1 KR 102607898 B1 KR102607898 B1 KR 102607898B1 KR 1020180100305 A KR1020180100305 A KR 1020180100305A KR 20180100305 A KR20180100305 A KR 20180100305A KR 102607898 B1 KR102607898 B1 KR 102607898B1
Authority
KR
South Korea
Prior art keywords
signal
wires
phase
inverted
display device
Prior art date
Application number
KR1020180100305A
Other languages
English (en)
Other versions
KR20200023860A (ko
Inventor
박찬수
신형범
이세응
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020180100305A priority Critical patent/KR102607898B1/ko
Publication of KR20200023860A publication Critical patent/KR20200023860A/ko
Application granted granted Critical
Publication of KR102607898B1 publication Critical patent/KR102607898B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시 장치에 관한 것으로서, 본 발명에 따른 표시 장치는 복수의 화소가 정의되는 표시 영역 및 표시 영역을 둘러싸는 비표시 영역을 포함하는 기판, 비표시 영역에서 동일한 방향으로 연장하는 복수의 신호 배선, 및 복수의 신호 배선의 연장 방향과 동일한 방향으로 연장되어 복수의 신호 배선과 인접하여 배치된 하나 이상의 추가 배선을 포함하며, 하나 이상의 추가 배선에는 복수의 신호 배선 중 적어도 하나에 인가되는 신호의 반전 위상 신호(inverted signal)가 인가될 수 있다. 이에, 표시 장치가 포함하는 복수의 신호 배선에서 발생되는 자기장에 의한 표시 장치와 외부 전자 장치 사이의 전자파 간섭이 감소될 수 있는 효과가 있다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로서, 보다 상세하게는 표시 장치의 전자파 간섭(Electromagnetic interference: EMI)을 감소시킬 수 있는 표시 장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시 장치의 시장이 커지고 있다. 모바일폰(mobile phone), 태블릿(tablet), 내비게이션(Navigation), 노트북(Notebook), 텔레비젼(television), 모니터(monitor) 및 퍼블릭 디스플레이(public display; PD)와 같은 전자 디바이스에는 표시 장치가 기본적으로 탑재되어 있어 표시 장치의 수요 또한 나날이 증가하고 있다.
표시 장치는 다양한 신호를 전달하는 배선을 포함할 수 있으며, 배선에 인가되는 신호에 의하여 표시 장치 내부 및 외부에는 자기장이 발생될 수 있다. 이러한 자기장에 의하여 표시 장치에서는 전자파가 발생될 수 있고, 표시 장치와 표시 장치와 인접한 다른 전자 장치 사이의 전자파 간섭이 발생될 수 있다.
표시 장치와 다른 전자 장치 사이의 전자파 간섭이 발생될 경우, 표시 장치 및 다른 전자 장치에서 발생되는 신호에 노이즈가 발생될 수 있고, 오작동될 수 있다. 또한, 표시 장치 및 다른 전자 장치의 신호 품질이 저하될 수 있다. 따라서, 표시 장치에서 발생되는 자기장에 의한 전자파 간섭을 감소시킬 필요성이 존재한다.
본 발명이 해결하고자 하는 과제는 표시 장치가 포함하는 복수의 신호 배선 각각과 인접하게 복수의 추가 배선을 배치하고, 인접한 신호 배선에 인가되는 신호의 위상이 반전된 신호를 복수의 추가 배선 각각에 인가시킴으로써 복수의 신호 배선에 인가되는 신호에 의하여 발생되는 표시 장치의 전자파 간섭이 감소될 수 있는 표시 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 다른 과제는, 복수의 신호 배선 중 두 배선의 사이에 추가 배선을 배치하고, 인접한 두 신호 배선 각각에 인가되는 신호의 변화되는 위상과 반대로 변화되는 반전 위상 신호를 추가 배선에 인가함으로써, 표시 장치의 전자파 간섭이 감소될 수 있고, 비표시 영역의 면적이 감소될 수 있는 표시 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 또 다른 과제는, 복수의 신호 배선 사이에 하나의 추가 배선을 배치하고, 복수의 신호 배선 각각에 인가되는 신호의 변화되는 위상과 반대로 위상이 변화되는 반전 위상 신호를 추가 배선에 인가함으로써, 하나의 추가 배선만으로도 복수의 신호 배선에 의한 표시 장치의 전자파 간섭이 효과적으로 감소될 수 있는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
전술한 바와 같은 과제를 해결하기 위하여 본 발명의 일 실시예에 따른 표시 장치는 복수의 화소가 정의되는 표시 영역 및 표시 영역을 둘러싸는 비표시 영역을 포함하는 기판, 비표시 영역에서 동일한 방향으로 연장하는 복수의 신호 배선, 및 복수의 신호 배선의 연장 방향과 동일한 방향으로 연장되어 복수의 신호 배선과 인접하여 배치된 하나 이상의 추가 배선을 포함하며, 하나 이상의 추가 배선에는 복수의 신호 배선 중 적어도 하나에 인가되는 신호의 반전 위상 신호(inverted signal)가 인가될 수 있다. 이에, 표시 장치가 포함하는 복수의 신호 배선에서 발생되는 자기장에 의한 표시 장치와 외부 전자 장치 사이의 전자파 간섭이 감소될 수 있는 효과가 있다.
전술한 바와 같은 과제를 해결하기 위하여 본 발명의 다른 실시예에 따른 표시 장치는 기판, 기판 상에서 나란히 배치되고, 순차적으로 쉬프트된 펄스 신호가 각각 인가되는 복수의 신호 배선, 및 복수의 신호 배선과 나란히 배치된 하나 이상의 반전 신호 배선을 포함하며, 반전 신호 배선에는, 복수의 신호 배선 중 하나 이상에 인가되는 펄스 신호의 위상이 변화되는 경우, 변화되는 위상과 반대로 위상이 변화되는 신호가 인가될 수 있다. 이에, 표시 장치의 오작동과 불량이 감소될 수 있으며, 표시 장치와 외부의 다른 전자 장치 사이의 신호 전달이 개선될 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명은 표시 장치가 포함하는 복수의 신호 배선에서 발생되는 자기장에 의한 표시 장치와 외부 전자 장치 사이의 전자파 간섭이 감소될 수 있는 효과가 있다.
또한, 본 발명은 두 개의 신호 배선 사이에 하나의 추가 배선을 배치함으로써, 전자파 간섭이 감소됨과 동시에 추가 배선의 수를 줄일 수 있고, 이에, 추가 배선이 배치되는 비표시 영역의 넓이가 감소될 수 있는 효과가 있다.
또한, 본 발명은 복수의 신호 배선과 인접하여 하나의 추가 배선을 배치함으로써, 전자파 간섭이 감소되고 표시 장치의 오작동과 불량이 감소됨과 동시에 비표시 영역의 넓이가 최소화될 수 있는 효과가 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 개략적인 블록도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대 평면도이다.
도 3은 본 발명의 일 실시예에 따른 복수의 신호 배선 및 추가 배선의 구동 파형도이다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치의 개략적인 확대 평면도이다.
도 5는 본 발명의 다른 실시예에 따른 복수의 신호 배선 및 추가 배선의 구동 파형도이다.
도 6은 본 발명의 또 다른 실시예에 따른 표시 장치의 개략적인 확대 평면도이다.
도 7은 본 발명의 또 다른 실시예에 따른 복수의 신호 배선 및 추가 배선의 구동 파형도이다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치의 개략적인 확대 평면도이다.
도 9는 비교예 및 본 발명의 일 실시예에 따른 표시 장치의 주파수에 따른 전압의 세기의 환산값을 설명하기 위한 그래프이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
소자 또는 층이 다른 소자 또는 층 "위 (on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 크기 및 두께에 반드시 한정되는 것은 아니다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하며, 당업자가 충분히 이해할 수 있듯이 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시예들을 상세히 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 개략적인 블록도이다. 도 1을 참조하면, 표시 장치(100)는 표시 패널(110), 타이밍 컨트롤러(150), 데이터 구동부(120), 게이트 구동부(140) 및 디멀티플렉서부(130)를 포함한다.
표시 패널(110)은 영상을 표시하는 구성 요소이다. 표시 패널(110)은 액정 표시 장치, 유기 발광 표시 장치, 전기 영동 표시 장치 등과 같은 다양한 표시 장치에서 사용되는 표시 패널로 구현될 수 있다.
표시 패널(110)은 복수의 화소(PX)에 의해 정의되는 표시 영역(110A)과 각종 신호 배선들이나 패드 등이 형성되는 비표시 영역(110B)을 포함한다. 표시 패널(110)의 표시 영역(110A)에는 복수의 데이터 배선(DL) 및 복수의 게이트 배선(GL)에 의하여 정의되는 복수의 화소(PX)가 배치된다. 복수의 화소(PX)는 각각 빛을 발생시켜 영상을 표시하는 구성 요소이다. 하나의 화소(PX)에는 게이트 배선(GL) 및/또는 데이터 배선(DL)과 연결된 트랜지스터와 게이트 신호 및 트랜지스터에 의해 공급된 데이터 신호에 대응하여 동작하는 화소 회로가 포함된다. 화소(PX)은 화소 회로의 구성에 따라 액정 소자를 포함하는 액정 표시 패널이나 유기 발광 소자를 포함하는 유기 발광 표시 패널 등으로 구현될 수 있다.
표시 패널(110)의 표시 영역(110A) 및 비표시 영역(110B)에는 서로 다른 방향으로 연장되며 상호 교차하는 복수의 데이터 배선(DL) 및 복수의 게이트 배선(GL)이 배치된다. 복수의 데이터 배선(DL)은 복수의 화소(PX)에 데이터 신호를 전달하는 배선이며, 복수의 게이트 배선(GL)은 복수의 화소(PX)에 게이트 신호를 전달하는 배선이다.
도 1을 참조하면, 표시 장치(100)의 타이밍 컨트롤러(150)는 표시 장치의 여러 구성 요소로 제어 신호를 전달하는 구성 요소이다. 타이밍 컨트롤러(150)는 영상 보드에 연결된 LVDS 또는 TMDS 인터페이스 등의 수신 회로를 통해 수직 동기 신호, 수평 동기 신호, 데이터 인에이블 신호, 도트 클럭 등의 타이밍 신호를 입력받는다. 타이밍 컨트롤러(150)는 입력된 타이밍 신호를 기준으로 데이터 구동부(120), 게이트 구동부(140) 및 디멀티플렉서부(130)의 동작 타이밍을 제어하기 위한 제어 신호들을 발생시킨다.
도 1을 참조하면, 데이터 구동부(120)는 복수의 화소(PX)에 전달되는 데이터 신호로 선택되는 비디오 신호를 출력 신호로 생성하는 구성 요소이다. 데이터 구동부(120)는 복수의 소스 드라이브 IC(Integrated Circuit)를 포함한다. 복수의 소스 드라이브 IC는 타이밍 컨트롤러(150)로부터 비디오 신호를 공급받는다. 비디오 신호는 데이터 배선에 선택적으로 인가되어 데이터 신호로 생성되는 신호를 의미한다. 데이터 구동부(120)는 출력 배선(DO)을 통하여 비디오 신호를 디멀티플렉서부(130)에 전달할 수 있다.
도 1을 참조하면, 디멀티플렉서부(130)는 비디오 신호를 선택적으로 데이터 신호로 출력하는 구성 요소이다. 디멀티플렉서부(130)는 복수의 디멀티플렉서(131)를 포함한다. 디멀티플렉서(131)는 데이터 구동부(120)로부터 비디오 신호를 전달받아 복수의 데이터 배선(DL) 각각으로 데이터 신호를 전달하는 구성 요소이다. 디멀티플렉서(131)는 타이밍 컨트롤러(150)으로부터 타이밍 제어 신호를 인가받을 수 있고, 타이밍 제어 신호에 응답하여 데이터 신호를 표시 패널(110)의 데이터 배선(DL)을 통해 공급한다.
도 1을 참조하면, 게이트 구동부(140)는 복수의 화소(PX)에 전달되는 게이트 신호를 생성하는 구성 요소이다. 게이트 구동부(140)는 타이밍 컨트롤러(150)로부터 TTL(Transistor-Transistor-Logic) 레벨로 입력되는 클럭 신호의 레벨이 시프팅된 복수의 클럭 신호를 공급받는다. 게이트 구동부(140)는 시프트 레지스터를 포함할 수 있다. 시프트 레지스터는 GIP 방식에 의해 표시 패널(110)의 비표시 영역(110B)에 트랜지스터의 형태로 형성될 수 있으나, 이에 제한되는 것은 아니다. 시프트 레지스터는 클럭 신호 및 구동 신호에 대응하여 스캔 신호를 시프트하여 출력하는 복수의 스테이지로 구성된다. 시프트 레지스터에 포함된 복수의 스테이지는 복수의 출력단을 통해 복수의 게이트 배선(GL)으로 게이트 신호를 순차적으로 출력한다.
이하에서는, 본 발명의 일 실시예에 따른 표시 장치의 게이트 구동부(140)에 대한 보다 상세한 설명을 위해 도 2 및 도 3을 함께 참조한다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대 평면도이다. 도 3은 본 발명의 일 실시예에 따른 복수의 신호 배선 및 추가 배선의 구동 파형도이다. 도 2는 도 1의 본 발명의 일 실시예에 따른 표시 장치(100)의 게이트 구동부(140), 표시 영역(110A), 복수의 신호 배선(160) 및 복수의 추가 배선(170)을 확대 도시한 평면도이며, 이외의 구성 요소는 설명의 편의를 위해 생략하여 도시하였다.
도 2를 참조하면, 기판 상에는 복수의 신호 배선(160)이 배치된다. 복수의 신호 배선(160)은 복수의 클럭 신호(C)를 게이트 구동부(140)에 전달하는 배선이다.
구체적으로, 도 2를 참조하면, 복수의 신호 배선(160)은 제1 신호 배선(161), 제2 신호 배선(162), 제3 신호 배선(163) 및 제4 신호 배선(164)을 포함하며 4개의 배선으로 구성될 수 있다. 각각의 신호 배선(160)은 동일한 방향으로 연장되어 나란히 배치될 수 있다. 복수의 신호 배선(160)의 수는 도 2에 도시된 것과 같은 4개에 제한되지 않으며, 복수의 클럭 신호(C)의 상에 따라 결정될 수 있다.
도 2 및 도 3을 참조하면, 복수의 신호 배선(160)은 복수의 클럭 신호(C)를 인가받을 수 있다. 복수의 클럭 신호(C)는 순차적으로 쉬프트된 펄스 신호일 수 있다. 복수의 클럭 신호(C)는 하이 논리 구간이 일정 구간씩 순차적으로 위상 지연되며, 하이 논리 구간은 오버랩되지 않는다. 예를 들면, 제1 신호 배선(161), 제2 신호 배선(162), 제3 신호 배선(163) 및 제4 신호 배선(164) 각각에는 순차적으로 쉬프트된 펄스 신호인 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4)가 인가될 수 있다. 이에, 복수의 클럭 신호(C)는 4상일 수 있으나, 이에 제한되지 않는다.
도 3을 참조하면, 복수의 클럭 신호(C)는 4상 신호이며, 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4)는 순차적으로 로우 전압에서 하이 전압으로 전환되도록 형성된다. 즉, 제1 클럭 신호(C1)를 시작으로 제2 클럭 신호(C2), 제3 클럭 신호(C3), 제4 클럭 신호(C4) 순서대로 하이 전압으로 전환된다. 그러나, 이에 제한되지 않으며, 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4)는 순차적으로 하이 전압에서 로우 전압으로 전환되는 신호일 수도 있다.
구체적으로, 도 3을 참조하면, 제1 신호 배선(161)에는 제1 시간 구간(t1) 동안이 하이 논리 구간이며, 제1 시간 구간(t1)을 제외한 나머지 시간 구간에서 로우 논리 구간인 제1 클럭 신호(C1)가 인가될 수 있다. 그리고, 제2 신호 배선(162)에는 제1 클럭 신호(C1)가 쉬프트된 제2 클럭 신호(C2)가 인가될 수 있다. 제2 클럭 신호(C2)는 제2 시간 구간(t2) 동안이 하이 논리 구간이며, 제2 시간 구간(t2)을 제외한 나머지 시간 구간에서 로우 논리 구간인 신호일 수 있다. 그리고, 제3 신호 배선(163)에는 제2 클럭 신호(C2)가 쉬프트된 제3 클럭 신호(C3)가 인가될 수 있다. 제3 클럭 신호(C3)는 제3 시간 구간(t3) 동안이 하이 논리 구간이며, 제3 시간 구간(t3)을 제외한 나머지 시간 구간에서 로우 논리 구간인 신호일 수 있다. 또한, 제4 신호 배선(164)에는 제3 클럭 신호(C3)가 쉬프트된 제4 클럭 신호(C4)가 인가될 수 있다. 제4 클럭 신호(C4)는 제4 시간 구간(t4) 동안이 하이 논리 구간이며, 제4 시간 구간(t4)을 제외한 나머지 시간 구간에서 로우 논리 구간인 신호일 수 있다.
한편, 도 2에는 도시되지 않았으나, 복수의 신호 배선(160) 끝단에는 정전기 방지부가 배치될 수 있다. 정전기 방지부는 복수의 신호 배선(160)에 정전기가 발생되는 것을 방지하는 구성 요소이다. 본 발명의 일 실시예에 따른 표시 장치(100)는 복수의 신호 배선(160)의 끝단에 정전기 방지부를 배치함으로써, 복수의 신호 배선(160)에 정전기가 발생되는 것이 방지될 수 있으며, 이에, 표시 장치(100)의 정전기에 의한 오작동 및 불량 발생을 저감시킬 수 있다.
도 2 및 도 3을 참조하면, 복수의 신호 배선(160) 사이에서 복수의 신호 배선(160) 각각과 인접하여 복수의 추가 배선(170)이 배치된다. 복수의 추가 배선(170)은 복수의 신호 배선(160) 각각에 인가되는 신호의 반전 위상 신호(IC)가 인가되는 배선을 의미한다. 반전 위상 신호(IC)란 복수의 신호 배선(160)에 인가되는 클럭 신호(C)의 위상이 반전된 신호를 의미할 수 있다. 이에, 복수의 추가 배선(170)은 복수의 반전 신호 배선으로 지칭될 수도 있다.
복수의 추가 배선(170)은 복수의 신호 배선(160)과 동일한 방향으로 연장되어 복수의 신호 배선(160)과 인접하여 나란히 배치될 수 있다.
구체적으로, 복수의 추가 배선(170)은 제1 추가 배선(171), 제2 추가 배선(172), 제3 추가 배선(173) 및 제4 추가 배선(174)을 포함한다. 제1 추가 배선(171), 제2 추가 배선(172), 제3 추가 배선(173) 및 제4 추가 배선(174)은 제1 신호 배선(161), 제2 신호 배선(162), 제3 신호 배선(163) 및 제4 신호 배선(164)과 교대로 나란히 배치된다. 예를 들어, 도 2에 도시된 바와 같이, 제1 추가 배선(171), 제2 추가 배선(172), 제3 추가 배선(173) 및 제4 추가 배선(174) 각각은 제1 신호 배선(161), 제2 신호 배선(162), 제3 신호 배선(163) 및 제4 신호 배선(164) 각각의 오른쪽에서 각각의 신호 배선(160)과 나란히 배치될 수 있다. 구체적으로, 제1 추가 배선(171)은 제1 신호 배선(161)과 인접하여 배치된 배선으로서, 제1 신호 배선(161)과 제2 신호 배선(162) 사이에서 제1 신호 배선(161)과 나란히 배치된다. 제2 추가 배선(172)은 제2 신호 배선(162)과 인접하여 배치된 배선으로서, 제2 신호 배선(162)과 제3 신호 배선(163) 사이에서 제2 신호 배선(162)과 나란히 배치된다. 제3 추가 배선(173)은 제3 신호 배선(163)과 인접하여 배치된 배선으로서, 제3 신호 배선(163)과 제4 신호 배선(164) 사이에서 제3 신호 배선(163)과 나란히 배치된다. 제4 추가 배선(174)은 제4 신호 배선(164)과 인접하여 배치된 배선으로서, 제4 신호 배선(164)과 고전위 전압(VGH)을 인가하는 신호 배선 사이에 배치된다.
그러나, 제1 추가 배선(171), 제2 추가 배선(172), 제3 추가 배선(173) 및 제4 추가 배선(174)의 배치는 이제 제한되지 않으며, 예를 들면, 제1 추가 배선(171), 제2 추가 배선(172), 제3 추가 배선(173) 및 제4 추가 배선(174)은 제1 신호 배선(161), 제2 신호 배선(162), 제3 신호 배선(163) 및 제4 신호 배선(164)의 왼쪽에서 나란히 배치될 수도 있다.
그리고, 도 3을 참조하면, 복수의 반전 위상 신호(IC)가 복수의 추가 배선(170)에 인가된다. 복수의 반전 위상 신호(IC)는 복수의 클럭 신호(C)의 위상이 반전된 신호를 의미할 수 있다. 즉, 복수의 신호 배선(160)에 인가되는 복수의 클럭 신호(C) 각각의 위상이 변화되는 경우, 변화되는 위상과 반대로 위상이 변화되는 신호가 복수의 추가 배선(170) 각각에 인가될 수 있다.
구체적으로, 제1 추가 배선(171)에 인가되는 제1 반전 위상 신호(IC1)는 제1 추가 배선(171)과 인접한 제1 신호 배선(161)에 인가되는 제1 클럭 신호(C1)의 위상이 반전된 신호일 수 있다. 이에, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)가 하이 전압인 제1 시간 구간(t1)에서 로우 전압이고 제1 클럭 신호(C1)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)의 위상이 로우 전압에서 하이 전압으로 변화되는 제1 시간 구간(t1)의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)의 위상이 하이 전압에서 로우 전압으로 변화되는 제1 시간 구간(t1)의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
그리고, 제2 추가 배선(172)에 인가되는 제2 반전 위상 신호(IC2)는 제2 추가 배선(172)과 인접한 제2 신호 배선(162)에 인가되는 제2 클럭 신호(C2)의 위상이 반전된 신호일 수 있다. 이에, 제2 반전 위상 신호(IC2)는 제2 클럭 신호(C2)가 하이 전압인 제2 시간 구간(t2)에서 로우 전압이고 제2 클럭 신호(C2)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제2 반전 위상 신호(IC2)는 제2 클럭 신호(C2)의 위상이 로우 전압에서 하이 전압으로 변화되는 제2 시간 구간(t2)의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제2 반전 위상 신호(IC2)는 제2 클럭 신호(C2)의 위상이 하이 전압에서 로우 전압으로 변화되는 제2 시간 구간(t2)의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
그리고, 제3 추가 배선(173)에 인가되는 제3 반전 위상 신호(IC3)는 제3 추가 배선(173)과 인접한 제3 신호 배선(163)에 인가되는 제3 클럭 신호(C3)의 위상이 반전된 신호일 수 있다. 이에, 제3 반전 위상 신호(IC3)는 제3 클럭 신호(C3)가 하이 전압인 제3 시간 구간(t3)에서 로우 전압이고 제3 클럭 신호(C3)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제3 반전 위상 신호(IC3)는 제3 클럭 신호(C3)의 위상이 로우 전압에서 하이 전압으로 변화되는 제3 시간 구간(t3)의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제3 반전 위상 신호(IC3)는 제3 클럭 신호(C3)의 위상이 하이 전압에서 로우 전압으로 변화되는 제3 시간 구간(t3)의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
그리고, 제4 추가 배선(174)에 인가되는 제4 반전 위상 신호(IC4)는 제4 추가 배선(174)과 인접한 제4 신호 배선(164)에 인가되는 제4 클럭 신호(C4)의 위상이 반전된 신호일 수 있다. 이에, 제4 반전 위상 신호(IC4)는 제4 클럭 신호(C4)가 하이 전압인 제4 시간 구간(t4)에서 로우 전압이고 제4 클럭 신호(C4)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제4 반전 위상 신호(IC4)는 제4 클럭 신호(C4)의 위상이 로우 전압에서 하이 전압으로 변화되는 제4 시간 구간(t4)의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제4 반전 위상 신호(IC4)는 제4 클럭 신호(C4)의 위상이 하이 전압에서 로우 전압으로 변화되는 제4 시간 구간(t4)의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
한편, 도 2에는 도시되지 않았으나, 복수의 추가 배선(170) 끝단에는 정전기 방지부가 배치될 수 있다. 정전기 방지부는 복수의 추가 배선(170)에 정전기가 발생되는 것을 방지하는 구성 요소이다. 본 발명의 일 실시예에 따른 표시 장치(100)는 복수의 추가 배선(170)의 끝단에 정전기 방지부를 배치함으로써, 복수의 추가 배선(170)에 정전기가 발생되는 것이 방지될 수 있으며, 이에, 표시 장치(100)의 정전기에 의한 오작동 및 불량 발생을 저감시킬 수 있다.
그리고, 도 2를 참조하면, 게이트 구동부의 시프트 레지스터는 복수의 스테이지(141)를 포함한다. 복수의 스테이지(141)는 게이트 신호를 생성하여 게이트 배선(GL) 각각으로 전달하는 구성 요소이다.
구체적으로, 복수의 스테이지(141) 각각은 고전위 전압(VGH)과 저전위 전압(VGL)을 인가받을 수 있다. 복수의 스테이지(141)의 출력 신호를 고전위 전압(VGH)과 저전위 전압(VGL)으로 이루어진다. 복수의 스테이지(141)가 고전위 전압(VGH)을 출력할 때, 표시 패널(110)의 게이트 라인(GL)은 고전위 전압(VGH)을 전달받아 화소(PX)를 발광시킬 수 있다. 화소(PX)가 발광된 이후에는 다음 화소(PX)에 전달될 데이터 신호가 유입되지 못하도록 발광된 화소(PX)에 연결된 스테이지(141)는 저전위 전압(VGL)을 출력한다.
그리고, 복수의 스테이지(141) 중 첫번째 스테이지(141)는 스타트 신호(Vst)를 인가받을 수 있고, 스타트 신호(Vst)의 인가에 따라 복수의 스테이지(141)는 순차적으로 게이트 신호를 발생시킬 수 있다. 복수의 스테이지(141) 각각은 게이트 배선(GL) 각각과 연결될 수 있고, 복수의 신호 배선(160)으로부터 인가된 복수의 클럭 신호(C)에 따라 게이트 배선(GL)으로 순차적으로 게이트 신호를 전달할 수 있다. 이에, 복수의 스테이지(141)는 복수의 게이트 배선(GL)을 통하여 복수의 화소(PX)에 게이트 신호를 전달할 수 있다.
종래의 표시 장치는 게이트 구동부와 연결되는 복수의 신호 배선만을 포함하였다. 구체적으로, 복수의 클럭 신호 각각이 인가되는 복수의 신호 배선은 비표시 영역에서 동일한 방향으로 연장되어 서로 나란히 배치되었다. 이 경우, 복수의 신호 배선의 외부에서 전자파를 측정할 경우, 복수의 신호 배선에 의한 전자파가 증폭될 수 있고, 표시 장치의 노이즈가 증가되어 오작동될 가능성이 증가될 수 있었다. 또한, 표시 장치의 외부에 배치될 수 있는 다양한 다른 전자 장치에서 발생되는 전자파와 표시 장치의 신호 배선에 의하여 발생되는 전자파가 서로 간섭될 수 있었다. 이에, 전자파 간섭에 의하여 표시 장치 또는 다른 전자 장치에 신호 전달의 품질이 저하되거나 불량이 발생될 가능성이 증가될 수 있었다.
이와 달리, 본 발명의 일 실시예에 따른 표시 장치(100)는 게이트 구동부(140)와 연결되는 복수의 신호 배선(160)과 인접하여 복수의 추가 배선(170)이 배치된다. 복수의 추가 배선(170)의 수는 복수의 신호 배선(160)의 수와 동일하며, 인접하는 신호 배선(160)에 인가되는 클럭 신호(C)의 변화되는 위상과 반대로 위상이 변화되는 반전 위상 신호(IC)가 각각의 추가 배선(170)에 인가될 수 있다. 즉, 제1 추가 배선(171), 제2 추가 배선(172), 제3 추가 배선(173) 및 제4 추가 배선(174) 각각에 인가되는 제1 반전 위상 신호(IC1), 제2 반전 위상 신호(IC2), 제3 반전 위상 신호(IC3) 및 제4 반전 위상 신호(IC4)는 제1 신호 배선(161), 제2 신호 배선(172), 제3 신호 배선(163) 및 제4 신호 배선(164) 각각에 인가되는 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4) 각각의 위상이 변화되는 시점에서 변화되는 위상과 반대로 위상이 변화되는 신호일 수 있다. 이 경우, 제1 클럭 신호(C1)와 제1 반전 위상 신호(IC1)를 합할 경우, 동일한 위상으로 지속되는 신호일 수 있다. 즉, 제1 신호 배선(161)과 제1 추가 배선(171)에 인가되는 두 신호를 하나의 배선에서 인가되는 신호로 가정할 경우, 이 신호는 제1 시간 구간(t1)의 시점 및 종점에서 위상이 변화되지 않고 전체 시간 구간에서 하나의 위상을 갖는 신호일 수 있다. 이와 같이, 복수의 클럭 신호(C) 각각과 복수의 반전 위상 신호(IC) 각각을 합할 경우, 동일한 위상이 지속되는 신호일 수 있으며, 복수의 클럭 신호(C) 모두와 복수의 반전 위상 신호(IC) 모두를 합할 경우에도 동일한 위상이 지속되는 신호일 수 있다.
따라서, 복수의 신호 배선(160)의 외부에서 전자파를 측정할 경우, 복수의 추가 배선(170)이 배치되지 않는 경우보다 측정되는 전자파는 감소될 수 있다. 이에, 복수의 신호 배선(160)에 의해 생성되는 전자파가 감소됨으로써, 본 발명의 일 실시예에 따른 표시 장치(100)의 노이즈 및 오작동은 감소될 수 있다. 그리고, 표시 장치(100)와 표시 장치(100) 외부의 다양한 다른 전자 장치와의 전자파 간섭이 감소됨으로써, 표시 장치(100) 또는 다른 전자 장치의 신호 전달의 품질이 향상되고 불량 발생이 감소될 수 있다.
그리고, 종래의 표시 장치가 자동차에 사용될 경우, 자동자 내에 배치된 다양한 전자 장치들과의 전자파 간섭이 증가될 수 있었다. 구체적으로, 구체적으로, 자동차를 사용하는 사용자의 편의성 향상을 위하여 자동차에는 표시 장치를 포함한 다양한 전자 장치가 배치될 수 있다. 자동차에 배치된 표시 장치와 다양한 전자 장치는 비교적 좁은 공간에 밀집하여 배치될 수 있으며, 이에, 표시 장치와 다양한 다른 전자 장치 사이의 전자파 간섭에 의하여 오작동되거나 신호 전달에 오류가 발생될 가능성이 증가될 수 있다. 특히, 표시 장치가 자동차 내에 배치될 경우, 표시 장치에 배치된 복수의 신호 배선에 의하여 발생되는 전자파 간섭은 더욱 문제될 수 있었다.
이와 달리, 본 발명의 일 실시예에 따른 표시 장치(100)는 자동차에서 사용될 경우, 자동차 내에 배치된 다양한 전자 장치들과의 전자파 간섭을 효과적으로 감소시킬 수 있다. 구체적으로, 복수의 신호 배선(160)과 인접하여 복수의 추가 배선(170)이 배치되고, 복수의 신호 배선(160) 각각에 인가되는 클럭 신호(C)의 반전 위상 신호(IC)가 복수의 추가 배선(170)에 인가된다. 이에, 자동차 내에 배치되는 표시 장치(100)의 외부에서 측정한 자기장의 세기는 감소될 수 있다. 따라서, 본 발명의 일 실시예에 따른 표시 장치(100)와 다른 전자 장치 사이의 전자파 간섭이 감소될 수 있고, 자동차 내부의 다양한 전자 장치의 오작동 및 성능 저하가 효과적으로 방지될 수 있다. 이에, 자동차의 전자파 간섭에 의한 안전사고의 발생이 저감될 수 있는 효과가 있다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치의 개략적인 확대 평면도이다. 도 5는 본 발명의 다른 실시예에 따른 복수의 신호 배선 및 추가 배선의 구동 파형도이다. 도 4 및 도 5의 표시 장치(400)는 도 1 내지 도 4의 표시 장치(100)와 비교하여 복수의 추가 배선(470)이 상이하다는 것을 제외하면 실질적으로 동일한 바, 중복 설명은 생략한다.
도 4 및 도 5을 참조하면, 복수의 신호 배선(160) 중 두 개의 배선 사이에는 복수의 추가 배선(470)이 배치된다. 구체적으로, 복수의 추가 배선(470)의 수는 복수의 신호 배선(160)의 수의 1/2이며, 예를 들어, 복수의 추가 배선(470)의 수가 4개 이므로 복수의 신호 배선(160)의 수는 2개일 수 있다. 복수의 추가 배선(470)은 복수의 신호 배선(160) 중 홀수 번째 신호 배선(160)과 짝수 번째 신호 배선(160) 사이에서 신호 배선(160)과 동일한 방향으로 연장되어 나란히 배치될 수 있다. 복수의 추가 배선(470) 중 제1 추가 배선(471)은 복수의 신호 배선(160) 중 제1 신호 배선(161)과 제2 신호 배선(162) 사이에 배치될 수 있고, 제2 추가 배선(472)은 제3 신호 배선(163)과 제4 신호 배선(164) 사이에 배치될 수 있다. 이에, 제2 신호 배선(162)과 제3 신호 배선(163) 사이에는 추가 배선(470)이 배치되지 않을 수 있다.
그리고, 도 5을 참조하면, 복수의 추가 배선(470)에는 복수의 반전 위상 신호(IC)가 인가된다. 반전 위상 신호(IC)는 추가 배선(470) 양 옆에 배치되는 두 개의 신호 배선(160) 각각에 인가되는 클럭 신호(C)의 위상이 변화되는 경우, 변화되는 위상과 반대로 위상이 변화되는 신호를 의미할 수 있다. 즉, 복수의 반전 위상 신호(IC)는 두 개의 신호 배선(160)에 인가되는 클럭 신호(C) 각각의 변화되는 위상과 반대로 위상이 변화되는 신호일 수 있다.
구체적으로, 제1 신호 배선(161)과 제2 신호 배선(162) 사이에 배치되는 제1 추가 배선(471)에는 제1 반전 위상 신호(IC1)가 인가된다. 제1 신호 배선(161)에 인가되는 제1 클럭 신호(C1)는 제1 시간 구간(t1)의 시점에서 로우 전압에서 하이 전압으로 변화되고 제1 시간 구간(t1)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 그리고, 제2 신호 배선(162)에 인가되는 제2 클럭 신호(C2)는 제2 시간 구간(t2)의 시점에서 로우 전압에서 하이 전압으로 변화되고, 제2 시간 구간(t2)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 이때, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)의 위상이 변화되는 제1 시간 구간(t1)의 시점 및 종점에서 제1 클럭 신호(C1)의 변화되는 위상과 반대로 위상이 변화된다. 즉, 제1 반전 위상 신호(IC1)는 제1 시간 구간(t1)의 시점에서 제1 클럭 신호(C1)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 제1 반전 위상 신호(IC1)는 제1 시간 구간(t1)의 종점에서 제1 클럭 신호(C1)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다. 또한, 제1 반전 위상 신호(IC1)는 제2 시간 구간(t2)의 시점에서 제2 클럭 신호(C2)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 제1 반전 위상 신호(IC1)는 제2 시간 구간(t2)의 종점에서 제2 클럭 신호(C2)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다.
그리고, 제3 신호 배선(163)과 제4 신호 배선(164) 사이에 배치되는 제2 추가 배선(472)에는 제2 반전 위상 신호(IC2)가 인가된다. 제3 신호 배선(163)에 인가되는 제3 클럭 신호(C3)는 제3 시간 구간(t3)의 시점에서 로우 전압에서 하이 전압으로 변화되고 제3 시간 구간(t3)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 그리고, 제4 신호 배선(164)에 인가되는 제4 클럭 신호(C4)는 제4 시간 구간(t4)의 시점에서 로우 전압에서 하이 전압으로 변화되고, 제4 시간 구간(t4)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 이때, 제2 반전 위상 신호(IC2)는 제3 클럭 신호(C3)의 위상이 변화되는 제3 시간 구간(t3)의 시점 및 종점에서 제3 클럭 신호(C3)의 변화되는 위상과 반대로 위상이 변화된다. 즉, 제2 반전 위상 신호(IC2)는 제3 시간 구간(t3)의 시점에서 제3 클럭 신호(C3)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 제2 반전 위상 신호(IC2)는 제3 시간 구간(t3)의 종점에서 제3 클럭 신호(C3)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다. 또한, 제2 반전 위상 신호(IC2)는 제4 시간 구간(t4)의 시점에서 제4 클럭 신호(C4)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 제2 반전 위상 신호(IC2)는 제4 시간 구간(t4)의 종점에서 제4 클럭 신호(C4)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다.
한편, 도 4에는 도시되지 않았으나, 복수의 추가 배선(470) 끝단에는 정전기 방지부가 배치될 수 있다. 정전기 방지부는 복수의 추가 배선(470)에 정전기가 발생되는 것을 방지하는 구성 요소이다. 본 발명의 다른 실시예에 따른 표시 장치(400)는 복수의 추가 배선(470)의 끝단에 정전기 방지부를 배치함으로써, 복수의 추가 배선(470)에 정전기가 발생되는 것이 방지될 수 있으며, 이에, 표시 장치(400)의 정전기에 의한 오작동 및 불량 발생을 저감시킬 수 있다.
본 발명의 다른 실시예에 따른 표시 장치(400)의 경우, 게이트 구동부(140)와 연결되는 복수의 신호 배선(160) 중 두 개의 신호 배선(160) 사이에 추가 배선(470)이 배치되고, 두 개의 신호 배선(160)에 인가되는 두 개의 클럭 신호(C)의 변화되는 위상과 반대로 위상이 변화되는 신호인 반전 위상 신호(IC)가 추가 배선(470)에 인가된다. 이 경우, 두 개의 클럭 신호(C)와 반전 위상 신호(IC)를 합할 경우, 동일한 위상으로 지속되는 신호일 수 있다. 즉, 제1 반전 위상 신호(IC1)가 제1 신호 배선(161)과 제2 신호 배선(162) 사이에 배치되는 제1 추가 배선(471)에 인가될 수 있고, 제1 신호 배선(161), 제2 신호 배선(162) 및 제1 추가 배선(471)에 인가되는 신호를 하나의 배선에서 인가되는 신호로 생각할 경우, 이 신호는 제1 시간 구간(t1) 및 제2 시간 구간(t2) 각각의 시점 및 종점에서 위상이 변화되지 않고 전체 시간 구간에서 하나의 위상을 갖는 신호일 수 있다. 이와 같이, 두 개의 클럭 신호(C) 각각과 두 개의 클럭 신호(C)에 대응하는 반전 위상 신호(IC)를 합할 경우, 동일한 위상이 지속되는 신호일 수 있다. 그리고, 복수의 신호 배선(160) 각각에 인가되는 복수의 클럭 신호(C) 모두와 복수의 추가 배선(470) 각각에 인가되는 복수의 반전 위상 신호(IC) 모두를 합한 신호도 동일한 위상이 지속되는 신호일 수 있다. 이에, 복수의 신호 배선(160)에 의해 생성되는 전자파가 감소됨으로써, 본 발명의 다른 실시예에 따른 표시 장치(400)의 노이즈 및 오작동은 감소될 수 있다. 그리고, 표시 장치(400)와 표시 장치(400) 외부의 다양한 다른 전자 장치와의 전자파 간섭이 감소됨으로써, 표시 장치(400) 또는 다른 전자 장치의 신호 전달의 품질이 향상되고 불량 발생이 감소될 수 있다.
또한, 본 발명의 다른 실시예에 따른 표시 장치(400)는 자동차에서 사용될 경우, 자동차 내에 배치된 다양한 전자 장치들과의 전자파 간섭을 효과적으로 감소시킬 수 있다. 구체적으로, 복수의 신호 배선(160) 중 두 개의 배선 사이에 추가 배선(470)이 배치되고, 두 개의 신호 배선(160) 각각에 인가되는 클럭 신호(C)의 변화되는 위상과 반대로 위상이 변화되는 반전 위상 신호(IC)가 복수의 추가 배선(470)에 인가된다. 이에, 표시 장치(400)의 외부에서 측정한 자기장의 세기는 감소될 수 있다. 따라서, 자동차 내부에 설치되는 본 발명의 다른 실시예에 따른 표시 장치(400)와 다른 전자 장치 사이의 전자파 간섭이 감소될 수 있고, 자동차 내부의 다양한 전자 장치의 오작동 및 성능 저하가 효과적으로 방지될 수 있다. 이에, 자동차의 전자파 간섭에 의한 안전사고의 발생이 저감될 수 있는 효과가 있다.
도 6은 본 발명의 또 다른 실시예에 따른 표시 장치의 개략적인 확대 평면도이다. 도 7은 본 발명의 또 다른 실시예에 따른 복수의 신호 배선 및 추가 배선의 구동 파형도이다. 도 6 및 도 7의 표시 장치(600)는 도 1 내지 도 3의 표시 장치(100)와 비교하여 복수의 추가 배선(670)이 상이하다는 것을 제외하면 실질적으로 동일한 바, 중복 설명은 생략한다.
도 6 및 도 7을 참조하면, 복수의 신호 배선(160) 사이에는 복수의 신호 배선(160)과 나란히 배치되는 추가 배선(670)이 배치된다. 추가 배선(670)은 복수의 신호 배선(160) 각각에 인가되는 복수의 클럭 신호(C) 각각의 변화되는 위상과 반대로 위상이 변화되는 신호인 반전 위상 신호(IC)가 인가되는 배선이다. 구체적으로, 추가 배선(670)의 개수는 1개이며, 추가 배선(670)은 복수의 신호 배선(160) 중 두 개의 배선 사이에 배치되며, 도 6에 도시된 것과 같이 제2 신호 배선(162)과 제3 신호 배선(163) 사이에 배치되어 복수의 신호 배선(160)과 동일한 방향으로 연장되어 나란히 배치된다. 그러나, 추가 배선(670)의 배치 위치는 이에 제한되지 않으며, 제2 신호 배선(162)과 제3 신호 배선(163) 사이가 아닌 다른 두 개의 신호 배선(160) 사이에 배치될 수도 있다.
그리고, 도 7을 참조하면, 반전 위상 신호(IC)가 추가 배선(670)에 인가된다. 반전 위상 신호(IC)는 복수의 신호 배선(160) 각각에 인가되는 복수의 클럭 신호(C)의 위상이 변화되는 경우, 변화되는 위상과 반대로 위상이 변화되는 신호를 의미할 수 있다. 즉, 반전 위상 신호(IC)는 복수의 신호 배선(160)에 인가되는 복수의 클럭 신호(C) 각각의 변화되는 위상과 반대로 위상이 변화되는 신호일 수 있다.
구체적으로, 제1 신호 배선(161)에 인가되는 제1 클럭 신호(C1)는 제1 시간 구간(t1)의 시점에서 로우 전압에서 하이 전압으로 변화되고 제1 시간 구간(t1)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 이때, 반전 위상 신호(IC)는 제1 클럭 신호(C1)의 위상이 변화되는 제1 시간 구간(t1)의 시점 및 종점에서 제1 클럭 신호(C1)의 변화되는 위상과 반대로 위상이 변화된다. 즉, 반전 위상 신호(IC)는 제1 시간 구간(t1)의 시점에서 제1 클럭 신호(C1)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 반전 위상 신호(IC)는 제1 시간 구간(t1)의 종점에서 제1 클럭 신호(C1)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다.
그리고, 제2 신호 배선(162)에 인가되는 제2 클럭 신호(C2)는 제2 시간 구간(t2)의 시점에서 로우 전압에서 하이 전압으로 변화되고, 제2 시간 구간(t2)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 또한, 반전 위상 신호(IC)는 제2 시간 구간(t2)의 시점에서 제2 클럭 신호(C2)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 반전 위상 신호(IC)는 제2 시간 구간(t2)의 종점에서 제2 클럭 신호(C2)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다.
그리고, 제3 신호 배선(163)에 인가되는 제3 클럭 신호(C3)는 제3 시간 구간(t3)의 시점에서 로우 전압에서 하이 전압으로 변화되고, 제3 시간 구간(t3)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 또한, 반전 위상 신호(IC)는 제3 시간 구간(t3)의 시점에서 제3 클럭 신호(C3)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 반전 위상 신호(IC)는 제3 시간 구간(t3)의 종점에서 제3 클럭 신호(C3)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다.
그리고, 제4 신호 배선(164)에 인가되는 제4 클럭 신호(C4)는 제4 시간 구간(t4)의 시점에서 로우 전압에서 하이 전압으로 변화되고, 제4 시간 구간(t4)의 종점에서 하이 전압에서 로우 전압으로 변화된다. 또한, 반전 위상 신호(IC)는 제4 시간 구간(t4)의 시점에서 제4 클럭 신호(C4)가 로우 전압에서 하이 전압으로 위상이 변화되는 것과 반대로 하이 전압에서 로우 전압으로 위상이 변화된다. 그리고, 반전 위상 신호(IC)는 제4 시간 구간(t4)의 종점에서 제4 클럭 신호(C4)가 하이 전압에서 로우 전압으로 위상이 변화되는 것과 반대로 로우 전압에서 하이 전압으로 위상이 변화된다.한편, 도 6에는 도시되지 않았으나, 복수의 추가 배선(670) 끝단에는 정전기 방지부가 배치될 수 있다. 정전기 방지부는 복수의 추가 배선(670)에 정전기가 발생되는 것을 방지하는 구성 요소이다. 본 발명의 또 다른 실시예에 따른 표시 장치(600)는 복수의 추가 배선(470)의 끝단에 정전기 방지부를 배치함으로써, 복수의 추가 배선(470)에 정전기가 발생되는 것이 방지될 수 있으며, 이에, 표시 장치(600)의 정전기에 의한 오작동 및 불량 발생을 저감시킬 수 있다.
본 발명의 또 다른 실시예에 따른 표시 장치(600)의 경우, 복수의 신호 배선(160) 사이에 하나의 추가 배선(670)이 배치되고, 복수의 신호 배선(160)에 인가되는 복수의 클럭 신호(C) 각각의 변화되는 위상과 반대로 위상이 변화되는 신호인 반전 위상 신호(IC)가 추가 배선(670)에 인가된다. 이 경우, 복수의 클럭 신호(C) 전체와 반전 위상 신호(IC)를 합할 경우, 동일한 위상으로 지속되는 신호일 수 있다. 즉, 제1 신호 배선(161), 제2 신호 배선(162), 제3 신호 배선(163) 및 제4 신호 배선(164) 및 추가 배선(670)에 인가되는 신호를 하나의 배선에서 인가되는 신호로 생각할 경우, 이 신호는 제1 시간 구간(t1), 제2 시간 구간(t2), 제3 시간 구간(t3) 및 제4 시간 구간(t4) 각각의 시점 및 종점에서 위상이 변화되지 않고 전체 시간 구간에서 하나의 위상을 갖는 신호일 수 있다. 이와 같이, 복수의 클럭 신호(C) 각각과 반전 위상 신호(IC)를 합할 경우, 동일한 위상이 지속되는 신호일 수 있다. 이에, 복수의 신호 배선(160)에 의해 생성되는 전자파가 감소됨으로써, 전자파에 의한 본 발명의 또 다른 실시예에 따른 표시 장치(600)의 노이즈 및 오작동은 감소될 수 있다. 그리고, 표시 장치(600)와 표시 장치(600) 외부의 다양한 다른 전자 장치와의 전자파 간섭이 감소됨으로써, 표시 장치(600) 또는 다른 전자 장치의 신호 전달의 품질이 향상되고 불량 발생이 감소될 수 있다.
또한, 본 발명의 또 다른 실시예에 따른 표시 장치(600)는 자동차에서 사용될 경우, 자동차 내에 배치된 다양한 전자 장치들과의 전자파 간섭을 효과적으로 감소시킬 수 있다. 구체적으로, 복수의 신호 배선(160) 사이에 하나의 추가 배선(670)이 배치되고, 복수의 신호 배선(160) 각각에 인가되는 복수의 클럭 신호(C) 각각의 변화되는 위상과 반대로 위상이 변화되는 반전 위상 신호(IC)가 추가 배선(670)에 인가된다. 이에, 표시 장치(600)의 외부에서 측정한 자기장의 세기는 감소될 수 있다. 따라서, 자동차 내부에 설치되는 본 발명의 또 다른 실시예에 따른 표시 장치(600)와 다른 전자 장치 사이의 전자파 간섭이 감소될 수 있고, 자동차 내부의 다양한 전자 장치의 오작동 및 성능 저하가 효과적으로 방지될 수 있다. 이에, 자동차의 전자파 간섭에 의한 안전사고의 발생이 저감될 수 있는 효과가 있다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치의 개략적인 블록도이다. 도 8의 표시 장치(800)는 도 1 내지 도 4의 표시 장치(100)와 비교하여 복수의 신호 배선(860) 및 복수의 추가 배선(870)이 상이하다는 것을 제외하면 실질적으로 동일한 바, 중복 설명은 생략한다.
도 8를 참조하면, 비표시 영역(110B)에는 복수의 신호 배선(860)이 배치된다. 복수의 신호 배선(860)은 복수의 클럭 신호(C)를 디멀티플렉서부(130)에 전달하는 배선이다.
구체적으로, 도 8을 참조하면, 복수의 신호 배선(860)은 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864)를 포함하며 4개의 배선으로 구성될 수 있다. 각각의 신호 배선(860)은 동일한 방향으로 연장되어 나란히 배치될 수 있다. 복수의 신호 배선(860)의 수는 도 8에 도시된 것과 같이 4개에 제한되지 않으며, 복수의 클럭 신호(C)의 상에 따라 결정될 수 있다.
그리고, 복수의 신호 배선(860)은 복수의 클럭 신호(C)를 인가받을 수 있다. 복수의 클럭 신호(C)는 순차적으로 쉬프트된 펄스 신호일 수 있다. 복수의 클럭 신호(C)는 하이 논리 구간이 일정 구간씩 순차적으로 위상 지연되며, 하이 논리 구간은 오버랩되지 않는다. 예를 들면, 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864) 각각에는 순차적으로 쉬프트된 펄스 신호인 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4)가 인가될 수 있다. 이에, 복수의 클럭 신호(C)는 4상일 수 있으나, 이에 제한되지 않는다.
그리고, 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4)는 순차적으로 하이 전압에서 로우 전압으로 전환되도록 형성된다. 즉, 제1 클럭 신호(C1)를 시작으로 제2 클럭 신호(C2), 제3 클럭 신호(C3), 제4 클럭 신호(C4) 순서대로 로우 전압에서 하이 전압으로 전환된다. 그러나, 이에 제한되지 않으며, 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4)는 순차적으로 하이 전압에서 로우 전압으로 전환되는 신호일 수도 있다.
한편, 도 8에는 도시되지 않았으나, 복수의 신호 배선(860) 끝단에는 정전기 방지부가 배치될 수 있다. 정전기 방지부는 복수의 신호 배선(860)에 정전기가 발생되는 것을 방지하는 구성 요소이다. 본 발명의 일 실시예에 따른 표시 장치(800)는 복수의 신호 배선(860)의 끝단에 정전기 방지부를 배치함으로써, 복수의 신호 배선(860)에 정전기가 발생되는 것이 방지될 수 있으며, 이에, 표시 장치(800)의 정전기에 의한 오작동 및 불량 발생을 저감시킬 수 있다.
도 8을 참조하면, 복수의 신호 배선(860) 사이에서 복수의 신호 배선(860) 각각과 인접하여 복수의 추가 배선(870)이 배치된다. 복수의 추가 배선(870)은 복수의 신호 배선(860) 각각에 인가되는 신호의 반전 위상 신호(IC)가 인가되는 배선을 의미한다. 반전 위상 신호(IC)란 복수의 신호 배선(860)에 인가되는 클럭 신호(C)의 위상이 반전된 신호를 의미할 수 있다. 이에, 복수의 추가 배선(870)은 복수의 반전 신호 배선으로 지칭될 수도 있다.
복수의 추가 배선(870)은 복수의 신호 배선(860)과 동일한 방향으로 연장되어 복수의 신호 배선(860)과 인접하여 나란히 배치될 수 있다.
구체적으로, 복수의 추가 배선(870)은 제1 추가 배선(871), 제2 추가 배선(872), 제3 추가 배선(873) 및 제4 추가 배선(874)을 포함한다. 제1 추가 배선(871), 제2 추가 배선(872), 제3 추가 배선(873) 및 제4 추가 배선(874) 각각은 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864) 각각의 사이에서 복수의 신호 배선(860)과 나란히 배치될 수 있다. 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864)과 제1 추가 배선(871), 제2 추가 배선(872), 제3 추가 배선(873) 및 제4 추가 배선(874)은 교대로 나란히 배치된다.
그리고, 도 8을 참조하면, 복수의 반전 위상 신호(IC)가 복수의 추가 배선(870)에 인가된다. 복수의 반전 위상 신호(IC)는 복수의 클럭 신호(C)의 위상이 반전된 신호를 의미할 수 있다. 즉, 복수의 신호 배선(860)에 인가되는 복수의 클럭 신호(C) 각각의 위상이 변화되는 경우, 변화되는 위상과 반대로 위상이 변화되는 신호가 복수의 추가 배선(870) 각각에 인가될 수 있다.
구체적으로, 제1 추가 배선(871)에 인가되는 제1 반전 위상 신호(IC1)는 제1 추가 배선(871)과 인접한 제1 신호 배선(861)에 인가되는 제1 클럭 신호(C1)의 위상이 반전된 신호일 수 있다. 이에, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)가 하이 전압인 시간 구간에서 로우 전압이고 제1 클럭 신호(C1)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)의 위상이 로우 전압에서 하이 전압으로 변화되는 시간 구간의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제1 반전 위상 신호(IC1)는 제1 클럭 신호(C1)의 위상이 하이 전압에서 로우 전압으로 변화되는 시간 구간의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
그리고, 제2 추가 배선(872)에 인가되는 제2 반전 위상 신호(IC2)는 제2 추가 배선(872)과 인접한 제2 신호 배선(862)에 인가되는 제2 클럭 신호(C2)의 위상이 반전된 신호일 수 있다. 이에, 제2 반전 위상 신호(IC2)는 제2 클럭 신호(C2)가 하이 전압인 시간 구간에서 로우 전압이고 제2 클럭 신호(C2)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제2 반전 위상 신호(IC2)는 제2 클럭 신호(C2)의 위상이 로우 전압에서 하이 전압으로 변화되는 시간 구간의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제2 반전 위상 신호(IC2)는 제2 클럭 신호(C2)의 위상이 하이 전압에서 로우 전압으로 변화되는 시간 구간의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
그리고, 제3 추가 배선(873)에 인가되는 제3 반전 위상 신호(IC3)는 제3 추가 배선(873)과 인접한 제3 신호 배선(863)에 인가되는 제3 클럭 신호(C3)의 위상이 반전된 신호일 수 있다. 이에, 제3 반전 위상 신호(IC3)는 제3 클럭 신호(C3)가 하이 전압인 시간 구간에서 로우 전압이고 제3 클럭 신호(C3)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제3 반전 위상 신호(IC3)는 제3 클럭 신호(C3)의 위상이 로우 전압에서 하이 전압으로 변화되는 시간 구간의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제3 반전 위상 신호(IC3)는 제3 클럭 신호(C3)의 위상이 하이 전압에서 로우 전압으로 변화되는 시간 구간의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
그리고, 제4 추가 배선(874)에 인가되는 제4 반전 위상 신호(IC4)는 제4 추가 배선(874)과 인접한 제4 신호 배선(864)에 인가되는 제4 클럭 신호(C4)의 위상이 반전된 신호일 수 있다. 이에, 제4 반전 위상 신호(IC4)는 제4 클럭 신호(C4)가 하이 전압인 시간 구간에서 로우 전압이고 제4 클럭 신호(C4)가 로우 전압인 나머지 시간 구간에서 하이 전압인 신호일 수 있다. 이에, 제4 반전 위상 신호(IC4)는 제4 클럭 신호(C4)의 위상이 로우 전압에서 하이 전압으로 변화되는 시간 구간의 시점에서 하이 전압에서 로우 전압으로 변화될 수 있다. 그리고, 제4 반전 위상 신호(IC4)는 제4 클럭 신호(C4)의 위상이 하이 전압에서 로우 전압으로 변화되는 시간 구간의 종점에서 로우 전압에서 하이 전압으로 변화될 수 있다.
한편, 도 8에는 도시되지 않았으나, 복수의 추가 배선(870) 끝단에는 정전기 방지부가 배치될 수 있다. 정전기 방지부는 복수의 추가 배선(870)에 정전기가 발생되는 것을 방지하는 구성 요소이다. 본 발명의 또 다른 실시예에 따른 표시 장치(800)는 복수의 추가 배선(870)의 끝단에 정전기 방지부를 배치함으로써, 복수의 추가 배선(870)에 정전기가 발생되는 것이 방지될 수 있으며, 이에, 표시 장치(800)의 정전기에 의한 오작동 및 불량 발생을 저감시킬 수 있다.
그리고, 도 8를 참조하면, 디멀티플렉서부(130)가 포함하는 복수의 디멀티플렉서(131) 각각은 복수의 샘플링 트랜지스터(STR)를 포함한다. 복수의 샘플링 트랜지스터(STR)는 복수의 신호 배선(860)에 인가되는 클럭 신호(C)에 의하여 복수의 데이터 배선(DL)에 데이터 신호를 전달하는 구성 요소이다. 복수의 샘플링 트랜지스터(STR)는 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4)를 포함한다. 디멀티플렉서(131)는 도 8에 도시된 것과 같이 4개의 샘플링 트랜지스터(STR)를 포함할 수 있으나, 이에 제한되지 않으며, 예를 들면, 복수의 신호 배선(860)이 전달하는 클럭 신호(C)가 3상일 경우, 3개의 샘플링 트랜지스터(STR)를 포함할 수도 있다.
그리고, 하나의 디멀티플렉서(131)가 포함하는 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각의 소스 전극 모두는 데이터 구동부(120)의 하나의 출력 배선(DO)과 연결될 수 있다. 이에, 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각의 소스 전극에는 데이트 구동부의 출력 배선(DO)로부터 동일한 비디오 신호를 전달받을 수 있다.
그리고, 하나의 디멀티플렉서(131)가 포함하는 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각의 게이트 전극은 복수의 신호 배선(860) 각각과 연결될 수 있다. 구체적으로, 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각의 게이트 전극은 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864) 각각과 연결된다. 이에, 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4) 각각이 타이밍 제어 신호로서 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각의 게이트 전극에 인가될 수 있다. 그리고, 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각의 드레인 전극은 복수의 데이터 배선(DL) 각각과 연결될 수 있다. 이에, 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864)에 순차적으로 로우 전압에서 하이 전압이 인가됨에 따라, 제1 샘플링 트랜지스터(STR1), 제2 샘플링 트랜지스터(STR2), 제3 샘플링 트랜지스터(STR3) 및 제4 샘플링 트랜지스터(STR4) 각각과 연결되는 데이터 배선(DL)에 순차적으로 데이터 신호가 전달될 수 있다.
앞서 설명한 것과 같이, 종래의 표시 장치는 디멀티플렉서부에 타이밍 제어 신호를 전달하는 복수의 신호 배선만을 포함하였다. 구체적으로, 복수의 클럭 신호 각각이 인가되는 복수의 신호 배선은 비표시 영역에서 동일한 방향으로 연장되어 서로 나란히 배치되었다. 이 경우, 복수의 신호 배선의 외부에서 전자파를 측정할 경우, 복수의 신호 배선에 의한 전자파가 증폭될 수 있고, 표시 장치의 노이즈가 증가되어 오작동될 가능성이 증가될 수 있었다. 또한, 표시 장치의 외부에 배치될 수 있는 다양한 다른 전자 장치에서 발생되는 전자파와 표시 장치의 신호 배선에 의하여 발생되는 전자파가 서로 간섭될 수 있었다. 이에, 전자파 간섭에 의하여 표시 장치 또는 다른 전자 장치에 신호 전달의 품질이 저하되거나 불량이 발생될 가능성이 증가될 수 있었다.
이와 달리, 본 발명의 또 다른 실시예에 따른 표시 장치(800)는 디멀티플렉서부(130)에 타이밍 제어 신호를 전달하는 복수의 신호 배선(860)과 인접하여 복수의 추가 배선(870)이 배치된다. 복수의 추가 배선(870)의 수는 복수의 신호 배선(860)의 수와 동일하며, 각각의 추가 배선(870)과 인접하는 신호 배선(860)에 인가되는 클럭 신호(C)의 변화되는 위상과 반대로 위상이 변화되는 반전 위상 신호(IC)가 각각의 추가 배선(870)에 인가될 수 있다. 즉, 제1 추가 배선(871), 제2 추가 배선(872), 제3 추가 배선(873) 및 제4 추가 배선(874) 각각에 인가되는 제1 반전 위상 신호(IC1) 내지 제4 반전 위상 신호(IC4)는 제1 신호 배선(861), 제2 신호 배선(862), 제3 신호 배선(863) 및 제4 신호 배선(864) 각각에 인가되는 제1 클럭 신호(C1), 제2 클럭 신호(C2), 제3 클럭 신호(C3) 및 제4 클럭 신호(C4) 각각의 위상이 변화되는 시점에서 변화되는 위상과 반대로 위상이 변화되는 신호일 수 있다. 이 경우, 제1 클럭 신호(C1)와 제1 반전 위상 신호(IC1)를 합할 경우, 동일한 위상으로 지속되는 신호일 수 있다. 즉, 제1 신호 배선(861)과 제1 추가 배선(871)에 인가되는 두 신호를 하나의 배선에서 인가되는 신호로 생각할 경우, 이 신호는 제1 클럭 신호(C1) 위상이 변하는 시점에서 위상이 변화되지 않고 전체 시간 구간에서 하나의 위상을 갖는 신호일 수 있다. 이와 같이, 복수의 클럭 신호(C) 각각과 복수의 반전 위상 신호(IC) 각각을 합할 경우, 동일한 위상이 지속되는 신호일 수 있으며, 복수의 클럭 신호(C) 모두와 복수의 반전 위상 신호(IC) 모두를 합할 경우에도 동일한 위상이 지속되는 신호일 수 있다.
따라서, 복수의 신호 배선(860)의 외부에서 전자파를 측정할 경우, 복수의 추가 배선(870)이 배치되지 않는 경우보다 측정되는 전자파는 감소될 수 있다. 이에, 복수의 신호 배선(860)에 의해 생성되는 전자파가 감소됨으로써, 본 발명의 또 다른 실시예에 따른 표시 장치(800)의 노이즈 및 오작동은 감소될 수 있다. 그리고, 표시 장치(800)와 표시 장치(800) 외부의 다양한 다른 전자 장치와의 전자파 간섭이 감소됨으로써, 표시 장치(800) 또는 다른 전자 장치의 신호 전달의 품질이 향상되고 불량 발생이 감소될 수 있다.
또한, 본 발명의 또 다른 실시예에 따른 표시 장치(800)는 자동차에서 사용될 경우, 자동차 내에 배치된 다양한 전자 장치들과의 전자파 간섭을 효과적으로 감소시킬 수 있다. 구체적으로, 복수의 신호 배선(860)과 인접하여 복수의 추가 배선(870)이 배치되고, 복수의 신호 배선(860) 각각에 인가되는 클럭 신호(C)의 반전 위상 신호(IC)가 복수의 추가 배선(870)에 인가된다. 이에, 자동자 내에 배치되는 표시 장치(800)의 외부에서 측정한 자기장의 세기는 감소될 수 있다. 따라서, 자동차 내부에 설치되는 본 발명의 또 다른 실시예에 따른 표시 장치(800)와 다른 전자 장치 사이의 전자파 간섭이 감소될 수 있고, 자동차 내부의 다양한 전자 장치의 오작동 및 성능 저하가 효과적으로 방지될 수 있다. 이에, 자동차의 전자파 간섭에 의한 안전사고의 발생이 저감될 수 있는 효과가 있다.
몇몇 실시예에서, 도 8의 표시 장치(800)는 도 4 및 도 5에서 설명한 것과 같이 복수의 신호 배선(860) 중 두 개의 신호 배선(860) 사이에 추가 배선(870)이 배치되고, 추가 배선(870)에 두 개의 신호 배선(860)에 인가되는 클럭 신호의 변화되는 위상과 반대로 변화되는 위상을 갖는 반전 위상 신호가 인가될 수도 있다. 또한, 도 8의 표시 장치(800)는 도 6 및 도 7에서 설명한 것과 같이, 복수의 신호 배선(860)과 인접하여 하나의 추가 배선(870)이 배치되고, 추가 배선(870)에 복수의 신호 배선(860) 각각에 인가되는 클럭 신호의 변화되는 위상과 반대로 위상이 변화되는 신호가 인가될 수도 있다.
도 9는 비교예 및 본 발명의 일 실시예에 따른 표시 장치의 주파수에 따른 전압의 세기의 환산값을 설명하기 위한 그래프이다.
도 9는 복수의 추가 배선을 포함하지 않는 비교예에 따른 표시 장치와 복수의 추가 배선을 포함하는 본 발명의 일 실시예에 따른 표시 장치(100)의 복수의 신호 배선(160)의 주파수 도메인에서의 주파수에 따른 전압의 세기의 환산값을 나타낸다. 비교예에 따른 표시 장치와 실시예에 따른 표시 장치(100)는 복수의 추가 배선(160)을 제외하고는 동일한 구성을 갖는다. 구체적으로, 비교예에 따른 표시 장치와 실시예에 따른 표시 장치(100)는 모두 60Hz의 기준 구동 주파수로 구동되었다. 도 9를 참조하면, 복수의 추가 배선을 포함하지 않는 비교예의 표시 장치에 비해 복수의 추가 배선(160)을 포함하는 실시예의 표시 장치(100)는 주파수 도메인에서 각 주파수에서의 전압의 세기를 데시벨(dB) 단위로 환산한 환산값이 감소된 것을 확인할 수 있다. 따라서, 실시예의 표시 장치(100)는 비교예의 표시 장치와 비교하여 복수의 신호 배선(160) 사이에 복수의 신호 배선과 나란히 복수의 추가 배선(170)이 배치되고, 복수의 클럭 신호(C)의 변화되는 위상과 반대로 변화되는 위상을 가진 복수의 반전 위상 신호(IC)가 복수의 추가 배선(170) 각각에 인가됨에 따라, 비교예에 따른 표시 장치의 복수의 신호 배선에 인가되는 전압의 주파수 대역대에서의 데시벨(dB) 단위로의 환산값과 비교하여, 복수의 신호 배선(160)에 인가되는 전압의 주파수 대역대에서의 데시벨(dB) 단위로의 환산값이 감소될 수 있다. 이에, 복수의 신호 배선(160)에 인가되는 복수의 클럭 신호(C)에 따른 외부에서 즉정한 전자파 간섭이 감소될 수 있다.
본 발명의 실시예들에 따른 표시 장치는 다음과 같이 설명될 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 복수의 화소가 정의되는 표시 영역 및 표시 영역을 둘러싸는 비표시 영역을 포함하는 기판, 비표시 영역에서 동일한 방향으로 연장하는 복수의 신호 배선, 및 복수의 신호 배선의 연장 방향과 동일한 방향으로 연장되어 복수의 신호 배선과 인접하여 배치된 하나 이상의 추가 배선을 포함하며, 하나 이상의 추가 배선에는 복수의 신호 배선 중 적어도 하나에 인가되는 신호의 반전 위상 신호(inverted signal)가 인가될 수 있다.
본 발명의 다른 특징에 따르면, 복수의 신호 배선에는 순차적으로 쉬프트된 펄스 신호가 인가될 수 있다.
본 발명의 또 다른 특징에 따르면, 추가 배선의 수는 복수의 신호 배선의 수와 같고, 복수의 추가 배선과 복수의 신호 배선은 서로 교대로 배치될 수 있다.
본 발명의 또 다른 특징에 따르면, 복수의 추가 배선 각각에는 복수의 신호 배선 중 일 측에 인접한 신호 배선에 인가되는 신호의 반전 위상 신호가 인가될 수 있다.
본 발명의 또 다른 특징에 따르면, 추가 배선은 복수의 신호 배선 중 제1 펄스 신호가 인가되는 제1 신호 배선과 제2 펄스 신호가 인가되는 제2 신호 배선의 사이에 배치되고, 추가 배선에 인가되는 반전 위상 신호는, 제1 펄스 신호 또는 제2 펄스 신호의 위상이 변화되는 경우 제1 펄스 신호 또는 제2 펄스 신호와 반대로 위상이 변화되는 신호일 수 있다.
본 발명의 또 다른 특징에 따르면, 추가 배선은 1개이며, 추가 배선에 인가되는 반전 위상 신호는, 복수의 신호 배선에 인가되는 복수의 펄스 신호 각각의 위상이 변화되는 경우 복수의 펄스 신호 각각과 반대로 위상이 변화되는 신호일 수 있다.
본 발명의 또 다른 특징에 따르면, 표시 장치는 비표시 영역에 배치되고, 복수의 신호 배선 각각과 연결되는 복수의 스테이지, 및 복수의 스테이지 각각에 연결되어 복수의 화소에 게이트 신호를 전달하는 복수의 게이트 배선을 더 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 표시 장치는 비표시 영역에 배치되고, 복수의 신호 배선과 연결된 디멀티플렉서(demultiplexer), 디멀티플렉서와 연결되어 복수의 화소에 데이터 신호를 전달하는 복수의 데이터 배선을 더 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 디멀티플렉서는 게이트 전극 각각에 복수의 신호 배선 각각이 연결된 복수의 트랜지스터를 포함하며, 복수의 트랜지스터는, 복수의 신호 배선에 인가되는 펄스 신호에 의하여 복수의 데이터 배선에 데이터 신호를 전달할 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는 기판, 기판 상에서 나란히 배치되고, 순차적으로 쉬프트된 펄스 신호가 각각 인가되는 복수의 신호 배선, 및 복수의 신호 배선과 나란히 배치된 하나 이상의 반전 신호 배선을 포함하며, 반전 신호 배선에는, 복수의 신호 배선 중 하나 이상에 인가되는 펄스 신호의 위상이 변화되는 경우, 변화되는 위상과 반대로 위상이 변화되는 신호가 인가될 수 있다.
본 발명의 또 다른 특징에 따르면, 반전 신호 배선의 개수는 복수의 신호 배선의 개수와 동일하고, 반전 신호 배선은 복수의 신호 배선과 교대로 배치되며, 반전 신호 배선에는, 복수의 신호 배선 중 이웃한 하나의 신호 배선에 인가되는 펄스 신호의 위상이 반전된 반전 펄스 신호가 인가될 수 있다.
본 발명의 또 다른 특징에 따르면, 반전 신호 배선의 개수는 복수의 신호 배선의 개수의 1/2이고, 반전 신호 배선은, 복수의 신호 배선 중 홀수 번째 신호 배선과 짝수 번째 신호 배선 사이에 배치되며, 반전 신호 배선에는, 홀수 번째 신호 배선과 짝수 번째 신호 배선 각각에 인가되는 펄스 신호의 변화되는 위상과 반대로 위상이 변화되는 신호가 인가될 수 있다.
본 발명의 또 다른 특징에 따르면, 반전 신호 배선은 1개이고, 반전 신호 배선에는, 복수의 신호 배선에 인가되는 펄스 신호 각각의 변화되는 위상과 반대로 위상이 변화되는 신호가 인가될 수 있다.
본 발명의 또 다른 특징에 따르면, 표시 장치는 기판 상에서 비표시 영역에 배치되는 게이트 구동부를 더 포함하고, 복수의 신호 배선은 게이트 구동부에 클럭 신호를 인가하도록 구성될 수 있다.
본 발명의 또 다른 특징에 따르면, 표시 장치는 기판 상에서 비표시 영역에 배치되고, 복수의 트랜지스터를 포함하는 디멀티플렉서를 더 포함하고, 복수의 신호 배선 각각은 복수의 트랜지스터 각각에 연결되어 복수의 트랜지스터에 대한 선택 신호를 인가하도록 구성될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100, 400, 600, 800: 표시 장치
110: 표시 패널
110A: 표시 영역
110B: 비표시 영역
120: 데이터 구동부
130: 디멀티플렉서부
131: 디멀티플렉서
140: 게이트 구동부
141: 스테이지
150: 타이밍 컨트롤러
160, 860: 신호 배선
161. 861: 제1 신호 배선
162, 862: 제2 신호 배선
163, 863: 제3 신호 배선
164, 864: 제4 신호 배선
170, 470, 670, 870: 추가 배선
171, 471, 871: 제1 추가 배선
172, 472, 872: 제2 추가 배선
173, 873: 제3 추가 배선
174, 874: 제4 추가 배선
C: 클럭 신호
C1: 제1 클럭 신호
C2: 제2 클럭 신호
C3: 제3 클럭 신호
C4: 제4 클럭 신호
IC: 반전 위상 신호
IC1: 제1 반전 위상 신호
IC2: 제2 반전 위상 신호
IC3: 제3 반전 위상 신호
IC4: 제4 반전 위상 신호
DL: 데이터 배선
GL: 게이트 배선
DO: 출력 배선
STR: 샘플링 트랜지스터
STR1: 제1 샘플링 트랜지스터
STR2: 제2 샘플링 트랜지스터
STR3: 제3 샘플링 트랜지스터
STR4: 제4 샘플링 트랜지스터
PX: 화소

Claims (15)

  1. 복수의 화소가 정의되는 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 기판;
    상기 비표시 영역에서 동일한 방향으로 연장하는 복수의 신호 배선; 및
    상기 복수의 신호 배선의 연장 방향과 동일한 방향으로 연장되어 상기 복수의 신호 배선과 인접하여 배치된 하나 이상의 추가 배선을 포함하며,
    상기 추가 배선에 인가되는 신호는, 상기 복수의 신호 배선 중 둘 이상의 신호 배선에 인가되는 각각의 신호의 반전 위상 신호이고,
    상기 반전 위상 신호는, 상기 둘 이상의 신호 배선에 인가되는 각각의 펄스 신호의 위상이 변화되는 경우 상기 변화되는 위상과 반대로 위상이 변화되는 신호인, 표시 장치.
  2. 제1항에 있어서,
    상기 복수의 신호 배선에는 순차적으로 쉬프트된 펄스 신호가 인가되는, 표시 장치.
  3. 제1항에 있어서,
    상기 추가 배선의 수는 상기 복수의 신호 배선의 수와 같고,
    상기 복수의 추가 배선과 상기 복수의 신호 배선은 서로 교대로 배치되는, 표시 장치.
  4. 제3항에 있어서,
    상기 복수의 추가 배선 각각에는 상기 복수의 신호 배선 중 이웃한 신호 배선에 인가되는 신호의 반전 위상 신호가 인가되는, 표시 장치.
  5. 제1항에 있어서,
    상기 추가 배선은 상기 복수의 신호 배선 중 제1 펄스 신호가 인가되는 제1 신호 배선과 제2 펄스 신호가 인가되는 제2 신호 배선의 사이에 배치되고,
    상기 추가 배선에 인가되는 반전 위상 신호는, 상기 제1 펄스 신호 또는 상기 제2 펄스 신호의 위상이 변화되는 경우 상기 제1 펄스 신호 또는 상기 제2 펄스 신호와 반대로 위상이 변화되는 신호인, 표시 장치.
  6. 제1항에 있어서,
    상기 추가 배선은 1개이며,
    상기 추가 배선에 인가되는 반전 위상 신호는, 상기 복수의 신호 배선에 인가되는 복수의 펄스 신호 각각의 위상이 변화되는 경우 상기 복수의 펄스 신호 각각과 반대로 위상이 변화되는 신호인, 표시 장치.
  7. 제1항에 있어서,
    상기 비표시 영역에 배치되고, 상기 복수의 신호 배선 각각과 연결되는 복수의 스테이지; 및
    상기 복수의 스테이지 각각에 연결되어 상기 복수의 화소에 게이트 신호를 전달하는 복수의 게이트 배선을 더 포함하는, 표시 장치.
  8. 제1항에 있어서,
    상기 비표시 영역에 배치되고, 상기 복수의 신호 배선과 연결된 디멀티플렉서(demultiplexer);
    상기 디멀티플렉서와 연결되어 상기 복수의 화소에 데이터 신호를 전달하는 복수의 데이터 배선을 더 포함하는, 표시 장치.
  9. 제8항에 있어서,
    상기 디멀티플렉서는 게이트 전극 각각에 상기 복수의 신호 배선 각각이 연결된 복수의 트랜지스터를 포함하며,
    상기 복수의 트랜지스터는, 상기 복수의 신호 배선에 인가되는 펄스 신호에 의하여 상기 복수의 데이터 배선에 데이터 신호를 전달하는, 표시 장치.
  10. 기판;
    상기 기판 상에서 나란히 배치되고, 순차적으로 쉬프트된 펄스 신호가 각각 인가되는 복수의 신호 배선; 및
    상기 복수의 신호 배선과 나란히 배치된 하나 이상의 반전 신호 배선을 포함하며,
    상기 반전 신호 배선에 인가되는 신호는, 상기 복수의 신호 배선 중 둘 이상의 신호 배선에 인가되는 각각의 펄스 신호의 반전 위상 신호이고,
    상기 반전 신호 배선에 인가되는 상기 반전 위상 신호는, 상기 둘 이상의 신호 배선에 인가되는 상기 각각의 펄스 신호의 위상이 변화되는 경우 상기 변화되는 위상과 반대로 위상이 변화되는 신호인, 표시 장치.
  11. 제10항에 있어서,
    상기 반전 신호 배선의 개수는 상기 복수의 신호 배선의 개수와 동일하고,
    상기 반전 신호 배선은 상기 복수의 신호 배선과 교대로 배치되며,
    상기 반전 신호 배선에는, 상기 복수의 신호 배선 중 이웃한 신호 배선에 인가되는 상기 펄스 신호의 위상이 반전된 반전 펄스 신호가 인가되는, 표시 장치.
  12. 제10항에 있어서,
    상기 반전 신호 배선의 개수는 상기 복수의 신호 배선의 개수의 1/2이고,
    상기 반전 신호 배선은, 상기 복수의 신호 배선 중 홀수 번째 신호 배선과 짝수 번째 신호 배선 사이에 배치되며,
    상기 반전 신호 배선에는, 상기 홀수 번째 신호 배선과 상기 짝수 번째 신호 배선 각각에 인가되는 상기 펄스 신호의 변화되는 위상과 반대로 위상이 변화되는 신호가 인가되는, 표시 장치.
  13. 제10항에 있어서,
    상기 반전 신호 배선은 1개이고,
    상기 반전 신호 배선에는, 상기 복수의 신호 배선에 인가되는 상기 펄스 신호 각각의 변화되는 위상과 반대로 위상이 변화되는 신호가 인가되는, 표시 장치.
  14. 제10항에 있어서,
    상기 기판 상에서 비표시 영역에 배치되는 게이트 구동부를 더 포함하고,
    상기 복수의 신호 배선은 상기 게이트 구동부에 클럭 신호를 인가하도록 구성되는, 표시 장치.
  15. 제10항에 있어서,
    상기 기판 상에서 비표시 영역에 배치되고, 복수의 트랜지스터를 포함하는 디멀티플렉서를 더 포함하고,
    상기 복수의 신호 배선 각각은 상기 복수의 트랜지스터 각각에 연결되어 상기 복수의 트랜지스터에 대한 선택 신호를 인가하도록 구성되는, 표시 장치.
KR1020180100305A 2018-08-27 2018-08-27 표시 장치 KR102607898B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180100305A KR102607898B1 (ko) 2018-08-27 2018-08-27 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180100305A KR102607898B1 (ko) 2018-08-27 2018-08-27 표시 장치

Publications (2)

Publication Number Publication Date
KR20200023860A KR20200023860A (ko) 2020-03-06
KR102607898B1 true KR102607898B1 (ko) 2023-11-28

Family

ID=69802459

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180100305A KR102607898B1 (ko) 2018-08-27 2018-08-27 표시 장치

Country Status (1)

Country Link
KR (1) KR102607898B1 (ko)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101721639B1 (ko) * 2010-10-28 2017-03-31 삼성디스플레이 주식회사 주사 구동 장치 및 이를 포함하는 표시 장치
KR101904291B1 (ko) * 2012-05-25 2018-11-13 엘지디스플레이 주식회사 인쇄회로기판 및 이를 포함하는 액정표시장치
KR102034055B1 (ko) * 2013-03-19 2019-10-21 엘지디스플레이 주식회사 Oled 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
KR20200023860A (ko) 2020-03-06

Similar Documents

Publication Publication Date Title
EP3176769B1 (en) Display device
CN106647068B (zh) 显示装置
US7782282B2 (en) Display device and driving method thereof
KR102062917B1 (ko) 네로우 베젤을 갖는 표시장치
KR20090125501A (ko) 액정표시장치 및 그 제조방법
KR101904277B1 (ko) 액정 디스플레이 장치
JP2006030960A (ja) 電気光学装置及び電子機器
KR20190036461A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
KR102455584B1 (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
KR100426915B1 (ko) 액정 표시 장치
JP2019191583A (ja) 狭ベゼル平板表示装置
KR102573238B1 (ko) 표시 장치
US20230114530A1 (en) Array substrate and display panel
KR102496175B1 (ko) 표시 장치 및 그 구동방법
KR102607898B1 (ko) 표시 장치
KR20110038318A (ko) 어레이기판 및 이를 포함하는 액정표시장치
KR20080033730A (ko) 액정표시장치
KR100990315B1 (ko) 액정표시장치
KR20120030724A (ko) 표시장치와 그 정전기 및 노이즈 차단 방법
KR20060115817A (ko) 액정 표시장치 및 그 구동방법
KR102332279B1 (ko) 게이트 구동회로와 그를 포함한 표시장치
KR102262709B1 (ko) 평판표시장치
KR102456317B1 (ko) 디스플레이 장치
KR102039675B1 (ko) 액정표시장치
KR20230096542A (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant