KR102590996B1 - 반도체 장치 - Google Patents

반도체 장치 Download PDF

Info

Publication number
KR102590996B1
KR102590996B1 KR1020180123626A KR20180123626A KR102590996B1 KR 102590996 B1 KR102590996 B1 KR 102590996B1 KR 1020180123626 A KR1020180123626 A KR 1020180123626A KR 20180123626 A KR20180123626 A KR 20180123626A KR 102590996 B1 KR102590996 B1 KR 102590996B1
Authority
KR
South Korea
Prior art keywords
layer
insulating layer
disposed
doped layer
base substrate
Prior art date
Application number
KR1020180123626A
Other languages
English (en)
Other versions
KR20200043051A (ko
Inventor
박용상
변현일
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020180123626A priority Critical patent/KR102590996B1/ko
Priority to US16/654,019 priority patent/US11526037B2/en
Priority to CN201910986928.4A priority patent/CN111063681A/zh
Publication of KR20200043051A publication Critical patent/KR20200043051A/ko
Application granted granted Critical
Publication of KR102590996B1 publication Critical patent/KR102590996B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/015Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/015Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction
    • G02F1/025Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction in an optical waveguide structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28105Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor next to the insulator having a lateral composition or doping variation, or being formed laterally by more than one deposition step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3215Doping the layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)

Abstract

반도체 장치가 제공된다. 반도체 장치는 베이스 기판, 상기 베이스 기판 상에 배치되는 제1 도핑층, 상기 베이스 기판 상에 상기 제1 도핑층과 제1 방향으로 이격되어 배치되는 반도체층, 적어도 일부가 상기 제1 도핑층과 오버랩되도록 상기 제1 도핑층 상에 배치되고, 상기 제1 방향과 수직인 제2 방향의 제1 높이를 갖는 제2 도핑층, 및 상기 반도체층 상에 상기 제2 도핑층과 상기 제1 방향으로 이격되어 배치되고, 상기 제2 도핑층과 동일 레벨에 배치되고, 상기 제1 높이와 동일한 상기 제2 방향의 제2 높이를 갖는 게이트 전극을 포함한다.

Description

반도체 장치{Semiconductor device}
본 발명은 반도체 장치에 관한 것이다.
고속 통신에 대한 수요가 증가함에 따라 고속, 저손실에 장점이 있는 광 변환 전송 장치(Optical interconnect)가 확대 사용되고 있다. 특히 Silicon 기반의 광전자 집적(Silicon photonics) 기술은 CMOS 공정과의 호환성으로 더욱 각광을 받고 있다.
이런 Silicon Photonics 광전소자의 구동을 위해서는 전기적인 control circuit이 필요하며 기존에는 독립된 Chip으로 추가 Package 작업을 통해 연결을 하였다.
본 발명이 해결하고자 하는 과제는, 포토닉스 소자 및 트랜지스터를 동일한 반도체 칩 내에 집적시킴으로써 소형화된 반도체 장치를 제공하는 것입니다.
본 발명이 해결하고자 하는 다른 과제는, 포토닉스 소자에 포함된 변조기 및 트랜지스터를 동일한 제조 공정을 통해 동일 레벨에 배치함으로써 제조 공정을 단순화시킨 반도체 장치를 제공하는 것입니다.
본 발명이 해결하려는 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 기술적 사상에 따른 반도체 장치의 몇몇 실시예는, 베이스 기판, 상기 베이스 기판 상에 배치되는 제1 도핑층, 상기 베이스 기판 상에 상기 제1 도핑층과 제1 방향으로 이격되어 배치되는 반도체층, 적어도 일부가 상기 제1 도핑층과 오버랩되도록 상기 제1 도핑층 상에 배치되고, 상기 제1 방향과 수직인 제2 방향의 제1 높이를 갖는 제2 도핑층, 및 상기 반도체층 상에 상기 제2 도핑층과 상기 제1 방향으로 이격되어 배치되고, 상기 제2 도핑층과 동일 레벨에 배치되고, 상기 제1 높이와 동일한 상기 제2 방향의 제2 높이를 갖는 게이트 전극을 포함한다.
상기 과제를 해결하기 위한 본 발명의 기술적 사상에 따른 반도체 장치의 다른 몇몇 실시예는, 제1 영역 및 제2 영역을 포함하는 베이스 기판, 상기 베이스 기판 상에 배치되는 제1 절연층, 상기 제1 영역 상의 상기 제1 절연층 상에 배치되는 제1 도핑층, 상기 제2 영역 상에 배치되는 반도체층, 상기 제1 도핑층의 적어도 일부 상 및 상기 반도체층 상에 배치되는 제2 절연층, 상기 제1 도핑층 상에 배치되고, 제1 높이를 갖는 제2 도핑층, 및 상기 제2 절연층 상에 배치되고, 상기 제1 높이와 동일한 제2 높이를 갖는 게이트 전극을 포함한다.
상기 과제를 해결하기 위한 본 발명의 기술적 사상에 따른 반도체 장치의 또 다른 몇몇 실시예는, 1 영역 및 제2 영역을 포함하는 베이스 기판, 상기 제1 영역 상에서 순차적으로 적층된 제1 도핑층 및 제2 도핑층을 포함하는 변조기(modulator), 및 상기 제2 영역 상에서 순차적으로 적층된 반도체층 및 게이트 전극을 포함하고, 상기 변조기와 동일 레벨에 배치되는 트랜지스터를 포함하되, 상기 변조기의 높이는 상기 트랜지스터의 높이와 동일하다.
본 발명의 기타 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
도 1은 본 발명의 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 2 내지 도 8은 본 발명의 몇몇 실시예에 따른 반도체 장치의 제조 방법을 설명하기 위한 중간 단계 도면들이다.
도 9는 본 발명의 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 10은 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 11은 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 12는 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
본 발명의 몇몇 실시예에 따른 반도체 장치는 포토닉스(photonics) 소자 및 트랜지스터를 포함할 수 있다. 본 발명의 몇몇 실시예에 따른 반도체 장치는 포토닉스 소자에 포함된 광 도파관형 변조기(optical waveguide modulator) 및 트랜지스터와 관련된다. 이하에서는 광도파관형 변조기 및 트랜지스터에 대하여 중점적으로 설명한다.
이하에서, 도 1을 참조하여 본 발명의 몇몇 실시예에 따른 반도체 장치를 설명한다.
도 1은 본 발명의 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 몇몇 실시예에 따른 반도체 장치는 베이스 기판(100), 제1 절연층(110), 변조기(120), 트랜지스터(130), 제2 절연층(141, 142), 소자 분리 영역(150), 제3 절연층(160), 제4 절연층(170), 제1 도핑층 컨택(181), 제2 도핑층 컨택(182), 게이트 전극 컨택(191) 및 소오스/드레인 컨택(192)을 포함한다.
베이스 기판(100)은 기판 상에 에피층이 적층된 구조일 수 있으나, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 베이스 기판(100)은 예를 들어, 실리콘 기판, 갈륨 비소 기판, 실리콘 게르마늄 기판, 세라믹 기판, 석영 기판, 또는 디스플레이용 유리 기판 등일 수도 있고, SOI(Semiconductor On Insulator)의 기판일 수도 있다. 이하에서는, 예시적으로 베이스 기판(100)이 실리콘 기판인 것을 예로 든다.
베이스 기판(100)은 그 위에 변조기(modulator)(120)가 배치되는 제1 영역(Ⅰ) 및 그 위에 트랜지스터(130)가 배치되는 제2 영역(Ⅱ)을 포함할 수 있다. 제1 영역(Ⅰ) 및 제2 영역(Ⅱ) 설명의 편의를 위해 정의된 것이고, 제1 영역(Ⅰ) 및 제2 영역(Ⅱ)이 분단된 것을 의미하지 않는다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제1 절연층(110)은 베이스 기판(100) 상에 배치될 수 있다. 제1 절연층(110) 및 베이스 기판(100)은 SOI(Semiconductor On Insulator)를 형성할 수 있다. 제1 절연층(110)은 베이스 기판(100)과 제1 도핑층(121) 사이 및 베이스 기판(100)과 반도체층(131) 사이에 배치될 수 있다.
제1 절연층(110)은 예를 들어, 실리콘 산화물(SiO2)을 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
변조기(120)는 베이스 기판(100) 상에 배치될 수 있다. 구체적으로, 변조기(120)는 베이스 기판(100)의 제1 영역(Ⅰ) 상의 제1 절연층(110) 상에 배치될 수 있다. 변조기(120)는 포토닉스 소자에서 광도파관형 변조기(optical waveguide modulator)로 사용될 수 있다.
변조기(120)는 제1 도핑층(121), 제2 절연층의 제1 부분(141) 및 제2 도핑층(122)을 포함할 수 있다.
제1 도핑층(121)은 베이스 기판(100)의 제1 영역(Ⅰ) 상의 제1 절연층(110) 상에 배치될 수 있다.
제1 도핑층(121)은 예를 들어, 실리콘(Si)을 포함할 수 있다. 제1 도핑층(121)에는 n형 불순물이 도핑될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제1 도핑층(121)의 양 측에는 소자 분리 영역(150)이 배치될 수 있다. 소자 분리 영역(150)은 예를 들어, 실리콘 산화물(SiO2), 실리콘 질화물(SiN), 실리콘 탄화물(SiC), 실리콘 산탄화물(SiOC), 실리콘 산질화물(SiON) 및 실리콘 산탄질화물(SiOCN) 중 적어도 하나를 포함할 수 있다.
제2 절연층의 제1 부분(141)은 적어도 일부가 제1 도핑층(121)과 오버랩되고, 나머지 일부가 소자 분리 영역(150)과 오버랩되도록 제1 도핑층(121) 상에 배치될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제2 절연층의 제1 부분(141)은 예를 들어, 고유전율 물질을 포함할 수 있다. 예를 들어, 고유전율 물질은 하프늄 산화물(hafnium oxide), 하프늄 실리콘 산화물(hafnium silicon oxide), 란타늄 산화물(lanthanum oxide), 란타늄 알루미늄 산화물(lanthanum aluminum oxide), 지르코늄 산화물(zirconium oxide), 지르코늄 실리콘 산화물(zirconium silicon oxide), 탄탈륨 산화물(tantalum oxide), 티타늄 산화물(titanium oxide), 바륨 스트론튬 티타늄 산화물(barium strontium titanium oxide), 바륨 티타늄 산화물(barium titanium oxide), 스트론튬 티타늄 산화물(strontium titanium oxide), 이트륨 산화물(yttrium oxide), 알루미늄 산화물(Aluminum oxide), 납 스칸듐 탄탈륨 산화물(lead scandium tantalum oxide), 또는 납 아연 니오브산염(lead zinc niobate) 중에서 하나 이상을 포함할 수 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제2 도핑층(122)은 적어도 일부가 제1 도핑층(121)과 오버랩되고, 나머지 일부가 소자 분리 영역(150)과 오버랩되도록 제1 도핑층(121) 상에 배치될 수 있다. 제2 도핑층(122)은 제2 절연층의 제1 부분(141)과 완전히 오버랩되도록 제2 절연층의 제1 부분(141) 상에 배치될 수 있다.
제2 도핑층(122)은 예를 들어, 폴리-실리콘(poly-Si)을 포함할 수 있다. 제2 도핑층(122)에는 p형 불순물이 도핑될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 다른 몇몇 실시예에서, 제1 도핑층(121)에는 n형 불순물이 도핑될 수 있고, 제2 도핑층(122)에는 p형 불순물이 도핑될 수도 있다.
트랜지스터(130)는 베이스 기판(100) 상에 배치될 수 있다. 구체적으로, 트랜지스터(130)는 베이스 기판(100)의 제2 영역(Ⅱ) 상의 제1 절연층(110) 상에 배치될 수 있다. 트랜지스터(130)는 변조기(120)와 제1 방향(DR1)으로 이격되어 배치될 수 있다. 트랜지스터(130)는 변조기(120)와 동일 레벨에 배치될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 트랜지스터(130)는 포토닉스 소자를 구동시키는 집적 회로로 사용될 수 있다.
트랜지스터(130)는 반도체층(131), 게이트 전극(132), 소오스/드레인 영역(133), 게이트 스페이서(134) 및 제2 절연층의 제2 부분(142)을 포함할 수 있다.
반도체층(131)은 베이스 기판(100)의 제2 영역(Ⅱ) 상의 제1 절연층(110) 상에 배치될 수 있다. 반도체층(131)은 제1 도핑층(121)과 동일 레벨에 배치될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
반도체층(131)은 예를 들어, 실리콘(Si)을 포함할 수 있다. 반도체층(131)의 내부에는 p형 불순물이 도핑될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
반도체층(131)의 양 측에는 소자 분리 영역(150)이 배치될 수 있다. 즉, 제1 도핑층(121)과 반도체층(131)은 제1 방향(DR1)으로 이격되어 배치될 수 있고, 제1 도핑층(121)과 반도체층(131) 사이에 소자 분리 영역(150)이 배치될 수 있다.
반도체층(131)의 제2 방향(DR2)의 제4 높이(h4)는 제1 도핑층(121)의 제2 방향(DR2)의 제3 높이(h3)와 동일할 수 있다. 제2 방향(DR2)은 제1 방향(DR1)과 수직인 방향을 의미한다.
제2 절연층의 제2 부분(142)은 반도체층(131) 상에 배치될 수 있다. 제2 절연층의 제2 부분(142)은 제2 절연층의 제1 부분(141)과 동일 레벨에 배치될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제2 절연층의 제2 부분(142)은 제2 절연층의 제1 부분(141)과 동일한 물질을 포함할 수 있다. 즉, 제2 절연층의 제2 부분(142)은 고유전율 물질을 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 제2 절연층의 제2 부분(142)은 트랜지스터(130)의 게이트 절연층의 기능을 수행할 수 있다.
제2 절연층의 제2 부분(142)의 제2 방향(DR2)의 제2 두께(t2)는 제2 절연층의 제1 부분(141)의 제2 방향(DR2)의 제1 두께(t1)와 동일할 수 있다.
게이트 전극(132)은 제2 절연층의 제2 부분(142)과 오버랩되도록 제2 절연층의 제2 부분(142) 상에 배치될 수 있다. 게이트 전극(132)은 제2 도핑층(122)과 동일 레벨에 배치될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
게이트 전극(132)은 예를 들어, 폴리-실리콘(poly-Si)을 포함할 수 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
게이트 전극(132)의 제2 방향(DR2)의 제2 높이(h2)는 제2 도핑층(122)의 제2 방향(DR2)의 제1 높이(h1)와 동일할 수 있다.
게이트 스페이서(134)는 게이트 전극(132)의 양 측벽을 따라 배치될 수 있다. 게이트 스페이서(134)는 예를 들어, 실리콘 질화물(SiN), 실리콘 산질화물(SiON), 실리콘 산화물(SiO2), 실리콘 산탄질화물(SiOCN) 및 이들의 조합 중 적어도 하나를 포함할 수 있으며, 도면에 도시된 바와 달리 단일층이 아닌 다층이 적층되어 형성될 수도 있다.
소오스/드레인 영역(133)은 게이트 전극(132)의 양 측에 배치된 반도체층(131)의 내부에 배치될 수 있다.
도 1에는 소오스/드레인 영역(133)의 상면이 반도체층(131)의 상면과 동일 평면 상에 형성되는 것으로 도시되어 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 소오스/드레인 영역(133)은 상승된(elevated) 소오스/드레인 영역일 수 있다. 이 경우, 소오스/드레인 영역(133)의 상면은 반도체층(131)의 상면보다 높게 형성될 수 있다.
변조기(120)의 제2 방향(DR2)의 제5 높이(h5)는 트랜지스터(130)의 제2 방향(DR2)의 제6 높이(h6)와 동일할 수 있다. 이는 상술한 바와 같이, 변조기(120)에 포함된 각각의 구성들의 제2 방향(DR2)의 높이들과 트랜지스터(130)에 포함된 각각의 구성들의 제2 방향(DR2)의 높이들이 서로 동일한 것에 기인한다. 다만, 본 발명의 기술적 사상들이 이에 제한되지 않는다. 즉, 다른 몇몇 실시예에서, 변조기(120)의 제2 방향(DR2)의 제5 높이(h5)는 트랜지스터(130)의 제2 방향(DR2)의 제6 높이(h6)와 다를 수도 있다.
제3 절연층(160)은 제1 도핑층(121)의 노출된 상면, 반도체층(131)의 노출된 상면 및 소자 분리 영역(150)의 노출된 상면을 덮도록 배치될 수 있다. 제3 절연층(160)은 제2 도핑층(122)의 측면, 제2 절연층의 제1 부분(141)의 측면 및 게이트 스페이서(134)의 측면을 덮도록 배치될 수 있다.
제3 절연층(160)은 저유전율 물질을 포함할 수 있다. 제3 절연층(160)은 예를 들어, 산화막, 질화막 및 산질화막 중 적어도 하나를 포함할 수 있다.
제4 절연층(170)은 제2 도핑층(122)의 노출된 상면, 게이트 전극(132)의 노출된 상면 및 제3 절연층(160)의 상면을 덮도록 배치될 수 있다.
제4 절연층(170)은 저유전율 물질을 포함할 수 있다. 제4 절연층(170)은 예를 들어, 산화막, 질화막 및 산질화막 중 적어도 하나를 포함할 수 있다.
제1 도핑층 컨택(181)은 제4 절연층(170) 및 제3 절연층(160)을 제2 방향(DR2)으로 관통하여 제1 도핑층(121)과 연결될 수 있다. 제2 도핑층 컨택(182)은 제4 절연층(170)을 제2 방향(DR2)으로 관통하여 제2 도핑층(122)과 연결될 수 있다. 게이트 전극 컨택(191)은 제4 절연층(170)을 제2 방향(DR2)으로 관통하여 게이트 전극(132)과 연결될 수 있다. 소오스/드레인 컨택(192)은 제4 절연층(170) 및 제3 절연층(160)을 제2 방향(DR2)으로 관통하여 소오스/드레인 영역(133)과 연결될 수 있다.
제1 도핑층 컨택(181), 제2 도핑층 컨택(182), 게이트 전극 컨택(191) 및 소오스/드레인 컨택(192) 각각은 예를 들어, 알루미늄(Al), 텅스텐(W), 구리(Cu), 코발트(Co) 또는 도핑된 폴리-실리콘(poly-Si) 중 적어도 하나를 포함할 수 있다.
본 발명의 몇몇 실시예에 따른 반도체 장치는 포토닉스 소자 및 트랜지스터를 동일한 반도체 칩 내에 집적시킴으로써 반도체 장치를 소형화시킬 수 있다.
또한, 본 발명의 몇몇 실시예에 따른 반도체 장치는 포토닉스 소자에 포함된 변조기(120) 및 트랜지스터(130)를 동일한 제조 공정을 통해 동일 레벨에 배치함으로써 반도체 장치의 제조 공정을 단순화시킬 수 있고, 이로 인해, 반도체 장치의 제조 비용을 감소시킬 수 있다.
이하에서, 도 1 내지 도 8을 참조하여 본 발명의 몇몇 실시예에 따른 반도체 장치의 제조 방법을 설명한다.
도 2 내지 도 8은 본 발명의 몇몇 실시예에 따른 반도체 장치의 제조 방법을 설명하기 위한 중간 단계 도면들이다.
도 2를 참조하면, 베이스 기판(100) 상에 제1 절연층(110) 및 제1 반도체 물질층(121a, 131a)이 순차적으로 적층될 수 있다.
제1 반도체 물질층(121a, 131a)은 베이스 기판(100)의 제1 영역(Ⅰ) 상에 형성되는 제1 부분(121a) 및 베이스 기판(100)의 제2 영역(Ⅱ) 상에 형성되는 제2 부분(131a)을 포함할 수 있다. 제1 반도체 물질층(121a, 131a)은 예를 들어, 실리콘(Si)을 포함할 수 있다.
제1 반도체 물질층의 제1 부분(121a)에는 n형 불순물이 도핑될 수 있고, 제1 반도체 물질층의 제2 부분(131a)에는 p형 불순물이 도핑될 수 있다.
도 3을 참조하면, 마스크 패턴을 이용하여 제1 반도체 물질층(121a, 131a)을 식각하여 제1 절연층(110) 상에 제1 트렌치(T1)가 형성될 수 있다.
식각 공정을 통해, 베이스 기판(100)의 제1 영역(Ⅰ) 상의 제1 절연층(110) 상에 제1 도핑층(121)이 형성되고, 베이스 기판(100)의 제2 영역(Ⅱ) 상의 제1 절연층(110) 상에 반도체층(131)이 형성될 수 있다. 제1 도핑층(121) 및 반도체층(131)은 제1 트렌치(T1)에 의해 제1 방향(DR1)을 이격될 수 있다.
제1 도핑층(121) 및 반도체층(131)이 제1 반도체 물질층(121a, 131a)을 식각하는 하나의 공정을 통해 형성될 수 있다. 이로 인해, 제1 도핑층(121) 및 반도체층(131)은 동일 레벨에 형성될 수 있다. 또한, 제1 도핑층(121)의 제2 방향(DR2)의 제3 높이(도 1의 h3)는 반도체층(131)의 제2 방향(DR2)의 제4 높이(도 1의 h4)와 동일하게 형성될 수 있다.
도 4를 참조하면, 제1 트렌치(도 3의 T1)의 내부에 소자 분리 영역(150)이 형성될 수 있다.
도 5를 참조하면, 제1 도핑층(121), 반도체층(131) 및 소자 분리 영역(150) 상에 절연 물질층(141a, 142a) 및 제2 반도체 물질층(122a, 132a)이 순차적으로 적층될 수 있다.
절연 물질층(141a, 142a)은 베이스 기판(100)의 제1 영역(Ⅰ) 상에 형성되는 제1 부분(141a) 및 베이스 기판(100)의 제2 영역(Ⅱ) 상에 형성되는 제2 부분(142a)을 포함할 수 있다. 절연 물질층(141a, 142a)은 고유전율 물질을 포함할 수 있다.
제2 반도체 물질층(122a, 132a)은 베이스 기판(100)의 제1 영역(Ⅰ) 상에 형성되는 제1 부분(122a) 및 베이스 기판(100)의 제2 영역(Ⅱ) 상에 형성되는 제2 부분(132a)을 포함할 수 있다. 제2 반도체 물질층(122a, 132a)은 예를 들어, 폴리-실리콘(poly-Si)을 포함할 수 있다. 제2 반도체 물질층의 제1 부분(122a)에는 p형 불순물이 도핑될 수 있다.
도 6을 참조하면, 마스크 패턴을 이용하여 제2 반도체 물질층(122a, 132a) 및 절연 물질층(141a, 142a)이 식각될 수 있다.
식각 공정을 통해, 베이스 기판(100)의 제1 영역(Ⅰ) 상의 제1 도핑층(121) 및 소자 분리 영역(150) 상에 순차적으로 적층된 제2 절연층의 제1 부분(141) 및 제2 도핑층(122)이 형성될 수 있다. 또한, 식각 공정을 통해, 베이스 기판(100)의 제2 영역(Ⅱ) 상의 반도체층(131) 상에 순차적으로 적층된 제2 절연층의 제2 부분(142) 및 게이트 전극(132)이 형성될 수 있다.
제2 절연층의 제1 부분(141) 및 제2 절연층의 제2 부분(142)이 절연 물질층(141a, 142a)을 식각하는 하나의 공정을 통해 형성될 수 있다. 이로 인해, 제2 절연층의 제1 부분(141) 및 제2 절연층의 제2 부분(142)은 동일 레벨에 형성될 수 있다. 또한, 제2 절연층의 제1 부분(141)의 제2 방향(DR2)의 제1 두께(도 1의 t1)는 제2 절연층의 제2 부분(142)의 제2 방향(DR2)의 제2 두께(도 1의 t2)와 동일하게 형성될 수 있다.
또한, 제2 도핑층(122) 및 게이트 전극(132)이 제2 반도체 물질층(122a, 132a)을 식각하는 하나의 공정을 통해 형성될 수 있다. 이로 인해, 제2 도핑층(122) 및 게이트 전극(132)은 동일 레벨에 형성될 수 있다. 또한, 제2 도핑층(122)의 제2 방향(DR2)의 제1 높이(도 1의 h1)는 게이트 전극(132)의 제2 방향(DR2)의 제2 높이(도 1의 h2)와 동일하게 형성될 수 있다.
제2 절연층의 제1 부분(141)은 제2 도핑층(122)과 완전히 오버랩되도록 형성될 수 있고, 제2 절연층의 제2 부분(142)은 게이트 전극(132)과 완전히 오버랩되도록 형성될 수 있다.
제2 도핑층(122) 적어도 일부는 제1 도핑층(121)과 오버랩되고, 제2 도핑층(122)의 나머지 일부는 소자 분리 영역(150)과 오버랩되도록 형성될 수 있다.
상기 공정을 통해, 베이스 기판(100)의 제1 영역(Ⅰ) 상에 제1 도핑층(121), 제2 도핑층(122) 및 제2 절연층의 제1 부분(141)을 포함하는 변조기(120)가 형성될 수 있다.
도 7을 참조하면, 게이트 전극(132)의 양 측벽 및 제2 절연층의 제2 부분(142)을 따라 게이트 스페이서(134)가 형성될 수 있다.
이어서, 반도체층(131) 내에 불순물을 도핑하여 게이트 전극(132)의 양 측에 소오스/드레인 영역(133)이 형성될 수 있다.
상기 공정을 통해, 베이스 기판(100)의 제2 영역(Ⅱ) 상에 반도체층(131), 게이트 전극(132), 소오스/드레인 영역(133), 게이트 스페이서(134) 및 제2 절연층의 제2 부분(142)을 포함하는 트랜지스터(130)가 형성될 수 있다.
도 8을 참조하면, 제1 도핑층(121)의 상면, 반도체층(131)의 상면, 소자 분리 영역(150)의 상면, 변조기(120)의 측면 및 게이트 스페이서(134)의 측면을 덮도록 제3 절연층(160)이 형성될 수 있다.
이어서, 제2 도핑층(122)의 상면, 게이트 전극(132)의 상면 및 제3 절연층(160)의 상면을 덮도록 제4 절연층(170)이 형성될 수 있다.
도 1을 참조하면, 제4 절연층(170) 및 제3 절연층(160)을 식각하여 복수의 트렌치가 형성될 수 있다. 각각의 트렌치 내부에 제1 도핑층 컨택(181), 제2 도핑층 컨택(182), 게이트 전극 컨택(191) 및 소오스/드레인 컨택(192)이 형성될 수 있다.
구체적으로, 제4 절연층(170) 및 제3 절연층(160)을 식각하여 제1 도핑층(121)의 상면이 노출된 트렌치의 내부에 제1 도핑층 컨택(181)이 형성될 수 있다. 제4 절연층(170)을 식각하여 제2 도핑층(122)의 상면이 노출된 트렌치의 내부에 제2 도핑층 컨택(182)이 형성될 수 있다. 제4 절연층(170)을 식각하여 게이트 전극(132)의 상면이 노출된 트렌치의 내부에 게이트 전극 컨택(191)이 형성될 수 있다. 제4 절연층(170) 및 제3 절연층(160)을 식각하여 소오스/드레인 영역(133)의 상면이 노출된 트렌치의 내부에 소오스/드레인 컨택(192)이 형성될 수 있다.
상술한 공정을 통해 본 발명의 몇몇 실시예에 따른 반도체 장치가 제조될 수 있다.
이하에서, 도 9를 참조하여 본 발명의 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 9는 본 발명의 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 9를 참조하면, 본 발명의 다른 몇몇 실시예에 따른 반도체 장치에서, 변조기(220)는 제1 도핑층(121), 제2 절연층의 제1 부분(241) 및 제2 도핑층(122)을 포함할 수 있다.
제2 절연층의 제1 부분(241)은 제1 도핑층(121)과 제2 도핑층(122) 사이에만 배치될 수 있다. 즉, 제2 절연층의 제1 부분(241)은 제2 도핑층(122)과 소자 분리 영역(150) 사이에는 배치되지 않는다.
도 9에는 제2 도핑층(122)과 소자 분리 영역(150) 사이에 제3 절연층(160)이 배치되는 것으로 도시되어 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제2 도핑층(122)과 소자 분리 영역(150) 사이에 추가적인 절연층이 배치될 수도 있다.
이하에서, 도 10을 참조하여 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 10은 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 10을 참조하면, 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치에서, 변조기(320)는 제1 도핑층(121), 제2 절연층의 제1 부분(341) 및 제2 도핑층(122)을 포함할 수 있다.
제2 절연층의 제1 부분(341)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물 및 저유전율 물질 중 적어도 하나를 포함할 수 있다. 즉, 제1 도핑층(121)과 제2 도핑층(122) 사이에 배치되는 제2 절연층의 제1 부분(341)은 저유전율 물질을 포함하고, 반도체층(131)과 게이트 전극(132) 사이에 배치되는 제2 절연층의 제2 부분(142)은 고유전율 물질을 포함할 수 있다.
저유전율 물질은 예를 들어, FOX(Flowable Oxide), TOSZ(Tonen SilaZen), USG(Undoped Silica Glass), BSG(Borosilica Glass), PSG(PhosphoSilaca Glass), BPSG(BoroPhosphoSilica Glass), PETEOS(Plasma Enhanced Tetra Ethyl Ortho Silicate), FSG(Fluoride Silicate Glass), CDO(Carbon Doped silicon Oxide), Xerogel, Aerogel, Amorphous Fluorinated Carbon, OSG(Organo Silicate Glass), Parylene, BCB(bis-benzocyclobutenes), SiLK, polyimide, porous polymeric material 또는 이들의 조합을 포함할 수 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
이하에서, 도 11을 참조하여 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 11은 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 11을 참조하면, 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치에서, 베이스 기판(400)의 제2 영역(Ⅱ)에 제2 트렌치(T2)가 형성될 수 있다. 제2 트렌치(T2)의 내부에는 제1 절연층(410)이 배치될 수 있다.
반도체층(131)은 베이스 기판(400)의 제2 영역(Ⅱ) 상에서 베이스 기판(400)과 직접 접하도록 배치될 수 있다. 즉, 반도체층(131)과 베이스 기판(400) 사이에는 제1 절연층(410)이 배치되지 않는다.
이하에서, 도 12를 참조하여 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 12는 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치를 설명하기 위한 도면이다.
도 12를 참조하면, 본 발명의 또 다른 몇몇 실시예에 따른 반도체 장치에서, 베이스 기판(500)의 제2 영역(Ⅱ)에 제2 트렌치(T2)가 형성될 수 있다. 제2 트렌치(T2)의 내부에는 제1 절연층(510)이 배치될 수 있다.
반도체층(131)은 베이스 기판(500)의 제2 영역(Ⅱ) 상에서 베이스 기판(500)과 직접 접하도록 배치될 수 있다. 즉, 반도체층(131)과 베이스 기판(500) 사이에는 제1 절연층(510)이 배치되지 않는다.
변조기(520)기는 제1 도핑층(121), 제2 절연층의 제1 부분(541) 및 제2 도핑층(122)을 포함할 수 있다.
제2 절연층의 제1 부분(541)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물 및 저유전율 물질 중 적어도 하나를 포함할 수 있다. 즉, 제1 도핑층(121)과 제2 도핑층(122) 사이에 배치되는 제2 절연층의 제1 부분(541)은 저유전율 물질을 포함하고, 반도체층(131)과 게이트 전극(132) 사이에 배치되는 제2 절연층의 제2 부분(142)은 고유전율 물질을 포함할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 기술적 사상에 따른 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
100: 베이스 기판 110: 제1 절연층
120: 변조기 121: 제1 도핑층
122: 제2 도핑층 130: 트랜지스터
131: 반도체층 132: 게이트 전극
133: 소오스/드레인 영역 134: 게이트 스페이서
141: 제2 절연층의 제1 부분 142: 제2 절연층의 제2 부분
150: 소자 분리 영역 160: 제3 절연층
170: 제4 절연층 181: 제1 도핑층 컨택
182: 제2 도핑층 컨택 191: 게이트 전극 컨택
192: 소오스/드레인 컨택

Claims (10)

  1. 베이스 기판;
    상기 베이스 기판 상에 배치되는 제1 도핑층;
    상기 베이스 기판 상에 상기 제1 도핑층과 제1 방향으로 이격되어 배치되고, 상기 베이스 기판과 직접 접하는 반도체층;
    적어도 일부가 상기 제1 도핑층과 오버랩되도록 상기 제1 도핑층 상에 배치되고, 상기 제1 방향과 수직인 제2 방향의 제1 높이를 갖는 제2 도핑층;
    상기 반도체층 상에 상기 제2 도핑층과 상기 제1 방향으로 이격되어 배치되고, 상기 제2 도핑층과 동일 레벨에 배치되고, 상기 제1 높이와 동일한 상기 제2 방향의 제2 높이를 갖는 게이트 전극; 및
    상기 베이스 기판과 상기 제1 도핑층 사이에 배치되는 제1 절연층을 포함하는 반도체 장치.
  2. 삭제
  3. 삭제
  4. 제 1항에 있어서,
    상기 제1 도핑층과 상기 제2 도핑층 사이에 배치되는 제1 부분 및 상기 반도체층과 상기 게이트 전극 사이에 배치되는 제2 부분을 포함하는 제2 절연층을 더 포함하되,
    상기 제2 절연층의 상기 제1 부분과 상기 제2 절연층의 상기 제2 부분은 동일 레벨에 배치되는 반도체 장치.
  5. 제 4항에 있어서,
    상기 제2 절연층은 고유전율 물질을 포함하는 반도체 장치.
  6. 제 4항에 있어서,
    상기 제2 절연층의 상기 제1 부분은 상기 제2 도핑층과 완전히 오버랩되는 반도체 장치.
  7. 삭제
  8. 제 4항에 있어서,
    상기 제2 절연층의 상기 제1 부분은 저유전율 물질을 포함하고, 상기 제2 절연층의 상기 제2 부분은 고유전율 물질을 포함하는 반도체 장치.
  9. 제1 영역 및 제2 영역을 포함하는 베이스 기판;
    상기 베이스 기판의 상기 제1 영역 상에 배치되는 제1 절연층;
    상기 제1 절연층 상에 배치되는 제1 도핑층;
    상기 베이스 기판의 상기 제2 영역 상에 배치되고, 상기 베이스 기판과 직접 접하는 반도체층;
    상기 제1 도핑층의 적어도 일부 상에 배치되는 제1 부분 및 상기 반도체층 상에 배치되는 제2 부분을 포함하는 제2 절연층;
    상기 제2 절연층의 상기 제1 부분 상에 배치되고, 제1 높이를 갖는 제2 도핑층; 및
    상기 제2 절연층의 상기 제2 부분 상에 배치되고, 상기 제1 높이와 동일한 제2 높이를 갖는 게이트 전극을 포함하는 반도체 장치.
  10. 제 9항에 있어서,
    상기 제2 도핑층 및 상기 게이트 전극은 동일 레벨에 배치되는 반도체 장치.
KR1020180123626A 2018-10-17 2018-10-17 반도체 장치 KR102590996B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020180123626A KR102590996B1 (ko) 2018-10-17 2018-10-17 반도체 장치
US16/654,019 US11526037B2 (en) 2018-10-17 2019-10-16 Semiconductor device
CN201910986928.4A CN111063681A (zh) 2018-10-17 2019-10-17 半导体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180123626A KR102590996B1 (ko) 2018-10-17 2018-10-17 반도체 장치

Publications (2)

Publication Number Publication Date
KR20200043051A KR20200043051A (ko) 2020-04-27
KR102590996B1 true KR102590996B1 (ko) 2023-10-17

Family

ID=70279176

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180123626A KR102590996B1 (ko) 2018-10-17 2018-10-17 반도체 장치

Country Status (3)

Country Link
US (1) US11526037B2 (ko)
KR (1) KR102590996B1 (ko)
CN (1) CN111063681A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11340512B2 (en) * 2020-04-27 2022-05-24 Raytheon Bbn Technologies Corp. Integration of electronics with Lithium Niobate photonics

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060105479A1 (en) 2004-11-15 2006-05-18 Cave Nigel G Method of integrating optical devices and electronic devices on an integrated circuit
JP2006525677A (ja) 2003-04-21 2006-11-09 シオプティカル インコーポレーテッド シリコン・ベースの光デバイスの電子デバイスとのcmos互換集積化
US20140197507A1 (en) 2013-01-15 2014-07-17 International Business Machines Corporation Buried waveguide photodetector

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3111982B2 (ja) * 1998-05-28 2000-11-27 日本電気株式会社 導波路型半導体光素子
US7453132B1 (en) 2002-06-19 2008-11-18 Luxtera Inc. Waveguide photodetector with integrated electronics
US8633067B2 (en) 2010-11-22 2014-01-21 International Business Machines Corporation Fabricating photonics devices fully integrated into a CMOS manufacturing process
KR101872957B1 (ko) * 2012-01-02 2018-07-02 삼성전자주식회사 반도체 장치 및 그 제조 방법
US9709740B2 (en) * 2012-06-04 2017-07-18 Micron Technology, Inc. Method and structure providing optical isolation of a waveguide on a silicon-on-insulator substrate
US9488776B2 (en) 2012-07-09 2016-11-08 Bae Systems Information And Electronic Systems Integration Inc. Method for fabricating silicon photonic waveguides
US8765502B2 (en) 2012-07-30 2014-07-01 International Business Machines Corporation Germanium photodetector schottky contact for integration with CMOS and Si nanophotonics
US8765536B2 (en) 2012-09-28 2014-07-01 International Business Machines Corporation Stress engineered multi-layers for integration of CMOS and Si nanophotonics
US9036959B2 (en) 2013-01-02 2015-05-19 International Business Machines Corporation Intergrating a silicon photonics photodetector with CMOS devices
US8796747B2 (en) 2013-01-08 2014-08-05 International Business Machines Corporation Photonics device and CMOS device having a common gate
US9136303B2 (en) 2013-08-20 2015-09-15 International Business Machines Corporation CMOS protection during germanium photodetector processing
US9368653B1 (en) 2014-12-23 2016-06-14 International Business Machines Corporation Silicon photonics integration method and structure

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006525677A (ja) 2003-04-21 2006-11-09 シオプティカル インコーポレーテッド シリコン・ベースの光デバイスの電子デバイスとのcmos互換集積化
US20060105479A1 (en) 2004-11-15 2006-05-18 Cave Nigel G Method of integrating optical devices and electronic devices on an integrated circuit
JP2008521216A (ja) 2004-11-15 2008-06-19 フリースケール セミコンダクター インコーポレイテッド 光デバイスと電子デバイスとを集積回路に集積する方法
US20140197507A1 (en) 2013-01-15 2014-07-17 International Business Machines Corporation Buried waveguide photodetector
JP2016507897A (ja) 2013-01-15 2016-03-10 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 集積光半導体構造物、その形成方法、および設計構造物(埋込型導波路光検出器)

Also Published As

Publication number Publication date
CN111063681A (zh) 2020-04-24
KR20200043051A (ko) 2020-04-27
US20200124879A1 (en) 2020-04-23
US11526037B2 (en) 2022-12-13

Similar Documents

Publication Publication Date Title
US9524898B2 (en) Monolithic integration techniques for fabricating photodetectors with transistors on same substrate
KR102479996B1 (ko) 반도체 장치
US11189654B2 (en) Manufacturing methods of semiconductor image sensor devices
US11585982B2 (en) Methods of forming photonic devices
CN104253128B (zh) 半导体集成电路器件
KR102453022B1 (ko) 반도체 장치 및 그 제조 방법
US8067807B2 (en) Semiconductor integrated circuit device
US20110115040A1 (en) Semiconductor Optoelectronic Structure and the Fabricating Method Thereof
KR20130120976A (ko) 이미지 센서 소자 및 그 제조 방법
KR102376718B1 (ko) 자기 정렬 컨택을 포함하는 반도체 장치 및 그 제조 방법
CN102237389A (zh) 半导体器件及其制造方法
KR20190138370A (ko) 이미지 센서 및 그 제조 방법
KR102590996B1 (ko) 반도체 장치
JP2022109893A (ja) イメージセンサ及びその製造方法
KR20190143609A (ko) 반도체 장치 및 반도체 장치의 제조 방법
CN107785383B (zh) 影像感测器及其制作方法
JP4315020B2 (ja) 半導体集積回路装置およびその製造方法
KR102495516B1 (ko) 반도체 장치 및 그 제조 방법
KR20200039924A (ko) 반도체 장치
US20240045143A1 (en) Optical waveguide structure and method for forming the same
US20220302198A1 (en) Image sensor
US20230402316A1 (en) Semiconductor structure and method for forming same
KR20240005390A (ko) 이미지 센서
KR20230099211A (ko) 이미지 센서
TW202205621A (zh) 半導體裝置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant