KR102415697B1 - 위상 및 심볼 에지 검파를 통한 am 복조 - Google Patents
위상 및 심볼 에지 검파를 통한 am 복조 Download PDFInfo
- Publication number
- KR102415697B1 KR102415697B1 KR1020177016913A KR20177016913A KR102415697B1 KR 102415697 B1 KR102415697 B1 KR 102415697B1 KR 1020177016913 A KR1020177016913 A KR 1020177016913A KR 20177016913 A KR20177016913 A KR 20177016913A KR 102415697 B1 KR102415697 B1 KR 102415697B1
- Authority
- KR
- South Korea
- Prior art keywords
- detector
- output
- signal
- edge detector
- edge
- Prior art date
Links
- 238000003708 edge detection Methods 0.000 title 1
- 238000000034 method Methods 0.000 claims abstract description 32
- 238000012544 monitoring process Methods 0.000 claims description 2
- 238000001514 detection method Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 238000004891 communication Methods 0.000 description 6
- 230000001960 triggered effect Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 238000012795 verification Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/02—Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
- H04L27/06—Demodulator circuits; Receiver circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B5/00—Near-field transmission systems, e.g. inductive or capacitive transmission systems
- H04B5/70—Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes
- H04B5/72—Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes for local intradevice communication
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
진폭 변조된 무선 신호를 복조하는 방법이 개시된다. 방법은 변조된 신호(302)를 위상 검파기(308) 및 에지 검파기(314) 모두에게로 보내는 단계, 및 위상 검파기(308) 및 에지 검파기(314)의 각각의 출력 신호들(310, 318, 320)을 사용하여 신호(302)에서 변조 심볼(340)의 말단을 결정하는 단계를 포함한다.
Description
본 발명은 예를 들어, 단거리 데이터 통신에 사용될 때 진폭 변조된(AM; amplitude modulated) 신호, 특히 무선 신호를 복조하는 것에 관한 것이다.
신호를 복조할 때, 변조 심볼들의 에지들을 정확하게 결정하는 것이 때때로 필요하다. 예를 들어, 무선 통신 시스템은 송신기가 신호 내에 포함되는 정보 또는 데이터를 복구하기 위해 AM 신호들을 복조해야 하는 수신기로 변조 심볼들에 의해 변조된 주기적인 반송파 신호를 포함하는 AM 신호들을 송신하도록 구성될 수 있다. 예를 들어, 신호가 진폭이 두 개의 미리 결정된 레벨 사이에서 달라지는 반복 패턴의 반송파를 포함하는 디지털 데이터를 전달하는 경우, 각 변조 심볼의 말단의 정확한 타이밍은 특히 정확한 시점에 응답을 위한 시작점을 설정하기 위해 사용되는 시작 타이머들에 관하여, 시스템의 동작에 매우 중요할 수 있다.
변조된 신호로부터 AM 변조 심볼들을 복조할 때, 일반적으로, 변조된 신호를 생성한 변조 심볼들을 따를 변조 신호의 일반 형상을 전달하는 신호 포락선을 추출하기 위한 포락선 검파기를 사용하는 것이 알려져 있다. 그러한 포락선 검파기는 보통 단순한 정류기를 포함하며, 이때 정류기의 출력 신호는 아날로그 필터를 사용하여 필터링되고 그 다음 복조된 신호를 제공하기 위해 비교기에 공급된다.
그러한 솔루션에 사용되는 아날로그 필터는 통상적으로 실제 포락선의 부정확한 검출 및 변조 심볼 에지들의 타이밍의 불확실성을 초래할 수 있는 공정상의 변화(제조 공정들에 기인한 디바이스들 간 차이)를 겪는다.
또한 단지 AM 기술들이 신호의 변조에 사용된 경우 복조를 위해 위상 고정 루프(PLL; phase locked loop)를 사용하는 것이 알려져 있다. 그러한 시스템에서는, 변조된 신호 및 국부 발진기 신호가 위상 검파기에 제공된다. 입력 신호가 억압 반송파에 의해 변조될 때, 위상 검파기는 기준 입력 상에서 어떠한 신호도 감지하지 않을 것이고, PLL은 위상 고정을 잃을 것이다. 해당 기술분야에서의 통상의 기술자에게 단순한 고정 검파기 회로를 사용함으로써, 복조가 달성될 수 있다는 그 자체가 알려져 있다.
PLL을 사용하는 것의 난점은 그 자체가 아날로그 성분들의 아날로그 공정 변화에 의존적인, 발진기 자주 주파수에 따른 위상 고정을 검출하기 위해 요구되는 시간이다.
본 발명은 대안적인 접근법을 제공하는 것에 착수한다.
제1 측면에서, 본 발명은 진폭 변조된 무선 신호를 복조하는 방법으로서, 변조된 신호를 위상 검파기 및 에지 검파기 모두에게로 보내는 단계, 및 상기 위상 검파기 및 에지 검파기의 각각의 출력 신호들을 사용하여 상기 신호에서 변조 심볼의 말단을 결정하는 단계를 포함하는, 방법을 제공한다.
제2 측면에서, 본 발명은 진폭 변조된 무선 신호를 복조하도록 배열된 수신기로서, 변조된 신호를 수신하도록 배열된 위상 검파기 및 에지 검파기 모두를 포함하며, 상기 위상 검파기 및 에지 검파기의 각각의 출력 신호들을 사용하여 상기 변조된 신호에서 변조 심볼의 말단을 결정하도록 배열된, 수신기를 제공한다.
따라서 해당 기술분야의 통상의 기술자들에 의해, 본 발명에 따르면, 수신기는 변조된 무선 신호를 변조된 신호의 포락선을 획득하기 위한 위상 검파기, 및 변조된 신호에서 에지를 검출할 수 있는 에지 검파기 모두에게로 보낸다는 것이 이해될 것이다. 검파기들 모두에게로부터의 출력들은 변조 심볼의 말단을 결정하기 위해 그리고 그에 따라 복조된 신호 출력을 제공하기 위해 사용될 수 있다.
위상 검파기 및 에지 검파기 모두를 사용하면 에지 검파기가 없는 종래 시스템들과 비교할 때 변조 심볼들의 말단에 관해 감소된 불확실성을 갖는 복조된 신호를 획득할 수 있는 능력을 제공하게 된다.
해당 기술분야에는 그 자체가 알려진 다수의 위상 검파기 회로가 존재한다. 몇몇 실시예들의 집합에서, 상기 위상 검파기는 위상 고정 루프 및 고정 검파기를 포함한다.
변조 심볼이 존재하는지 여부를 결정하기 위해서는, 종래 정현파인 입력 신호를 그것을 위상 검파기에 대한 입력으로서 제공하기 전에 구형파로 변환하는 것이 바람직하다. 몇몇 실시예들의 집합에서, 상기 변조된 신호는 정현파 대 구형파 컨버터에 공급된다.
위에서 언급된 구형파 출력은 변조된 신호 상에 변조 심볼들이 존재할 때를 결정하기 위해 사용될 수 있다. 몇몇 실시예들의 추가 집합에서, 상기 정현파 대 구형파 컨버터의 출력은 어떠한 변조 심볼도 존재하지 않을 때 구형파를 그리고 변조 심볼이 존재할 때 일정한 값을 포함한다.
정현파 대 구형파 컨버터 회로들의 특성으로 인해 변조 신호가 존재할 때 구형파 출력은 로직 하이 또는 로직 로우 값을 포함할 것인지 여부가 언제나 미리 알려지는 것은 아니다. 정현파 대 구형파 컨버터(이를테면 시미트 트리거들을 이용하는 것들)가 이력 현상을 갖는 것이 보통이고, 그에 따라 입력이 상기 이력 현상을 극복하기 위해 요구되는 임계 전압 미만일 때 출력이 취할 값을 알지 못하게 된다.
변조된 신호 상에 존재하는 변조 심볼들의 말단은 제1 일정값으로부터 제2 값까지의 에지 검출기 입력의 값의 변화를 모니터링함으로써 결정될 수 있다. 몇몇 실시예들의 집합에서, 상기 에지 검파기는 상기 에지 검파기에 대한 입력이 제1 임계값을 초과할 때 제1 레벨로 래칭하는 제1 출력을, 그리고 상기 에지 검파기에 대한 입력이 제2 임계값 미만일 때 제2 레벨로 래칭하는 제2 출력을 포함한다. 제1 및 제2 임계값들은 동일할 수 있으나 통상적으로는 상이하다.
에지 검파기는 출력을 지속적으로 생성할 수 있다. 그러나 실시예들의 집합에서 그것은 대신 그러한 변조 심볼이 현재 변조된 신호 상에 존재한다고 알려질 때에만 변조 심볼의 말단을 모니터링한다. 따라서 몇몇 실시예들의 집합에서, 상기 위상 검파기가 변조 심볼을 검출한 후 상기 에지 검파기를 리셋하도록 배열된 결합기가 제공된다.
변조된 신호 상에 변조 심볼이 존재한다고 결정되고 에지 검파기가 리셋되었을 때, 변조 심볼의 말단을 모니터링하는 것이 바람직하다. 정현파 대 구형파 컨버터 상에 존재하는 위에서 언급한 이력 현상 효과로 인해, 변조 심볼의 말단이 로우 대 하이 전이 또는 하이 대 로우 전이를 나타낼지 여부가 통상적으로 미리 알려지는 것은 아니나, 신호의 현재 레벨을 결정하고 대응하는 반대 레벨로의 변화를 모니터링하는 것이 가능하다. 몇몇 실시예들의 집합에서, 결합기가 상기 에지 검파기를 리셋한 후 제1 출력값으로 래칭하는 상기 에지 검파기의 제1 출력을 검출하고 제2 출력값으로 래칭하는 상기 에지 검파기의 제2 출력을 모니터링하도록 배열된다.
일정 시간이 지난 후, 변조 심볼은 끝을 맺을 것이고 정현파 대 구형파 컨버터로부터의 출력은 더 이상 인정하게 유지되지 않을 것이다. 실시예들의 추가 집합에서, 제2 출력값으로 래칭하는 상기 에지 검파기의 상기 제2 출력은 상기 변조 심볼의 상기 말단을 나타내기 위해 사용될 수 있다.
일반적으로, 임의의 주어진 복조 기법에 에러가 발생할 수 있다는 것이 가능하고 몇몇 상황에서 변조 심볼의 검출된 말단이 참이라는 것을 보장하기 위해 그것을 검증함으로써 이러한 에러를 감소시키는 것이 바람직하다. 몇몇 실시예들의 집합에서, 상기 에지 검파기에 의해 검출되는 에지는 상기 에지에 뒤이어 하이로 이어지는 상기 위상 검파기 출력이 계속됨을 확인함으로써 검증된다.
몇몇 실시예들의 집합에서, 배터리 구동 집적 회로에 복조기가 구현된다.
해당 기술분야의 통상의 기술자는 본 발명이 광범위한 통신 기술에 적용된다는 것을 이해할 것이다. 몇몇 실시예들의 집합에서, 복조가 근거리 통신(NFC; near field communication) 시스템에서 사용하기 위해 제공된다.
또한 해당 기술분야의 통상의 기술자는 본 발명에 관해 언급되는 반송파가 정현파형으로 제한되지 않고 이에 한정되는 것은 아니지만 구형파, 톱니파, 삼각파 또는 다른 주기적인 파형들을 포함하여 다른 형태들을 포함할 수 있다는 것을 이해할 것이다.
본 발명의 실시예는 이제 예로서, 다음 첨부 도면들을 참조하여, 설명될 것이다.
도 1a는 종래 아날로그 포락선 검파기의 블록도이다.
도 1b는 종래 위상 고정 루프 복조기의 블록도이다.
도 2는 종래 단순한 아날로그 포락선 검파기 및 종래 위상 고정 루프 복조기의 타이밍도이다.
도 3은 본 발명의 대표적인 실시예의 블록도이다.
도 4는 본 발명의 대표적인 실시예의 타이밍도이다.
도 1a는 종래 아날로그 포락선 검파기의 블록도이다.
도 1b는 종래 위상 고정 루프 복조기의 블록도이다.
도 2는 종래 단순한 아날로그 포락선 검파기 및 종래 위상 고정 루프 복조기의 타이밍도이다.
도 3은 본 발명의 대표적인 실시예의 블록도이다.
도 4는 본 발명의 대표적인 실시예의 타이밍도이다.
도 1a는 종래 아날로그 포락선 검파기 복조기 배열체(100)의 블록도를 도시한다. 착신 변조된 신호(102)는 아날로그 포락선 검파기(104)로 공급된다. 이러한 포락선 검파기(104)는 단순한 정류기의 형태를 취할 수 있다. 포락선 검파기(104)는 출력으로서 포락선 신호(106)를 생성한다. 이러한 포락선 신호(106)는 입력 변조된 신호(102)의 포락선을 밀접하게 따르는 형상을 갖는다. 그 다음 결과적인 포락선 신호(106)가 복조된 신호(110)를 생성하기 위해 포락선 신호(106)를 임계치와 비교하는 비교기(108)로 공급된다.
도 1b는 종래 위상 고정 루프 복조 배열체(200)의 블록도를 도시한다. 착신 변조된 신호(202)는 정현파 대 구형파 컨버터(204)로 공급되며 이는 출력으로서 구형파(206)를 생성한다. 이러한 구형파(206)는 도 2를 참조하여 더 상세하게 열거될 바와 같이 착신 변조된 신호(202)와 고정 위상 관계를 갖는다. 고정 검파기를 갖는 위상 고정 루프(208)는 제1 입력으로서 구형파(206)를 그리고 제2 입력으로서 매칭된 주파수 국부 발진기(207)를 취한다. 변조 심볼 동안, 구형파(206) 및 발진기(207) 간에는 더 이상 위상 관계가 존재하지 않고 그에 따라 위상 고정 루프는 고정을 상실하게 된다. 위상 고정 루프가 고정을 가질 때 및 그렇지 않을 때를 나타내는 신호는 출력으로서 복조된 신호(210)를 제공한다.
도 2는 도 1a의 종래 아날로그 포락선 검파기 복조기 배열체(100) 및 도 1b의 위상 검파기 복조기 배열체(200)에 대한 타이밍도들을 도시하여, 그것들과 연관된 신호들의 특성을 시간의 함수로서 보인다.
변조된 신호(102, 202)는 진폭 변조(AM; amplitude modulation) 기술들을 사용하여 변조된 반송파 신호(본 예에서 반송파 신호는 정현파형임)로 구성되며, 그에 따라 결과적인 변조된 신호(102, 202)의 포락선은 이러한 경우 두 개의 별개의 신호 레벨의, 심볼들을 전달한다. 심볼(120, 220)의 길이는 신호 레벨이 주어진 임계치 미만인 지속기간이다.
아날로그 포락선 검파기 복조기 배열체(100)를 사용할 때, 변조된 신호(102)는 포락선 검파기(104)에 의해 처리되고 복조된 신호(110)가 획득된다. 여기서 복조된 신호(110)의 포락선이 변조된 신호(102)의 포락선을 따르고, 심볼 에지들을 정의하기 위해 임계치가 연산됨을 알 수 있다. 그러나, 도면에서 알 수 있는 바와 같이, 에지 검파기의 성분들의 불가피한 공정상의 변화로 인해, 변조 심볼의 말단에 불확실도(122)가 존재하며, 이는 복조된 신호(110)에 존재하는 심볼의 길이와 변조된 신호(102)에 본래 존재할 때 심볼(120)의 길이가 달라지게 한다.
위상 고정 루프 복조 배열체(200)를 사용할 때, 변조된 신호(202)는 정현파 대 구형파 컨버터(204)에 의해 처리되며 이는 변환된 구형파 신호(206)를 생성한다. 어떠한 변조 심볼(220)도 존재하지 않을 때, 변환된 구형파 신호(206)는 변조된 신호(202)와 동일한 주파수를 갖는다. 그러나, 변조 심볼(220) 동안, 변환된 구형파 신호(206)는 구형파 심볼 지속기간(214) 동안 일정하게 유지된다. 변환된 구형파 신호(206)는 변조 심볼(220) 동안 하이 또는 로우를 래칭하나 그것이 어떤 것일지는 예측가능하지 않고 매번 달라질 수 있다.
이러한 종래 위상 고정 루프 복조 배열체(220)(도 1b)에서, 그 다음 변환된 구형파 신호(206)는 고정 검파기를 갖는 위상 고정 루프(208)로 입력된다. 고정 검파기를 갖는 위상 고정 루프(208)는 반송파 주파수로 작동하는 국부 자주 발진기(207)를 갖고 국부 발진기 신호(207)를 변환된 구형파 신호(206)와 비교하여 두 개의 신호 간 위상 관계를 결정하며 출력 신호(210)를 생성한다.
출력 신호(210)는 위상 고정 루프가 고정을 확립했을 때(즉 국부 발진기 신호 및 변환된 구형파 신호(206) 간에 고정 위상 관계가 존재할 때) 하이이다. 반대로, 출력 신호(210)는 어떠한 고정도 확립될 수 없을 때(이는 변조 심볼(220)이 존재할 때 발생함) 로우이며, 이는 변환된 구형파 신호(206)가 구형파 심볼 지속기간(214) 동안 일정하게 유지되게 하여, 변환된 구형파 신호(206) 및 국부 발진기 신호 간 위상 관계를 제거한다. 출력 신호(210)는 변조된 신호(202)를 형성한 변조 신호의 일반적인 형상을 따르며, 그에 따라 복조된 신호를 제공한다. 그러나, 복조된 출력 신호(210)는 고정을 재확립하기 위해 걸리는 가변 시간으로 인해 변조 심볼의 말단의 위치에 관해 불확실도(212)를 갖는다.
도 3은 예를 들어 양방향 무선 통신 시스템에서 사용하기 위한 본 발명의 대표적인 실시예의 블록도를 도시한다. 안테나(328)는 착신 신호(326)를 수신하고, 수신된 신호(330)를 증폭기(332)에 제공한다. 수신된 신호(330)는 복조기(300)에 의해 사용하기에 충분한 진폭을 제공하기 위해 증폭기(332)에 의해 증폭된다. 그 다음 증폭된 신호(334)는 복조에 적합한 변조된 신호 입력(302)를 생성하도록 다운 컨버터(336)에 의해 처리된다. 다른 실시예들에서 예를 들어 근거리 통신(NFC) 구현예에서는 다운 컨버터 및/또는 증폭기가 요구되지 않을 수 있다. 착신 변조된 신호(302)는 정현파 대 구형파 컨버터(304)로 보내지며 이는 변환된 구형파 신호(306)를 생성한다.
그 다음 변환된 구형파 신호(306)는 고정 검파기를 갖는 위상 고정 루프(308)로 입력된다. 고정 검파기를 갖는 위상 고정 루프(308)는 반송파 주파수로 작동하는 국부 자주 발진기(309)를 갖고 이러한 국부 발진기 신호를 변환된 구형파 신호(306)와 비교하여 두 개의 신호 간 위상 관계를 결정하며 고정 검출 신호(310)를 생성한다.
변환된 구형파 신호(306)는 또한 에지 검파기(314)로 입력된다. 에지 검파기(314)는 두 개의 래치를 포함하는데, 이 중 제1 래치는 변환된 구형파 신호(306)가 미리 결정된 임계값을 초과할 때 로직 하이 값으로 래칭하는 양의 에지 신호(318)를 제공하고, 제2 래치는 변환된 구형파 신호(306)가 미리 결정된 임계값 미만일 때 로직 하이 값으로 래칭하는 음의 에지 신호(320)를 제공한다.
고정 검출 신호(310)는 변조 심볼의 존재를 모니터링하고 래치 리셋 신호(316)를 에지 검파기(314)에 제공하는 결합기(312)로 입력된다. 이러한 결합기(312)는 또한 양의 에지 신호(318) 및 음의 에지 신호(320)를 취하고 도 4를 참조하여 더 설명될 바와 같이, 복조된 출력 신호(322)를 생성하기 위해 이러한 입력들을 고정 검출 신호(310)와 결합한다.
도 4는 도 3에 도시된 본 발명의 대표적인 실시예의 타이밍도이고 본 발명의 다양한 구성요소와 연관된 신호를 시간의 특성을 함수로서 보인다.
변조된 신호(302)는 진폭 변조(AM) 기술들을 사용하여 변조된 반송파 신호(본 예에서 반송파 신호는 정현파형임)로 구성되며, 그에 따라 결과적인 변조된 신호(302)의 포락선은 이러한 경우 두 개의 별개의 신호 레벨의, 심볼들을 전달한다. 심볼(340)의 길이는 신호 레벨이 주어진 임계치 미만인 지속기간이다.
위상 고정 루프 복조 배열체(300)를 사용할 때, 변조된 신호(302)는 정현파 대 구형파 컨버터(304)에 의해 처리되며 이는 변환된 구형파 신호(306)를 생성한다. 어떠한 변조 심볼(340)도 존재하지 않을 때, 변환된 구형파 신호(306)는 변조된 신호(302)와 동일한 주파수를 갖는다. 그러나, 변조 심볼(340) 동안, 변환된 구형파 신호(306)는 구형파 심볼 지속기간(314) 동안 일정하게 유지된다. 정현파 대 구형파 컨버터(304)에 존재하는 이력 현상으로 인해, 변환된 구형파 신호(306)는 변조 심볼(340) 동안 하이 또는 로우를 래칭하나 그것이 어떤 것일지는 예측가능하지 않고 매번 달라질 수 있다.
고정 검파기를 갖는 위상 고정 루프(308)의 고정 검출 신호(310)는 위상 고정 루프가 고정을 확립했을 때(즉 국부 발진기 신호 및 변환된 구형파 신호(306) 간에 고정 위상 관계가 존재할 때) 하이이다. 반대로, 고정 검출 신호(310)는 어떠한 고정도 확립될 수 없을 때(이는 변조 심볼(340)이 존재할 때 발생함) 로우이며, 이는 변환된 구형파 신호(306)가 구형파 심볼 지속기간(314) 동안 일정하게 유지되게 하여, 변환된 구형파 신호(306) 및 국부 발진기 신호 간 위상 관계를 제거한다. 출력 신호(310)는 변조된 신호(302)를 형성한 변조 신호의 일반적인 형상을 따르며, 그에 따라 복조된 신호를 제공한다. 그러나, 고정 검출 신호(310)는 변조 심볼의 말단의 위치에 관해 불확실도(346)를 갖는다.
결합기(312)가 고정 검출 신호(310)를 모니터링한다. 고정 검출 신호(310)가 미리 결정된 시간의 길이(변조 심볼(340)이 존재함을 나타냄) 동안 로우였으면, 결합기(312)는 래치들 모두를 로직 로우 값(352)으로 리셋하는 래치 리셋 신호(316)를 에지 검파기(314)에 제공한다. 래치들이 임계치에 대하여 트리거됨에 따라, 래치 리셋 신호(316)가 제거되자마자, 두 개의 래치 중 하나는 바로 트리거될 것이나, 위에서 설명된 바와 같이 정현파 대 구형파 컨버터(304)의 이력 현상으로 인해 어느 것이 트리거될 지가 미리 알려지는 것은 아니다. 결합기(312)는 제1 래치의 트리거링을 검출하고 그 다음 제2 래치의 트리거링을 모니터링하는데, 이것이 변조 심볼(340)의 말단을 나타낼 것이기 때문이다.
이때 변환된 구형파 신호(306)가 하이이기 때문에, 양의 에지 신호(318)는 바로 로직 하이 값(354)으로 트리거되어, 결합기(312)가 나중(356)에 로직 하이 값으로 트리거되기 위해 음의 에지 신호(320)를 모니터링해야 함을 나타낸다.
그 다음 고정 검출 신호(310)는 도 1b의 종래 위상 고정 루프 복조 배열체에서 사용될 때 고정 검출 신호(310)와 연관된 불확실성(346)과 비교할 때 보다 적은 정도의 불확실성(348)을 갖는 복조된 출력 신호(322)를 생성하기 위해 보다 정확한 검출된 음의 에지 신호(320)와 결합된다.
그 다음 음의 에지 신호가 로직 하이 값(356)으로 트리거된 후 고정 검출 신호(310)가 로직 하이 값으로 되돌아감을 확인함으로써 검출된 에지를 검증하는 것이 가능하다. 이는 검증 없는 복조된 신호(322)와 비교할 때 경미한 시간 지연을 갖고 검증을 갖는 복조된 신호(324)를 생성한다.
따라서 심볼 에지들이 종래 방법들에서보다 적은 아날로그 공정 변화로 결정될 수 있는 변조된 신호를 복조하기 위한 방법이 설명되었음을 알 것이다.
특정 실시예가 상세하게 설명되었지만, 본 발명의 범위 내에서 많은 변경 및 변형이 가능하다.
Claims (20)
- 진폭 변조된 무선 신호를 복조하는 방법으로서,
변조된 신호를 위상 검파기 및 에지 검파기 양자에게로 보내는 단계, 및
상기 위상 검파기 및 에지 검파기의 각각의 출력 신호들을 사용하여 상기 변조된 신호에서 변조 심볼의 말단을 결정하는 단계
를 포함하고,
상기 에지 검파기를 리셋한 후 제1 출력값으로 래칭하는 상기 에지 검파기의 제1 출력을 검출하는 단계 및 제2 출력값으로 래칭하는 상기 에지 검파기의 제2 출력을 모니터링하는 단계를 더 포함하는
방법.
- 제1항에 있어서,
상기 위상 검파기는 위상 고정 루프 및 고정 검파기를 포함하는
방법.
- 제1항 또는 제2항에 있어서,
상기 변조된 신호를 정현파 대 구형파 컨버터(sine-to-square converter)에 공급하는 단계를 포함하는
방법.
- 제3항에 있어서,
상기 정현파 대 구형파 컨버터의 출력은 어떠한 변조 심볼도 존재하지 않을 때 구형파를 그리고 변조 심볼이 존재할 때 일정한 값을 포함하는
방법.
- 제1항 또는 제2항에 있어서,
상기 에지 검파기는 상기 에지 검파기에 대한 입력이 제1 임계값을 초과할 때 제1 레벨로 래칭하는 제1 출력을, 그리고 상기 에지 검파기에 대한 입력이 제2 임계값 미만일 때 제2 레벨로 래칭하는 제2 출력을 포함하는
방법.
- 제1항 또는 제2항에 있어서,
상기 방법은 상기 위상 검파기가 변조 심볼을 검출한 후 상기 에지 검파기를 리셋하는 단계를 포함하는
방법.
- 제1항 또는 제2항에 있어서,
상기 방법은 제2 출력값으로 래칭하는 상기 에지 검파기의 상기 제2 출력을 사용하여 상기 변조 심볼의 상기 말단을 나타내는 단계를 포함하는
방법.
- 제1항 또는 제2항에 있어서,
상기 방법은 상기 에지 검파기에 의해 검출되는 에지를, 상기 에지에 뒤이어 하이로 이어지는 상기 위상 검파기 출력이 계속됨을 확인함으로써, 검증하는 단계를 포함하는
방법.
- 제1항 또는 제2항에 있어서,
배터리 구동 집적 회로에 복조기가 구현되는
방법.
- 진폭 변조된 무선 신호를 복조하도록 배열된 수신기로서,
위상 검파기 및 에지 검파기 - 상기 위상 검파기 및 에지 검파기는 모두 변조된 신호를 수신하도록 배열되고, 상기 수신기는 상기 위상 검파기 및 에지 검파기의 각각의 출력 신호들을 사용하여 상기 변조된 신호에서 변조 심볼의 말단을 결정하도록 배열됨 - 를 포함하고,
상기 에지 검파기를 리셋한 후 제1 출력값으로 래칭하는 상기 에지 검파기의 제1 출력을 검출하도록 그리고 제2 출력값으로 래칭하는 상기 에지 검파기의 제2 출력을 모니터링하도록 배열되는 결합기를 더 포함하는
수신기.
- 제10항에 있어서,
상기 위상 검파기는 위상 고정 루프 및 고정 검파기를 포함하는
수신기.
- 제10항 또는 제11항에 있어서,
상기 변조된 신호는 정현파 대 구형파 컨버터에 공급되는
수신기.
- 제12항에 있어서,
상기 정현파 대 구형파 컨버터의 출력은 어떠한 변조 심볼도 존재하지 않을 때 구형파를 그리고 변조 심볼이 존재할 때 일정한 값을 포함하는
수신기.
- 제10항 또는 제11항에 있어서,
상기 에지 검파기는 상기 에지 검파기에 대한 입력이 제1 임계값을 초과할 때 제1 레벨로 래칭하는 제1 출력을, 그리고 상기 에지 검파기에 대한 입력이 제2 임계값 미만일 때 제2 레벨로 래칭하는 제2 출력을 포함하는
수신기.
- 제10항 또는 제11항에 있어서,
상기 수신기는, 상기 위상 검파기가 변조 심볼을 검출한 후, 상기 에지 검파기를 리셋하도록 배열된 결합기를 포함하는
수신기.
- 제10항 또는 제11항에 있어서,
제2 출력값으로 래칭하는 상기 에지 검파기의 상기 제2 출력은 상기 변조 심볼의 상기 말단을 나타내기 위해 사용되는
수신기.
- 제10항 또는 제11항에 있어서,
상기 에지 검파기에 의해 검출되는 에지는 상기 에지에 뒤이어 하이로 이어지는 상기 위상 검파기 출력이 계속됨을 확인함으로써 검증되는
수신기.
- 제10항 또는 제11항에 있어서,
배터리 구동 집적 회로에 복조기가 구현되는
수신기. - 삭제
- 삭제
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB1420711.2A GB2532491A (en) | 2014-11-21 | 2014-11-21 | AM demodulation |
GB1420711.2 | 2014-11-21 | ||
PCT/GB2015/053543 WO2016079534A1 (en) | 2014-11-21 | 2015-11-20 | Am demodulation with phase and symbol edge detection |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170088913A KR20170088913A (ko) | 2017-08-02 |
KR102415697B1 true KR102415697B1 (ko) | 2022-06-30 |
Family
ID=52292325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020177016913A KR102415697B1 (ko) | 2014-11-21 | 2015-11-20 | 위상 및 심볼 에지 검파를 통한 am 복조 |
Country Status (8)
Country | Link |
---|---|
US (1) | US10153927B2 (ko) |
EP (1) | EP3222016B1 (ko) |
JP (1) | JP6769961B2 (ko) |
KR (1) | KR102415697B1 (ko) |
CN (1) | CN107005510B (ko) |
GB (1) | GB2532491A (ko) |
TW (1) | TWI675561B (ko) |
WO (1) | WO2016079534A1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10374848B2 (en) * | 2017-01-11 | 2019-08-06 | Mediatek Singapore Pte. Ltd. | Amplitude demodulators and related methods |
US10447350B2 (en) | 2017-01-11 | 2019-10-15 | Mediatek Singapore Pte. Ltd. | High-speed circuits for active load modulation and related methods |
US10491437B2 (en) | 2017-01-11 | 2019-11-26 | Mediatek Singapore Pte. Ltd. | Circuits for amplitude demodulation and related methods |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR900002535A (ko) * | 1988-07-11 | 1990-02-28 | 지대훈 | A-d 변환기를 이용한 진폭변조방식 |
US4947407A (en) * | 1989-08-08 | 1990-08-07 | Siemens-Pacesetter, Inc. | Sample-and-hold digital phase-locked loop for ask signals |
DE19858099C2 (de) * | 1998-12-16 | 2000-12-07 | Texas Instruments Deutschland | Demodulatorschaltung |
KR100655784B1 (ko) * | 2001-02-08 | 2006-12-12 | 넥스원퓨처 주식회사 | 디지털 중간 주파수 다운 컨버터를 포함하는 복조기 |
US7480352B2 (en) * | 2001-07-20 | 2009-01-20 | Nxp B.V. | Method of an means for recognizing signal edges |
KR100434501B1 (ko) * | 2002-04-25 | 2004-06-05 | 삼성전자주식회사 | 듀티 정정을 기반으로 하는 주파수 체배기 |
US7099400B2 (en) * | 2003-01-22 | 2006-08-29 | Agere Systems Inc. | Multi-level pulse amplitude modulation receiver |
US7477716B2 (en) * | 2003-06-25 | 2009-01-13 | Mosaid Technologies, Inc. | Start up circuit for delay locked loop |
KR100656339B1 (ko) * | 2003-12-26 | 2006-12-11 | 한국전자통신연구원 | 초광대역 송수신을 위한 펄스신호 발생기 및 이를포함하는 송수신장치 |
WO2006047540A2 (en) * | 2004-10-25 | 2006-05-04 | Avaak Inc. | Simplified radio frequency receiver |
US9794096B2 (en) * | 2005-06-27 | 2017-10-17 | John W. Bogdan | Direct synchronization of synthesized clock |
US7907005B2 (en) * | 2007-01-31 | 2011-03-15 | Nxp B.V. | Demodulation circuit for ASK coded or amplitude modulated signals as wells as NFC and RFID devices comprising the same |
US8401092B1 (en) * | 2010-07-30 | 2013-03-19 | Broadlogic Network Technologies Inc. | Multi-reference clock synchronization techniques |
JP5653791B2 (ja) * | 2011-02-18 | 2015-01-14 | ラピスセミコンダクタ株式会社 | Fsk復調回路 |
TWI451700B (zh) * | 2011-12-05 | 2014-09-01 | Global Unichip Corp | 時脈資料回復電路 |
CN103905370B (zh) * | 2012-12-27 | 2017-05-24 | 展讯通信(上海)有限公司 | 正交振幅调制信号的软解调方法和装置、移动终端 |
CN103346988B (zh) * | 2013-06-13 | 2016-03-23 | 电子科技大学 | 一种fsk数字解调器 |
US9553717B2 (en) * | 2014-03-18 | 2017-01-24 | Analog Devices Global | Systems and methods for clock and data recovery |
-
2014
- 2014-11-21 GB GB1420711.2A patent/GB2532491A/en not_active Withdrawn
-
2015
- 2015-11-13 TW TW104137495A patent/TWI675561B/zh active
- 2015-11-20 WO PCT/GB2015/053543 patent/WO2016079534A1/en active Application Filing
- 2015-11-20 KR KR1020177016913A patent/KR102415697B1/ko active IP Right Grant
- 2015-11-20 JP JP2017527632A patent/JP6769961B2/ja active Active
- 2015-11-20 CN CN201580063321.9A patent/CN107005510B/zh active Active
- 2015-11-20 US US15/528,433 patent/US10153927B2/en active Active
- 2015-11-20 EP EP15800923.3A patent/EP3222016B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
WO2016079534A1 (en) | 2016-05-26 |
GB2532491A (en) | 2016-05-25 |
KR20170088913A (ko) | 2017-08-02 |
EP3222016A1 (en) | 2017-09-27 |
JP6769961B2 (ja) | 2020-10-14 |
TW201620261A (zh) | 2016-06-01 |
GB201420711D0 (en) | 2015-01-07 |
JP2018502487A (ja) | 2018-01-25 |
EP3222016B1 (en) | 2020-10-07 |
CN107005510A (zh) | 2017-08-01 |
TWI675561B (zh) | 2019-10-21 |
US20180183637A1 (en) | 2018-06-28 |
US10153927B2 (en) | 2018-12-11 |
CN107005510B (zh) | 2020-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102594752B (zh) | Fsk射频信号接收器及激活所述接收器的方法 | |
EP3195626B1 (en) | Apparatus and method for direct radio frequency (rf) sampling in near field communication (nfc) devices | |
US10374848B2 (en) | Amplitude demodulators and related methods | |
KR102415697B1 (ko) | 위상 및 심볼 에지 검파를 통한 am 복조 | |
US9705544B2 (en) | Wireless receiver and method | |
EP1848105A1 (en) | Data slicer circuit, demodulation stage, receiving system and method for demodulating shift keying coded signals | |
US8638884B2 (en) | Data processing unit and signal receiver including the data processing unit | |
JP4642563B2 (ja) | Fsk受信装置 | |
CN111492533B (zh) | 相位同步装置 | |
JP6530986B2 (ja) | 無線受信装置、電子機器、及び無線受信方法 | |
JP2006261826A (ja) | 受信装置及び受信方法 | |
CN107667549B (zh) | 用于发送和接收包括导频信号和信息信号的广播信号的方法 | |
KR102484067B1 (ko) | 두개의 상태 기호들의 시퀀스에 의해 변조된 위상 또는 주파수 신호를 수신하는 방법 및 장치 | |
CN108183876B (zh) | 一种fsk信号解调及脉冲恢复系统及方法 | |
US8634502B2 (en) | Receiver with asynchronous and synchronous demodulator | |
CN110235377A (zh) | 解调器 | |
CN116155668A (zh) | 一种抗频偏载波恢复方法、系统及存储介质 | |
BR112017027888B1 (pt) | Método para recepção de um sinal modulado em fase ou em frequência por uma sequência de símbolos de dois estados, memória lida por computador e dispositivo receptor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |