KR102410500B1 - 전계 발광 표시장치 - Google Patents

전계 발광 표시장치 Download PDF

Info

Publication number
KR102410500B1
KR102410500B1 KR1020170162464A KR20170162464A KR102410500B1 KR 102410500 B1 KR102410500 B1 KR 102410500B1 KR 1020170162464 A KR1020170162464 A KR 1020170162464A KR 20170162464 A KR20170162464 A KR 20170162464A KR 102410500 B1 KR102410500 B1 KR 102410500B1
Authority
KR
South Korea
Prior art keywords
electrode
bank
light emitting
conductive layer
layer
Prior art date
Application number
KR1020170162464A
Other languages
English (en)
Other versions
KR20190063573A (ko
Inventor
최정묵
정낙윤
이상빈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170162464A priority Critical patent/KR102410500B1/ko
Priority to CN201811422872.1A priority patent/CN109860232B/zh
Priority to DE102018129860.9A priority patent/DE102018129860A1/de
Priority to US16/201,700 priority patent/US10811490B2/en
Priority to GB1819379.7A priority patent/GB2569885B/en
Publication of KR20190063573A publication Critical patent/KR20190063573A/ko
Application granted granted Critical
Publication of KR102410500B1 publication Critical patent/KR102410500B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • H01L51/5203
    • H01L27/3246
    • H01L51/5012
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/82Cathodes
    • H10K50/824Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/85Arrangements for extracting light from the devices
    • H10K50/856Arrangements for extracting light from the devices comprising reflective means
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3026Top emission
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/351Thickness
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80516Anodes combined with auxiliary electrodes, e.g. ITO layer combined with metal lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80522Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • H10K71/12Deposition of organic active material using liquid deposition, e.g. spin coating
    • H10K71/13Deposition of organic active material using liquid deposition, e.g. spin coating using printing techniques, e.g. ink-jet printing or screen printing
    • H10K71/135Deposition of organic active material using liquid deposition, e.g. spin coating using printing techniques, e.g. ink-jet printing or screen printing using ink-jet printing

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 기판; 상기 기판 상에서 발광 영역을 정의하도록 구비된 뱅크; 상기 뱅크에 의해 정의된 발광 영역에 구비된 발광층; 상기 발광층 및 상기 뱅크 상에 구비된 전극; 및 상기 전극 상에 구비된 도전층을 포함하여 이루어지고, 상기 전극은 상대적으로 두께가 얇은 제1 부분 및 상대적으로 두께가 두꺼운 제2 부분을 포함하여 이루어지고, 상기 도전층은 상기 전극의 상기 제1 부분과 접하도록 구비되어 있는 전계 발광 표시장치에 관한 것으로서,
본 발명에 따르면, 전극 상에 도전층이 구비되어 있고, 특히, 상기 전극에서 상대적으로 두께가 얇은 제1 부분과 접하도록 상기 도전층이 형성되어 있기 때문에, 상기 전극의 제1 부분에서 발생하는 발열이나 단선의 문제를 방지할 수 있다.

Description

전계 발광 표시장치{Electroluminescent Display Device}
본 발명은 전계 발광 표시장치에 관한 것으로서, 보다 구체적으로는 전계 발광 표시장치의 전극에 관한 것이다.
전계 발광 표시장치는 두 개의 전극 사이에 발광층이 형성된 구조로 이루어져, 상기 두 개의 전극 사이의 전계에 의해 상기 발광층이 발광함으로써 화상을 표시하는 장치이다.
상기 발광층은 전자와 정공의 결합에 의해 엑시톤(exciton)이 생성되고 생성된 엑시톤이 여기상태(excited state)에서 기저상태(ground state)로 떨어지면서 발광을 하는 유기물로 이루어질 수도 있고, 퀀텀 도트(Quantum dot)와 같은 무기물로 이루어질 수도 있다.
이하, 도면을 참조로 하여 종래의 전계 발광 표시장치에 대해서 설명하기로 한다.
도 1은 종래의 전계 발광 표시장치의 개략적인 단면도이다.
도 1에서 알 수 있듯이, 종래의 전계 발광 표시장치는 기판(10), 회로 소자층(20), 제1 전극(30), 뱅크(40), 발광층(50), 및 제2 전극(60)을 포함하여 이루어진다.
상기 회로 소자층(20)은 상기 기판(10) 상에 형성되어 있다. 상기 회로 소자층(20)에는 각종 신호 배선들, 박막 트랜지스터, 및 커패시터 등이 형성되어 있다.
상기 제1 전극(30)은 상기 회로 소자층(20) 상에 형성되어 있다. 상기 제1 전극(30)은 화소 별로 패턴 형성되어 있으며, 전계 발광 표시장치의 양극(Anode)으로 기능한다.
상기 뱅크(40)는 매트릭스 구조로 형성되어 발광 영역을 정의한다.
상기 발광층(50)은 상기 뱅크(40)에 의해 정의된 발광 영역에 형성되어 있다.
상기 제2 전극(60)은 상기 발광층(50) 상에 형성되어 있으며, 전계 발광 표시장치의 음극(Cathode)으로 기능한다. 상기 제2 전극(60)은 상기 발광층(50) 뿐만아니라 상기 뱅크층(40) 상에도 형성되어 있다.
이와 같은 종래의 전계 발광 표시장치의 경우 상기 뱅크(40)의 측면 상에 형성된 상기 제2 전극(60)의 제1 부분(60a)의 두께가 상기 뱅크(40)의 상면 상에 형성된 상기 제2 전극(60)의 제2 부분(60b)의 두께 및 상기 발광층(50)의 상면 상에 형성된 상기 제2 전극(60)의 제3 부분(60c)의 두께보다 얇게 된다.
이 경우, 상기 뱅크(40)의 측면 상에 형성된 상기 제2 전극(60)의 제1 부분(60a)의 저항이 증가되고, 그에 따라 상기 제1 부분(60a)에서 과열(burning) 현상이 발생될 수 있고 경우에 따라 단선이 발생할 수 있다. 특히, 이와 같은 과열 또는 단선 문제는 상기 발광층(50)을 잉크젯 공정으로 형성하는 경우에 더욱 심해질 수 있다. 즉, 상기 발광층(50)을 잉크젯 공정으로 형성할 경우에는 상기 뱅크(40)의 측면 각도(θ)를 크게 하는 것이 하나의 발광 영역에 형성되는 상기 발광층(50)이 다른 발광 영역으로 침범하는 것을 방지하는데 바람직하다. 그러나, 상기 뱅크(40)의 측면 각도(θ)를 크게 하게 되면 상기 뱅크(40)의 측면 상에 형성된 상기 제2 전극(60)의 제1 부분(60a)의 두께가 더 얇아지게 된다. 따라서, 상기 제1 부분(60a)에서 과열현상 또는 단선 문제가 더욱 커질 수 있다.
본 발명은 전술한 종래의 문제점을 해결하기 위해 고안된 것으로서, 본 발명은 뱅크의 측면 각도가 커진다 하여도 상기 뱅크의 측면 상에 형성된 전극의 부분에서 과열 또는 단선이 발생하는 문제를 방지할 수 있는 전계 발광 표시장치를 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위해서, 본 발명은 기판; 상기 기판 상에 구비된 제1 전극; 상기 제1 전극의 끝단을 가리면서 발광 영역을 정의하도록 구비된 뱅크; 상기 뱅크에 의해 정의된 발광 영역에서 상기 제1 전극 상에 구비된 발광층; 상기 발광층 및 상기 뱅크 상에 구비된 제2 전극; 및 상기 제2 전극 상에서 상기 제2 전극과 접하도록 구비된 도전층을 포함하여 이루어지고, 상기 제2 전극은 상기 뱅크의 측면에 구비된 제1 부분, 상기 뱅크의 상면에 구비된 제2 부분, 및 상기 발광층의 상면에 구비된 제3 부분을 포함하고, 상기 도전층은 상기 제2 전극의 상기 제1 부분 상에 구비된 제1 부분을 포함하여 이루어진 전계 발광 표시장치를 제공한다.
본 발명은 또한 액티브 영역 및 상기 액티브 영역 외곽에 마련된 더미 영역을 포함하는 기판; 상기 기판 상의 상기 액티브 영역 및 상기 더미 영역에 구비되어 발광 영역을 정의하는 뱅크; 상기 뱅크에 의해 정의된 발광 영역에 구비된 발광층; 상기 뱅크 및 상기 발광층 상에 구비된 전극; 및 상기 전극 상에서 상기 전극과 접하도록 구비된 도전층을 포함하고, 상기 액티브 영역에서의 상기 도전층의 패턴과 상기 더미 영역에서의 상기 도전층의 패턴이 서로 상이한 전계 발광 표시장치를 제공한다.
본 발명은 또한 기판; 상기 기판 상에서 발광 영역을 정의하도록 구비된 뱅크; 상기 뱅크에 의해 정의된 발광 영역에 구비된 발광층; 상기 발광층 및 상기 뱅크 상에 구비된 전극; 및 상기 전극 상에 구비된 도전층을 포함하여 이루어지고, 상기 전극은 상대적으로 두께가 얇은 제1 부분 및 상대적으로 두께가 두꺼운 제2 부분을 포함하여 이루어지고, 상기 도전층은 상기 전극의 상기 제1 부분과 접하도록 구비되어 있는 전계 발광 표시장치를 제공한다.
이상과 같은 본 발명에 따르면 다음과 같은 효과가 있다.
본 발명에 따르면, 전극 상에 도전층이 구비되어 있고, 특히, 상기 전극에서 상대적으로 두께가 얇은 제1 부분과 접하도록 상기 도전층이 형성되어 있기 때문에, 상기 전극의 제1 부분에서 발생하는 발열이나 단선의 문제를 방지할 수 있다.
도 1은 종래의 전계 발광 표시장치의 개략적인 단면도이다.
도 2는 본 발명의 일 실시예에 따른 전계 발광 표시장치의 개략적인 평면도이다.
도 3a는 본 발명의 일 실시예에 따른 전계 발광 표시장치의 개략적인 단면도이고, 도 3b는 본 발명의 일 실시예에 따른 전계 발광 표시장치에서 복수의 화소의 모습을 도시한 개략적인 평면도이다.
도 4는 본 발명의 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도이다.
도 5는 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도이다.
도 6은 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도이다.
도 7은 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 도면을 참조로 본 발명의 바람직한 실시예에 대해서 상세히 설명하기로 한다.
도 2는 본 발명의 일 실시예에 따른 전계 발광 표시장치의 개략적인 평면도이다.
도 2에서 알 수 있듯이, 본 발명의 일 실시예에 따른 전계 발광 표시장치는 액티브 영역(AA), 더미 영역(DA), 및 패드 영역(PA)을 포함하여 이루어진다.
상기 액티브 영역(AA)은 화상을 표시하는 표시 영역으로 기능한다. 상기 액티브 영역(AA)에는 복수의 화소가 구비되어 있다.
구체적으로, 상기 액티브 영역(AA)에 구비된 화소에는 게이트 배선(gate line), 데이터 배선(data line), 전원 배선(power line), 및 기준 배선(reference line) 등의 신호 배선이 형성되어 있고, 상기 신호 배선을 통해 인가되는 신호의 전달을 스위칭하기 위한 복수의 박막 트랜지스터가 형성되어 있고, 그리고, 상기 복수의 박막 트랜지스터에 의해 구동되어 발광을 일으키는 발광소자가 형성되어 있다.
상기 더미 영역(DA)은 상기 액티브 영역(AA)을 둘러싸도록 구비되어 있다.
구체적으로, 상기 더미 영역(DA)은 상기 액티브 영역(AA)의 상하좌우 외곽에 구비되어 있다. 상기 더미 영역(DA)에도 상기 액티브 영역(AA)과 유사하게 복수의 화소가 구비되어 있다. 그러나, 상기 더미 영역(DA)은 화상을 표시하는 표시 영역이 아니기 때문에, 상기 더미 영역(DA)에 구비된 화소는 상기 액티브 영역(AA)에 구비된 화소와는 상이한 구조로 이루어진다. 예를 들어, 상기 더미 영역(DA)에 구비된 화소는 상기 신호 배선, 박막 트랜지스터, 및 발광소자 중 적어도 하나를 구비하지 않거나 또는 불완전하게 구비함으로써, 상기 더미 영역(DA)에 구비된 화소에서는 발광이 이루어지지 않게 된다.
이와 같은 더미 영역(DA)은 상기 액티브 영역(AA)의 중앙부와 외곽부 사이의 공정 오차 발생을 방지하는 역할을 한다. 이에 대해서 구체적으로 설명하면 다음과 같다.
상기 액티브 영역(AA)에 복수의 화소를 형성하기 위해서는 다수의 적층 공정과 다수의 마스크 공정이 수행된다. 상기 적층 공정은 물리적 증착 공정, 화학적 증착 공정, 코팅 공정, 또는 잉크젯 공정 등을 통해서 소정의 절연층, 금속층, 또는 유기층 등을 형성하는 공정이고, 상기 마스크 공정은 상기 적층 공정에 의해 형성된 절연층, 금속층, 또는 유기층 등을 당업계에 공지된 포토리소그라피 공정을 통해 소정의 형태로 패턴 형성하는 공정이다.
이와 같이 상기 액티브 영역(AA)에 다수의 적층 공정과 다수의 마스크 공정을 수행할 경우 공정 특성상 상기 액티브 영역(AA)의 중앙부와 외곽부 사이에 공정 오차가 발생할 가능성이 있다. 따라서, 상기 액티브 영역(AA)의 외곽에 상기 더미 영역(DA)을 형성함으로써, 상기 오차가 발생한다 하여도 그 오차가 상기 액티브 영역(AA) 내부에 발생하지 않고 상기 더미 영역(DA)에 발생하도록 한다.
특히, 상기 발광소자 내의 발광층을 잉크젯 공정으로 형성할 경우 상기 발광층의 건조가 기판의 중앙부와 외곽부 사이에 차이가 발생할 수 있는데, 이 경우에 상기 더미 영역(DA)이 구비되지 있지 않으면 상기 액티브 영역(AA)의 중앙부와 외곽부 사이의 발광이 균일하지 않게 되는 문제가 발생할 수 있다.
따라서, 상기 액티브 영역(AA)의 외곽에 상기 더미 영역(DA)을 형성함으로써, 상기 발광소자 내의 발광층을 잉크젯 공정으로 형성할 경우에 있어서 상기 액티브 영역(AA)과 상기 더미 영역(DA) 사이에 상기 발광층의 건조가 불균일하게 될 수는 있지만 상기 액티브 영역(AA) 내부에서는 전체적으로 상기 발광층의 건조가 균일하게 될 수 있다.
상기 패드 영역(PA)은 상기 더미 영역(DA)의 외곽에 구비되어 있다.
상기 패드 영역(PA)에는 게이트 구동부 또는 데이터 구동부 등의 회로 구동부가 마련되어 있다. 상기 회로 구동부는 상기 더미 영역(DA)의 상하좌우 중 적어도 하나의 외곽에 형성될 수 있다. 상기 패드 영역(PA)에 마련되는 회로 구동부는 상기 더미 영역(DA)을 경유하여 상기 액티브 영역(AA) 내에 회로 소자에 연결되어 있다.
도 3a는 본 발명의 일 실시예에 따른 전계 발광 표시장치의 개략적인 단면도이고, 도 3b는 본 발명의 일 실시예에 따른 전계 발광 표시장치에서 복수의 화소의 모습을 도시한 개략적인 평면도이다. 도 3a 및 도 3b는 전술한 도 2의 액티브 영역(AA)을 도시한 것이다.
도 3a에서 알 수 있듯이, 본 발명의 일 실시예에 따른 전계 발광 표시장치는 기판(100), 회로 소자층(200), 제1 전극(300), 뱅크(400), 발광층(500), 제2 전극(600), 및 도전층(700)을 포함하여 이루어진다.
상기 기판(100)은 유리 또는 플라스틱으로 이루어질 수 있지만, 반드시 그에 한정되는 것은 아니다. 상기 기판(100)은 투명한 재료로 이루어질 수도 있고 불투명한 재료로 이루어질 수도 있다.
상기 발광층(500)에서 발광된 광이 상부쪽으로 방출되는 소위 상부 발광(Top emisison) 방식의 경우에는 상기 기판(100)의 재료로 투명한 재료뿐만 아니라 불투명한 재료가 이용될 수 있다. 그에 반하여, 상기 발광층(500)에서 발광된 광이 하부쪽으로 방출되는 소위 하부 발광(Bottom emisison) 방식의 경우에는 상기 기판(100)의 재료로 투명한 재료만이 이용될 수 있다.
상기 회로 소자층(200)은 상기 기판(100) 상에 형성되어 있다.
상기 회로 소자층(200)에는 각종 신호 배선들, 박막 트랜지스터, 및 커패시터 등을 포함하는 회로 소자가 화소 별로 구비되어 있다. 상기 신호 배선들은 게이트 배선, 데이터 배선, 전원 배선, 및 기준 배선을 포함하여 이루어질 수 있고, 상기 박막 트랜지스터는 스위칭 박막 트랜지스터, 구동 박막 트랜지스터 및 센싱 박막 트랜지스터를 포함하여 이루어질 수 있다.
상기 스위칭 박막 트랜지스터는 상기 게이트 배선에 공급되는 게이트 신호에 따라 스위칭되어 상기 데이터 배선으로부터 공급되는 데이터 전압을 상기 구동 박막 트랜지스터에 공급하는 역할을 한다.
상기 구동 박막 트랜지스터는 상기 스위칭 박막 트랜지스터로부터 공급되는 데이터 전압에 따라 스위칭되어 상기 전원 배선에서 공급되는 전원으로부터 데이터 전류를 생성하여 상기 제1 전극(300)에 공급하는 역할을 한다.
상기 센싱 박막 트랜지스터는 화질 저하의 원인이 되는 상기 구동 박막 트랜지스터의 문턱 전압 편차를 센싱하는 역할을 하는 것으로서, 상기 게이트 배선 또는 별도의 센싱 배선에서 공급되는 센싱 제어 신호에 응답하여 상기 구동 박막 트랜지스터의 전류를 상기 기준 배선으로 공급한다.
상기 커패시터는 상기 구동 박막 트랜지스터에 공급되는 데이터 전압을 한 프레임 동안 유지시키는 역할을 하는 것으로서, 상기 구동 박막 트랜지스터의 게이트 단자 및 소스 단자에 각각 연결된다.
상기 제1 전극(300)은 상기 회로 소자층(200) 상에 형성되어 있다.
상기 제1 전극(300)은 화소 별로 패턴 형성되어 있으며, 전계 발광 표시장치의 양극(Anode)으로 기능할 수 있다. 본 발명이 상부 발광 방식에 적용될 경우 상기 제1 전극(300)은 상기 발광층(500)에서 발광된 광을 상부쪽으로 반사시키기 위한 반사물질을 포함하여 이루어질 수 있다. 이 경우, 상기 제1 전극(300)은 투명한 도전물질과 상기 반사물질의 적층구조로 이루어질 수 있다. 본 발명이 하부 발광 방식에 적용될 경우 상기 제1 전극(300)은 투명한 도전물질로 이루어진다.
상기 뱅크(400)는 화소와 화소 사이의 경계에 형성된다. 즉, 상기 뱅크(400)는 전체적으로 매트릭스 구조로 형성되어 발광 영역을 정의한다.
이와 같은 뱅크(400)는 상기 회로 소자층(200) 상에 형성되며, 특히 상기 제1 전극(300)의 끝단을 덮도록 형성된다. 따라서, 화소별로 형성된 복수의 제1 전극(300)들이 상기 뱅크(400)에 의해 절연될 수 있다.
상기 발광층(500)은 상기 뱅크(400)에 의해 정의된 발광 영역에 형성되어 있다. 상기 발광층(500)은 적색(R)의 광을 발광하거나, 녹색(G)의 광을 발광하거나, 또는 청색(B)의 광을 발광하도록 구비될 수 있지만, 반드시 그에 한정되는 것은 아니다. 경우에 따라서, 상기 발광층(500)은 백색(White)의 광을 발광하도록 구비될 수도 있으며, 이 경우에는 상기 발광층(500)에서 발광된 광의 진행경로에 컬러 필터가 추가로 구비될 수 있다.
상기 발광층(500)은 마스크를 이용한 증발법(evaporation)으로 화소 별로 패턴 형성할 수도 있고 잉크젯 장비 등을 이용한 용액 공정으로 마스크 없이 화소 별로 패턴 형성할 수도 있다.
이와 같은 발광층(500)은 정공 주입층(Hole Injecting Layer), 정공 수송층(Hole Transporting Layer), 유기발광층(Organic Emitting Layer), 전자 수송층(Electron Transporting Layer), 및 전자 주입층(Electron Injecting Layer) 중 적어도 하나의 유기층을 포함하여 이루어질 수 있다.
상기 제2 전극(600)은 상기 발광층(500) 상에 형성되어 있으며, 전계 발광 표시장치의 음극(Cathode)으로 기능할 수 있다.
상기 제2 전극(600)은 상기 발광층(500) 뿐만 아니라 상기 뱅크(400) 상에도 형성되면서 복수의 발광 영역에 형성될 수 있다. 따라서, 상기 제2 전극(600)은 복수의 화소에 공통된 전압을 인가하는 공통 전극으로 기능할 수 있다.
이와 같은 상기 제2 전극(600)은 상기 뱅크(400)의 측면(401) 상에 형성된 제1 부분(601), 상기 뱅크(400)의 상면(402) 상에 형성된 제2 부분(602), 및 상기 발광층(500) 상에 형성된 제3 부분(603)을 포함하여 이루어진다. 상기 제1 부분(601), 상기 제2 부분(602), 및 상기 제3 부분(603)은 서로 동일한 물질로 이루어지며 서로 연결되면서 일체로 형성된다.
상기 제1 전극(300)의 상면과 이루는 상기 뱅크(400)의 측면 각도(θ)에 따라 상기 뱅크(400)의 측면(401)에 형성되는 상기 제2 전극(600)의 제1 부분(601)의 두께가 변경될 수 있다. 예를 들어, 상기 뱅크(400)의 측면 각도(θ)가 커질수록 상기 제2 전극(600)의 제1 부분(601)의 두께가 상기 제2 전극(600)의 제2 부분(602) 및 제3 부분(603)의 두께보다 작아지게 되고, 상기 뱅크(400)의 측면 각도(θ)가 작아질수록 상기 제2 전극(600)의 제1 부분(601)의 두께가 상기 제2 전극(600)의 제2 부분(602) 및 제3 부분(603)의 두께와 유사하게 될 수 있다.
따라서, 상기 제2 전극(600)의 제1 부분(601)에서 과열현상 또는 단선 문제가 발생되는 것을 줄이기 위해서는 상기 뱅크(400)의 측면 각도(θ)를 줄이는 것이 바람직하다. 그러나, 상기 발광층(500)을 잉크젯 공정으로 형성할 경우에는 상기 뱅크(400)의 측면 각도(θ)를 크게 하는 것이 하나의 발광 영역에 형성되는 상기 발광층(500)이 다른 발광 영역으로 침범하는 것을 방지하는데 바람직하다. 따라서, 상기 뱅크(400)의 측면 각도(θ)를 줄이는 데는 한계가 있다.
상기 제1 부분(601)은 수평면에 대해서 기울어진 경사면을 가지기 때문에, 상기 제1 부분(601)의 두께가 상기 제2 부분(602)의 두께 또는 상기 제3 부분(603)의 두께보다 얇게 형성될 수 되고, 그에 따라 상기 제1 부분(601)의 저항이 증가되어 발열이나 단선의 문제가 발생하게 된다.
이와 같은 발열이나 단선의 문제는 상기 제2 전극(600)의 두께를 얇게 형성함으로써 발생하는 것이다. 따라서, 상기 제2 전극(600)의 전체 두께를 두껍게 형성할 경우 상기 뱅크(400)의 측면(401)에 형성되는 상기 제2 전극(600)의 제1 부분(601)의 두께도 어느 정도 증가될 수 있기 때문에, 상기 제1 부분(601)에서 저항이 증가로 인한 발열이나 단선 문제가 줄어들 수 있다.
그러나, 상기 발광층(500)에서 발광된 광이 상부쪽으로 방출되는 소위 상부 발광(Top emisison) 방식의 경우에는 상기 제2 전극(600)의 두께를 두껍게 할 경우 투과율이 저하될 수 있기 때문에 상기 제2 전극(600)의 두께를 증가시키는데 한계가 있고, 따라서 상기 제2 전극(600)의 제1 부분(601)에서 발열이나 단선 문제가 커질 수 있다.
그에 반하여, 상기 발광층(500)에서 발광된 광이 하부쪽으로 방출되는 소위 하부 발광(Bottom emisison) 방식의 경우에는 상기 제2 전극(600)의 두께를 두껍게 형성한다 하여도 투과율이 저하되지 않기 때문에 상기 제2 전극(600)의 두께를 두껍게 형성할 수 있고, 그에 따라 상기 제2 전극(600)의 제1 부분(601)에서 발열이나 단선의 문제 발생이 상대적으로 줄어들 수 있다. 따라서, 상기 제2 전극(600)의 제1 부분(601)에서 발생하는 발열이나 단선 문제는 상기 하부 발광 방식보다 상기 상부 발광 방식에서 더욱 커질 수 있다.
상기 도전층(700)은 상기 제2 전극(600) 상에서 상기 제2 전극(600)과 접하도록 형성되어 상기 제2 전극(600)의 제1 부분(601)에서 발생하는 발열이나 단선의 문제를 방지하는 역할을 한다.
상기 도전층(700)은 제1 부분(701) 및 제2 부분(702)을 포함하여 이루어진다.
상기 도전층(700)의 제1 부분(701)은 상기 제2 전극(600)의 제1 부분(601) 상에 형성되어 있다. 특히, 상기 도전층(700)의 제1 부분(701)은 상기 제2 전극(600)의 제1 부분(601)을 덮도록 형성된다. 따라서, 상기 제2 전극(600)의 제1 부분(601)의 두께가 얇게 형성된다 하여도 상기 도전층(700)의 제1 부분(701)이 상기 제2 전극(600)의 제1 부분(601) 상에 추가로 형성되기 때문에, 상기 제2 전극(600)의 제1 부분(601)에서 저항이 줄어들게 되어 발열이나 단선의 문제가 방지될 수 있다.
상기 도전층(700)의 제2 부분(702)은 상기 제2 전극(600)의 제2 부분(602) 상에 형성되어 있다. 특히, 상기 도전층(700)의 제2 부분(702)은 상기 제2 전극(600)의 제2 부분(602)을 덮도록 형성된다. 상기 도전층(700)의 제2 부분(702)은 상기 뱅크(400)와 중첩되는 영역이고 상기 발광층(500)과는 중첩되지 않는 영역이다. 따라서, 상기 도전층(700)의 제2 부분(702)에 의해서 투과율이 줄어드는 것은 아니고, 오히려 상기 도전층(700)의 제2 부분(702)에 의해서 상기 제2 전극(600)의 전체 저항을 줄일 수 있는 장점이 있다.
상기 도전층(700)의 제1 부분(701)의 끝단은 상기 제2 전극(600)의 제1 부분(601)과 제3 부분(603)이 만나는 접점과 접하는 것이 바람직하다. 상기 도전층(700)의 제1 부분(701)이 상기 제2 전극(602)의 제3 부분(603)을 따라 연장될 경우에는 발광 영역에서의 광투과율이 저하될 수 있기 때문이다.
공정 특성상 상기 도전층(700)의 제1 부분(701)의 두께는 상기 도전층(700)의 제2 부분(702)의 두께보다 얇게 될 수 있다.
상기 도전층(700)은 상기 제2 전극(600)과 동일한 물질로 이루어질 수 있으며, 이 경우 상기 제2 전극(600)과 상기 도전층(700)을 동일한 공정 장비를 이용한 연속공정으로 형성할 수 있는 장점이 있다. 본 발명이 상부 발광 방식인 경우 상기 도전층(700)과 상기 제2 전극(600)은 동일한 투명 도전물로 이루어질 수 있다.
다만, 반드시 그에 한정되는 것은 아니고, 상기 도전층(700)은 상기 제2 전극(600)과 상이한 물질로 이루어질 수 있다. 예를 들어, 상기 도전층(700)은 전도도가 우수한 금속 물질로 이루어질 수도 있다. 또한, 상기 도전층(700)은 은(Ag)과 같은 반사 물질로 이루어질 수도 있으며, 이 경우 상기 발광층(400)에서 발광된 광이 상기 도전층(700)의 제1 부분(701)에서 반사되어 출광 효율이 증가될 수 있다.
한편, 도시하지는 않았지만, 상기 도전층(700) 상에는 상기 발광층(500)으로 외부의 수분이 침투하는 것을 방지하기 위한 봉지층(encapsulation layer)이 추가로 형성될 수 있다. 상기 봉지층은 무기절연물로 이루어질 수도 있고 무기절연물과 유기절연물이 교대로 적층된 구조로 이루어질 수도 있지만, 반드시 그에 한정되는 것은 아니다.
도 3b에서 알 수 있듯이, 액티브 영역(AA)에는 매트릭스 구조로 뱅크(400)가 형성되어 복수의 화소 영역에 대응하도록 개구부가 정의된다. 즉, 상기 뱅크(400)가 형성되지 않은 개구부가 발광 영역(E)이 되고, 상기 발광 영역(E)에는 발광층(500)이 형성되어 있다.
또한, 상기 뱅크(400)와 중첩되면서 도전층(700)이 형성된다. 상기 도전층(700)은 상기 뱅크(400)와 중첩되는 제2 부분(702) 및 상기 발광층(500)의 끝단 영역과 중첩되는 제1 부분(701)을 포함한다. 즉, 상측에서 보았을 때, 상기 도전층(700)은 상기 뱅크(400)과 동일한 형태의 패턴으로 이루어지며, 다만 상기 뱅크(400)와 달리 상기 발광층(500)과 일부 중첩되게 된다. 상기 발광층(500)과 상기 도전층(700)의 제1 부분(701) 사이의 중첩영역이 커지면 상기 발광 영역(E)에서 광투과율이 줄어들게 되므로, 상기 중첩영역은 작은 것이 바람직하다.
도 4는 본 발명의 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도로서, 뱅크(400) 및 발광층(500)의 구성이 변경된 것을 제외하고 전술한 도 3a 및 도 3b에 따른 전계 발광 표시장치와 동일하다. 따라서, 동일한 구성에 대해서 동일한 도면부호를 부여하였고, 이하에서는 상이한 구성에 대해서만 설명하기로 한다.
도 4에서 알 수 있듯이, 본 발명의 다른 실시예에 따르면, 뱅크(400)가 제1 뱅크(410) 및 제2 뱅크(420)를 포함하여 이루어진다.
상기 제1 뱅크(410)는 상기 제1 전극(300)의 끝단을 가리면서 상기 회로 소자층(200) 상에 형성되어 있다. 상기 제1 뱅크(410)는 상기 제2 뱅크(420)보다 얇은 두께로 형성되며, 상기 제2 뱅크(420)보다 넓은 폭을 가지도록 형성된다. 이와 같은 구조를 가지는 제1 뱅크(410)는 상기 발광층(500)과 동일한 친수성 성질을 가지고 있다. 상기 친수성 성질을 가지는 제1 뱅크(410)는 실리콘 산화물과 같은 무기 절연물로 이루어질 수 있다. 따라서, 상기 발광층(500)을 잉크젯 공정으로 형성할 때 상기 제1 뱅크(410) 상에서 상기 발광층(500) 형성을 위한 용액이 쉽게 퍼질 수 있게 된다.
상기 제2 뱅크(420)은 상기 제1 뱅크(410) 상에 형성되어 있다. 상기 제2 뱅크(420)는 상기 제1 뱅크(410)보다 좁은 폭을 가지도록 형성된다. 상기 제2 뱅크(420)는 친수성을 가지는 유기 절연물에 불소(fluorine)와 같은 소수성 물질을 혼합한 용액을 도포한 후 포토리소그라피 공정을 통해 패턴 형성될 수 있다. 상기 포토리소그라피 공정시 조사되는 광에 의해 상기 불소와 같은 소수성 물질이 제2 뱅크(420)의 상부로 이동할 수 있고, 그에 따라 상기 제2 뱅크(420)의 상부는 소수성 성질을 가지게 되고 그 외의 부분은 친수성 성질을 가지게 된다. 즉, 상기 제1 뱅크(410)와 접하는 상기 제2 뱅크(420)의 하부는 친수성 성질을 가지고, 상기 제2 뱅크(420)의 상부는 소수성 성질을 가지게 된다. 다만, 반드시 그에 한정되는 것은 아니고, 상기 제2 뱅크(420)의 전체 부분이 소수성 성질을 가지도록 구비될 수도 있다.
상기 친수성 성질을 가지는 제1 뱅크(410)와 제2 뱅크(420)의 하부에 의해서 상기 발광층(500) 형성을 위한 용액의 퍼짐성이 향상될 수 있다. 특히, 상기 제1 뱅크(410)가 상기 제2 뱅크(420)보다 얇은 두께로 넓은 폭을 가지도록 형성되어 있기 때문에, 상기 제1 뱅크(410)와 상기 제2 뱅크(420)의 조합에 의해서 친수성 성질의 2단(step) 구조가 마련되어 상기 발광층(500) 형성을 위한 용액이 발광 영역의 좌우 끝단 쪽으로 용이하게 퍼져나갈 수 있게 된다.
또한, 상기 소수성 성질을 가지는 제2 뱅크(420)의 상부에 의해서 상기 발광층(500) 형성을 위한 용액이 이웃하는 다른 발광 영역으로 퍼져나가는 것이 방지되어, 이웃하는 발광 영역 사이에서 발광층(500)이 서로 섞이는 문제가 방지될 수 있다.
상기 발광층(500)은 상기 제1 전극(300) 상에 형성된다. 상기 발광층(500)은 잉크젯 공정에 의해 형성될 수 있다. 상기 발광층(500)이 잉크젯 공정에 의해 형성되면, 상기 발광층(500)을 위한 용액이 건조된 이후에 발광 영역의 중앙부의 발광층(500)의 상단의 높이(h1)가 발광 영역의 끝단부의 발광층(500)의 상단의 높이(h2)보다 낮게 된다. 특히, 도시된 바와 같이, 발광 영역의 끝단부에서 발광 영역의 중앙부로 갈수록 상기 발광층(500)의 높이가 점차로 낮아지는 형태의 프로파일(profile)이 얻어질 수 있다.
그에 따라, 상기 발광층(500) 위에 형성되는 제2 전극(600)의 부분도 상기 발광층(500)의 프로파일에 대응하는 프로파일을 가지도록 형성된다. 이 경우에도, 상기 제2 뱅크(420)의 측면 상에 형성된 제2 전극(600)의 부분의 두께가 다른 부분의 두께보다 상대적으로 얇게 형성될 수 있으므로, 전술한 바와 같이 도전층(700)을 형성하여 상기 제2 뱅크(420)의 측면 상에 형성된 제2 전극(600)의 부분에서 발열이나 단선이 발생하는 것을 방지할 수 있다.
도 5는 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도로서, 이는 전술한 도 2의 액티브 영역(AA)과 더미 영역(DA)을 도시한 것이다.
도 5에서 알 수 있듯이, 액티브 영역(AA)과 더미 영역(DA) 각각에는 기판(100) 상에 회로 소자층(200), 제1 전극(300), 뱅크(400), 발광층(500), 및 제2 전극(600)이 형성되어 있다.
상기 액티브 영역(AA)에 형성된 회로 소자층(200), 제1 전극(300), 뱅크(400), 발광층(500), 및 제2 전극(600)의 구성은 전술한 도 3a에 따른 구조와 동일하거나 또는 전술한 도 4에 따른 구조와 동일하게 구성될 수 있다. 따라서, 동일한 구성에 대한 반복 설명은 생략하기로 한다.
상기 더미 영역(DA)에 형성된 회로 소자층(200)은 상기 액티브 영역(AA)에 형성된 회로 소자층(200)과 동일한 구조로 동일한 공정을 통해 형성될 수 있다. 다만, 반드시 그에 한정되는 것은 아니고, 상기 더미 영역(DA)에 형성된 회로 소자층(200)은 게이트 배선, 데이터 배선, 전원 배선, 및 기준 배선 등의 신호 배선 중 일부가 구비되지 않거나 또는 스위칭 박막 트랜지스터 및 구동 박막 트랜지스터 중 일부가 구비되지 않을 수 있으며, 그에 따라 상기 더미 영역(DA)에서 발광이 일어나지 않을 수 있다. 경우에 따라, 상기 더미 영역(DA)에 형성된 회로 소자층(200)은 스위칭 박막 트랜지스터 및 구동 박막 트랜지스터 중 어느 하나가 동작하지 않도록 불완전하게 구성될 수도 있다.
상기 더미 영역(DA)에 형성된 제1 전극(300)은 상기 액티브 영역(AA)에 형성된 제1 전극(300)과 동일한 구조로 동일한 공정을 통해 형성될 수 있다. 다만, 상기 더미 영역(DA)에는 상기 제1 전극(300)이 형성되지 않을 수도 있으며, 그에 따라 상기 더미 영역(DA)에서 발광이 일어나지 않을 수 있다.
상기 더미 영역(DA)에 형성된 발광층(500)은 상기 액티브 영역(AA)에 형성된 발광층(500)과 동일한 구조로 동일한 공정을 통해 형성될 수 있다. 다만, 상기 더미 영역(DA)에 형성된 발광층(500)은 상기 액티브 영역(AA)에 형성된 발광층(500)과 달리 일부 유기층이 생략될 수 있으며, 그에 따라 상기 더미 영역(DA)에서 발광이 일어나지 않을 수 있다.
상기 액티브 영역(AA)에 형성된 제2 전극(600) 상에는 도전층(700)이 형성되어 있다. 상기 도전층(700)은 전술한 바와 같이 상기 뱅크(400)의 측면 상에 형성된 제2 전극(600)의 부분에서 발열이나 단선이 발생하는 것을 방지하는 역할을 하는 것으로서, 그 구체적인 구성에 대한 설명은 생략하기로 한다.
상기 액티브 영역(AA)에서의 상기 도전층(700)의 패턴은 상기 더미 영역(DA)에서의 상기 도전층(700)의 패턴과 상이하다. 보다 구체적으로, 상기 도전층(700)은 상기 더미 영역(DA)에는 형성되지 않는다. 본 명세서에서 상기 더미 영역(DA)에서의 상기 도전층(700)의 패턴은 상기 더미 영역(DA)에 상기 도전층(700)이 형성되지 않은 것을 포함하는 것으로 해석되어야 한다.
상기 더미 영역(DA)에서는 화상이 디스플레이되지 않기 때문에, 상기 더미 영역(DA)에 구비된 제2 전극(600)의 부분에 문제가 발생한다 하여도 화상 품질에 영향을 미치지는 않는다. 따라서, 상기 도전층(700)은 상기 액티브 영역(AA)에만 형성되고 상기 더미 영역(DA)에는 형성되지 않는다.
도 6은 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도로서, 이는 도전층(700)의 구성이 변경된 것을 제외하고 전술한 도 5에 따른 전계 발광 표시장치와 동일하다. 따라서, 동일한 구성에 대해서 동일한 도면부호를 부여하였고, 이하에서는 상이한 구성에 대해서만 설명하기로 한다.
전술한 도 5에 따르면, 도전층(700)이 액티브 영역(AA)에는 형성되지만 더미 영역(DA)에는 형성되지 않는다. 그에 반하여, 도 6에 따르면, 상기 도전층(700)이 액티브 영역(AA) 뿐만 아니라 더미 영역(DA)에도 형성된다. 다만, 상기 액티브 영역(AA)에 형성되는 상기 도전층(700)의 패턴과 상기 더미 영역(DA)에 형성되는 상기 도전층(700)의 패턴은 서로 상이하다.
상기 액티브 영역(AA)에 형성되는 상기 도전층(700)은 광투과율 저하를 방지하기 위해서 발광층(500)과의 중첩 영역이 최소화될 수 있도록 발광 영역의 끝단부까지만 연장되어 있다. 그에 반하여, 상기 더미 영역(DA)에 형성되는 상기 도전층(700)은 상기 발광층(500) 전체와 중첩되도록 형성되어 있다.
즉, 상기 더미 영역(DA)에서의 상기 도전층(700)과 상기 발광층(500)과의 중첩 영역은 상기 액티브 영역(AA)에서의 상기 도전층(700)과 상기 발광층(500)과의 중첩 영역보다 넓다. 또한, 상기 더미 영역(DA)에서의 상기 도전층(700)의 패턴은 상기 더미 영역(DA)에서의 제2 전극(600)의 패턴과 동일하게 구비된다.
상기 더미 영역(DA)은 화상이 디스플레이되는 영역이 아니므로 상기 더미 영역(DA)에서는 광투과율이 저하되는 문제가 발생하지 않는다. 따라서, 도 6에 따른 구조에서는 상기 도전층(700)의 영역을 증가시켜 제2 전극(600)의 전체 저항을 줄일 수 있도록 한 것이다.
도 7은 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치의 개략적인 단면도로서, 이는 상부 발광 방식의 전계 발광 표시장치의 액티브 영역에 관한 것이다.
도 7에서 알 수 있듯이, 본 발명의 또 다른 실시예에 따른 전계 발광 표시장치는 기판(100), 회로 소자층(200), 제1 전극(300), 보조 전극(350), 뱅크(400), 발광층(500), 제2 전극(600), 및 도전층(700)을 포함하여 이루어진다.
상기 회로 소자층(200)은 액티브층(210), 게이트 절연막(220), 게이트 전극(230), 층간 절연막(240), 소스 전극(250a), 드레인 전극(250b), 패시베이션층(260), 및 평탄화층(270)을 포함하여 이루어진다.
상기 액티브층(210)은 상기 기판(100) 상에 형성되어 있다. 상기 액티브층(210)은 실리콘계 반도체 물질 또는 산화물 반도체 물질로 이루어질 수 있지만, 반드시 그에 한정되는 것은 아니다. 한편, 도시하지는 않았지만, 상기 기판(100)과 상기 액티브층(210) 사이에 차광층이 추가로 구비되어 상기 액티브층(210)으로 광이 진입하는 것을 차단함으로써 상기 액티브층(210)을 열화시키는 것을 방지할 수 있다.
상기 게이트 절연막(220)은 상기 액티브층(210) 상에 형성되어, 상기 액티브층(210)과 상기 게이트 전극(230)을 절연시킨다.
상기 게이트 전극(230)은 상기 게이트 절연막(220) 상에 형성되어 있다.
상기 층간 절연막(240)은 상기 게이트 전극(230) 상에 형성되어, 상기 게이트 전극(230)을 상기 소스/드레인 전극(250a, 250b)과 절연시킨다.
상기 소스 전극(250a)과 상기 드레인 전극(250b)은 상기 층간 절연막(240) 상에서 서로 마주하면서 이격되어 있다. 상기 소스 전극(250a)과 상기 드레인 전극(250b)은 각각 상기 층간 절연막(240)과 게이트 절연막(220) 상에 구비된 콘택홀을 통해서 상기 액티브층(210)의 일단과 타단에 연결되어 있다.
상기 패시베이션층(260)은 상기 소스 전극(250a)과 상기 드레인 전극(250b) 상에 구비되어, 박막 트랜지스터를 보호한다.
상기 평탄화층(270)은 상기 패시베이션층(260) 상에 형성되어 상기 기판(100) 위의 표면을 평탄화시킨다.
이와 같이, 상기 회로 소자층(200)은 상기 게이트 전극(230), 상기 액티브층(210), 상기 소스 전극(250a), 및 상기 드레인 전극(250b)을 구비한 박막 트랜지스터를 포함하여 이루어진다. 도 7에는 게이트 전극(230)이 액티브층(210)의 위에 형성되는 탑 게이트(Top Gate) 구조의 박막 트랜지스터를 도시하였지만, 반드시 그에 한정되는 것은 아니고, 게이트 전극(230)이 액티브층(210)의 아래에 형성되는 바텀 게이트(Bottom Gate) 구조의 박막 트랜지스터가 상기 회로 소자층(200)에 형성될 수도 있다.
상기 회로 소자층(200)은 스위칭 박막 트랜지스터, 구동 박막 트랜지스터, 센싱 박막 트랜지스터, 및 커패시터를 포함하여 이루어질 수 있으며, 도 7에 도시한 박막 트랜지스터는 상기 구동 박막 트랜지스터에 해당한다.
도 7에 따른 전계 발광 표시장치는 상부 발광 방식이기 때문에 상기 박막 트랜지스터가 발광층(500)의 하부에 배치된다 하여도 상기 박막 트랜지스터에 의해 광 방출이 영향을 받지 않기 때문에, 상기 박막 트랜지스터가 상기 발광층(500)의 하부에 배치될 수 있다.
상기 제1 전극(300)은 상기 회로 소자층(200) 상에 형성되어 있다. 상기 제1 전극(300)은 상기 평탄화층(270)과 상기 패시베이션층(260)에 구비된 콘택홀을 통해서 상기 박막 트랜지스터의 드레인 전극(250b)과 연결되어 있다. 경우에 따라서 상기 제1 전극(300)이 상기 평탄화층(270)과 상기 패시베이션층(260)에 구비된 콘택홀을 통해서 상기 박막 트랜지스터의 소스 전극(250a)과 연결되는 것도 가능하다.
상기 보조 전극(350)은 상기 회로 소자층(200) 상에 형성되어 있다. 상기 보조 전극(350)은 상기 제1 전극(300)과 이격되어 있다. 이와 같은 보조 전극(350)은 상기 제1 전극(300)과 동일한 물질로 동일한 공정을 통해 형성될 수 있다.
상기 보조 전극(350)은 제2 전극(600)의 저항을 낮추는 역할을 한다. 도 7에 따른 전계 발광 표시장치는 상부 발광 방식이기 때문에 상기 제2 전극(600)의 재료로 투명한 도전물질을 이용해야 한다. 이때, 투명한 도전물질은 일반적으로 저항이 큰 단점이 있다. 따라서, 투명한 도전물질로 이루어진 상기 제2 전극(600)을 상기 보조 전극(350)에 연결하고 상기 보조 전극(350)으로 전기전도도가 우수한 물질을 이용함으로써 상기 제2 전극(600)의 저항을 낮출 수 있다.
상기 뱅크(400)는 상기 제1 전극(300)의 양끝단을 가리면서 상기 평탄화층(270) 상에 형성되어 있다. 상기 뱅크(400)에는 콘택홀(401)이 구비되어 있어 상기 콘택홀(401)을 통해서 상기 보조 전극(350)이 노출된다. 이때, 상기 뱅크(400)는 상기 보조 전극(350)의 양 끝단을 가리도록 형성될 수 있다. 상기 뱅크(400)가 전술한 도 4와 같이 제1 뱅크(410) 및 제2 뱅크(420)로 이루어진 경우, 상기 제1 뱅크(410) 및 제2 뱅크(420) 각각에 콘택홀이 구비되어 상기 보조 전극(350)이 노출된다.
상기 발광층(500)은 상기 제1 전극(300) 상에 형성되어 있다.
상기 제2 전극(600)은 액티브 영역의 전체면에 형성되어 있다. 구체적으로, 상기 제2 전극(600)은 상기 뱅크(400)의 상면과 측면 및 상기 발광층(500)의 상면에 형성되고, 또한 상기 뱅크(400)에 마련된 콘택홀(401)의 측면을 따라 연장되어 상기 보조 전극(350)과 연결된다.
즉, 상기 제2 전극(600)은 상기 뱅크(400)의 측면에 형성된 제1 부분(601), 상기 뱅크(400)의 상면에 형성된 제2 부분(602), 상기 발광층(500)의 상면에 형성된 제3 부분(603), 및 상기 뱅크(400)에 마련된 콘택홀(401)의 측면을 따라 상기 보조 전극(350)까지 연장된 제4 부분(604)을 포함하여 이루어진다. 상기 제2 전극(600)의 제4 부분(604)은 상기 콘택홀(401) 내로 연장되어 있다.
상기 제2 전극(600)의 제1 부분(601)과 제4 부분(604)은 상기 제2 전극(600)의 제2 부분(602)과 제3 부분(603)에 비하여 두께가 얇게 형성될 수 있고, 그에 따라 상기 제2 전극(600)의 제1 부분(601)과 제4 부분(604)에서 발열이나 단선 문제가 발생할 수 있다.
상기 도전층(700)은 상기 제2 전극(600) 상에 형성되어 있다. 상기 도전층(700)은 상기 제2 전극(600)의 제1 부분(601) 상에 형성된 제1 부분(701), 상기 제2 전극(600)의 제2 부분(602) 상에 형성된 제2 부분(702), 및 상기 제2 전극(600)의 제4 부분(604) 상에 형성된 제3 부분(703)을 포함하여 이루어진다. 상기 도전층(700)의 제3 부분(703)은 상기 콘택홀(401) 내로 연장되어 있다.
이와 같이, 상기 도전층(700)의 제1 부분(701)과 제3 부분(703)이 각각 상기 제2 전극(600)의 제1 부분(601)과 제4 부분(604) 상에 형성되어 있기 때문에, 상기 제2 전극(600)의 제1 부분(601)과 제4 부분(604)에서 저항이 줄어들게 되어 발열이나 단선 문제의 발생이 방지될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 기판 200: 회로 소자층
300: 제1 전극 400: 뱅크
500: 발광층 600: 제2 전극
700: 도전층

Claims (18)

  1. 기판;
    상기 기판 상에 구비된 제1 전극;
    상기 제1 전극의 끝단을 가리면서 발광 영역을 정의하도록 구비된 뱅크;
    상기 뱅크에 의해 정의된 발광 영역에서 상기 제1 전극 상에 구비된 발광층;
    상기 발광층 및 상기 뱅크 상에 구비된 제2 전극; 및
    상기 제2 전극 상에서 상기 제2 전극과 접하도록 구비된 도전층을 포함하여 이루어지고,
    상기 제2 전극은 상기 뱅크의 측면에 구비된 제1 부분, 상기 뱅크의 상면에 구비된 제2 부분, 및 상기 발광층의 상면에 구비된 제3 부분을 포함하고,
    상기 도전층은 상기 제2 전극의 상기 제1 부분 전체 상에 구비된 제1 부분을 포함하여 이루어지고,
    상기 도전층의 제1 부분의 끝단은 상기 제2 전극의 제1 부분과 상기 제2 전극의 제3 부분이 만나는 접점과 접하는 전계 발광 표시장치.
  2. 제1항에 있어서,
    상기 도전층은 상기 제2 전극의 상기 제2 부분 상에 구비된 제2 부분을 추가로 포함하여 이루어진 전계 발광 표시장치.
  3. 삭제
  4. 제1항에 있어서,
    상기 제2 전극과 전기적으로 연결되면서 상기 뱅크 아래에 구비된 보조 전극을 추가로 포함하고,
    상기 뱅크는 상기 보조 전극을 노출시키는 콘택홀을 구비하고,
    상기 제2 전극은 상기 콘택홀의 측면을 따라 상기 보조 전극까지 연장되는 제4 부분을 추가로 포함하고,
    상기 도전층은 상기 제2 전극의 상기 제4 부분 상에 구비된 제3 부분을 추가로 포함하여 이루어진 전계 발광 표시장치.
  5. 제1항에 있어서,
    상기 도전층은 상기 제2 전극과 동일한 물질로 이루어진 전계 발광 표시장치.
  6. 제1항에 있어서,
    상기 도전층은 반사 물질을 포함하여 이루어진 전계 발광 표시장치.
  7. 제1항에 있어서,
    상기 발광 영역의 중앙부의 상기 발광층의 상단 높이는 상기 발광 영역의 끝단부의 상기 발광층의 상단 높이보다 낮게 구성되고,
    상기 뱅크는 제1 뱅크 및 상기 제1 뱅크 상에 구비된 제2 뱅크를 포함하여 이루어지고, 상기 제2 뱅크는 상기 제1 뱅크보다 좁은 폭을 가지면서 상기 제1 뱅크보다 두꺼운 두께로 이루어진 전계 발광 표시장치.
  8. 액티브 영역 및 상기 액티브 영역 외곽에 마련된 더미 영역을 포함하는 기판;
    상기 기판 상의 상기 액티브 영역 및 상기 더미 영역에 구비되어 발광 영역을 정의하는 뱅크;
    상기 뱅크에 의해 정의된 발광 영역에 구비된 발광층;
    상기 뱅크 및 상기 발광층 상에 구비된 전극; 및
    상기 전극 상에서 상기 전극과 접하도록 구비된 도전층을 포함하고,
    상기 액티브 영역에서의 상기 도전층의 패턴과 상기 더미 영역에서의 상기 도전층의 패턴이 서로 상이하고,
    상기 전극은 상기 뱅크의 측면에 구비된 제1 부분, 상기 뱅크의 상면에 구비된 제2 부분, 및 상기 발광층의 상면에 구비된 제3 부분을 포함하고,
    상기 액티브 영역에서의 상기 도전층의 패턴은 상기 전극의 제1 부분 전체 상에 구비된 제1 부분을 포함하고,
    상기 액티브 영역에서의 상기 도전층의 패턴의 상기 제1 부분의 끝단은 상기 전극의 제1 부분과 상기 전극의 제3 부분이 만나는 접점과 접하는 전계 발광 표시장치.
  9. 제8항에 있어서,
    상기 더미 영역에서는 상기 도전층의 패턴이 구비되어 있지 않은 전계 발광 표시장치.
  10. 제8항에 있어서,
    상기 더미 영역에서의 상기 도전층 패턴과 상기 발광층과의 중첩 영역은 상기 액티브 영역에서의 상기 도전층 패턴과 상기 발광층과의 중첩 영역보다 넓은 전계 발광 표시장치.
  11. 제10항에 있어서,
    상기 더미 영역에서의 상기 도전층의 패턴은 상기 더미 영역에서의 상기 전극의 패턴과 동일하게 구비된 전계 발광 표시장치.
  12. 삭제
  13. 제8항에 있어서,
    상기 액티브 영역에서의 상기 도전층의 패턴은 상기 전극의 상기 제2 부분 상에 구비된 제2 부분을 추가로 포함하여 이루어진 전계 발광 표시장치.
  14. 삭제
  15. 제8항에 있어서,
    상기 전극과 전기적으로 연결되면서 상기 뱅크 아래에 구비된 보조 전극을 추가로 포함하고,
    상기 뱅크는 상기 보조 전극을 노출시키는 콘택홀을 구비하고,
    상기 전극은 상기 콘택홀의 측면을 따라 상기 보조 전극까지 연장되는 제4 부분을 추가로 포함하고,
    상기 액티브 영역에서의 상기 도전층의 패턴은 상기 전극의 상기 제4 부분 상에 구비된 제3 부분을 추가로 포함하여 이루어진 전계 발광 표시장치.
  16. 기판;
    상기 기판 상에서 발광 영역을 정의하도록 구비된 뱅크;
    상기 뱅크에 의해 정의된 발광 영역에 구비된 발광층;
    상기 발광층 및 상기 뱅크 상에 구비된 전극; 및
    상기 전극 상에 구비된 도전층을 포함하여 이루어지고,
    상기 전극은 상대적으로 두께가 얇은 제1 부분 및 상대적으로 두께가 두꺼운 제2 부분을 포함하여 이루어지고,
    상기 도전층은 상기 전극의 상기 제1 부분 전체와 접하도록 구비되어 있고,
    상기 도전층의 끝단은 상기 전극의 제1 부분과 상기 전극의 제2 부분이 만나는 접점과 접하는 전계 발광 표시장치.
  17. 제16항에 있어서,
    상기 전극의 제1 부분은 수평면에 대해서 기울어진 경사면을 가지도록 구비되어 있는 전계 발광 표시장치.
  18. 제17항에 있어서,
    상기 전극의 제1 부분은 상기 뱅크의 측면 상에 구비되어 있는 전계 발광 표시장치.
KR1020170162464A 2017-11-30 2017-11-30 전계 발광 표시장치 KR102410500B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020170162464A KR102410500B1 (ko) 2017-11-30 2017-11-30 전계 발광 표시장치
CN201811422872.1A CN109860232B (zh) 2017-11-30 2018-11-27 电致发光显示设备
DE102018129860.9A DE102018129860A1 (de) 2017-11-30 2018-11-27 Elektrolumineszente Anzeigevorrichtung
US16/201,700 US10811490B2 (en) 2017-11-30 2018-11-27 Electroluminescent display device
GB1819379.7A GB2569885B (en) 2017-11-30 2018-11-28 Electroluminescent display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170162464A KR102410500B1 (ko) 2017-11-30 2017-11-30 전계 발광 표시장치

Publications (2)

Publication Number Publication Date
KR20190063573A KR20190063573A (ko) 2019-06-10
KR102410500B1 true KR102410500B1 (ko) 2022-06-16

Family

ID=65024513

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170162464A KR102410500B1 (ko) 2017-11-30 2017-11-30 전계 발광 표시장치

Country Status (5)

Country Link
US (1) US10811490B2 (ko)
KR (1) KR102410500B1 (ko)
CN (1) CN109860232B (ko)
DE (1) DE102018129860A1 (ko)
GB (1) GB2569885B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102457997B1 (ko) * 2017-12-29 2022-10-21 엘지디스플레이 주식회사 전계 발광 표시장치
JP2019160396A (ja) * 2018-03-07 2019-09-19 株式会社ジャパンディスプレイ 表示装置
KR102597673B1 (ko) * 2018-05-16 2023-11-02 삼성디스플레이 주식회사 표시 장치
KR20200073599A (ko) * 2018-12-14 2020-06-24 엘지디스플레이 주식회사 전계발광 표시장치
CN110085655B (zh) * 2019-05-30 2021-01-26 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN110993812B (zh) * 2019-11-08 2021-01-15 深圳市华星光电半导体显示技术有限公司 有机发光二极体面板及其制作方法
KR20210142054A (ko) * 2020-05-15 2021-11-24 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조방법
US11980046B2 (en) * 2020-05-27 2024-05-07 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming an isolation structure having multiple thicknesses to mitigate damage to a display device
JPWO2022163310A1 (ko) * 2021-02-01 2022-08-04
US11864402B2 (en) 2021-04-30 2024-01-02 Sharp Kabushiki Kaisha Combined auxiliary electrode and partially scattering bank for three-dimensional QLED pixel

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013030476A (ja) * 2011-06-24 2013-02-07 Semiconductor Energy Lab Co Ltd 発光パネル、発光パネルを用いた発光装置および発光パネルの作製方法

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6252253B1 (en) * 1998-06-10 2001-06-26 Agere Systems Optoelectronics Guardian Corp. Patterned light emitting diode devices
SG126714A1 (en) 2002-01-24 2006-11-29 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
KR100556369B1 (ko) 2003-08-14 2006-03-03 엘지전자 주식회사 유기 el 소자 및 그 제조 방법
JP2008108530A (ja) * 2006-10-25 2008-05-08 Hitachi Displays Ltd 有機el表示装置
JP5401784B2 (ja) * 2007-02-08 2014-01-29 セイコーエプソン株式会社 発光装置
US7839083B2 (en) * 2007-02-08 2010-11-23 Seiko Epson Corporation Light emitting device and electronic apparatus
JP5443679B2 (ja) * 2007-10-10 2014-03-19 株式会社ジャパンディスプレイ 有機el表示装置
JP4600786B2 (ja) * 2007-12-18 2010-12-15 ソニー株式会社 表示装置およびその製造方法
US8013516B2 (en) 2008-01-23 2011-09-06 Global Oled Technology Llc LED device having improved power distribution
JP4988777B2 (ja) * 2009-01-15 2012-08-01 パナソニック株式会社 電気かみそり
KR101552985B1 (ko) * 2009-05-29 2015-09-15 엘지디스플레이 주식회사 유기전계발광 표시장치와 그 제조방법
KR101056429B1 (ko) * 2010-03-16 2011-08-11 삼성모바일디스플레이주식회사 표시 장치 및 이의 제조 방법
JP4962630B2 (ja) * 2011-01-20 2012-06-27 セイコーエプソン株式会社 有機el装置
JP2013214496A (ja) * 2012-03-08 2013-10-17 Seiko Epson Corp 有機el装置の製造方法、有機el装置、電子機器
WO2014084200A1 (ja) * 2012-11-27 2014-06-05 昭和電工株式会社 有機el素子並びにそれを備えた画像表示装置及び照明装置
JP6111487B2 (ja) * 2013-03-04 2017-04-12 株式会社Joled El表示装置
KR102079251B1 (ko) * 2013-05-21 2020-04-08 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102043312B1 (ko) * 2013-06-27 2019-11-11 엘지디스플레이 주식회사 유기전계발광표시장치 및 그 제조방법
JP6056082B2 (ja) 2013-10-30 2017-01-11 株式会社Joled 表示装置および電子機器
KR102136789B1 (ko) * 2014-06-17 2020-07-23 삼성디스플레이 주식회사 유기 발광 소자
KR101640803B1 (ko) * 2014-09-26 2016-07-20 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 제조방법
JP6487173B2 (ja) * 2014-10-08 2019-03-20 株式会社ジャパンディスプレイ 表示装置及びその製造方法
KR102426691B1 (ko) * 2015-02-05 2022-07-28 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR20160099979A (ko) * 2015-02-13 2016-08-23 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
KR102552276B1 (ko) 2015-02-24 2023-07-07 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101776039B1 (ko) * 2015-11-30 2017-09-07 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102506532B1 (ko) * 2015-12-17 2023-03-03 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
CN106654047B (zh) * 2016-12-22 2019-02-01 武汉华星光电技术有限公司 Oled显示面板及其制作方法
CN206432292U (zh) * 2017-02-23 2017-08-22 京东方科技集团股份有限公司 一种显示基板及显示装置
CN107359274A (zh) * 2017-06-27 2017-11-17 上海天马有机发光显示技术有限公司 显示面板、显示装置及显示面板的制作方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013030476A (ja) * 2011-06-24 2013-02-07 Semiconductor Energy Lab Co Ltd 発光パネル、発光パネルを用いた発光装置および発光パネルの作製方法

Also Published As

Publication number Publication date
US10811490B2 (en) 2020-10-20
GB201819379D0 (en) 2019-01-09
CN109860232B (zh) 2023-07-04
DE102018129860A1 (de) 2019-06-06
US20190165085A1 (en) 2019-05-30
GB2569885B (en) 2020-12-02
KR20190063573A (ko) 2019-06-10
GB2569885A (en) 2019-07-03
CN109860232A (zh) 2019-06-07

Similar Documents

Publication Publication Date Title
KR102410500B1 (ko) 전계 발광 표시장치
KR102432663B1 (ko) 전계 발광 표시장치
KR102454568B1 (ko) 전계 발광 표시장치
KR102461138B1 (ko) 전계 발광 표시장치
KR102490978B1 (ko) 전계 발광 표시장치
KR102560918B1 (ko) 전계 발광 표시장치
KR102484644B1 (ko) 전계 발광 표시장치
KR102513383B1 (ko) 전계 발광 표시장치
KR102484209B1 (ko) 전계발광 표시 장치
KR102491393B1 (ko) 전계 발광 표시장치
KR102546293B1 (ko) 전계 발광 표시장치
KR102577233B1 (ko) 전계발광 표시 장치
US10504978B2 (en) Electroluminescent display device
US10896640B2 (en) Electroluminescence display device having buffer layer
KR102555143B1 (ko) 전계 발광 표시장치
KR20190081953A (ko) 전계 발광 표시장치
KR102456458B1 (ko) 전계 발광 표시장치
KR102503183B1 (ko) 전계 발광 표시장치
KR20230097351A (ko) 전계 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant