KR102279494B1 - Liquid Crystal Display - Google Patents

Liquid Crystal Display Download PDF

Info

Publication number
KR102279494B1
KR102279494B1 KR1020140194422A KR20140194422A KR102279494B1 KR 102279494 B1 KR102279494 B1 KR 102279494B1 KR 1020140194422 A KR1020140194422 A KR 1020140194422A KR 20140194422 A KR20140194422 A KR 20140194422A KR 102279494 B1 KR102279494 B1 KR 102279494B1
Authority
KR
South Korea
Prior art keywords
data
dummy
pixels
liquid crystal
gate
Prior art date
Application number
KR1020140194422A
Other languages
Korean (ko)
Other versions
KR20160083368A (en
Inventor
양동규
조영민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140194422A priority Critical patent/KR102279494B1/en
Publication of KR20160083368A publication Critical patent/KR20160083368A/en
Application granted granted Critical
Publication of KR102279494B1 publication Critical patent/KR102279494B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3603Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals with thermally addressed liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels

Abstract

본 발명에 의한 액정표시장치는 화소들, 더미 화소들, 데이터라인, 타이밍 콘트롤러 및 데이터 구동부를 포함한다. 화소들은 영상을 표시하고, 더미 화소들은 화소들과 이웃한 위치에 배치된다. 데이터라인은 더미 화소들 및 화소들에 연결된다. 타이밍 콘트롤러는 수직 블랭크 기간과 영상표시기간을 구분하고, 수직 블랭크 기간 동안에 더미 화소들에 제공되는 더미 데이터를 생성한다. 데이터 구동부는 더미 데이터를 바탕으로 더미 데이터전압을 생성하고 영상데이터를 바탕으로 데이터전압을 생성하며, 수직블랭크기간 동안에 더미 데이터전압을 출력하고 영상표시기간 동안에 데이터전압을 출력한다.A liquid crystal display according to the present invention includes pixels, dummy pixels, a data line, a timing controller, and a data driver. The pixels display an image, and the dummy pixels are disposed adjacent to the pixels. The data line is connected to the dummy pixels and the pixels. The timing controller separates the vertical blank period and the image display period, and generates dummy data provided to the dummy pixels during the vertical blank period. The data driver generates a dummy data voltage based on the dummy data, generates a data voltage based on the image data, and outputs the dummy data voltage during the vertical blank period and the data voltage during the image display period.

Description

액정표시장치{Liquid Crystal Display}Liquid Crystal Display {Liquid Crystal Display}

본 발명은 액정표시장치에 관한 것이다.
The present invention relates to a liquid crystal display device.

액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 동영상을 표시하고 있다. 이 액정표시장치는 음극선관(Cathode Ray Tube, CRT)에 비하여 소형화가 가능하여 휴대용 정보기기, 사무기기, 컴퓨터 등에서 표시기에 응용됨은 물론, 텔레비젼에도 응용되어 음극선관을 빠르게 대체하고 있다. An active matrix driving type liquid crystal display uses a thin film transistor (hereinafter referred to as "TFT") as a switching element to display a moving picture. This liquid crystal display device can be miniaturized compared to a cathode ray tube (CRT), so it is not only applied to displays in portable information devices, office devices, computers, etc., but also to televisions, which is rapidly replacing cathode ray tubes.

액정표시장치의 픽셀들은 데이터라인과 게이트라인이 교차되고, 그 교차부에 접속된 TFT를 포함한다. TFT는 게이트라인으로부터의 게이트펄스에 응답하여 데이터라인을 통해 공급되는 데이터전압을 액정셀의 화소전극에 공급한다. 액정셀은 화소전극의 전압과 공통전극에 인가되는 공통전압(Vcom)의 전압차에 따라 발생되는 전계에 의해 회동하여 편광판을 통과하는 광양을 조절한다. 스토리지 커패시터는 액정셀의 화소전극에 접속되어 액정셀의 전압을 유지한다. 공통전극에 인가되는 공통전압(Vcom)은 화소전극과의 전기적 커플링(Coupling)에 의해서 리플(ripple) 현상이 발생하기도 한다. Pixels of the liquid crystal display device include TFTs at which data lines and gate lines cross, and are connected to the intersections. The TFT supplies the data voltage supplied through the data line to the pixel electrode of the liquid crystal cell in response to a gate pulse from the gate line. The liquid crystal cell is rotated by an electric field generated according to a voltage difference between the voltage of the pixel electrode and the common voltage Vcom applied to the common electrode to adjust the amount of light passing through the polarizing plate. The storage capacitor is connected to the pixel electrode of the liquid crystal cell to maintain the voltage of the liquid crystal cell. A ripple phenomenon may occur in the common voltage Vcom applied to the common electrode due to electrical coupling with the pixel electrode.

공통전압(Vcom)의 리플 현상은 시간에 따른 데이터전압의 변화량에 비례한다. 따라서 수직 블랭크 기간에 이어서 첫 번째 영상데이터를 받는 시점에는 데이터전압의 변화량이 크기 때문에 공통전압의 리플 역시 커진다. 공통전압(Vcom)의 리플 현상은 수평 방향을 따라서 라인-딤(line Dim) 현상을 유발하여 표시품질을 저하시키는 원인이 된다.
The ripple phenomenon of the common voltage Vcom is proportional to the amount of change of the data voltage with time. Accordingly, when the first image data is received following the vertical blank period, the ripple of the common voltage also increases because the amount of change in the data voltage is large. The ripple phenomenon of the common voltage Vcom causes a line dim phenomenon along the horizontal direction, thereby degrading display quality.

본 발명은 공통전압의 리플 현상으로 인한 수평 딤 현상을 개선할 수 있는 액정표시장치를 제공하기 위한 것이다.
An object of the present invention is to provide a liquid crystal display capable of improving a horizontal dim phenomenon caused by a ripple phenomenon of a common voltage.

본 발명에 의한 액정표시장치는 화소들, 더미 화소들, 데이터라인, 타이밍 콘트롤러 및 데이터 구동부를 포함한다. 화소들은 영상을 표시하고, 더미 화소들은 화소들과 이웃한 위치에 배치된다. 데이터라인은 더미 화소들 및 화소들에 연결된다. 타이밍 콘트롤러는 수직 블랭크 기간과 영상표시기간을 구분하고, 수직 블랭크 기간 동안에 더미 화소들에 제공되는 더미 데이터를 생성한다. 데이터 구동부는 더미 데이터를 바탕으로 더미 데이터전압을 생성하고 영상데이터를 바탕으로 데이터전압을 생성하며, 수직블랭크기간 동안에 더미 데이터전압을 출력하고 영상표시기간 동안에 데이터전압을 출력한다.
A liquid crystal display according to the present invention includes pixels, dummy pixels, a data line, a timing controller, and a data driver. The pixels display an image, and the dummy pixels are disposed adjacent to the pixels. The data line is connected to the dummy pixels and the pixels. The timing controller separates the vertical blank period and the image display period, and generates dummy data provided to the dummy pixels during the vertical blank period. The data driver generates a dummy data voltage based on the dummy data, generates a data voltage based on the image data, and outputs the dummy data voltage during the vertical blank period and the data voltage during the image display period.

본 발명은 수직블랭크기간 동안에 더미 데이터를 입력하여, 공통전압의 리플 현상이 표시기간을 회피해서 발생하도록 유도하기 때문에, 표시기간에는 공통전압의 리플 현상으로 인한 딤 현상을 개선할 수 있다.
In the present invention, since dummy data is input during the vertical blank period to induce the ripple phenomenon of the common voltage to occur while avoiding the display period, the dim phenomenon caused by the ripple phenomenon of the common voltage during the display period can be improved.

도 1은 본 발명에 의한 표시장치의 구성을 나타내는 블록도.
도 2는 본 발명에 의한 데이터 구동부의 구성을 나타내는 블록도.
도 3 및 도 4는 본 발명에 의한 타이밍 콘트롤러의 출력신호 및 데이터 구동부가 출력하는 데이터전압를 나타내는 파형도.
1 is a block diagram showing the configuration of a display device according to the present invention.
2 is a block diagram showing the configuration of a data driver according to the present invention.
3 and 4 are waveform diagrams illustrating an output signal of a timing controller and a data voltage output by a data driver according to the present invention.

이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. Hereinafter, preferred embodiments according to the present invention will be described in detail with reference to the accompanying drawings. Like reference numerals refer to substantially identical elements throughout. In the following description, if it is determined that a detailed description of a known function or configuration related to the present invention may unnecessarily obscure the gist of the present invention, the detailed description thereof will be omitted.

도 1은 본 발명에 의한 액정표시장치의 구성을 나타내는 블록도이다. 1 is a block diagram showing the configuration of a liquid crystal display device according to the present invention.

도 1을 참조하면, 본 발명에 따른 액정표시장치는 액정표시패널(100), 타이밍 콘트롤러(200), 데이터 구동부(300), 및 게이트 구동부(400)를 구비한다. 데이터 구동부(300)는 다수의 소스 드라이브 IC들을 포함한다. 게이트 구동부(400)는 다수의 게이트 드라이브 IC들을 포함한다.Referring to FIG. 1 , the liquid crystal display according to the present invention includes a liquid crystal display panel 100 , a timing controller 200 , a data driver 300 , and a gate driver 400 . The data driver 300 includes a plurality of source drive ICs. The gate driver 400 includes a plurality of gate drive ICs.

액정표시패널(100)은 TFT 어레이 기판, TFT 어레이 기판과 대향하는 컬러필터 어레이 기판, TFT 어레이 기판과 컬러필터 어레이 기판 사이에 형성된 액정층을 포함한다. TFT 어레이 기판과 컬러필터 어레이 기판 사이의 액정층에는 데이터라인들(DL)과 게이트라인들(GL)의 교차 구조에 의해 정의된 매트릭스 형태로 화소들이 배치된다. The liquid crystal display panel 100 includes a TFT array substrate, a color filter array substrate facing the TFT array substrate, and a liquid crystal layer formed between the TFT array substrate and the color filter array substrate. In the liquid crystal layer between the TFT array substrate and the color filter array substrate, pixels are arranged in a matrix form defined by a cross structure of the data lines DL and the gate lines GL.

액정표시패널(100)은 더미 수평라인(HL_D1,HL_D2)에 배열되는 더미 화소들과 수평라인(HL1~HLm)에 배열되는 화소들을 포함한다. 화소들은 데이터라인(DL)으로부터 데이터전압을 제공받아서 영상을 표시한다. 더미 화소들은 화소들보다 데이터 구동부(300)와 가까운 곳에 위치한다. The liquid crystal display panel 100 includes dummy pixels arranged in dummy horizontal lines HL_D1 and HL_D2 and pixels arranged in horizontal lines HL1 to HLm. The pixels receive a data voltage from the data line DL to display an image. The dummy pixels are located closer to the data driver 300 than the pixels.

TFT 어레이 기판은 하부 유리기판에 형성된 데이터라인들(DL1~DLn), 게이트라인들(GL1~GLm), 데이터라인들(DL1~DLn)과 게이트라인들(GL1~GLm)의 교차부에 형성된 TFT들, 및 TFT들에 1 : 1로 접속된 화소전극(1), 스토리지 커패시터(Cst) 등을 포함한다. 컬러필터 어레이 기판은 상부 유리기판에 형성된 블랙매트릭스, 컬러필터 등을 포함한다. 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. The TFT array substrate is a TFT formed at intersections of the data lines DL1 to DLn, the gate lines GL1 to GLm, and the data lines DL1 to DLn and the gate lines GL1 to GLm formed on the lower glass substrate. and a pixel electrode 1 connected to the TFTs 1:1, a storage capacitor Cst, and the like. The color filter array substrate includes a black matrix and a color filter formed on an upper glass substrate. A polarizing plate is attached to each of the upper glass substrate and the lower glass substrate, and an alignment film for setting a pre-tilt angle of the liquid crystal is formed.

화소전극(1)과 대향하는 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. The common electrode 2 facing the pixel electrode 1 is formed on the upper glass substrate in a vertical electric field driving method such as TN (Twisted Nematic) mode and VA (Vertical Alignment) mode, and IPS (In Plane Switching) mode and It is formed on the lower glass substrate together with the pixel electrode 1 in a horizontal electric field driving method such as a Fringe Field Switching (FFS) mode.

본 발명에서 적용 가능한 액정표시패널(100)은 TN 모드, VA 모드, IPS 모드, FFS 모드뿐 아니라 어떠한 액정모드로도 구현될 수 있다. 본 발명의 액정표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 액정표시장치에서는 백라이트 유닛이 필요하다. 백라이트 유닛은 직하형(direct type) 백라이트 유닛 또는, 에지형(edge type) 백라이트 유닛으로 구현될 수 있다. The liquid crystal display panel 100 applicable in the present invention may be implemented in any liquid crystal mode as well as TN mode, VA mode, IPS mode, and FFS mode. The liquid crystal display of the present invention may be implemented in any form, such as a transmissive liquid crystal display, a transflective liquid crystal display, or a reflective liquid crystal display. A backlight unit is required in a transmissive liquid crystal display device and a transflective liquid crystal display device. The backlight unit may be implemented as a direct type backlight unit or an edge type backlight unit.

타이밍 콘트롤러(200)는 표시기간 동안 시스템 보드(미도시)로부터 입력된 입력 영상의 디지털 비디오 데이터(DATA)를 데이터 구동부(300)에 공급한다. 또한, 타이밍 콘트롤러(200)는 시스템 보드로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍신호를 입력받아 데이터 구동부(300)와 게이트 구동부(400)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다. 제어신호들은 게이트 구동부(400)의 동작 타임을 제어하기 위한 게이트 타이밍 제어신호, 데이터 구동부(300)의 동작 타이밍과 데이터전압의 수직 극성을 제어하기 위한 데이터 타이밍 제어신호를 포함한다. The timing controller 200 supplies digital video data DATA of an input image input from a system board (not shown) to the data driver 300 during the display period. In addition, the timing controller 200 receives timing signals such as a vertical synchronization signal (Vsync), a horizontal synchronization signal (Hsync), a data enable signal (Data Enable, DE), and a dot clock (CLK) from the system board and receives the data driver Control signals for controlling the operation timing of the 300 and the gate driver 400 are generated. The control signals include a gate timing control signal for controlling the operation time of the gate driver 400 and a data timing control signal for controlling the operation timing of the data driver 300 and the vertical polarity of the data voltage.

타이밍 콘트롤러(200)는 수직블랭크기간 동안에 출력되는 더미 데이터를 생성한다. 더미 데이터(DDATA)는 더미 수평라인(HL_D1,HL_D2)에 제공된다. 타이밍 콘트롤러(200)는 첫 번째 수평라인(HL1)에 제공되는 영상데이터와 동일한 데이터를 더미 데이터(DDATA)로 설정할 수 있다. The timing controller 200 generates dummy data output during the vertical blank period. The dummy data DDATA is provided to the dummy horizontal lines HL_D1 and HL_D2. The timing controller 200 may set the same data as the image data provided to the first horizontal line HL1 as the dummy data DDATA.

타이밍 콘트롤러(200)는 수직블랭크기간 동안에는, 게이트 타이밍 제어신호들(GSP, GSC, GOE)를 출력하지 않고, 소스 출력 인에이블 신호(SOE)를 로우 로직 레벨로 유지한다. The timing controller 200 does not output the gate timing control signals GSP, GSC, and GOE during the vertical blank period and maintains the source output enable signal SOE at a low logic level.

게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트펄스를 발생하는 게이트 드라이브 IC에 인가되어 첫 번째 게이트펄스가 발생되도록 그 게이트 드라이브 IC를 제어한다. 게이트 쉬프트 클럭(GSC)은 게이트 드라이브 IC들에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이브 IC들의 출력을 제어한다. The gate timing control signal includes a gate start pulse (GSP), a gate shift clock (GSC), a gate output enable signal (GOE), and the like. The gate start pulse GSP is applied to the gate drive IC that generates the first gate pulse to control the gate drive IC so that the first gate pulse is generated. The gate shift clock GSC is a clock signal commonly input to the gate drive ICs and is a clock signal for shifting the gate start pulse GSP. The gate output enable signal GOE controls outputs of the gate drive ICs.

데이터 타이밍 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 소스 스타트 펄스(SSP)는 데이터 구동부(102)의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 소스 드라이브 IC들 각각에서 데이터의 샘플링 타이밍을 제어하는 클럭신호이다. 극성제어신호(POL)는 소스 드라이브 IC들 각각으로부터 출력되는 데이터전압들의 극성 반전 타이밍을 제어한다. 소스 출력 인에이블신호(SOE)는 데이터 구동부(102)의 출력 타이밍을 제어한다. 데이터 구동부(300)에 입력될 디지털 비디오 데이터가 mini LVDS(Low Voltage Differential Signaling) 인터페이스 규격으로 전송된다면, 소스 스타트 펄스(SSP)와 소스 샘플링 클럭(SSC)은 생략될 수 있다.The data timing control signal includes a source start pulse (SSP), a source sampling clock (SSC), a polarity control signal (POL), and a source output enable signal (SOE), etc. includes The source start pulse SSP controls the data sampling start timing of the data driver 102 . The source sampling clock SSC is a clock signal that controls the sampling timing of data in each of the source drive ICs based on a rising or falling edge. The polarity control signal POL controls polarity inversion timing of data voltages output from each of the source drive ICs. The source output enable signal SOE controls the output timing of the data driver 102 . When digital video data to be input to the data driver 300 is transmitted in the mini LVDS (Low Voltage Differential Signaling) interface standard, the source start pulse SSP and the source sampling clock SSC may be omitted.

데이터 구동부(300)는 복수의 소스 드라이브 IC들(SIC#1~SIC#4)을 포함하고,데이터라인들(DL1~DLn)에 데이터전압을 공급한다. 제1 내지 제4 소스 드라이브 IC들(SIC#1~SIC#4) 각각은 COG(Chip On Glass) 공정이나 TAB(Tape Automated Bonding) 공정으로 액정표시패널(10)의 데이터라인들에 접속될 수 있다. The data driver 300 includes a plurality of source drive ICs SIC#1 to SIC#4, and supplies data voltages to the data lines DL1 to DLn. Each of the first to fourth source drive ICs SIC#1 to SIC#4 may be connected to the data lines of the liquid crystal display panel 10 through a Chip On Glass (COG) process or a Tape Automated Bonding (TAB) process. there is.

도 2를 참조하여 각각의 소스 드라이브 IC들(SIC#1~SIC#4)의 구성을 살펴보면 다음과 같다. The configuration of each of the source drive ICs SIC#1 to SIC#4 will be described with reference to FIG. 2 .

제1 내지 제8 소스 드라이브 IC들(SIC#1~SIC#8) 각각은 쉬프트 레지스터부(241), 제1 래치(243), 제2 래치(245), 디지털 아날로그 변환부(247)(Digital to Analog Convertor, 이하 "DAC"라 함) 및 출력부(249)를 포함한다. Each of the first to eighth source drive ICs SIC#1 to SIC#8 includes a shift register unit 241 , a first latch 243 , a second latch 245 , and a digital-to-analog converter 247 (Digital). to Analog Converter (hereinafter referred to as “DAC”) and an output unit 249 .

쉬프트 레지스터부(241)는 타이밍 콘트롤러(200)로부터 제공받는 데이터 제어신호들(SSC,SSP)을 이용하여 입력 영상의 RGB 디지털 비디오 데이터 비트를 샘플링한다. The shift register unit 241 samples the RGB digital video data bits of the input image by using the data control signals SSC and SSP provided from the timing controller 200 .

제1 래치(243)는 쉬프트 레지스터부(241)로부터 순차적으로 제공받은 클럭에 따라서 디지털 비디오 데이터 비트를 샘플링하여 래치하고, 래치한 데이터들을 동시에 출력한다. 제2 래치(245)는 제1 래치(243)로부터 제공받은 데이터들을 래치하고, 소스출력인에이블신호(SOE)에 응답하여 다른 소스 드라이브 IC(240)들의 제2 래치(245)와 동기하여 래치한 데이터들을 동시에 출력한다. The first latch 243 samples and latches digital video data bits according to a clock sequentially provided from the shift register unit 241 , and simultaneously outputs the latched data. The second latch 245 latches data received from the first latch 243 and is synchronized with the second latches 245 of other source drive ICs 240 in response to the source output enable signal SOE. Outputs one data at the same time.

DAC(247)는 제2 래치(245)로부터 입력된 비디오 데이터들을 정극성 감마보상전압(GMAH)과 부극성 감마보상전압(GMAL)으로 변환하여 정극성/부극성 아날로그 비디오 데이터전압(ADATA)을 발생한다. 그리고 DAC(247)는 극성제어신호(POL)에 응답하여 데이터전압(ADATA)의 극성을 프레임마다 반전시킨다. The DAC 247 converts the video data input from the second latch 245 into a positive gamma compensation voltage GMAH and a negative gamma compensation voltage GMAL to convert the positive/negative analog video data voltage ADATA. Occurs. The DAC 247 inverts the polarity of the data voltage ADATA for each frame in response to the polarity control signal POL.

출력부(249)는 소스 출력 인에이블신호(SOE)의 로우논리기간 동안 데이터전압을 출력버퍼를 통해서 데이터라인들(DL1,DL2)로 출력한다. 소스 드라이브 IC(SIC#1~SIC#4)가 차지 쉐어링(Charge sharing)을 수행한다면, 출력부(340)는 하이논리기간 동안 차지 쉐어링(Charge sharing)을 통해 정극성 데이터전압과 부극성 데이터전압의 평균전압이나, 공통전압(Vcom)을 출력버퍼를 통해 데이터라인들(DL1~DLn)에 공급한다. 차지 쉐어링 시간 동안, 소스 드라이브 IC들(SIC#1~SIC#4)에서 정극성 데이터전압이 공급되는 출력 채널과 부극성 데이터전압이 공급되는 출력 채널들이 단락(short circuit)되어 정극성 데이터전압과 부극성 데이터전압의 평균전압이 데이터라인들(DL1~DLn)에 공급한다. The output unit 249 outputs the data voltage to the data lines DL1 and DL2 through the output buffer during the low logic period of the source output enable signal SOE. If the source drive ICs (SIC#1 to SIC#4) perform charge sharing, the output unit 340 performs charge sharing for the positive data voltage and the negative data voltage during the high logic period. The average voltage or the common voltage Vcom is supplied to the data lines DL1 to DLn through the output buffer. During the charge sharing time, the output channels to which the positive data voltage is supplied and the output channels to which the negative data voltage is supplied from the source drive ICs (SIC#1 to SIC#4) are short circuited so that the positive data voltage and the positive data voltage are short circuited. The average voltage of the negative data voltage is supplied to the data lines DL1 to DLn.

게이트 구동부(400)는 쉬프트 레지스터(미도시)와 레벨 쉬프터(미도시)를 이용하여 표시기간 동안 타이밍 콘트롤러(200)로부터 입력되는 게이트 타이밍 제어신호들(GSP, GSC, GOE)에 응답하여 게이트펄스를 게이트라인들(GL1~GLm)에 순차적으로 공급한다. 게이트 구동부(400)는 게이트 TCP(도시하지 않음) 상에 실장되어 TAB 공정으로 액정표시패널의 TFT 어레이 기판에 접합되거나, GIP(Gate In Panel) 공정에 의해 화소 어레이와 동시에 TFT 어레이 기판 상에 직접 형성될 수 있다. The gate driver 400 uses a shift register (not shown) and a level shifter (not shown) to generate a gate pulse in response to the gate timing control signals GSP, GSC, and GOE input from the timing controller 200 during the display period. is sequentially supplied to the gate lines GL1 to GLm. The gate driver 400 is mounted on the gate TCP (not shown) and bonded to the TFT array substrate of the liquid crystal display panel by the TAB process, or directly on the TFT array substrate simultaneously with the pixel array by the GIP (Gate In Panel) process. can be formed.

게이트 구동부(400)는 수직블랭크기간(BL) 동안, 게이트 타이밍 제어신호들(GSP, GSC, GOE)가 발생되지 않으므로 게이트펄스를 출력하지 않는다. 따라서, TFT 어레이 기판의 TFT들은 오프 상태를 유지하므로 액정셀들(Clc)에 타겟 전압이 공급되지 않는다.The gate driver 400 does not output the gate pulse because the gate timing control signals GSP, GSC, and GOE are not generated during the vertical blank period BL. Accordingly, since the TFTs of the TFT array substrate maintain an off state, a target voltage is not supplied to the liquid crystal cells Clc.

도 3 및 도 4는 본 발명의 실시 예에 의한 구동 신호들을 나타내는 도면이다. 도 1 내지 도 3을 참조하여, 더미 데이터를 이용하는 구동방법에 대해 더 살펴보면 다음과 같다. 3 and 4 are diagrams illustrating driving signals according to an embodiment of the present invention. A driving method using dummy data will be described in more detail with reference to FIGS. 1 to 3 .

타이밍 콘트롤러(200)는 수직블랭크기간 내에서 더미 데이터인에이블신호(DDE)를 생성한다. 타이밍 콘트롤러(200)는 수직 동기신호(Vsync) 및 데이터인에이블신호(DE)를 검출하고, 데이터인에이블신호(DE)가 검출되지 않는 일정 구간을 수직블랭크기간으로 검출할 수 있다.The timing controller 200 generates the dummy data enable signal DDE within the vertical blank period. The timing controller 200 may detect the vertical synchronization signal Vsync and the data enable signal DE, and detect a predetermined section in which the data enable signal DE is not detected as the vertical blank period.

타이밍 콘트롤러(200)는 수직블랭크기간 내에서 일정 기간 동안에, 더미 데이터인에이블신호(DDE)를 생성한다. 더미 데이터인에이블신호(DDE)의 펄스 폭은 데이터인에이블신호(DE)의 펄스폭과 동일하다. 더미 데이터인에이블신호(DDE)가 출력되는 구간은 구동하고자 하는 더미 수평라인(HL_D1,HL_D2)의 개수에 비례한다. 예컨대, 2개의 더미 수평라인(HL_D1,HL_D2)을 구동하고자 할 때에는 더미 데이터인에이블신호(DDE)는 2수평주기(2H) 이상 유지된다. 타이밍 콘트롤러(200)는 더미 데이터인에이블신호(DDE)의 출력에 대응하여 더미 데이터를 데이터 구동부(300)로 제공한다. The timing controller 200 generates the dummy data enable signal DDE for a predetermined period within the vertical blank period. The pulse width of the dummy data enable signal DDE is the same as the pulse width of the data enable signal DE. A section in which the dummy data enable signal DDE is output is proportional to the number of dummy horizontal lines HL_D1 and HL_D2 to be driven. For example, when two dummy horizontal lines HL_D1 and HL_D2 are to be driven, the dummy data enable signal DDE is maintained for two or more horizontal periods (2H). The timing controller 200 provides dummy data to the data driver 300 in response to the output of the dummy data enable signal DDE.

데이터 구동부(300)는 수직블랭크기간 내에서 더미 데이터인에이블신호(DDE) 및 더미 데이터(DDATA)에 기반하여, 더미 데이터전압(DDATA)을 출력한다.The data driver 300 outputs the dummy data voltage DDATA based on the dummy data enable signal DDE and the dummy data DDATA within the vertical blank period.

타이밍 콘트롤러(200)는 수직블랭크기간 동안, 게이트 스타트 펄스(GSP)를 출력하지 않고, 소스 출력 인에이블신호(SOE)를 로우 로직 레벨로 유지한다. 수직블랭크기간 동안, 게이트 쉬프트 클럭(GSC)과 게이트 인에이블 신호(GOE)는 출력될 수 있다. 이는 수직블랭크기간 동안, 게이트 구동회로(103)는 게이트 쉬프트 클럭(GSC)과 게이트 인에이블 신호(GOE)가 입력되더라도 게이트 스타트 펄스(GSP)가 입력되지 않으면 출력(게이트펄스)을 발생하지 않기 때문이다. 따라서, 게이트 구동부(400)는 수직 블랭크 기간 동안에는 게이트펄스를 출력하지 않는다.The timing controller 200 does not output the gate start pulse GSP and maintains the source output enable signal SOE at a low logic level during the vertical blank period. During the vertical blank period, the gate shift clock GSC and the gate enable signal GOE may be output. This is because, during the vertical blank period, the gate driving circuit 103 does not generate an output (gate pulse) if the gate start pulse GSP is not input even when the gate shift clock GSC and the gate enable signal GOE are input. am. Accordingly, the gate driver 400 does not output the gate pulse during the vertical blank period.

그리고 타이밍 콘트롤러(200)는 표시기간 동안에, 입력 영상의 디지털 비디오 데이터(DATA)들이 액정표시패널(100)의 액정셀들(Clc)에 어드레싱 될 수 있도록 데이터 타이밍 제어신호들(SSP, SSC, SOE, POL)과 게이트 타이밍 제어신호들(GSP, GSC, GOE)을 출력한다. And, during the display period, the timing controller 200 provides data timing control signals SSP, SSC, SOE so that digital video data DATA of the input image can be addressed to the liquid crystal cells Clc of the liquid crystal display panel 100 . , POL) and gate timing control signals GSP, GSC, and GOE.

데이터 구동부(300)는 표시기간 동안에 데이터 타이밍 제어신호들(DDC) 및 디지털 비디오 데이터(DATA)에 의해서 데이터전압(ADATA)을 출력한다. 데이터 구동부(300)는 표시기간 동안에 극성제어신호(POL)에 의해서 더미 데이터전압(ADDATA)과 동일한 극성을 갖는 데이터전압(ADATA)을 출력한다. The data driver 300 outputs the data voltage ADATA according to the data timing control signals DDC and the digital video data DATA during the display period. The data driver 300 outputs the data voltage ADATA having the same polarity as the dummy data voltage ADDATA by the polarity control signal POL during the display period.

상술한 바와 같이, 본 발명의 실시 예에 의한 액정표시장치는 수직블랭크기간 동안에 더미 데이터전압을 출력하기 때문에, 데이터전압(ADATA)이 큰 폭으로 스윙하는 구간을 표시기간이 아닌 수직블랭크기간으로 이동시킨다. 즉, 공통전압(Vcom)의 리플이 크게 발생할 수 있는 영역을 영상표시를 수행하는 수평라인에서 영상표시를 수행하지 않는 더미수평라인으로 옮긴다. 더미 수평라인은 유효 디지털 비디오 데이터(DATA)의 데이터전압(ADATA)을 출력하는 구간이 아니기 때문에 표시기간에 수평 딤이 발생하는 것을 개선할 수 있다. As described above, since the liquid crystal display device according to the embodiment of the present invention outputs the dummy data voltage during the vertical blank period, the period in which the data voltage ADATA swings widely is moved to the vertical blank period instead of the display period. make it That is, a region in which a ripple of the common voltage Vcom may occur is moved from a horizontal line for displaying an image to a dummy horizontal line for not displaying an image. Since the dummy horizontal line is not a section for outputting the data voltage ADATA of the effective digital video data DATA, it is possible to improve the occurrence of a horizontal dim in the display period.

특히, 본 발명은 더미 데이터의 크기를 첫 번째 수평라인에 제공되는 데이터전압과 동일한 크기를 갖도록 설정하기 때문에 더미 데이터전압에 이어서 영상 데이터전압을 출력하는 과정에서 데이터 변화량을 최소화할 수 있다. 따라서, 첫 번째 영상데이터를 표시하는 수평라인이 공통전압의 리플로 인해서 딤 현상이 발생하는 것을 개선할 수 있다. In particular, in the present invention, since the size of the dummy data is set to have the same size as the data voltage provided to the first horizontal line, it is possible to minimize the amount of data change in the process of outputting the image data voltage following the dummy data voltage. Accordingly, it is possible to improve the occurrence of a dim phenomenon in the horizontal line displaying the first image data due to the ripple of the common voltage.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art from the above description will be able to see that various changes and modifications can be made without departing from the technical spirit of the present invention. Accordingly, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

Claims (4)

영상을 표시하는 화소들;
상기 화소들과 이웃한 위치에 배치되는 더미 화소들;
상기 더미 화소들 및 상기 화소들에 연결되는 데이터라인;
수직 블랭크 기간과 영상표시기간을 구분하고, 상기 수직 블랭크 기간 동안에 상기 더미 화소들에 제공되는 더미 데이터를 생성하는 타이밍 콘트롤러; 및
상기 더미 데이터를 바탕으로 더미 데이터전압을 생성하고 영상데이터를 바탕으로 데이터전압을 생성하며, 수직블랭크기간 동안에 상기 더미 데이터전압을 출력하고 영상표시기간 동안에 상기 데이터전압을 출력하는 데이터 구동부를 포함하고,
상기 더미 데이터는
제1 수평라인에 배열되는 상기 화소들에 제공되는 제1 영상데이터와 동일한 값 및 동일한 극성을 갖는 액정표시장치.
pixels displaying an image;
dummy pixels disposed adjacent to the pixels;
the dummy pixels and a data line connected to the pixels;
a timing controller for dividing a vertical blank period and an image display period and generating dummy data provided to the dummy pixels during the vertical blank period; and
a data driver for generating a dummy data voltage based on the dummy data, generating a data voltage based on image data, and outputting the dummy data voltage during a vertical blank period and outputting the data voltage during an image display period;
The dummy data is
A liquid crystal display having the same value and the same polarity as the first image data provided to the pixels arranged in a first horizontal line.
제 1 항에 있어서,
상기 더미 화소들은 1열 이상의 수평방향으로 배열되는 액정표시장치.
The method of claim 1,
The dummy pixels are arranged in one or more columns in a horizontal direction.
삭제delete 삭제delete
KR1020140194422A 2014-12-30 2014-12-30 Liquid Crystal Display KR102279494B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140194422A KR102279494B1 (en) 2014-12-30 2014-12-30 Liquid Crystal Display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140194422A KR102279494B1 (en) 2014-12-30 2014-12-30 Liquid Crystal Display

Publications (2)

Publication Number Publication Date
KR20160083368A KR20160083368A (en) 2016-07-12
KR102279494B1 true KR102279494B1 (en) 2021-07-22

Family

ID=56504924

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140194422A KR102279494B1 (en) 2014-12-30 2014-12-30 Liquid Crystal Display

Country Status (1)

Country Link
KR (1) KR102279494B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102582158B1 (en) * 2016-03-07 2023-09-25 엘지디스플레이 주식회사 Display Device And Driving Method Of The Same
KR102576534B1 (en) * 2016-11-28 2023-09-08 엘지디스플레이 주식회사 Gate driver, display device and method for driving thereof
KR102399178B1 (en) 2017-08-11 2022-05-19 삼성디스플레이 주식회사 Data driver and display apparatus having the same
KR102458604B1 (en) * 2017-09-21 2022-10-24 엘지디스플레이 주식회사 Liquid crystal display device and method of driving the same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100898786B1 (en) * 2002-11-11 2009-05-20 엘지디스플레이 주식회사 Liquid crystal panel, apparatus and method of driving the same
KR100866952B1 (en) * 2006-05-09 2008-11-05 삼성전자주식회사 Apparatus and method for driving display panel of hold type

Also Published As

Publication number Publication date
KR20160083368A (en) 2016-07-12

Similar Documents

Publication Publication Date Title
US9910329B2 (en) Liquid crystal display device for cancelling out ripples generated the common electrode
US9865209B2 (en) Liquid crystal display for operating pixels in a time-division manner
US20120249492A1 (en) Liquid crystal display
US10049629B2 (en) Display device capable of low-speed driving and method of driving the same
KR101818247B1 (en) Liquid crystal display device and method for driving thereof
CN102087433B (en) Liquid crystal display
KR101661026B1 (en) Display device
KR101653006B1 (en) Liquid crystal display and method of reducing power consumption thereof
KR20100129666A (en) Liquid crystal display
KR102279494B1 (en) Liquid Crystal Display
KR20160017871A (en) Liquid Crystal Display
KR102459705B1 (en) Liquid crystal display device
KR102014854B1 (en) Liquid Crystal Display And Driving Method Thereof
US9711076B2 (en) Display device
KR20140081101A (en) Liquid crystal display device and driving method thereof
KR101846544B1 (en) Liquid crystal display device and driving method thereof
KR101615765B1 (en) Liquid crystal display and driving method thereof
KR101752003B1 (en) Liquid crystal display
KR101695018B1 (en) Liquid crystal display
KR102118928B1 (en) Display device
KR102290614B1 (en) Display Panel and Display Device having the same
KR102582158B1 (en) Display Device And Driving Method Of The Same
KR102387349B1 (en) Display device
KR102148489B1 (en) Power supplying apparatus for display device
KR101970798B1 (en) Liquid crystal display

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant