KR102258252B1 - Amoled 픽셀 구동 회로 및 픽셀 구동 방법 - Google Patents
Amoled 픽셀 구동 회로 및 픽셀 구동 방법 Download PDFInfo
- Publication number
- KR102258252B1 KR102258252B1 KR1020207003604A KR20207003604A KR102258252B1 KR 102258252 B1 KR102258252 B1 KR 102258252B1 KR 1020207003604 A KR1020207003604 A KR 1020207003604A KR 20207003604 A KR20207003604 A KR 20207003604A KR 102258252 B1 KR102258252 B1 KR 102258252B1
- Authority
- KR
- South Korea
- Prior art keywords
- thin film
- film transistor
- scan signal
- source
- capacitor
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- H01L27/3244—
-
- H01L51/5206—
-
- H01L51/5221—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
- H10K50/81—Anodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
- H10K50/82—Cathodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Thin Film Transistor (AREA)
Abstract
본 발명은 AMOLED 픽셀 구동 회로 및 픽셀 구동 방법을 제공하며, 상기 구동 회로는 상기 제5 박막 트랜지스터의 드레인이 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스에 각각 전기적으로 연결되고, 상기 제4 박막 트랜지스터의 드레인이 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 전기적으로 연결되는 것을 포함한다.
Description
본 발명은 디스플레이 기술 분야에 관한 것으로, 더욱 상세하게는 AMOLED 픽셀 구동 회로 및 픽셀 구동 방법에 관한 것이다.
유기 발광 다이오드(Organic Light Emitting Display, OLED) 디스플레이 장치는 자체 발광, 낮은 구동 전압, 높은 발광 효율, 짧은 응답 시간, 높은 선명도 및 명암비, 180°에 근접한 시야각, 넓은 사용 온도 범위, 구현 가능한 플렉시블 디스플레이와 대면적 풀컬러 디스플레이 등 많은 장점으로 인해 성장 잠재력이 가장 높은 디스플레이 장치가 되었다.
종래의 AMOLED 픽셀 구동 회로는 통상적으로 2T1C 구조, 즉 2개의 박막 트랜지스터에 1개의 커패시터를 추가한 구조로 전압을 전류로 변환한다.
도 1에 도시된 바와 같이, 기존 2T1C 구조의 AMOLED 픽셀 구동 회로는 제1 박막 트랜지스터(T10), 제2 박막 트랜지스터(T20), 커패시터(C10) 및 유기 발광 다이오드(D10)를 포함하고, 상기 제1 박막 트랜지스터(T10)는 구동 박막 트랜지스터이고, 상기 제2 박막 트랜지스터(T20)는 스위치 박막 트랜지스터이고, 상기 커패시터(C10)는 스토리지 커패시터이다. 구체적으로, 상기 제2 박막 트랜지스터(T20)의 게이트는 스캔 신호(Gate)에 접속되고, 소스는 데이터 신호(Data)에 접속되고, 드레인은 제1 박막 트랜지스터(T10)의 게이트에 전기적으로 연결되고, 상기 제1 박막 트랜지스터(T10)의 소스는 전원 양전압(OVDD)에 접속되고, 드레인은 유기 발광 다이오드(D10)의 양극에 전기적으로 연결되고, 유기 발광 다이오드(D10)의 음극은 전원 음전압(OVSS)에 접속된다. 커패시터(C10)의 일단은 제1 박막 트랜지스터(T10)의 게이트에 전기적으로 연결되고, 타단은 제1 박막 트랜지스터(T10)의 소스에 전기적으로 연결된다. 상기 2T1C 픽셀 구동 회로가 AMOLED를 구동할 때, 유기 발광 다이오드(D10)를 통해 흐르는 전류는 다음을 충족시킨다.
I=k × (Vgs-Vth)2
여기에서, I는 유기 발광 다이오드(D10)를 통해 흐르는 전류이고, k는 구동 박막 트랜지스터의 고유 전도인자이고, Vgs는 제1 박막 트랜지스터(T10)의 게이트와 소스 사이의 전압차이고, Vth는 제1 박막 트랜지스터(T10)의 문턱 전압이고, 유기 발광 다이오드(D10)를 통해 흐르는 전류는 구동 박막 트랜지스터의 문턱 전압과 관련이 있음을 알 수 있다.
패널 제조 공정의 불안정성 등의 요인으로 인해 패널 내 각 픽셀 구동 회로 내의 구동 박막 트랜지스터의 문턱 전압에 차이가 나게 된다. 각 픽셀 구동 회로 내의 구동 박막 트랜지스터에 동일한 데이터 전압을 인가하더라도, 유기 발광 다이오드로 유입되는 전류가 불일치하여 표시되는 이미지 품질의 균일성에 영향을 미친다. 또한 구동 박막 트랜지스터의 구동 시간이 길어질수록 박막 트랜지스터의 재료는 노후화 및 변이되어 구동 박막 트랜지스터의 문턱 전압에 드리프트가 발생하며, 박막 트랜지스터 재료의 노후화 정도가 달라 각 구동 박막 트랜지스터의 문턱 전압 드리프트의 양도 다르기 때문에 패널 디스플레이가 고르지 않고, 동시에 구동 박막 트랜지스터의 턴온 전압이 상승하고 유기 발광 다이오드로 유입되는 전류가 낮아져 패널 밝기 감소 및 발광 효율 저하 등의 문제가 발생한다.
따라서 종래 기술에 존재하는 문제점을 해결하기 위해 AMOLED 픽셀 구동 회로 및 픽셀 구동 방법을 제공할 필요가 있다.
본 발명의 목적은 패널 디스플레이의 균일성, 패널의 밝기 및 발광 효율을 향상시킬 수 있는 AMOLED 픽셀 구동 회로 및 픽셀 구동 방법을 제공하는 데에 있다.
상기 기술 문제를 해결하기 위해, 본 발명은 AMOLED 픽셀 구동 회로를 제공하며, 여기에는
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 제1 커패시터, 제2 커패시터 및 유기 발광 다이오드가 포함되고,
상기 제5 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제5 박막 트랜지스터의 소스는 전원 양전압에 접속되고, 상기 제5 박막 트랜지스터의 드레인은 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스에 각각 전기적으로 연결되고,
상기 제2 커패시터의 타단은 상기 제1 커패시터의 일단에 전기적으로 연결되고, 상기 제1 커패시터의 타단은 접지되고,
상기 제3 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고, 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터의 게이트는 제2 스캔 신호에 접속되고, 상기 제4 박막 트랜지스터의 드레인은 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 각각 전기적으로 연결되고,
상기 제1 박막 트랜지스터의 게이트는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고,
상기 제2 박막 트랜지스터의 소스는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고, 상기 제2 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고,
상기 제6 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제6 박막 트랜지스터의 소스는 상기 유기 발광 다이오드의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드의 음극은 전원의 음전압에 접속되고,
상기 제1 박막 트랜지스터는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터는 스위치 박막 트랜지스터이고,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 P형 박막 트랜지스터이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 및 비정질 실리콘 박막 트랜지스터 중 하나이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 서로 조합하여 초기화 단계, 문턱 전압 저장 단계 및 발광 표시 단계에 순차적으로 대응되고,
상기 초기화 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 저전위이고, 상기 제3 스캔 신호는 고전위이고,
상기 문턱 전압 저장 단계에서 상기 제1 스캔 신호는 저전위이고, 상기 제2 스캔 신호와 상기 제3 스캔 신호는 모두 고전위이고,
상기 발광 표시 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 고전위이고, 상기 제3 스캔 신호는 저전위이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 초기화 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 초기화 전압에 접속되고,
상기 문턱 전압 저장 단계와 상기 발광 표시 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 데이터 전압에 접속된다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 외부 타이밍 제어기에 의해 생성된다.
상기 기술 문제를 해결하기 위하여, 본 발명은 AMOLED 픽셀 구동 회로를 제공하며, 여기에는
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 제1 커패시터, 제2 커패시터 및 유기 발광 다이오드가 포함되고,
상기 제5 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제5 박막 트랜지스터의 소스는 전원 양전압에 접속되고, 상기 제5 박막 트랜지스터의 드레인은 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스와 전기적으로 연결되고,
상기 제2 커패시터의 타단은 상기 제1 커패시터의 일단에 전기적으로 연결되고, 상기 제1 커패시터의 타단은 접지되고,
상기 제3 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고, 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터의 게이트는 제2 스캔 신호에 접속되고, 상기 제4 박막 트랜지스터의 드레인은 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 각각 전기적으로 연결되고,
상기 제1 박막 트랜지스터의 게이트는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고,
상기 제2 박막 트랜지스터의 소스는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고, 상기 제2 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고,
상기 제6 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제6 박막 트랜지스터의 소스는 상기 유기 발광 다이오드의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드의 음극은 전원의 음전압에 접속된다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 및 비정질 실리콘 박막 트랜지스터 중 하나이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 P형 박막 트랜지스터이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 서로 조합하여 초기화 단계, 문턱 전압 저장 단계 및 발광 표시 단계에 순차적으로 대응되고,
상기 초기화 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 저전위이고, 상기 제3 스캔 신호는 고전위이고,
상기 문턱 전압 저장 단계에서 상기 제1 스캔 신호는 저전위이고, 상기 제2 스캔 신호와 상기 제3 스캔 신호는 모두 고전위이고,
상기 발광 표시 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 고전위이고, 상기 제3 스캔 신호는 저전위이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 초기화 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 초기화 전압에 접속되고,
상기 문턱 전압 저장 단계와 상기 발광 표시 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압에 접속된다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 박막 트랜지스터는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터는 스위치 박막 트랜지스터이다.
본 발명의 AMOLED 픽셀 구동 회로에 있어서, 상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 외부 타이밍 제어기에 의해 생성된다.
본 발명은 AMOLED 픽셀 구동 방법을 더 제공하며, 여기에는
AMOLED 픽셀 구동 회로를 제공하는 단계;
초기화 단계에 진입하는 단계;
문턱 전압 저장 단계에 진입하는 단계; 및
발광 표시 단계에 진입하는 단계가 포함되고,
여기에서 상기 AMOLED 픽셀 구동 회로는,
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 제1 커패시터, 제2 커패시터 및 유기 발광 다이오드를 포함하고,
상기 제5 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제5 박막 트랜지스터의 소스는 전원 양전압에 접속되고, 상기 제5 박막 트랜지스터의 드레인은 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스와 전기적으로 연결되고,
상기 제2 커패시터의 타단은 상기 제1 커패시터의 일단에 전기적으로 연결되고, 상기 제1 커패시터의 타단은 접지되고,
상기 제3 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고, 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터의 게이트는 제2 스캔 신호에 접속되고, 상기 제4 박막 트랜지스터의 드레인은 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 각각 전기적으로 연결되고,
상기 제1 박막 트랜지스터의 게이트는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고,
상기 제2 박막 트랜지스터의 소스는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고, 상기 제2 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고,
상기 제6 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제6 박막 트랜지스터의 소스는 상기 유기 발광 다이오드의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드의 음극은 전원의 음전압에 접속되고,
상기 초기화 단계에서 상기 제1 스캔 신호는 저전위를 제공하고 상기 제2 및 제3 박막 트랜지스터는 켜지고, 상기 제2 스캔 신호는 저전위를 제공하고 상기 제4 박막 트랜지스터는 켜지고, 상기 제3 스캔 신호는 고전위를 제공하고 상기 제5 및 제6 박막 트랜지스터는 꺼지고, 상기 제1 박막 트랜지스터의 게이트의 전압과 상기 제1 박막 트랜지스터의 소스의 전압은 모두 초기화 전압과 같고,
문턱 전압 저장 단계에서 상기 제1 스캔 신호는 저전위를 제공하고 상기 제2 및 제3 박막 트랜지스터는 켜지고, 상기 제2 스캔 신호는 고전위를 제공하고 상기 제4 박막 트랜지스터는 꺼지고, 상기 제3 스캔 신호는 고전위를 제공하고 상기 제5 및 제6 박막 트랜지스터는 꺼지고, 상기 제1 박막 트랜지스터의 소스의 전압은 데이터 전압과 같고, 상기 제1 박막 트랜지스터의 게이트의 전압은 Vdata-Vth로 변하고, 여기에서 Vdata는 데이터 전압이고, Vth는 상기 제1 박막 트랜지스터의 문턱 전압이고,
상기 발광 표시 단계에서 상기 제1 스캔 신호는 고전위를 제공하고 상기 제2 및 제3 박막 트랜지스터는 꺼지고, 상기 제2 스캔 신호는 고전위를 제공하고 상기 제4 박막 트랜지스터는 꺼지고, 상기 제3 스캔 신호는 저전위를 제공하고 상기 제5 및 제6 박막 트랜지스터는 켜지고, 상기 유기 발광 다이오드는 발광하고, 상기 유기 발광 다이오드를 통해 흐르는 전류는 상기 제1 박막 트랜지스터의 문턱 전압과 무관하다.
본 발명의 AMOLED 픽셀 구동 방법에 있어서, 상기 발광 표시 단계에서 상기 제1 박막 트랜지스터의 소스의 전압은 상기 전원 양전압으로 변하고, 상기 제1 박막 트랜지스터의 게이트의 전압은 Vdata-Vth+δV로 변하여, 상기 유기 발광 다이오드를 통해 흐르는 전류가 상기 제1 박막 트랜지스터의 문턱 전압과 무관해지고, 여기에서 δV는 상기 제1 박막 트랜지스터의 소스의 전압이 데이터 전압으로부터 전원 양전압까지 변경된 후 상기 제1 박막 트랜지스터의 게이트의 전압에 미치는 영향이다.
본 발명의 AMOLED 픽셀 구동 방법에 있어서, 상기 초기화 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 초기화 전압에 접속되고,
상기 문턱 전압 저장 단계와 상기 발광 표시 단계에서, 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 데이터 전압에 접속된다.
본 발명의 AMOLED 픽셀 구동 방법에 있어서, 상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 외부 타이밍 제어기에 의해 생성된다.
본 발명의 AMOLED 픽셀 구동 방법에 있어서, 상기 제1 박막 트랜지스터는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터는 스위치 박막 트랜지스터이다.
본 발명의 AMOLED 구동 방법에 있어서, 상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 및 비정질 실리콘 박막 트랜지스터 중 하나이다.
본 발명의 AMOLED 픽셀 구동 방법에 있어서, 상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 P형 박막 트랜지스터이다.
본 발명의 AMOLED 픽셀 구동 회로 및 픽셀 구동 방법은 기존의 픽셀 구동 회로를 개선함으로써, 유기 발광 다이오드에 대한 구동 박막 트랜지스터의 문턱 전압의 영향을 제거하고 패널 디스플레이의 균일성을 개선하였으며, OLED 소자의 노후화로 인해 나타나는 밝기 감소, 발광 효율 저하 등의 문제도 방지하였다.
도 1은 종래의 2T1C 구조의 AMOLED 픽셀 구동 회로의 회로도이다.
도 2는 종래의 5T2C 구조의 AMOLED 픽셀 구동 회로의 회로도이다.
도 3은 종래의 6T2C 구조의 AMOLED 픽셀 구동 회로의 회로도이다.
도 4는 본 발명의 AMOLED 픽셀 구동 회로의 회로도이다.
도 5는 본 발명의 AMOLED 픽셀 구동 회로의 타이밍도이다.
도 6은 본 발명의 AMOLED 픽셀 구동 방법에서 단계 2의 모식도이다.
도 7은 본 발명의 AMOLED 픽셀 구동 방법에서 단계 3의 모식도이다.
도 8은 본 발명의 AMOLED 픽셀 구동 방법에서 단계 4의 모식도이다.
도 2는 종래의 5T2C 구조의 AMOLED 픽셀 구동 회로의 회로도이다.
도 3은 종래의 6T2C 구조의 AMOLED 픽셀 구동 회로의 회로도이다.
도 4는 본 발명의 AMOLED 픽셀 구동 회로의 회로도이다.
도 5는 본 발명의 AMOLED 픽셀 구동 회로의 타이밍도이다.
도 6은 본 발명의 AMOLED 픽셀 구동 방법에서 단계 2의 모식도이다.
도 7은 본 발명의 AMOLED 픽셀 구동 방법에서 단계 3의 모식도이다.
도 8은 본 발명의 AMOLED 픽셀 구동 방법에서 단계 4의 모식도이다.
이하 각 실시예의 설명은 본 발명이 구현될 수 있는 특정 실시예를 도시하기 위해 첨부 도면을 참조하여 이루어진다. 본 발명에서 "상", "하", "전", "후", "좌", "우", "안", "밖", "측면" 등과 같은 방향 용어는 첨부 도면의 방향을 참고하기 위한 것에 불과하다. 따라서 사용되는 방향 용어는 본 발명을 설명하고 이해하기 위한 것이며 본 발명을 제한하지 않는다. 도면에서 구조가 유사한 구성 요소는 동일한 부호로 표시된다.
구동 박막 트랜지스터의 문턱 전압 드리프트 문제의 경우, 종래 기술에서는 일반적으로 AMOLED 픽셀 구동 회로를 개선하여 박막 트랜지스터 및 상응하는 제어 신호를 증가시키고 구동 박막 트랜지스터의 문턱 전압을 보상하여 유기 발광 다이오드가 발광할 때 이를 통과하는 전류와 구동 박막 트랜지스터의 문턱 전압이 무관하게 만든다.
도 2를 참조하면, 종래의 AMOLED 픽셀 구동 회로는 5T2C 구조, 즉 5개의 박막 트랜지스터에 2개의 커패시터를 추가하는 구조를 채택하며, 여기에는 제1 박막 트랜지스터(T21), 제2 박막 트랜지스터(T22) 및 제3 박막 트랜지스터(T23), 제4 박막 트랜지스터(T24), 제5 박막 트랜지스터(T25), 제1 커패시터(C20), 제2 커패시터(C21) 및 유기 발광 다이오드(D20)가 포함되고, 구체적으로 각 구성 요소의 연결 방식은, 제1 박막 트랜지스터(T21)의 게이트가 스캔 신호(S11)에 접속되고, 소스가 데이터 신호에 접속되고, 드레인이 제1 노드(Q)에 전기적으로 연결되는 것이다. 제2 박막 트랜지스터(T22)의 게이트는 스캔 신호(S12)에 접속되고, 소스는 제1 노드(Q)에 전기적으로 연결되고, 드레인은 유기 발광 다이오드(D20)의 양극에 전기적으로 연결된다.
제1 커패시터(C20)의 일단은 제1 노드(Q)에 연결되고, 타단은 전원 양전압(OVDD)에 접속되고, 제2 커패시터(C21)의 일단은 제1 노드(Q)에 연결되고, 타단은 제5 박막 트랜지스터(T25)의 게이트 및 제4 박막 트랜지스터(T24)의 소스에 전기적으로 연결되고, 제4 박막 트랜지스터(T24)의 드레인은 제2 노드(P)에 전기적으로 연결되고, 제4 박막 트랜지스터(T24)의 게이트는 제2 스캔 신호(S12)에 접속되며, 제5 박막 트랜지스터(T25)의 소스는 전원 양전압(OVDD)에 접속되고, 제5 박막 트랜지스터(T25)의 드레인은 제2 노드(P)에 전기적으로 연결되고, 제3 박막 트랜지스터(T23)의 게이트는 발광 신호(EM)에 접속되고, 소스는 제2 노드(P)에 전기적으로 연결되고, 드레인은 유기 발광 다이오드(D20)의 양극에 전기적으로 연결되고, 유기 발광 다이오드(D20)의 음극은 전원 음전압(OVSS)에 연결된다.
상기 5T2C 아키텍처는 구동 TFT의 Vth를 제거할 수 있으나, Data Writing과 Emission 단계에서 A 노드의 전위가 Vdata+OVDD-Vth-Vref로 변하지 않고 Vref는 기준 전압이며, 패널 OLED의 불균일성으로 인해 각 픽셀의 유기 발광 다이오드 밝기가 일치하지 않기 때문에, Vref가 너무 크면 OLED가 reset 단계에서 발광하고, Vref가 너무 작으면 상기 Data Writing과 Emission 단계에서 A 노드의 전위가 너무 커져 구동 TFT가 차단 상태가 되어 Vref의 크기가 일정하지 않다.
도 3에서 도시하는 바와 같이, 기존의 다른 AMOLED 픽셀 구동 회로는 6T2C 구조, 즉 6개의 박막 트랜지스터에 2개의 커패시터를 추가하는 구조를 채택하며, 여기에는 제1 박막 트랜지스터(T31), 제2 박막 트랜지스터(T32), 제3 박막 트랜지스터(T33), 제4 박막 트랜지스터(T34), 제5 박막 트랜지스터(T35), 제6 박막 트랜지스터(T36), 제1 커패시터(C30), 제2 커패시터(C31) 및 유기 발광 다이오드(D30)가 포함된다. 구체적으로 각 구성 요소의 연결 방식은, 제1 박막 트랜지스터(T31)의 게이트가 스캔 신호(S11)에 접속되고, 소스가 제1 전압(V1)에 접속되고, 드레인이 제1 노드(A)에 전기적으로 연결되는 것이다. 제6 박막 트랜지스터(T36)의 소스는 제2 전압(V2)에 접속되고, 게이트는 제1 노드(A)에 전기적으로 연결되고, 드레인은 제2 노드(B)에 전기적으로 연결된다. 제4 박막 트랜지스터(T34)의 소스는 신호(DT)에 접속되고, 게이트는 스캔 신호(S12)에 접속되고, 드레인은 제3 노드(C)에 전기적으로 연결된다. 제2 박막 트랜지스터(T32)의 게이트는 스캔 신호(S11)에 접속되고, 소스는 제3 노드(C)에 전기적으로 연결되고, 드레인은 제2 노드(B)에 전기적으로 연결된다. 제1 커패시터(C30)의 일단은 제1 노드(A)에 전기적으로 연결되고, 그 타단은 제3 노드(C)에 전기적으로 연결된다. 제2 커패시터(C31)의 일단은 제3 노드(C)에 전기적으로 연결되고, 제2 커패시터(C31)의 타단은 제5 박막 트랜지스터(T35)의 드레인에 전기적으로 연결된다.
제5 박막 트랜지스터(T35)의 소스는 제3 전압(V3)에 접속되고, 게이트는 스캔 신호(S12)에 접속되고, 드레인은 제4 노드(D)에 전기적으로 연결된다.
제3 박막 트랜지스터(T33)의 소스는 제2 노드(B)에 전기적으로 연결되고, 게이트는 스캔 신호(S13)에 접속되고, 드레인은 제4 노드(D)에 전기적으로 연결된다.
유기 발광 다이오드(D30)의 양극은 제4 노드(D)에 전기적으로 연결되고, 유기 발광 다이오드(D30)의 음극은 제4 전압(V4)에 접속된다.
상기 6T2C 아키텍처는 구동 TFT의 Vth를 제거할 수 있으나 2개의 외장 추가 전원 V1과 V3이 필요하므로 입력 신호 소스가 비교적 많아 하드웨어 설계가 더욱 복잡하다.
도 4를 참조하면, 도 4는 본 발명의 AMOLED 픽셀 구동 회로의 회로도이다.
도 4에서 도시하는 바와 같이, 본 발명의 AMOLED 픽셀 구동 회로는 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5), 제6 박막 트랜지스터 (T6), 제1 커패시터(C1), 제2 커패시터(C2) 및 유기 발광 다이오드(D1)를 포함한다. 여기에서 상기 제1 박막 트랜지스터(T1)는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터(T6)는 스위치 박막 트랜지스터이다.
구체적으로 각 구성 요소의 연결 방식은 다음과 같다. 즉, 상기 제5 박막 트랜지스터(T5)의 게이트는 제3 스캔 신호(Scan3)에 접속되고, 상기 제5 박막 트랜지스터(T5)의 소스는 전원 양전압(OVDD)에 접속되고, 상기 제5 박막 트랜지스터(T5)의 드레인은 상기 제2 커패시터(C2)의 일단, 상기 제3 박막 트랜지스터(T3)의 드레인 및 상기 제 1 박막 트랜지스터(T1)의 소스에 각각 전기적으로 연결된다.
상기 제2 커패시터(C2)의 타단은 상기 제1 커패시터(C1)의 일단에 전기적으로 연결되고, 상기 제1 커패시터(C1)의 타단은 접지된다.
상기 제3 박막 트랜지스터(T3)의 게이트는 제1 스캔 신호(Scan1)에 접속되고, 상기 제3 박막 트랜지스터(T3)의 소스와 상기 제4 박막 트랜지스터(T4)의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터(T4)의 게이트는 제2 스캔 신호(Scan2)에 접속되고, 상기 제4 박막 트랜지스터(T4)의 드레인은 상기 제1 박막 트랜지스터(T1)의 드레인, 상기 제2 박막 트랜지스터(T2)의 드레인, 및 상기 제6 박막 트랜지스터(T6)의 드레인에 각각 전기적으로 연결된다.
상기 제1 박막 트랜지스터(T1)의 게이트는 상기 제2 커패시터(C2)와 상기 제1 커패시터(C1) 사이의 노드에 전기적으로 연결된다.
상기 제2 박막 트랜지스터(T2)의 게이트는 제1 스캔 신호(Scan1)에 접속되고, 상기 제2 박막 트랜지스터(T2)의 소스는 상기 제2 커패시터(C2)와 상기 제1 커패시터(C1) 사이의 노드에 전기적으로 연결되고,
상기 제6 박막 트랜지스터(T6)의 게이트는 제3 스캔 신호(Scan3)에 접속되고, 상기 제6 박막 트랜지스터(T6)의 소스는 상기 유기 발광 다이오드(D1)의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드(D1)의 음극은 전원 음전압(OVSS)에 접속된다.
상기 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5) 및 제6 박막 트랜지스터(T6)는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터, 및 비정질 실리콘 박막 트랜지스터 중 하나이다.
상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2) 및 제3 스캔 신호(Scan3)는 모두 외부 타이밍 제어기에 의해 생성된다.
상기 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5) 및 제6 박막 트랜지스터(T6)는 모두 P형 박막 트랜지스터이다.
상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2) 및 제3 스캔 신호(Scan3)는 서로 조합하여 초기화 단계, 문턱 전압 저장 단계 및 발광 표시 단계에 순차적으로 대응되고,
초기화 단계에서 상기 제3 박막 트랜지스터(T3)의 소스와 상기 제4 박막 트랜지스터(T4)의 소스는 모두 초기화 전압(Vini)에 접속된다.
문턱 전압 저장 단계와 발광 표시 단계에서 상기 제3 박막 트랜지스터(T3)의 소스와 상기 제4 박막 트랜지스터(T4)의 소스는 모두 데이터 전압(Vdata)에 접속된다.
상기 AMOLED 픽셀 구동 회로를 기반으로, 본 발명은 AMOLED 픽셀 구동 방법을 더 제공하며, 여기에는 이하 단계가 포함된다.
단계 S101: AMOLED 픽셀 구동 회로를 제공한다.
상기 픽셀 구동 회로는 구체적으로 도 4와 상기 내용을 참조한다.
단계 S102: 초기화 단계에 진입한다.
도 5 및 도 6에서 도시하는 바와 같이, 상기 초기화 단계, 즉 t0-t1 시간 구간에서, 상기 제1 스캔 신호(Scan1)와 상기 제2 스캔 신호(Scan2)는 모두 저전위이고, 상기 제3 스캔 신호(Scan3)는 고전위이다.
상기 제1 스캔 신호(Scan1)는 저전위를 제공하여 상기 제2 및 제3 박막 트랜지스터(T2, T3)를 켠다. 상기 제2 스캔 신호(Scan2)는 저전위를 제공하여 상기 제4 박막 트랜지스터(T4)는 켜진다. 상기 제3 스캔 신호(Scan3)는 고전위를 제공하여 상기 제5 및 제6 박막 트랜지스터(T5, T6)는 꺼진다.
제3 박막 트랜지스터(T3)가 켜지고 제5 박막 트랜지스터(T5)가 꺼지므로, Vini는 제1 박막 트랜지스터(T1)의 소스(s 노드)를 충전하여 상기 제1 박막 트랜지스터(T1)의 소스의 전압 (Vs)이 초기화 전압(Vini)과 같게 만든다.
제4 박막 트랜지스터(T4), 제2 박막 트랜지스터(T2)가 켜지고 제6 박막 트랜지스터(T6)가 꺼지므로, Vini는 제1 박막 트랜지스터(T1)의 게이트(g 노드)를 충전하고, 상기 제1 박막 트랜지스터의 게이트의 전압(Vg)은 초기화 전압(Vini)과 같다.
상기 제6 박막 트랜지스터(T6)가 꺼지기 때문에, 유기 발광 다이오드(D1)는 발광하지 않으며, 이 단계에서 g 노드와 s 노드 전위의 초기화가 완료된다.
단계 S103: 문턱 전압 저장 단계에 진입한다.
도 5 및 도 7에서 도시하는 바와 같이, 상기 문턱 전압 저장 단계, 즉 t1-t2 시간 구간에서 상기 제1 스캔 신호(Scan1)는 저전위이고, 상기 제2 스캔 신호(Scan2)와 상기 제3 스캔 신호(Scan3)는 모두 고전위이다.
상기 제1 스캔 신호(Scan1)는 저전위를 제공하여 상기 제2 및 제3 박막 트랜지스터(T2, T3)를 켠다. 상기 제2 스캔 신호(Scan2)는 고전위를 제공하여 상기 제4 박막 트랜지스터(T4)를 끈다. 상기 제3 스캔 신호(Scan3)는 고전위를 제공하여 상기 제5 및 제6 박막 트랜지스터(T5, T6)를 끈다.
제3 박막 트랜지스터(T3)가 켜지고 제5 박막 트랜지스터(T5)가 꺼지므로, 이때 Vdata는 제1 박막 트랜지스터(T1)의 소스(s 노드)를 충전하여 상기 제1 박막 트랜지스터(T1)의 소스의 전압(Vs)이 데이터 전압(Vdata)과 같게 만든다.
제2 박막 트랜지스터(T2)가 켜지고 제4 및 제6 박막 트랜지스터(T4, T6)가 꺼지므로, s 노드와 g 노드 사이의 핀치 전압이 구동 박막 트랜지스터(T1)의 문턱 전압(Vth)이 될 때까지 g 노드 전위가 T2, T1 및 T3을 통해 충방전을 진행한다. Vs와 Vg 사이에는 이하 공식이 충족된다.
Vs-Vg=Vth
여기에서 Vs=Vdata이다.
Vg는
Vg=Vdata-Vth이다.
상기 제6 박막 트랜지스터(T6)가 꺼지기 때문에, 유기 발광 다이오드(D1)는 발광하지 않으며, 이 단계에서 문턱 전압(Vth) 전위에 대한 저장이 완료된다.
단계 S104: 발광 표시 단계에 진입한다.
도 5 및 도 8에서 도시하는 바와 같이, 상기 발광 표시 단계, 즉 t2-t3 시간 구간에서 상기 제1 스캔 신호(Scan1)와 상기 제2 스캔 신호(Scan2)는 모두 고전위이고, 상기 제3 스캔 신호(Scan3)는 저전위이다.
상기 제1 스캔 신호(Scan1)는 고전위를 제공하여 상기 제2 및 제3 박막 트랜지스터(T2, T3)를 끄고, 상기 제2 스캔 신호(Scan2)는 고전위를 제공하여 상기 제4 박막 트랜지스터(T4)를 끄고, 상기 제3 스캔 신호(Scan3)는 저전위를 제공하고 상기 제5 및 제6 박막 트랜지스터(T5, T6)는 켜지고, 제6 박막 트랜지스터(T6)가 켜지므로 상기 유기 발광 다이오드(D1)는 발광하고 상기 유기 발광 다이오드(D1)를 통해 흐르는 전류는 상기 제1 박막 트랜지스터(T1)의 문턱 전압과 무관하다.
구체적으로 제3 박막 트랜지스터(T3)가 꺼지고 제5 박막 트랜지스터(T5)가 켜지므로, s 노드 전위(Vs)가 전원 양전압(OVDD)으로 변한다. 제2 박막 트랜지스터(T2)가 꺼지기 때문에, 용량 결합 이론에 따라 g 노드 전위(Vg)는 이하와 같이 획득할 수 있다.
Vg=Vdata-Vth+δV
여기에서 δV는 이하와 같다.
δV=(OVDD-Vdata)*C2/(C1+C2)
여기에서 C1은 제1 커패시터의 용량 값이고, C2는 제2 커패시터의 용량 값이고, δV는 상기 제1 박막 트랜지스터(T1)의 소스의 전압이 데이터 전압으로부터 전원 양전압까지 변경된 후 상기 제1 박막 트랜지스터(T1)의 게이트의 전압에 미치는 영향이다.
s 노드와 g 노드 사이의 핀치 전압(Vsg)은 이때 이하와 같이 변경된다.
Vsg=Vs-Vg=OVDD-Vdata-δV+Vth
유기 발광 다이오드(D1)를 통해 흐르는 전류는 이하를 충족시킨다.
I=k(Vsg-Vth)2=k(OVDD-Vdata-δV)2
상기 식을 조합하여 획득한 최종 유기 발광 다이오드(D1)을 통해 흐르는 전류는 이하와 같다.
I=k[(OVDD-Vdata)*C1/(C1+C2)]2
유기 발광 다이오드의 전류가 구동 박막 트랜지스터(T1)의 문턱 전압(Vth)과 무관하며, 유기 발광 다이오드에 대한 문턱 전압(Vth)의 영향이 제거되기 때문에 패널 디스플레이의 균일성 및 발광 효율이 향상됨을 알 수 있다.
본 발명의 AMOLED 픽셀 구동 회로 및 픽셀 구동 방법은 기존의 픽셀 구동 회로를 개선함으로써, 유기 발광 다이오드에 대한 구동 박막 트랜지스터의 문턱 전압의 영향을 제거하고 패널 디스플레이의 균일성을 개선하였으며, OLED 소자의 노후화로 인해 나타나는 밝기 감소, 발광 효율 저하 등의 문제도 방지하였다.
상기 내용을 종합하면, 본 발명은 상기와 같이 바람직한 실시예를 개시하였으나, 상기 바람직한 실시예는 본 발명을 제한하지 않는다. 본 발명이 속한 기술 분야의 당업자는 본 발명의 사상 및 범위를 벗어나지 않고 다양한 변형과 개선을 진행할 수 있으므로, 본 발명의 보호 범위는 특허청구범위를 기준으로 한다.
Claims (19)
- AMOLED 픽셀 구동 회로에 있어서,
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 제1 커패시터, 제2 커패시터 및 유기 발광 다이오드를 포함하고,
상기 제5 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제5 박막 트랜지스터의 소스는 전원 양전압에 접속되고, 상기 제5 박막 트랜지스터의 드레인은 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스에 각각 전기적으로 연결되고,
상기 제2 커패시터의 타단은 상기 제1 커패시터의 일단에 전기적으로 연결되고, 상기 제1 커패시터의 타단은 접지되고,
상기 제3 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고, 상기 제3 박막 트랜지스터의 소스 및 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터의 게이트는 제2 스캔 신호에 접속되고, 상기 제4 박막 트랜지스터의 드레인은 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 각각 전기적으로 연결되고,
상기 제1 박막 트랜지스터의 게이트는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고,
상기 제2 박막 트랜지스터의 소스는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고, 상기 제2 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고,
상기 제6 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제6 박막 트랜지스터의 소스는 상기 유기 발광 다이오드의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드의 음극은 전원의 음전압에 접속되고,
상기 제1 박막 트랜지스터는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터는 스위치 박막 트랜지스터이고,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 P형 박막 트랜지스터이고,
상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 서로 조합하여 초기화 단계, 문턱 전압 저장 단계 및 발광 표시 단계에 순차적으로 대응되고,
상기 초기화 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 저전위이고, 상기 제3 스캔 신호는 고전위이고,
상기 문턱 전압 저장 단계에서, 상기 제1 스캔 신호는 저전위이고, 상기 제2 스캔 신호와 상기 제3 스캔 신호는 모두 고전위이고,
상기 발광 표시 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 고전위이고, 상기 제3 스캔 신호는 저전위인 AMOLED 픽셀 구동 회로. - 제1항에 있어서,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 및 비정질 실리콘 박막 트랜지스터 중 하나인 AMOLED 픽셀 구동 회로. - 삭제
- 제1항에 있어서,
상기 초기화 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 초기화 전압에 접속되고,
상기 문턱 전압 저장 단계와 상기 발광 표시 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 데이터 전압에 접속되는 AMOLED 픽셀 구동 회로. - 제1항에 있어서,
상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 외부 타이밍 제어기에 의해 생성되는 AMOLED 픽셀 구동 회로. - AMOLED 픽셀 구동 회로에 있어서,
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 제1 커패시터, 제2 커패시터 및 유기 발광 다이오드를 포함하고,
상기 제5 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제5 박막 트랜지스터의 소스는 전원 양전압에 접속되고, 상기 제5 박막 트랜지스터의 드레인은 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스에 각각 전기적으로 연결되고,
상기 제2 커패시터의 타단은 상기 제1 커패시터의 일단에 전기적으로 연결되고, 상기 제1 커패시터의 타단은 접지되고,
상기 제3 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고, 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터의 게이트는 제2 스캔 신호에 접속되고, 상기 제4 박막 트랜지스터의 드레인은 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 각각 전기적으로 연결되고,
상기 제1 박막 트랜지스터의 게이트는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고,
상기 제2 박막 트랜지스터의 소스는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고, 상기 제2 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고,
상기 제6 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제6 박막 트랜지스터의 소스는 상기 유기 발광 다이오드의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드의 음극은 전원의 음전압에 접속되고,
상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 서로 조합하여 초기화 단계, 문턱 전압 저장 단계 및 발광 표시 단계에 순차적으로 대응되고,
상기 초기화 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 저전위이고, 상기 제3 스캔 신호는 고전위이고,
상기 문턱 전압 저장 단계에서 상기 제1 스캔 신호는 저전위이고, 상기 제2 스캔 신호와 상기 제3 스캔 신호는 모두 고전위이고,
상기 발광 표시 단계에서 상기 제1 스캔 신호와 상기 제2 스캔 신호는 모두 고전위이고, 상기 제3 스캔 신호는 저전위인 AMOLED 픽셀 구동 회로. - 제6항에 있어서,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 및 비정질 실리콘 박막 트랜지스터 중 하나인 AMOLED 픽셀 구동 회로. - 제6항에 있어서,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 P형 박막 트랜지스터인 AMOLED 픽셀 구동 회로. - 삭제
- 제6항에 있어서,
상기 초기화 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 초기화 전압에 접속되고,
상기 문턱 전압 저장 단계와 상기 발광 표시 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 데이터 전압에 접속되는 AMOLED 픽셀 구동 회로. - 제6항에 있어서,
상기 제1 박막 트랜지스터는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터는 스위치 박막 트랜지스터인 AMOLED 픽셀 구동 회로. - 제6항에 있어서,
상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 외부 타이밍 제어기에 의해 생성되는 AMOLED 픽셀 구동 회로. - AMOLED 픽셀 구동 방법에 있어서,
AMOLED 픽셀 구동 회로를 제공하는 단계;
초기화 단계에 진입하는 단계;
문턱 전압 저장 단계에 진입하는 단계; 및
발광 표시 단계에 진입하는 단계를 포함하고,
여기에서 상기 AMOLED 픽셀 구동 회로는,
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 제1 커패시터, 제2 커패시터 및 유기 발광 다이오드를 포함하고,
상기 제5 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제5 박막 트랜지스터의 소스는 전원 양전압에 접속되고, 상기 제5 박막 트랜지스터의 드레인은 상기 제2 커패시터의 일단, 상기 제3 박막 트랜지스터의 드레인 및 상기 제1 박막 트랜지스터의 소스에 각각 전기적으로 연결되고,
상기 제2 커패시터의 타단은 상기 제1 커패시터의 일단에 전기적으로 연결되고, 상기 제1 커패시터의 타단은 접지되고,
상기 제3 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고, 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 데이터 전압 또는 초기화 전압에 접속되고, 상기 제4 박막 트랜지스터의 게이트는 제2 스캔 신호에 접속되고, 상기 제4 박막 트랜지스터의 드레인은 상기 제1 박막 트랜지스터의 드레인, 상기 제2 박막 트랜지스터의 드레인 및 제6 박막 트랜지스터의 드레인에 각각 전기적으로 연결되고,
상기 제1 박막 트랜지스터의 게이트는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고,
상기 제2 박막 트랜지스터의 소스는 상기 제2 커패시터와 상기 제1 커패시터 사이의 노드에 전기적으로 연결되고, 상기 제2 박막 트랜지스터의 게이트는 제1 스캔 신호에 접속되고,
상기 제6 박막 트랜지스터의 게이트는 제3 스캔 신호에 접속되고, 상기 제6 박막 트랜지스터의 소스는 상기 유기 발광 다이오드의 양극에 전기적으로 연결되고, 상기 유기 발광 다이오드의 음극은 전원의 음전압에 접속되고,
상기 초기화 단계에서 상기 제1 스캔 신호는 저전위를 제공하고 상기 제2 및 제3 박막 트랜지스터는 켜지고, 상기 제2 스캔 신호는 저전위를 제공하고 상기 제4 박막 트랜지스터는 켜지고, 상기 제3 스캔 신호는 고전위를 제공하고 상기 제5 및 제6 박막 트랜지스터는 꺼지고, 상기 제1 박막 트랜지스터의 게이트의 전압과 상기 제1 박막 트랜지스터의 소스의 전압은 모두 초기화 전압과 같고,
문턱 전압 저장 단계에서 상기 제1 스캔 신호는 저전위를 제공하고 상기 제2 및 제3 박막 트랜지스터는 켜지고, 상기 제2 스캔 신호는 고전위를 제공하고 상기 제4 박막 트랜지스터는 꺼지고, 상기 제3 스캔 신호는 고전위를 제공하고 상기 제5 및 제6 박막 트랜지스터는 꺼지고, 상기 제1 박막 트랜지스터의 소스의 전압은 데이터 전압과 같고, 상기 제1 박막 트랜지스터의 게이트의 전압은 Vdata-Vth로 변하고, 여기에서 Vdata는 데이터 전압이고, Vth는 상기 제1 박막 트랜지스터의 문턱 전압이고,
상기 발광 표시 단계에서 상기 제1 스캔 신호는 고전위를 제공하고 상기 제2 및 제3 박막 트랜지스터는 꺼지고, 상기 제2 스캔 신호는 고전위를 제공하고 상기 제4 박막 트랜지스터는 꺼지고, 상기 제3 스캔 신호는 저전위를 제공하고 상기 제5 및 제6 박막 트랜지스터는 켜지고, 상기 유기 발광 다이오드는 발광하고, 상기 유기 발광 다이오드를 통해 흐르는 전류는 상기 제1 박막 트랜지스터의 문턱 전압과 무관한 AMOLED 픽셀 구동 방법. - 제13항에 있어서,
상기 발광 표시 단계에서 상기 제1 박막 트랜지스터의 소스의 전압은 상기 전원 양전압으로 변하고, 상기 제1 박막 트랜지스터의 게이트의 전압은 Vdata-Vth+δV로 변하여, 상기 유기 발광 다이오드를 통해 흐르는 전류가 상기 제1 박막 트랜지스터의 문턱 전압과 무관해지고, 여기에서 δV는 상기 제1 박막 트랜지스터의 소스의 전압이 데이터 전압으로부터 전원 양전압까지 변경된 후 상기 제1 박막 트랜지스터의 게이트의 전압에 미치는 영향인 AMOLED 픽셀 구동 방법. - 제13항에 있어서,
상기 초기화 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 초기화 전압에 접속되고,
상기 문턱 전압 저장 단계와 상기 발광 표시 단계에서 상기 제3 박막 트랜지스터의 소스와 상기 제4 박막 트랜지스터의 소스는 모두 상기 데이터 전압에 접속되는 AMOLED 픽셀 구동 방법. - 제13항에 있어서,
상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 외부 타이밍 제어기에 의해 생성되는 AMOLED 픽셀 구동 방법. - 제13항에 있어서,
상기 제1 박막 트랜지스터는 구동 박막 트랜지스터이고, 상기 제6 박막 트랜지스터는 스위치 박막 트랜지스터인 AMOLED 픽셀 구동 방법. - 제13항에 있어서,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 및 비정질 실리콘 박막 트랜지스터 중 하나인 AMOLED 픽셀 구동 방법. - 제13항에 있어서,
상기 제1 박막 트랜지스터, 상기 제2 박막 트랜지스터, 상기 제3 박막 트랜지스터, 상기 제4 박막 트랜지스터, 상기 제5 박막 트랜지스터 및 상기 제6 박막 트랜지스터는 모두 P형 박막 트랜지스터인 AMOLED 픽셀 구동 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710560647.3 | 2017-07-11 | ||
CN201710560647.3A CN107170412B (zh) | 2017-07-11 | 2017-07-11 | 一种amoled像素驱动电路及像素驱动方法 |
PCT/CN2017/099386 WO2019010766A1 (zh) | 2017-07-11 | 2017-08-29 | 一种 amoled 像素驱动电路及像素驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20200024308A KR20200024308A (ko) | 2020-03-06 |
KR102258252B1 true KR102258252B1 (ko) | 2021-05-31 |
Family
ID=59823654
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020207003604A KR102258252B1 (ko) | 2017-07-11 | 2017-08-29 | Amoled 픽셀 구동 회로 및 픽셀 구동 방법 |
Country Status (6)
Country | Link |
---|---|
EP (1) | EP3654325B1 (ko) |
JP (1) | JP6794576B2 (ko) |
KR (1) | KR102258252B1 (ko) |
CN (1) | CN107170412B (ko) |
PL (1) | PL3654325T3 (ko) |
WO (1) | WO2019010766A1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10467953B2 (en) | 2017-09-29 | 2019-11-05 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Pixel driving circuit and organic light-emitting diode (OLED) display |
CN107591123B (zh) * | 2017-09-29 | 2019-05-21 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及有机发光二极管显示器 |
CN111108545B (zh) * | 2017-10-10 | 2021-05-14 | 华为技术有限公司 | 一种用于显示设备的像素电路 |
CN108389551B (zh) * | 2018-03-28 | 2021-03-02 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
CN109346012A (zh) * | 2018-12-05 | 2019-02-15 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
CN111261112B (zh) * | 2020-03-20 | 2021-05-14 | 合肥京东方卓印科技有限公司 | 像素驱动电路、显示面板、显示装置及像素驱动方法 |
CN113571009B (zh) * | 2021-07-22 | 2023-03-21 | 深圳市华星光电半导体显示技术有限公司 | 发光器件驱动电路、背光模组以及显示面板 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100893482B1 (ko) * | 2007-08-23 | 2009-04-17 | 삼성모바일디스플레이주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
KR101495359B1 (ko) * | 2008-12-22 | 2015-02-24 | 엘지디스플레이 주식회사 | 유기전계발광표시장치와 이의 구동방법 |
KR20100098860A (ko) * | 2009-03-02 | 2010-09-10 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR20110121889A (ko) * | 2010-05-03 | 2011-11-09 | 삼성모바일디스플레이주식회사 | 화소 및 그를 이용한 유기전계발광표시장치 |
KR101351416B1 (ko) * | 2010-05-18 | 2014-01-14 | 엘지디스플레이 주식회사 | 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상형 화소 회로 |
JP5982147B2 (ja) * | 2011-04-01 | 2016-08-31 | 株式会社半導体エネルギー研究所 | 発光装置 |
CN102654974B (zh) * | 2011-10-31 | 2015-01-21 | 京东方科技集团股份有限公司 | 一种像素单元驱动电路及其驱动方法、显示装置 |
KR101951665B1 (ko) * | 2012-01-27 | 2019-02-26 | 삼성디스플레이 주식회사 | 화소 회로, 그 구동 방법, 및 이를 포함하는 유기 발광 표시 장치 |
CN103150991A (zh) * | 2013-03-14 | 2013-06-12 | 友达光电股份有限公司 | 一种用于amoled显示器的像素补偿电路 |
CN103246396B (zh) * | 2013-04-18 | 2016-03-30 | 北京京东方光电科技有限公司 | 触控显示电路结构及其驱动方法、阵列基板和显示装置 |
KR102030632B1 (ko) * | 2013-04-22 | 2019-10-14 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
CN103258501B (zh) * | 2013-05-21 | 2015-02-25 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法 |
CN105849796B (zh) * | 2013-12-27 | 2020-02-07 | 株式会社半导体能源研究所 | 发光装置 |
KR102183707B1 (ko) * | 2014-01-09 | 2020-11-30 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
JP6528267B2 (ja) * | 2014-06-27 | 2019-06-12 | Tianma Japan株式会社 | 画素回路及びその駆動方法 |
CN104064149B (zh) * | 2014-07-07 | 2016-07-06 | 深圳市华星光电技术有限公司 | 像素电路、具备该像素电路的显示面板和显示器 |
CN104200779B (zh) * | 2014-09-25 | 2016-09-07 | 上海天马有机发光显示技术有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
CN105551426B (zh) * | 2014-10-29 | 2018-01-26 | 昆山工研院新型平板显示技术中心有限公司 | Amoled像素单元及其驱动方法、amoled显示装置 |
CN104361857A (zh) * | 2014-11-04 | 2015-02-18 | 深圳市华星光电技术有限公司 | 有机发光显示器像素驱动电路 |
CN104575394B (zh) * | 2015-02-03 | 2017-02-22 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN106023889B (zh) * | 2016-07-20 | 2018-09-21 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN106504702A (zh) * | 2016-10-18 | 2017-03-15 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及驱动方法 |
CN106448557B (zh) * | 2016-12-26 | 2019-05-03 | 深圳市华星光电技术有限公司 | 发光驱动电路及有机发光显示器 |
CN106531076B (zh) * | 2017-01-12 | 2019-03-01 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及其驱动方法 |
CN106887210B (zh) * | 2017-04-28 | 2019-08-20 | 深圳市华星光电半导体显示技术有限公司 | 显示面板、像素驱动电路及其驱动方法 |
-
2017
- 2017-07-11 CN CN201710560647.3A patent/CN107170412B/zh active Active
- 2017-08-29 EP EP17917748.0A patent/EP3654325B1/en active Active
- 2017-08-29 WO PCT/CN2017/099386 patent/WO2019010766A1/zh unknown
- 2017-08-29 PL PL17917748T patent/PL3654325T3/pl unknown
- 2017-08-29 JP JP2020500073A patent/JP6794576B2/ja active Active
- 2017-08-29 KR KR1020207003604A patent/KR102258252B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
PL3654325T3 (pl) | 2022-06-27 |
JP6794576B2 (ja) | 2020-12-02 |
JP2020527249A (ja) | 2020-09-03 |
KR20200024308A (ko) | 2020-03-06 |
EP3654325B1 (en) | 2022-03-09 |
EP3654325A4 (en) | 2021-03-17 |
CN107170412B (zh) | 2018-01-05 |
WO2019010766A1 (zh) | 2019-01-17 |
EP3654325A1 (en) | 2020-05-20 |
CN107170412A (zh) | 2017-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102258240B1 (ko) | Amoled 픽셀 구동 회로 및 픽셀 구동 방법 | |
KR102258252B1 (ko) | Amoled 픽셀 구동 회로 및 픽셀 구동 방법 | |
CN108877685B (zh) | 一种oled像素驱动电路及oled显示装置 | |
KR102350681B1 (ko) | 디스플레이 패널, 픽셀 구동 회로 및 이의 구동 방법 | |
US9355595B2 (en) | Pixel unit driving circuit having an erasing transistor and matching transistor, and method thereof | |
CN103198794B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
CN109817165B (zh) | 像素驱动电路、像素驱动方法、显示面板和显示装置 | |
WO2017117940A1 (zh) | 像素驱动电路、像素驱动方法、显示面板和显示装置 | |
KR20190067877A (ko) | Amoled 픽셀 구동 회로 및 구동 방법 | |
WO2020143234A1 (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
WO2018196378A1 (zh) | 显示面板、像素驱动电路及其驱动方法 | |
WO2018149167A1 (zh) | 像素驱动电路、其驱动方法及显示面板 | |
US20170178569A1 (en) | Pixel circuit and driving method thereof, array substrate, display device | |
WO2019047701A1 (zh) | 像素电路及其驱动方法、显示装置 | |
US10223971B2 (en) | AMOLED pixel driving circuit and pixel driving method | |
KR102258258B1 (ko) | Amoled 픽셀 구동 회로 및 픽셀 구동 방법 | |
US10650755B2 (en) | Pixel compensation circuit, scan driving circuit and display panel | |
US10204561B2 (en) | Amoled pixel driving circuit and pixel driving method | |
WO2016201847A1 (zh) | 像素电路及其驱动方法、显示装置 | |
US10311794B2 (en) | Pixel driver circuit and driving method thereof | |
KR101699045B1 (ko) | 유기 전계발광 표시장치 및 그의 구동방법 | |
CN111243492B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN203134329U (zh) | 像素电路、有机发光显示面板及显示装置 | |
CN108831383A (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
CN114927098A (zh) | 一种像素驱动电路及像素驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |