KR102196446B1 - 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치 - Google Patents

구동 집적회로와 그 구동방법 및 그를 포함한 표시장치 Download PDF

Info

Publication number
KR102196446B1
KR102196446B1 KR1020140188898A KR20140188898A KR102196446B1 KR 102196446 B1 KR102196446 B1 KR 102196446B1 KR 1020140188898 A KR1020140188898 A KR 1020140188898A KR 20140188898 A KR20140188898 A KR 20140188898A KR 102196446 B1 KR102196446 B1 KR 102196446B1
Authority
KR
South Korea
Prior art keywords
digital power
analog
driving
block
power supply
Prior art date
Application number
KR1020140188898A
Other languages
English (en)
Other versions
KR20160078762A (ko
Inventor
양윤혁
이상욱
최형진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140188898A priority Critical patent/KR102196446B1/ko
Publication of KR20160078762A publication Critical patent/KR20160078762A/ko
Application granted granted Critical
Publication of KR102196446B1 publication Critical patent/KR102196446B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 구동 집적회로는 아날로그 전원에 따라 아날로그 출력을 생성하는 아날로그 블록과, 상기 아날로그 출력 생성에 기초가 되는 정보를 디지털 전원에 따라 상기 아날로그 블록에 공급하는 디지털 블록과, 외부로부터 입력되는 상기 아날로그 전원을 기초로 내부 디지털 전원을 생성하는 레귤레이터와, 외부 디지털 전원이 입력되기 전까지 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 스위칭부를 구비한다.

Description

구동 집적회로와 그 구동방법 및 그를 포함한 표시장치{DRIVING INTERGRATED CIRCUIT AND DRIVING METHOD THEREOF AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 아날로그 블록과 디지털 블록을 동시에 포함하는 표시장치의 집적회로에 관한 것이다.
표시 장치로는 액정을 이용한 액정 표시 장치(Liquid Crystal Display; LCD), 유기 발광 다이오드(Organic Light Emitting Diode; OLED)를 이용한 OLED 표시 장치 등이 대표적이다. OLED 표시 장치와 LCD는 휴대폰, 노트북, 모니터, TV 등과 같이 소형부터 대형까지 다양한 크기로 많은 분야에 응용되고 있다.
표시 장치는 화소 매트릭스를 통해 화상을 표시하는 표시 패널과, 표시 패널을 구동하는 패널 구동회로와, 패널 구동회로의 동작 타이밍을 제어하는 타이밍 콘트롤러를 포함한다.
표시 장치는 표시 패널을 구동하기 위해 다수의 구동 집적회로(Integrated Circuit, 이하 "IC"라 함)를 포함한다. 구동 IC에는 표시 패널의 데이터라인들을 구동하는 소스 드라이버 IC, 표시 패널의 게이트라인들을 구동하는 게이트 드라이버 IC, 감마 기준 전압들을 생성하는 프로그래머블(Programable) 감마 IC와, 패널 구동에 필요한 각종 전원을 생성하는 전원 IC 등이 포함된다.
최근 구동 IC(1)는 도 1과 같이 표시 패널의 구동에 필요한 아날로그 출력을 생성하는 아날로그 블록(2) 외에, 디지털 로직 기능(내부 메모리(4) 제어, 연산 등)을 수행하는 디지털 블록(3)까지 포함하고 있다. 아날로그 블록(2)은 하이 레벨의 아날로그 전원(AVDD)에 의해 동작되고, 디지털 블록(3)은 로우 레벨의 디지털 전원(DVDD)에 의해 동작된다.
구동 IC(1)의 동작 순서를 도 2 및 도 3을 참조하여 설명하면 다음과 같다. 디지털 전원(DVDD)이 인가되면 디지털 블록(3)은 디지털 로직 기능을 활성화하여 아날로그 출력 목표값에 대한 정보를 준비한다(S1,S2). 이 상태에서 아날로그 전원(AVDD)이 인가되면 디지털 블록(3)은 아날로그 출력 목표값에 대한 정보를 아날로그 블록(2)에 전달한다(S3,S4). 이어서, 아날로그 블록(2)은 아날로그 출력 목표값을 기초로 하여 아날로그 출력을 생성하여 출력한다(S5).
이렇게 구동 IC(1)는 아날로그 블록(2)의 출력 초기값 또는 출력 목표값을 디지털 블록(3)의 메모리(예컨대, 레지스터)로부터 읽어낸 후, 리드 아웃된 값을 기반으로 아날로그 출력을 생성하기 때문에, 디지털 전원(DVDD)은 최소한 아날로그 전원(AVDD)과 같거나 또는 그보다 앞서 구동 IC(1)에 인가되어야 한다.
만약 디지털 전원(DVDD)이 아날로그 전원(AVDD)보다 늦게 인가되면, 아날로그 블록(2)은 디지털 전원(DVDD)이 인가되기 전까지 디지털 블록(3)으로부터 아날로그 출력을 위한 정상적인 정보를 받을 수 없기 때문에 도 4와 같이 예상치 못한 값을 출력하게 된다. 이러한 비정상 출력 상태는 디지털 전원(DVDD)이 인가되어 디지털 블록(3)이 정상 구동되기 전까지 계속된다. 아날로그 출력이 비정상 상태가 되면, 이 아날로그 출력에 따라 동작하는 주변 소자가 오동작하거나 또는 파괴될 수도 있으므로 구동의 안정성이 저해된다.
따라서, 본 발명의 목적은 아날로그 전원과 디지털 전원의 입력 순서에 상관없이 구동의 안정성을 확보할 수 있도록 한 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 구동 집적회로는 아날로그 전원에 따라 아날로그 출력을 생성하는 아날로그 블록과, 상기 아날로그 출력 생성에 기초가 되는 정보를 디지털 전원에 따라 상기 아날로그 블록에 공급하는 디지털 블록과, 외부로부터 입력되는 상기 아날로그 전원을 기초로 내부 디지털 전원을 생성하는 레귤레이터와, 외부 디지털 전원이 입력되기 전까지 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 스위칭부를 구비한다.
상기 외부 디지털 전원의 입력 여부를 판단하기 위해 상기 외부 디지털 전원을 미리 설정된 기준 전압과 비교하고, 상기 비교 결과에 따라 상기 스위칭부의 선택 동작을 제어하는 제어부를 더 구비한다.
상기 제어부는, 상기 외부 디지털 전원이 상기 기준 전압을 초과하면 상기 스위칭부를 제어하여 상기 외부 디지털 전원을 상기 디지털 전원으로 선택하고, 상기 외부 디지털 전원이 상기 기준 전압을 초과하지 못하면 상기 스위칭부를 제어하여 상기 내부 디지털 전원을 상기 디지털 전원으로 선택한다.
상기 제어부는, 상기 내부 디지털 전원이 상기 디지털 전원으로 선택된 상태에서, 미리 설정된 기간을 경과 할 때까지 상기 외부 디지털 전원이 상기 기준 전압을 초과하지 못하면 상기 아날로그 블록 및 디지털 블록을 셧 다운(shut down) 시킨다.
또한, 아날로그 전원에 따라 아날로그 출력을 생성하는 아날로그 블록과, 상기 아날로그 출력 생성에 기초가 되는 정보를 디지털 전원에 따라 상기 아날로그 블록에 공급하는 디지털 블록을 갖는 구동 집적회로의 구동방법은, 외부로부터 입력되는 상기 아날로그 전원을 기초로 내부 디지털 전원을 생성하는 단계와, 외부 디지털 전원이 입력되기 전까지 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 단계를 포함한다.
또한, 본 발명의 실시예에 따른 표시장치는 상기 구동 집적회로의 구성을 포함한다.
상기 구동 집적회로는, 표시패널의 게이트라인들을 구동하는 게이트 드라이버, 상기 표시패널의 데이터라인들을 구동하는 데이터 드라이버, 상기 표시패널의 구동에 필요한 각종 전원을 생성하는 전원 회로, 감마 기준 전압들을 생성하는 프로그래머블(Programable) 감마 회로, 및 레벨 쉬프터 중 적어도 어느 하나를 지시한다.
본 발명은 외부로부터 입력되는 아날로그 전원을 기초로 내부 디지털 전원을 생성하고, 외부 디지털 전원이 입력되기 전까지 내부 디지털 전원으로 디지털 블록을 동작시키기 때문에, 아날로그 전원과 디지털 전원의 입력 순서에 상관없이 구동의 안정성을 확보할 수 있다.
도 1은 디지털 블록과 아날로그 블록을 포함한 종래 구동 IC를 보여주는 도면.
도 2 및 도 3은 종래 구동 IC의 동작 순서를 보여주는 도면들.
도 4는 종래 구동 IC에서 비정상 출력이 생기는 원인을 설명하는 도면.
도 5는 본 발명의 실시예에 따른 구동 IC를 보여주는 도면.
도 6은 아날로그 전원을 기초로 내부 디지털 전원이 생성되는 타이밍을 보여주는 도면.
도 7 및 도 8은 본 발명의 실시예에 따른 구동 IC의 구동 수순을 보여주는 도면들.
도 9는 본 발명의 실시예에 따른 표시장치를 보여 주는 블록도.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 5는 본 발명의 실시예에 따른 구동 IC(20)를 보여준다. 도 6은 아날로그 전원을 기초로 내부 디지털 전원이 생성되는 타이밍을 보여준다.
도 5를 참조하면, 본 발명에 따른 구동 IC(20)는 레귤레이터(이하, "LDO(Low Drop Output)"라 함, 21), 스위칭부(22), 제어부(23), 아날로그 블록(24), 디지털 블록(25), 및 메모리(26)을 포함한다.
아날로그 블록(24)은 하이 레벨의 아날로그 전원(AVDD)에 따라 동작하여 아날로그 출력을 생성한다.
디지털 블록(25)은 디지털 전원(DVDD)에 따라 동작하여 아날로그 출력 생성에 기초가 되는 정보를 아날로그 블록(24)에 공급한다. 디지털 블록(25)은 디지털 전원(DVDD)에 따라 디지털 로직 기능을 활성화하여 아날로그 출력 초기값, 아날로그 출력 목표값 등에 대한 정보를 메모리(26)로부터 리드 아웃하여 아날로그 블록(24)에 공급한다. 한편, 디지털 블록(25)은 디지털 전원(DVDD)에 따라 디지털 로직 기능을 활성화하여 연산 동작을 수행하고, 상기 아날로그 출력에 기초가 되는 정보를 생성하여 아날로그 블록(24)에 공급할 수도 있다.
LDO(21)는 외부로부터 입력되는 아날로그 전원(AVDD)을 기초로 내부 디지털 전원(DVDDI)을 생성한다. 아날로그 전원(AVDD)은 도 6과 같이 소정의 상승 구간을 거쳐 제1 타이밍(t1)에 하이 레벨(H)에 도달한다. LDO(21)는 제1 타이밍(t1)보다 빠른 제2 타이밍(t2)에서, 상승 중인 아날로그 전원(AVDD)을 이용하여 로우 레벨(L)의 내부 디지털 전원(DVDDI)을 생성한다. 제2 타이밍(t2)은 아날로그 전원(AVDD)의 상승 구간 내에 위치한다.
스위칭부(22)는 외부 디지털 전원(DVDDO)이 입력되기 전까지 내부 디지털 전원(DVDDI)을 디지털 전원(DVDD)으로 선택한다. 스위칭부(22)는, 아날로그 전원(AVDD)이 아날로그 블록(24)에 인가되기 전에, 또는 그와 동시에 내부 디지털 전원(DVDDI)이 디지털 블록(25)에 인가되도록 함으로써, 종래와 같이 아날로그 출력이 비정상 상태에 놓이는 문제를 해결한다. 즉, 스위칭부(22)는 외부 디지털 전원(DVDDO)이 아날로그 전원(AVDD)보다 늦게 입력되더라도, 내부 디지털 전원(DVDDI)을 디지털 블록(25)에 인가함으로써, 디지털 블록(25)의 동작 타이밍이 아날로그 블록(24)의 동작 타이밍에 비해 최소한 늦지 않도록 하여 구동 안정성을 확보한다.
제어부(23)는 외부 디지털 전원(DVDDO)의 입력 여부를 판단하기 위해 외부 디지털 전원(DVDDO)을 미리 설정된 기준 전압(Vref)과 비교하고, 상기 비교 결과에 따라 스위칭부(22)의 선택 동작을 제어한다.
제어부(23)는 외부 디지털 전원(DVDDO)이 기준 전압(Vref)을 초과하면 스위칭부(22)를 제어하여 외부 디지털 전원(DVDDO)을 디지털 전원(DVDD)으로 선택하고, 외부 디지털 전원(DVDDO)이 기준 전압(Vref)을 초과하지 못하면 스위칭부(22)를 제어하여 내부 디지털 전원(DVDDI)을 디지털 전원(DVDD)으로 선택한다.
한편, 외부 디지털 전원(DVDDO)이 디지털 전원(DVDD)으로 선택되어 정상 구동하는 도중, 갑작스러운 딥(Dip)으로 인해 외부 디지털 전원(DVDDO)이 기준 전압(Vref) 이하로 떨어질 수 있다. 이 경우, 제어부(23)는 스위칭부(22)를 제어하여 디지털 전원(DVDD)을 외부 디지털 전원(DVDDO)에서 내부 디지털 전원(DVDDI)으로 교체함으로써, 순간적인 딥(Dip) 발생에 의해 오동작을 방지하고 구동의 안정성을 더욱 높일 수 있다.
한편, 내부 디지털 전원(DVDDI)에 대한 사용은 외부 디지털 전원(DVDDO)이 입력될 때까지 만으로 족하다. 내부 디지털 전원(DVDDI)은 LDO에서 하이 레벨(H)의 아날로그 전원(AVDD)을 기초로 생성되므로, 외부 디지털 전원(DVDDO)이 입력되지 않은 상태에서 장시간 내부 디지털 전원(DVDDI)이 사용되면 구동 IC의 소비전력 및 발열이 증가하게 된다. 이러한 사이드 이펙트를 해소하기 위해, 제어부(23)는 내부 디지털 전원(DVDDI)이 디지털 전원(DVDD)으로 선택된 상태에서, 미리 설정된 기간을 경과 할 때까지 외부 디지털 전원(DVDDO)이 기준 전압(Vref)을 초과하지 못하면 비정상 상태라고 판단하고, 아날로그 블록(24) 및 디지털 블록(25)을 셧 다운(shut down) 시킬 수 있다.
도 7 및 도 8은 본 발명의 실시예에 따른 구동 IC의 구동 수순을 보여준다.
도 7 및 도 8을 참조하면, 본 발명에 따른 구동 IC의 구동방법은 외부로부터 아날로그 전원(AVDD)이 입력되면, LDO를 이용하여 상기 아날로그 전원(AVDD)을 기초로 내부 디지털 전원(DVDDI)을 생성한다(S10,S20).
본 발명에 따른 구동 IC의 구동방법은 외부 디지털 전원(DVDDO)의 입력 여부를 판단하기 위해 외부 디지털 전원(DVDDO)을 미리 설정된 기준 전압(Vref)과 비교한다(S30).
S30의 비교 결과 외부 디지털 전원(DVDDO)이 상기 기준 전압(Vref)을 초과하면, 본 발명에 따른 구동 IC의 구동방법은 외부 디지털 전원(DVDDO)을 디지털 전원(DVDD)으로 선택하는 반면, 외부 디지털 전원(DVDDO)이 기준 전압(Vref)을 초과하지 못하면 내부 디지털 전원(DVDDI)을 디지털 전원(DVDD)으로 선택한다(S40,S50). 이렇게 본 발명에 따른 구동 IC의 구동방법은 외부 디지털 전원(DVDDO)이 입력되기 전까지 내부 디지털 전원(DVDDI)을 디지털 전원(DVDD)으로 선택함으로써, 도 7과 같이 외부 디지털 전원(DVDDO)과 아날로그 전원(AVDD)의 입력 순서에 관계 없이, 디지털 블록에 로우 레벨(L)의 디지털 전원(DVDD)이 인가되는 타이밍을 아날로그 블록에 하이 레벨(H)의 아날로그 전원(AVDD)이 인가되는 타이밍에 비해 늦지 않게 한다. 즉, 도 7과 같이 외부 디지털 전원(DVDDO)이 아날로그 전원(AVDD)보다 늦게 입력되더라도, 구동 IC 내부에서 실제로 디지털 전원(DVDD)이 인가되는 타이밍은 아날로그 전원(AVDD)이 인가되는 타이밍에 비해 빠르거나 또는 그와 같을 수 있다. 이를 통해 본 발명에 따른 구동 IC의 구동방법은 아날로그 출력의 비정상 상태를 미연에 방지하여 구동 안정성을 확보한다.
본 발명에 따른 구동 IC의 구동방법은 내부 디지털 전원(DVDDI)이 디지털 전원(DVDD)으로 선택된 상태에서, 미리 설정된 기간을 경과 할 때까지 외부 디지털 전원(DVDDO)이 기준 전압(Vref)을 초과하지 못하면 비정상 상태라고 판단하고, 아날로그 블록 및 디지털 블록을 셧 다운(shut down) 시킨다(S60,S70). 이를 통해 본 발명은 불필요하게 구동 IC의 소비전력 및 발열이 증가되는 것을 방지할 수 있다.
도 9는 본 발명의 실시예에 따른 구동 IC를 포함한 표시장치를 보여준다.
이하의 설명에서, 표시장치는 액정표시장치를 중심으로 설명되지만, 본 발명의 기술적 사상은 액정표시장치에 한정되지 않고 유기발광 표시장치 등 다른 표시장치에도 충분히 적용될 수 있음에 주의하여야 한다.
도 9를 참조하면, 본 발명의 표시장치는 표시패널(10), 표시패널 구동회로, 표시패널 구동회로를 제어하기 위한 타이밍 콘트롤러(11), 전원 전압을 발생하는 전원 공급회로(15), 프로그래머블(Programable) 감마 회로(16) 등을 포함한다.
표시패널(10)은 액정층을 사이에 두고 대향하는 상부 유리기판과 하부 유리기판을 포함한다. 표시패널(10)은 비디오 데이터를 표시하는 화소 어레이를 포함한다. 하부 유리기판에는 데이터라인들(D1~Dm)과 게이트라인들(G1~Gn)의 교차부마다 형성되는 TFT들과, TFT에 접속된 화소전극을 포함한다. 화소 어레이의 액정셀들 각각은 TFT를 통해 데이터전압을 충전하는 화소전극(1)과 공통전압(Vcom)이 인가되는 공통전극(2)의 전압차에 의해 구동되어 백라이트 유닛(16)으로부터 입사되는 빛의 투과양을 조정하여 비디오 데이터의 화상을 표시한다.
표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드 등과 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 등과 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성될 수 있다.
표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
본 발명에서 적용 가능한 표시패널(10)의 액정모드는 전술한 TN 모드, VA 모드, IPS 모드, FFS 모드뿐 아니라 어떠한 액정모드로도 구현될 수 있다. 또한, 본 발명의 표시장치는 투과형 표시장치, 반투과형 표시장치, 반사형 표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 표시장치에서는 백라이트 유닛(16)이 필요하다.
표시패널 구동회로는 표시패널(10)의 데이터라인들(D1~Dm)에 접속된 데이터 드라이버(12), 표시패널(10)의 게이트라인들(G1~Gn)에 접속된 게이트 드라이버(13)를 포함한다. 표시패널 구동회로는 타이밍 콘트롤러(11)로부터 입력되는 디지털 비디오 데이터를 아날로그 데이터 전압으로 변환하여 비디오 데이터를 표시패널(10)의 화소들에 기입한다. 또한, 표시패널 구동회로는 비디오 데이터가 기입될 1 라인의 화소들을 선택하기 위한 게이트펄스(또는 스캔펄스)를 표시패널(10)의 게이트라인들(G1~Gn)에 순차적으로 공급한다.
데이터 드라이버(12)는 다수의 소스 드라이브 IC(Source drive IC)를 포함한다. 소스 드라이브 IC 각각은 타이밍 콘트롤러(11)로부터의 데이터 타이밍 제어신호(SSP, SSC, SOE)와 극성제어신호(POL)에 응답하여 타이밍 콘트롤러(11)로부터 입력되는 디지털 비디오 데이터(RGB)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. 소스 드라이브 IC들 각각은 병렬 데이터 전송 체계로 변환된 디지털 비디오 데이터를 정극성/부극성 감마기준전압들(GMA)을 이용하여 액정셀들에 충전될 정극성/부극성 아날로그 비디오 데이터전압으로 변환한다. 프로그래머블(Programable) 감마 회로(16)는 전원 공급회로(15)로부터 출력되는 VDD를 분압하여 정극성 감마기준전압들(GMA)과 부극성 감마기준전압들(GMA)을 생성한다. 소스 드라이브 IC 각각은 정극성/부극성 아날로그 비디오 데이터전압을 데이터라인들(D1~Dm)에 공급하고, 극성제어신호(POL)에 응답하여 정극성/부극성 아날로그 비디오 데이터전압의 극성을 반전시킨다.
게이트 드라이버(13)는 다수의 게이트 드라이브 IC를 포함한다. 게이트 드라이버(13)는 레벨 쉬프터를 더 포함할 수 있다. 게이트 드라이버(13)는 타이밍 콘트롤러(11)로부터의 게이트 타이밍 제어신호(GSP, GSC, GOE)에 응답하여 게이트 구동전압을 순차적으로 쉬프트하는 쉬프트 레지스터를 포함하여 게이트라인들에 게이트펄스(또는 스캔펄스)를 순차적으로 공급한다.
타이밍 콘트롤러(11)는 호스트 시스템(14)로부터 디지털 비디오 데이터(RGB)를 입력 받고, 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍 신호를 입력받는다. 타이밍 콘트롤러(11)는 디지털 비디오 데이터(RGB)를 데이터 드라이버(12)의 소스 드라이브 IC들에 전송한다. 타이밍 콘트롤러(11)는 타이밍 신호(Vsync, Hsync, DE, CLK)를 이용하여 소스 드라이브 IC들의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(SSP, SSC, SOE, POL)와, 게이트 드라이버(13)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GSP, GSC, GOE)를 발생한다.
데이터 타이밍 제어신호는 소스 스타트 펄스(Source, Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 및 소스 출력 인에이블 신호(Source Output Enable, SOE), 극성제어신호(POL) 등을 포함한다. 소스 스타트 펄스(SSP)와 소스 샘플링 클럭(SSC)는 데이터의 샘플링 타이밍을 제어한다. 타이밍 콘트롤러(11)와 데이터 드라이버(12) 사이의 신호 전송체계가 mini LVDS 인터페이스라면 소스 스타트 펄스(SSP)는 생략될 수 있다. 극성제어신호(POL)는 데이터 드라이버(12)로부터 출력되는 데이터전압의 극성 반전 타이밍을 제어한다. 소스 출력 인에이블 신호(SOE)는 데이터 드라이버의 출력 타이밍과 차지쉐어(Charge share) 타이밍을 제어한다.
게이트 타이밍 제어신호(GSP, GSC, SOE)는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블 신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트 펄스의 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블 신호(GOE)는 게이트 드라이버(13)의 출력 타이밍을 제어한다.
호스트 시스템(14)은 방송 수신회로나 외부 비디오 소스로부터 입력된 RGB 비디오 데이터와 함께, 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(DE), 도트 클럭(CLK) 등의 타이밍 신호를 LVDS 인터페이스 또는 TMDS 인터페이스 송신회로를 통해 타이밍 콘트롤러(11)에 전송한다. 호스트 시스템(14)에는 방송 수신회로나 외부 비디오 소스로부터 입력된 RGB 비디오 데이터의 해상도를 액정표시패널의 해상도에 맞게 보간하고 신호 보간 처리하는 스케일러 등의 그래픽 처리회로와, 전원 공급회로(15)에 공급될 전압(Vin)을 생성하는 전원 생성회로를 포함한다.
전원 공급회로(15)는 호스트 시스템(14)으로부터 공급되는 입력 전원(Vin)이 UVLO(Under Voltage Lock Out) 레벨 이상일 때, 동작하기 시작하고, 소정의 시간이 지연된 후부터 출력을 발생한다. 전원 공급회로(15)의 출력은 VGH, VGL, VCC, VDD 등을 포함한다. VGH는 액정표시패널의 TFT 어레이에 형성된 TFT들의 문턱전압 이상으로 설정된 게이트 하이 전압(Gate High Voltage)으로서 대략 30V 이상의 전압일 수 있다. VGL은 액정표시패널의 TFT 어레이에 형성된 TFT들의 문턱전압 보다 작은 전압으로 설정된 게이트 로우 전압(Gate Low Voltage)으로서 -5V의 전압일 수 있다. VGH와 VGL은 게이트 드라이버(13)에 공급된다. VCC는 타이밍 콘트롤러(11)와 IC들을 구동시키기 위한 외부 디지털 전원으로서 3.3V의 전압일 수 있다. VDD는 IC들을 구동시키기 위한 아날로그 전원으로서 16V일 수 있다.
도 5의 구동 IC(20)는 데이터 드라이버(12), 게이트 드라이버(13), 전원 공급회로(15), 프로그래머블 감마 회로(16), 레벨 쉬프터 중 적어도 어느 하나를 지시할 수 있다.
전술한 바와 같이, 본 발명은 외부로부터 입력되는 아날로그 전원을 기초로 내부 디지털 전원을 생성하고, 외부 디지털 전원이 입력되기 전까지 내부 디지털 전원으로 디지털 블록을 동작시키기 때문에, 아날로그 전원과 디지털 전원의 입력 순서에 상관없이 구동의 안정성을 확보할 수 있다.
나아가, 본 발명은 갑작스러운 딥(Dip)으로 인해 외부 디지털 전원이 변동될 때, 디지털 전원을 외부 디지털 전원에서 내부 디지털 전원으로 교체함으로써, 순간적인 딥 발생에 의해 오동작을 방지하고 구동의 안정성을 더욱 높일 수 있다.
더 나아가, 본 발명은 내부 디지털 전원에 의해 디지털 블록이 동작되는 상태에서, 미리 설정된 기간을 경과 할 때까지 외부 디지털 전원이 입력되지 않으면 비정상 상태라고 판단하고, 구동 IC를 셧 다운시킴으로써, 불필요하게 구동 IC의 소비전력 및 발열이 증가되는 것을 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
20 : 표시패널 21 : LDO
22 : 스위칭부 23 : 제어부
24 : 아날로그 블록 25 : 디지털 블록

Claims (10)

  1. 아날로그 전원에 따라 아날로그 출력을 생성하는 아날로그 블록;
    상기 아날로그 출력 생성에 기초가 되는 정보를 디지털 전원에 따라 상기 아날로그 블록에 공급하는 디지털 블록;
    외부로부터 입력되는 상기 아날로그 전원을 기초로 내부 디지털 전원을 생성하는 레귤레이터; 및
    외부 디지털 전원이 입력되기 전까지 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 스위칭부를 구비하는 구동 집적회로.
  2. 제 1 항에 있어서,
    상기 외부 디지털 전원의 입력 여부를 판단하기 위해 상기 외부 디지털 전원을 미리 설정된 기준 전압과 비교하고, 상기 비교 결과에 따라 상기 스위칭부의 선택 동작을 제어하는 제어부를 더 구비하는 것을 특징으로 하는 구동 집적회로.
  3. 제 2 항에 있어서,
    상기 제어부는,
    상기 외부 디지털 전원이 상기 기준 전압을 초과하면 상기 스위칭부를 제어하여 상기 외부 디지털 전원을 상기 디지털 전원으로 선택하고, 상기 외부 디지털 전원이 상기 기준 전압을 초과하지 못하면 상기 스위칭부를 제어하여 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 것을 특징으로 하는 구동 집적회로.
  4. 제 2 항에 있어서,
    상기 제어부는,
    상기 내부 디지털 전원이 상기 디지털 전원으로 선택된 상태에서, 미리 설정된 기간을 경과 할 때까지 상기 외부 디지털 전원이 상기 기준 전압을 초과하지 못하면 상기 아날로그 블록 및 디지털 블록을 셧 다운(shut down) 시키는 것을 특징으로 하는 구동 집적회로.
  5. 아날로그 전원에 따라 아날로그 출력을 생성하는 아날로그 블록과, 상기 아날로그 출력 생성에 기초가 되는 정보를 디지털 전원에 따라 상기 아날로그 블록에 공급하는 디지털 블록을 갖는 구동 집적회로의 구동방법에 있어서,
    외부로부터 입력되는 상기 아날로그 전원을 기초로 내부 디지털 전원을 생성하는 단계; 및
    외부 디지털 전원이 입력되기 전까지 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 단계를 포함하는 구동 집적회로의 구동방법.
  6. 제 5 항에 있어서,
    상기 외부 디지털 전원의 입력 여부를 판단하기 위해 상기 외부 디지털 전원을 미리 설정된 기준 전압과 비교하는 단계를 더 포함하는 것을 특징으로 하는 구동 집적회로의 구동방법.
  7. 제 6 항에 있어서,
    상기 디지털 전원으로 선택하는 단계는,
    상기 외부 디지털 전원이 상기 기준 전압을 초과하면 상기 외부 디지털 전원을 상기 디지털 전원으로 선택하고, 상기 외부 디지털 전원이 상기 기준 전압을 초과하지 못하면 상기 내부 디지털 전원을 상기 디지털 전원으로 선택하는 단계인 것을 특징으로 하는 구동 집적회로의 구동방법.
  8. 제 6 항에 있어서,
    상기 내부 디지털 전원이 상기 디지털 전원으로 선택된 상태에서, 미리 설정된 기간을 경과 할 때까지 상기 외부 디지털 전원이 상기 기준 전압을 초과하지 못하면 상기 아날로그 블록 및 디지털 블록을 셧 다운(shut down) 시키는 단계를 더 포함하는 것을 특징으로 하는 구동 집적회로의 구동방법.
  9. 제 1 항 내지 제 4 항 중 어느 한 항의 구동 집적회로를 포함한 표시장치.
  10. 제 9 항에 있어서,
    상기 구동 집적회로는,
    표시패널의 게이트라인들을 구동하는 게이트 드라이버, 상기 표시패널의 데이터라인들을 구동하는 데이터 드라이버, 상기 표시패널의 구동에 필요한 각종 전원을 생성하는 전원 회로, 감마 기준 전압들을 생성하는 프로그래머블(Programable) 감마 회로, 및 레벨 쉬프터 중 적어도 어느 하나를 지시하는 것을 특징으로 하는 표시장치.
KR1020140188898A 2014-12-24 2014-12-24 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치 KR102196446B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140188898A KR102196446B1 (ko) 2014-12-24 2014-12-24 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140188898A KR102196446B1 (ko) 2014-12-24 2014-12-24 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치

Publications (2)

Publication Number Publication Date
KR20160078762A KR20160078762A (ko) 2016-07-05
KR102196446B1 true KR102196446B1 (ko) 2020-12-30

Family

ID=56501919

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140188898A KR102196446B1 (ko) 2014-12-24 2014-12-24 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치

Country Status (1)

Country Link
KR (1) KR102196446B1 (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101031694B1 (ko) * 2007-03-29 2011-04-29 도시바 모바일 디스플레이 가부시키가이샤 El 표시 장치
KR20090025847A (ko) * 2007-09-07 2009-03-11 삼성전자주식회사 전원 생성 모듈과 표시 장치 및 이를 포함하는 전자 장치
KR101427133B1 (ko) * 2008-02-15 2014-08-06 엘지디스플레이 주식회사 액정표시장치
KR101501663B1 (ko) * 2008-08-08 2015-03-11 삼성디스플레이 주식회사 표시패널을 구동하기 위한 데이터 구동 방법, 이를 수행하기 위한 데이터 구동회로 및 이를 갖는 표시장치
KR101537412B1 (ko) * 2008-12-26 2015-07-17 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Also Published As

Publication number Publication date
KR20160078762A (ko) 2016-07-05

Similar Documents

Publication Publication Date Title
JP4975155B2 (ja) 表示装置及びそのゲートパルス変調制御方法
KR101957489B1 (ko) 액정표시장치의 전원 공급 장치와 그 방법
KR102031685B1 (ko) 액정표시장치 및 그의 구동방법
KR20130003217A (ko) 표시장치 및 그 구동방법
KR101373861B1 (ko) 액정표시장치
US8963908B2 (en) Liquid crystal display device having a data driving circuit with overdrive control using polarity control
KR101808338B1 (ko) 표시장치와 그 게이트펄스 제어방법
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR101635204B1 (ko) 표시장치와 그 파워 시퀀스 제어방법
KR102279494B1 (ko) 액정표시장치
KR20160017871A (ko) 액정표시장치
US10283065B2 (en) Display device and driving method thereof
KR101846544B1 (ko) 액정표시장치와 그 구동방법
KR102122539B1 (ko) 액정표시장치의 전원 공급 장치
KR20110101901A (ko) 게이트펄스 변조장치와 방법, 및 이를 이용한 표시장치
KR102276244B1 (ko) 표시장치와 그의 로드 제어방법
KR102256085B1 (ko) 표시장치와 그 구동방법
KR102196446B1 (ko) 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치
KR102238639B1 (ko) 게이트신호의 딜레이 편차를 경감할 수 있는 액정표시장치
KR102118928B1 (ko) 액정표시장치
KR102148489B1 (ko) 표시장치의 전원 공급 장치
KR102556962B1 (ko) 표시 장치와 그 구동방법
KR102333734B1 (ko) 레벨 시프터 및 이를 구비한 평판표시장치
KR102148488B1 (ko) 표시장치의 전원회로
KR102582158B1 (ko) 표시장치와 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant