KR101537412B1 - 액정표시장치와 그 구동방법 - Google Patents
액정표시장치와 그 구동방법 Download PDFInfo
- Publication number
- KR101537412B1 KR101537412B1 KR1020080134146A KR20080134146A KR101537412B1 KR 101537412 B1 KR101537412 B1 KR 101537412B1 KR 1020080134146 A KR1020080134146 A KR 1020080134146A KR 20080134146 A KR20080134146 A KR 20080134146A KR 101537412 B1 KR101537412 B1 KR 101537412B1
- Authority
- KR
- South Korea
- Prior art keywords
- supply voltage
- voltage
- liquid crystal
- crystal display
- power supply
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0871—Several active elements per pixel in active matrix panels with level shifting
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 액정표시장치에 관한 것으로, 다수의 데이터라인들, 상기 데이터라인들과 교차되는 n 개의 게이트라인들, 상기 데이터라인들과 게이트라인들의 교차부에 접속되는 다수의 TFT들, 및 상기 TFT들에 접속되는 액정셀들을 포함한 화소 어레이가 형성된 액정표시패널; 및 전원전압의 변화를 감지하고 상기 전원전압보다 높은 고전위 공급전압의 변화를 감지하여 상기 전원전압이 소정의 제1 기준전압보다 낮아지고 상기 고전위 공급전압이 소정의 제2 기준전압보다 낮아질 때 상기 TFT들의 문턱전압 이상의 전압을 상기 게이트라인들에 공급하여 상기 화소 어레이의 전하를 방전시키는 방전회로를 구비한다.
Description
본 발명은 액정표시장치와 그 구동방법에 관한 것이다.
액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 동영상을 표시하고 있다. 이 액정표시장치는 음극선관(Cathode Ray Tube, CRT)에 비하여 소형화가 가능하여 휴대용 정보기기, 사무기기, 컴퓨터 등에서 표시기에 응용됨은 물론, 텔레비젼에도 응용되어 음극선관을 빠르게 대체하고 있다.
액정표시장치의 액정셀들은 화소전극에 공급되는 데이터전압과 공통전극에 공급되는 공통전압의 전위차에 따라 투과율을 변화시킴으로써 화상을 표시한다.
액정표시장치의 파워 오프(Power /off)시에 화소 어레이에 충전되어 있던 전하가 빠르게 방전되지 못하면, 표시화면의 떨림과 같은 불량이 발생된다. 이를 위하여, 액정표시장치에는 파워의 턴-오프시에 변하되는 전원전압(Vcc)의 변화를 감 지하여 화소 어레이의 TFT를 턴-온시켜 화소 어레이에 충전되었던 전하를 강제로 방전시키는 방전회로가 마련되어 있다. 그런데, 전원전압은 액정표시장치의 파워가 턴-온된 직후에도 일시적으로 변동될 수 있고 액정표시장치에 표시되는 이미지의 해상도가 변할 때에도 전원전압이 일시적으로 변동될 수 있다. 그 결과, 방전회로는 액정표시장치의 파워 온시에, 또는 입력 이미지의 해상도가 변할 때에 동작하여 표시화면이 일시적으로 떨리게 하는 등 표시 불량을 유발한다.
본 발명의 목적은 상기 종래 기술의 문제점들을 해결하고자 안출된 발명으로써 방전회로의 오동작을 방지하여 표시품질을 높이도록 한 액정표시장치와 그 구동방법를 제공하는데 있다.
본 발명의 액정표시장치는 다수의 데이터라인들, 상기 데이터라인들과 교차되는 n 개의 게이트라인들, 상기 데이터라인들과 게이트라인들의 교차부에 접속되는 다수의 TFT들, 및 상기 TFT들에 접속되는 액정셀들을 포함한 화소 어레이가 형성된 액정표시패널; 및 전원전압(Vcc)의 변화를 감지하고 상기 전원전압(Vcc)보다 높은 고전위 공급전압(Vdd)의 변화를 감지하여 상기 전원전압(Vcc)이 소정의 제1 기준전압(Vth)보다 낮아지고 상기 고전위 공급전압(Vdd)이 소정의 제2 기준전압(Vref)보다 낮아질 때 상기 TFT들의 문턱전압 이상의 전압을 상기 게이트라인들에 공급하여 상기 화소 어레이의 전하를 방전시키는 방전회로를 구비한다.
상기 액정표시장치의 파워 온 시에, 또는 상기 액정표시장치에 입력되는 이미지의 해상도가 변할 때, 상기 전원전압(Vcc)이 일시적으로 낮아지고 상기 고전위 공급전압(Vdd)은 상기 제2 기준전압(Vref) 이상을 유지한다.
상기 액정표시장치의 파워 오프시에 상기 전원전압(Vcc)이 상기 제1 기준전압 보다 낮게 떨어지고 상기 고전위 공급전압(Vdd)이 상기 제2 기준전압보다 낮게 떨어진다.
상기 액정표시장치의 파워 온 시에, 또는 상기 액정표시장치에 입력되는 이미지의 해상도가 변할 때, 상기 전원전압(Vcc)이 일시적으로 낮아지고 상기 고전위 공급전압(Vdd)은 상기 제2 기준전압(Vref) 이상을 유지한다.
상기 액정표시장치의 파워 오프시에 상기 전원전압(Vcc)이 상기 제1 기준전압 보다 낮게 떨어지고 상기 고전위 공급전압(Vdd)이 상기 제2 기준전압보다 낮게 떨어진다.
상기 액정표시장치의 구동방법은 전원전압(Vcc)의 변화를 감지하고 상기 전원전압(Vcc)보다 높은 고전위 공급전압(Vdd)의 변화를 감지하는 단계; 및 상기 전원전압(Vcc)이 소정의 제1 기준전압(Vth)보다 낮아지고 상기 고전위 공급전압(Vdd)이 소정의 제2 기준전압(Vref)보다 낮아질 때 액정표시패널의 화소 어레이에 형성된 TFT들의 문턱전압 이상의 전압을 상기 액정표시패널의 게이트라인들에 공급하여 상기 화소 어레이의 전하를 방전시키는 단계를 포함한다.
본 발명의 액정표시장치와 그 구동방법은 전원전압의 변화와 함께 고전위 전원전압의 변화를 감지하여 전원전압이 일시적으로 변동할 때 방전회로의 오동작을 방지하여 표시품질의 저하를 방지할 수 있다.
이하, 도 1 내지 도 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 1을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(10), 시스템보드(14), 타이밍 콘트롤러(11), 데이터 구동회로(12), 게이트 구동회로(13), 방전회로(15), 및 직류-직류 변환회로(이하, "DC-DC 변환회로"라 함)(16) 등을 구비한다. 데이터 구동회로(12)는 다수의 소스 드라이브 IC(Integrated Circuit)들을 포함한다. 게이트 구동회로(13)는 다수의 게이트 드라이브 IC들을 포함한다.
액정표시패널(10)은 두 장의 유리기판 사이에 액정층이 형성된다. 액정표시패널은 데이터라인들(D1~Dm, m은 자연수)과 게이트라인들(G1~Gn, n은 자연수)의 교차 구조에 의해 매트릭스 형태로 배치된 m×n 개의 액정셀들(Clc)을 포함한다.
액정표시패널(10)의 하부 유리기판에는 데이터라인들(D1~Dm), 게이트라인들(G1~Gn), TFT들, 및 스토리지 커패시터(Cst) 등을 포함한 화소 어레이가 형성된다. 액정셀들(Clc)은 TFT에 접속되어 화소전극들(1)과 공통전극(2) 사이의 전계에 의해 구동된다. 액정표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다.
공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다.
액정표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
본 발명에서 적용 가능한 액정표시패널(10)의 액정모드는 전술한 TN 모드, VA 모드, IPS 모드, FFS 모드뿐 아니라 어떠한 액정모드로도 구현될 수 있다. 또한, 본 발명의 액정표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 액정표시장치에서는 도면에서 생략된 백라이트 유닛이 필요하다.
시스템 보드(14)는 수직/수평 동기신호, 도트 클럭신호, 데이터 인에이블신호 등을 포함한 타이밍 신호, 디지털 비디오 데이터, 3.3V의 전원전압(Vcc)을 타이밍 콘트롤러(11)에 공급한다. 전원전압(Vcc)은 타이밍 콘트롤러(11), 데이터 구동회로(12), 게이트 구동회로(13), 방전회로(15), DC-DC 변환회로(16) 등 디지털 회 로부에 공급된다. 시스템 보드(14)는 스케일러 회로를 내장하여 타이밍 콘트롤러(11)에 공급될 디지털 비디오 데이터의 해상도를 조절한다. 시스템 보드(14)는 LVDS(Low Voltage Differential Signaling) 인터페이스를 통해 타이밍 신호, 디지털 비디오 데이터를 타이밍 콘트롤러(11)에 전송한다.
타이밍 콘트롤러(11)는 전원전압(Vcc)에 의해 구동되어 LVDS 수신회로를 통해 시스템 보드(14)로부터 수신되는 디지털 비디오 데이터를 정렬하여 데이터 구동회로(12)에 공급한다. 그리고 타이밍 콘트롤러(11)는 수직/수평 동기신호, 도트 클럭신호, 데이터 인에이블신호 등을 포함한 타이밍 신호를 이용하여 데이터 구동회로(12)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호와, 게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호를 발생한다. 게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트펄스(또는 스캔펄스)를 발생하는 첫 번째 게이트 드라이브 IC에 인가된다. 게이트 쉬프트 클럭(GSC)은 게이트 드라이브 IC들에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이브 IC들의 출력을 제어한다. 데이터 타이밍 제어신호는 소스 스타트 펄스(Source, Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 소스 스타트 펄스(SSP)는 데이터 구동회로(12)의 데이터 샘 플링 시작 시점을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 데이터 구동회로(12) 내에서 데이터의 샘플링 동작을 제어하는 클럭신호이다. 극성제어신호(POL)는 데이터 구동회로(12)로부터 출력되는 데이터전압의 수직 극성을 제어한다. 소스 출력 인에이블신호(SOE)는 데이터 구동회로(12)의 출력을 제어한다. 타이밍 콘트롤러(11)와 데이터 구동회로(12) 사이에서 mini LVDS 방식으로 디지털 비디오 데이터와 mini LVDS 클럭이 전송된다면 mini LVDS 클럭의 리셋신호 이후에 발생되는 첫 번째 클럭이 스타트 펄스 역할을 하므로 소스 스타트 펄스(SSP)는 생략될 수 있다.
데이터 구동회로(12)는 타이밍 콘트롤러(11)로부터 직렬로 입력되는 디지털 비디오 데이터(RGB)를 샘플링하고 래치하여 직렬 데이터 전송 체계를 병렬 데이터 전송 체계의 디지털 비디오 데이터(RGB)로 변환한다. 데이터 구동회로(12)는 극성제어신호(POL)에 응답하여 병렬 데이터 전송 체계로 변환된 디지털 비디오 데이터(RGB)를 정극성/부극성 데이터 전압으로 변환하고 소스 출력 인에이블신호(SOE)에 응답하여 데이터라인들(D1~Dm)에 공급한다.
게이트 구동회로(13)는 게이트 타이밍 제어신호들(GSP, GSC, GOE)에 응답하여 게이트펄스(또는 스캔펄스)를 게이트라인들(G1~Gn)에 순차적으로 공급한다.
방전회로(15)는 비교기와 논리곱 연산회로(이하, "AND 회로"라 함)를 이용하여 전원전압(Vcc)의 변동을 감지하고, 전원전압(Vcc)의 일시적 변동 여부를 판단한다. 방전회로(15)는 전원전압(Vcc)의 일시적 변동시에 화소 어레이의 TFT들을 턴-온시키지 않도 액정표시장치의 파워 오프시에만 화소 어레이의 TFT들을 턴-온시켜 파워 오프시에 화소 어레이에 충전되어 있던 잔류 전하를 빠르게 방전시킨다.
DC-DC 변환회로(16)는 전원전압(Vcc)을 승압 또는 감압하여 액정표시패널(10)에 공급되는 패널 구동전압들을 발생한다. DC-DC 변환회로(16)로부터 출력되는 패널 구동전압들은 12V 이상의 고전위 공급전압(Vdd), 정극성/부극성 감마기준전압(+VGMA, -VGMA), 대략 2.5∼3.3V의 공통전압(Vcom), 15V 이상의 게이트 하이전압(Vgh), -4V 이하의 게이트 로우전압(Vgl) 등을 포함한다. 정극성/부극성 감마기준전압(+VGMA, -VGMA)은 고전위 전원전압(Vdd)의 분압으로 발생되는 전압들로써 데이터 구동회로(12)의 디지털-아날로그 변환기(이하, "DAC"라 함)에 공급된다. 게이트 하이전압(Vgh)은 화소 어레이에 형성된 TFT의 문턱전압 이상으로 설정된 게이트펄스의 하이논리전압으로써 게이트 구동회로(13)의 레벨 쉬프터에 공급되고, 게이트 로우전압(Vgl)은 화소 어레이에 형성된 TFT의 오프전압으로 설정된 게이트펄스의 로우논리전압으로써 게이트 구동회로(14)의 레벨 쉬프터에 공급된다.
도 2는 데이터 구동회로(12)의 소스 드라이브 IC를 상세히 보여 주는 등가 회로도이다.
도 2를 참조하면, 데이터 구동회로(12)는 각각 k(k는 m보다 작은 양의 정수) 개의 데이터라인들(D1 내지 Dk)을 구동하는 다수의 소스 드라이브 IC들을 포함한다.
소스 드라이브 IC들 각각은 쉬프트 레지스터(21), 데이터 레지스터(22), 제1 래치(23), 제2 래치(24), DAC(25), 출력회로(26) 등을 포함한다.
쉬프트레지스터(21)는 타이밍 콘트롤러(11)로부터의 소스 샘플링 클럭(SSC) 을 쉬프트시킨다. 또한, 쉬프트 레지스터(21)는 이웃하는 다음 단의 소스 드라이브 IC의 쉬프트 레지스터(21)에 캐리신호(CAR)를 전달한다. 데이터 레지스터(22)는 타이밍 콘트롤러(11)로부터의 디지털 비디오 데이터를 일시 저장하고 그 데이터를 제1 래치(23)에 공급한다. 제1 래치(23)는 쉬프트 레지스터(21)로부터 순차적으로 입력되는 클럭에 따라 직렬로 입력되는 디지털 비디오 데이터들을 샘플링하여 래치한 다음, 래치한 데이터들을 동시에 출력한다. 제2 래치(24)는 제1 래치(23)로부터 입력되는 데이터들을 래치한 다음, 소스 출력 인에이블신호(SOE)에 응답하여 다른 소스 드라이브 IC들의 제2 래치와 동기하여 래치한 데이터들을 동시에 출력한다.
DAC(25)는 제2 래치(24)로부터 입력되는 디지털 비디오 데이터들을 정극성/부극성 감마 기준전압(+VGMA, -VGMA)으로 변환하여 정극성/부극성 데이터전압을 발생한다. 출력회로(26)는 소스 출력 인에이블신호(SOE)의 하이논리기간 동안 이웃한 차지쉐어전압(Charge share voltage)이나 공통전압(Vcom)을 데이터라인들(D1~Dk)에 공급한다. 차지쉐어전압은 소스 드라이브 IC들에서 이웃한 출력채널들을 단락(short)시켜 이웃한 정극성/부극성 데이터전압들의 평균전압으로 발생된다. 그리고 출력회로(26)는 소스 출력 인에이블신호(SOE)의 로우논리기간 동안 정극성/부극성 데이터전압을 데이터라인들(D1~Dk)에 공급한다.
도 3은 게이트 구동회로(13)를 상세히 나타내는 회로도이다.
도 3을 참조하면, 게이트 구동회로(13)는 데이터라인들(D1~Dm)에 공급되는 데이터전압에 동기되는 게이트펄스를 게이트라인들(G1~Gn)에 순차적으로 공급하기 위한 다수의 게이트 드라이브 IC들를 포함한다.
게이트 드라이브 IC들 각각은 쉬프트 레지스터(30), 레벨 쉬프터(32), 쉬프트 레지스터(30)와 레벨 쉬프터(32) 사이에 접속된 다수의 논리곱 게이트(이하, "AND 게이트"라 함)(31) 및 게이트 출력 인에이블신호(GOE)를 반전시키기 위한 인버터(33)를 구비한다.
쉬프트 레지스터(30)는 종속적으로 접속된 다수의 D-플립플롭을 이용하여 게이트 스타트 펄스(GSP)를 게이트 쉬프트 클럭(GSC)에 따라 순차적으로 쉬프트시킨다. AND 게이트들(31) 각각은 쉬프트 레지스터(30)의 출력신호와 게이트 출력 인에이블신호(GOE)의 반전신호를 논리곱하여 출력을 발생한다. 인버터(33)는 게이트 출력 인에이블신호(GOE)를 반전시켜 AND 게이트들(31)에 공급한다.
레벨 쉬프터(32)는 AND 게이트(31)의 출력전압 스윙폭을 액정표시패널(10)의 화소 어레이에 형성된 TFT들의 동작이 가능한 게이트 하이전압(Vgh)과 게이트 로우전압(Vgl) 사이의 스윙폭으로 쉬프트시킨다. 레벨 쉬프터(32)의 출력신호 즉, 게이트펄스는 게이트라인들(G1~Gk)에 순차적으로 공급된다.
쉬프트 레지스터(30)는 액정표시패널(10)의 화소 어레이 제조공정에서 그 화소 어레이와 함께 유리기판에 동시에 형성될 수 있다. 이 경우에, 레벨 쉬프터(32)는 유리기판에 형성되지 않고 타이밍 콘트롤러(11)와 함께 콘트롤 보드에 실장되거나, 소스 드라이브 IC들과 함께 소스 인쇄회로보드(Source Printed Circuit Board, S-PCB)에 실장될 수 있다.
도 4 및 도 5는 방전회로(15)를 상세히 보여 주는 회로도이다. 도 6은 방전 회로(15)의 입/출력 파형을 보여 주는 파형도이다.
도 4 내지 도 6을 참조하면, 방전회로(15)는 전압 검출기(41), 인버터 IC(42), 비교기(43), AND 회로(44), 및 레벨 쉬프터(32)를 구비한다.
전압 검출기(41)는 전원전압(Vcc)과 소정의 제1 기준전압(Vth)을 비교하여 전원전압(Vcc)이 제1 기준전압(Vth) 이상일 때 하이논리(H)의 출력신호를 발생하는 반면, 전원전압(Vcc)이 제1 기준전압(Vth) 보다 낮을 때 로우논리(H)의 출력신호를 발생하여 전원전압(Vcc)의 변화를 감지한다. 인버터 IC(42)는 전압 검출기(41)의 출력을 반전시켜 전압원압(Vcc)이 제1 기준전압(Vth) 보다 낮을 때 하이논리(H)의 출력신호를 발생한다.
비교기(43)는 소정의 제2 기준전압(Vref)과 고전위 공급전압(Vdd)을 비교하여 고전위 공급전압(Vdd)이 제2 기준전압(Vref) 이상이면 로우 논리의 출력신호를 발생하는 반면, 고전위 공급전압(Vdd)이 제2 기준전압(Vref) 보다 작으면 하이 논리의 출력신호를 발생한다. 이 비교기(43)는 도 5와 같이 비반전 입력단자(+)에 제2 기준전압(Vref)이 입력되고, 반전 입력단자(-)에 고전위 공급전압(Vdd)이 입력되는 차동 증폭기를 포함한다.
AND 회로(44)는 비교기(43)의 출력과 인버터 IC(42)의 출력을 논리곱(AND) 연산하여 비교기(43)의 출력과 인버터 IC(42)의 출력이 모두 하이논리일 때 하이논리의 출력신호를 발생하고 그 출력신호를 레벨 쉬프터(32)에 공급한다. 이를 위하여, AND 회로(44)는 도 5와 같이 비교기(43)의 출력단자와 레벨 쉬프터의 입력단자 사이에 접속된 제1 다이오드(D1), 인버터 IC(42)의 출력단자와 레벨 쉬프터의 입력 단자 사이에 접속된 제2 다이오드(D1), 및 전원전압(Vcc)이 공급되고 다이오드들(D1, D2)의 애노드단자와 레벨 쉬프터의 입력단자 사이에 접속된 저항(R)을 구비한다. 제1 다이오드(D1)의 캐소드단자는 비교기(43)의 출력단자에 접속되고, 제2 다이오드(D2)의 캐소드단자는 인버터 IC(42)의 출력단자에 접속된다.
레벨 쉬프터(32)는 AND 회로(44)의 출력이 하이논리로 입력될 때 게이트라인들(G1~Gn)에 게이트 하이전압(Vgh)을 공급하여 화소 어레이에 형성된 TFT들을 턴-온시킨다. 그리고 레벨 쉬프터(32)는 AND 회로(44)의 출력이 로우논리로 입력될 때 게이트라인들(G1~Gn)에 게이트 로우전압(Vgl)을 공급하여 화소 어레이에 형성된 TFT들을 턴-오프시킨다. 레벨 쉬프터(32)는 도 3에 도시된 레벨 쉬프터(32)를 공유하거나, 별도의 회로로 구현될 수 있다.
액정표시장치의 파워 오프시에 전원전압(Vcc)이 0V까지 떨어진 후에 그 전원전압(Vcc)보다 높은 고전위 공급전압(Vdd)이 0V까지 떨어진다. 고전위 공급전압(Vdd)이 출력되는 DC-DC 변환회로(16)의 출력단자에는 비교적 큰 용량의 전원 커패시터가 접속된다. 고전위 공급전압(Vdd)은 전원전압(Vcc)보다 높은 전압을 가지며, 전원 커패시터의 용량에 의해 전원 전압(Vcc)보다 늦게 떨어진다. 파워 오프시에 전압 검출기(15)는 로우 논리의 출력 즉, 0V의 기저전압(GND)을 출력하고, 인버터 IC(42)는 하이 논리의 출력을 발생한다. 비교기(43)는 액정표시장치의 파워 오프된 후에 고전위 공급전압(Vdd)이 제2 기준전압(Vref) 보다 낮아지면 하이논리의 출력신호를 발생한다. AND 회로(44)는 액정표시장치의 파워 오프시에 인버터 IC(42)로부터 하이논리 신호가 입력되고, 비교기(43)로부터 하이논리 신호가 입력 될 때 하이논리 신호를 발생한다. 레벨 쉬프터(32)는 AND 회로(44)로부터 3.3V의 하이논리 신호가 입력될 때 그 전압을 게이트 하이전압(Vgh)으로 레벨 쉬프팅시켜 게이트라인들(G1~Gn)에 접속된 화소 어레이의 TFT들을 턴-온시킨다. 따라서, 방전회로(15)는 액정표시장치의 파워 오프시에 전원전압(Vcc)과 고전위 공급전압(Vdd) 모두가 기저전압(GND)으로 떨어지면 화소 어레이의 TFT들을 턴-온시켜 화소 어레이에 충전되었던 전하들을 방전시킨다. 이 때, 잔류전하들은 TFT와 데이터라인들을 통해 방전된다.
액정표시장치의 파워 온시에, 또는 시스템 보드(14)에 의해 액정표시장치에 입력되는 이미지의 해상도가 변할 때, 전원전압(Vcc)이 도 6과 같이 일시적으로 낮아진다. 이에 비하여, 고전위 공급전압(Vdd)은 상대적으로 높은 전압과 전원 커패시터로 인하여, 액정표시장치의 파워 온시에 또는 액정표시장치에 입력되는 이미지의 해상도가 변할 때에 제2 기준전압(Vref) 보다 낮게 떨어지지 않는다. 도 6과 같이 전원전압(Vcc)이 일시적으로 변동되면, 전압 검출기(41)는 로우 논리 신호를 출력하고 인버터 IC(42)는 하이 논리 신호를 출력하지만, 비교기(43)는 고전위 공급전압(Vdd)이 제2 기준전압(Vref) 이상을 유지하므로 로우 논리 신호를 출력한다. 따라서, AND 회로(44)는 로우 논리의 출력을 발생하고 레벨 쉬프터(32)는 게이트 라인들(G1~Gn)에 게이트 로우전압(Vgl)을 공급한다.
결과적으로, 본 발명은 전원전압(Vcc)의 변화와 함께 고전위 전원전압(Vdd)의 변화를 감지하여 정상적으로 액정표시장치의 파워가 오프될 때에만 화소 어레이에 충전되었던 전하를 방전시키고, 전원전압(Vcc)이 일시적으로 변동할 때 방전회 로(15)의 오동작을 방지하여 표시품질의 저하를 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 나타내는 블록도이다.
도 2는 도 1에 도시된 데이터 구동회로의 소스 드라이브 IC를 상세히 보여 주는 회로도이다.
도 3은 도 1에 도시된 게이트 구동회로를 상세히 보여 주는 회로도이다.
도 4 및 도 5는 도 1에 도시된 방전회로를 상세히 보여 주는 회로도이다.
도 6은 도 1에 도시된 방전회로의 입/출력 신호를 보여 주는 파형도이다.
〈도면의 주요 부분에 대한 부호의 설명〉
10 : 액정표시패널 11 : 타이밍 콘트롤러
12 : 데이터 구동회로 13 : 게이트 구동회로
14 : 시스템 보드 15 : 방전회로
16 : DC-DC 변환회로
Claims (3)
- 다수의 데이터라인들, 상기 데이터라인들과 교차되는 n 개의 게이트라인들, 상기 데이터라인들과 게이트라인들의 교차부에 접속되는 다수의 TFT들, 및 상기 TFT들에 접속되는 액정셀들을 포함한 화소 어레이가 형성된 액정표시패널; 및전원전압(Vcc)의 변화를 감지하고 상기 전원전압(Vcc)보다 높은 고전위 공급전압(Vdd)의 변화를 감지하여 상기 전원전압(Vcc)이 소정의 제1 기준전압(Vth)보다 낮아지고 상기 고전위 공급전압(Vdd)이 소정의 제2 기준전압(Vref)보다 낮아질 때 상기 TFT들의 문턱전압 이상의 전압을 상기 게이트라인들에 공급하여 상기 화소 어레이의 전하를 방전시키는 방전회로를 구비하고,액정표시장치의 파워 온 시에, 또는 상기 액정표시장치에 입력되는 이미지의 해상도가 변할 때, 상기 전원전압(Vcc)이 일시적으로 낮아지고 상기 고전위 공급전압(Vdd)은 상기 제2 기준전압(Vref) 이상을 유지하며,상기 액정표시장치의 파워 오프시에 상기 전원전압(Vcc)이 상기 제1 기준전압 보다 낮게 떨어지고 상기 고전위 공급전압(Vdd)이 상기 제2 기준전압(Vref)보다 낮게 떨어지는 액정표시장치.
- 제 1 항에 있어서,상기 방전회로는,상기 전원전압과 상기 제1 기준전압을 비교하여 상기 전원전압이 상기 제1 기준전압보다 낮을 때 로우논리의 출력을 발생하는 전압 검출기;상기 전압 검출기의 출력을 반전시키는 인버터;상기 고전위 공급전압과 상기 제2 기준전압을 비교하여 상기 고전위 공급전압이 상기 제2 기준전압 이상일 때 로우논리의 출력을 발생하고 상기 고전위 공급전압이 상기 제2 기준전압보다 잘을 때 하이논리의 출력을 발생하는 비교기;상기 전압 검출기의 출력과 상기 비교기의 출력을 논리곱 연산하고 그 결과를 출력하는 AND 회로; 및상기 AND 회로의 출력이 하이논리일 때 상기 TFT들의 문턱전압 이상의 전압으로 설정된 게이트 하이전압을 상기 게이트라인들에 공급하는 레벨 쉬프터를 구비하는 액정표시장치.
- 전원전압(Vcc)의 변화를 감지하고 상기 전원전압(Vcc)보다 높은 고전위 공급전압(Vdd)의 변화를 감지하는 단계; 및상기 전원전압(Vcc)이 소정의 제1 기준전압(Vth)보다 낮아지고 상기 고전위 공급전압(Vdd)이 소정의 제2 기준전압(Vref)보다 낮아질 때 액정표시패널의 화소 어레이에 형성된 TFT들의 문턱전압 이상의 전압을 상기 액정표시패널의 게이트라인들에 공급하여 상기 화소 어레이의 전하를 방전시키는 단계를 포함하고,액정표시장치의 파워 온 시에, 또는 상기 액정표시장치에 입력되는 이미지의 해상도가 변할 때, 상기 전원전압(Vcc)이 일시적으로 낮아지고 상기 고전위 공급전압(Vdd)은 상기 제2 기준전압(Vref) 이상을 유지하며,상기 액정표시장치의 파워 오프시에 상기 전원전압(Vcc)이 상기 제1 기준전압 보다 낮게 떨어지고 상기 고전위 공급전압(Vdd)이 상기 제2 기준전압(Vref)보다 낮게 떨어지는 액정표시장치의 구동방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080134146A KR101537412B1 (ko) | 2008-12-26 | 2008-12-26 | 액정표시장치와 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080134146A KR101537412B1 (ko) | 2008-12-26 | 2008-12-26 | 액정표시장치와 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100076198A KR20100076198A (ko) | 2010-07-06 |
KR101537412B1 true KR101537412B1 (ko) | 2015-07-17 |
Family
ID=42637947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080134146A KR101537412B1 (ko) | 2008-12-26 | 2008-12-26 | 액정표시장치와 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101537412B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101989931B1 (ko) * | 2012-09-20 | 2019-06-17 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR102196446B1 (ko) * | 2014-12-24 | 2020-12-30 | 엘지디스플레이 주식회사 | 구동 집적회로와 그 구동방법 및 그를 포함한 표시장치 |
KR102450256B1 (ko) * | 2015-09-30 | 2022-09-30 | 엘지디스플레이 주식회사 | 액정표시장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3799869B2 (ja) * | 1999-03-30 | 2006-07-19 | セイコーエプソン株式会社 | 電源回路を搭載した半導体装置並びにそれを用いた液晶装置及び電子機器 |
KR20070032121A (ko) * | 2005-09-16 | 2007-03-21 | 엘지.필립스 엘시디 주식회사 | 구동회로와 그 구동방법 및 이를 구비한 액정표시장치 |
KR20080063020A (ko) * | 2006-12-29 | 2008-07-03 | 엘지디스플레이 주식회사 | 액정표시장치 |
-
2008
- 2008-12-26 KR KR1020080134146A patent/KR101537412B1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3799869B2 (ja) * | 1999-03-30 | 2006-07-19 | セイコーエプソン株式会社 | 電源回路を搭載した半導体装置並びにそれを用いた液晶装置及び電子機器 |
KR20070032121A (ko) * | 2005-09-16 | 2007-03-21 | 엘지.필립스 엘시디 주식회사 | 구동회로와 그 구동방법 및 이를 구비한 액정표시장치 |
KR20080063020A (ko) * | 2006-12-29 | 2008-07-03 | 엘지디스플레이 주식회사 | 액정표시장치 |
Also Published As
Publication number | Publication date |
---|---|
KR20100076198A (ko) | 2010-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9070341B2 (en) | Liquid crystal display device and driving method thereof | |
US8432343B2 (en) | Liquid crystal display device and driving method thereof | |
TWI406240B (zh) | Liquid crystal display and its control method | |
KR101957489B1 (ko) | 액정표시장치의 전원 공급 장치와 그 방법 | |
KR102031685B1 (ko) | 액정표시장치 및 그의 구동방법 | |
KR101818247B1 (ko) | 액정표시장치 및 그 구동방법 | |
TW201301256A (zh) | 顯示裝置及其驅動方法 | |
TWI383352B (zh) | 影像顯示裝置的低功率驅動方法與驅動信號產生方法 | |
KR101808338B1 (ko) | 표시장치와 그 게이트펄스 제어방법 | |
KR20100056145A (ko) | 액정표시장치 | |
KR101585687B1 (ko) | 액정표시장치 | |
KR101696458B1 (ko) | 액정표시장치 | |
KR101653006B1 (ko) | 액정표시장치와 그 소비전력 저감방법 | |
KR101589752B1 (ko) | 액정표시장치 | |
KR101510905B1 (ko) | 액정표시장치 | |
KR20160017871A (ko) | 액정표시장치 | |
KR101537412B1 (ko) | 액정표시장치와 그 구동방법 | |
KR101696459B1 (ko) | 액정표시장치와 그 구동 방법 | |
KR20080105672A (ko) | 액정표시장치와 그 구동방법 | |
KR101354432B1 (ko) | 액정표시장치와 그 구동방법 | |
KR20130071995A (ko) | 액정표시장치와 그 구동방법 | |
KR101846544B1 (ko) | 액정표시장치와 그 구동방법 | |
KR20160083368A (ko) | 액정표시장치 | |
KR101633119B1 (ko) | 백라이트유닛과 이를 이용한 액정표시장치 | |
KR20150078828A (ko) | 액정표시장치의 전원 공급 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |