KR102050098B1 - 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치 - Google Patents

강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치 Download PDF

Info

Publication number
KR102050098B1
KR102050098B1 KR1020180039118A KR20180039118A KR102050098B1 KR 102050098 B1 KR102050098 B1 KR 102050098B1 KR 1020180039118 A KR1020180039118 A KR 1020180039118A KR 20180039118 A KR20180039118 A KR 20180039118A KR 102050098 B1 KR102050098 B1 KR 102050098B1
Authority
KR
South Korea
Prior art keywords
circuit board
printed circuit
sensor
sensing result
result value
Prior art date
Application number
KR1020180039118A
Other languages
English (en)
Other versions
KR20190115879A (ko
Inventor
류장현
Original Assignee
주식회사 치크리트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 치크리트 filed Critical 주식회사 치크리트
Priority to KR1020180039118A priority Critical patent/KR102050098B1/ko
Publication of KR20190115879A publication Critical patent/KR20190115879A/ko
Application granted granted Critical
Publication of KR102050098B1 publication Critical patent/KR102050098B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/17Post-manufacturing processes
    • H05K2203/178Demolishing, e.g. recycling, reverse engineering, destroying for security purposes; Using biodegradable materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

본 발명은 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치에 관한 것으로, IC 칩 등과 같은 부품소자들이 회로 패턴에 의해 연결되어 실장된 인쇄회로기판; 인쇄회로기판에 실장된 부품소자 및 회로 패턴들이 외부로 노출되지 않도록, 인쇄회로기판을 감싸는 소자노출 방지 커버; 소자노출 방지 커버가 인쇄회로기판으로부터 분리되어 인쇄회로기판에 실장된 부품소자가 외부로 노출되는 것을 감지하고, 그 센싱 결과 값을 제공하는 감지센서; 및 인쇄회로기판의 일측에 실장되고, 인쇄회로기판의 부품소자들과 연결되며, 감지센서로부터 인쇄회로기판이 외부로 노출되는 것이 감지되어 기설정된 센싱 결과값 이상의 센경 결과 값이 인가되면, 인쇄회로기판에 실장된 부품소자에 과부하 전압을 공급하는 과부하 전압 공급기를 포함한다.

Description

강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치{Printed circuit board automatic destruction device for prevention of forced analysis}
본 발명은 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치에 관한 것으로, 더욱 상세하게는 전자 회로가 구비된 보드를 강제적으로 분석하고자 할 경우 해당 보드를 강제적으로 파괴하는 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치에 관한 것이다.
일반적으로 전자제품은 인쇄회로기판상에 저항, 콘덴서, 다이오드, 정류 소자 트렌지스터, IC(Integrated Circuit) 칩 등과 같은 소자들이 실장되고, 인쇄회로기판을 전자제품의 하우징이 감싸게 된다.
이러한 일반적인 전자제품은 단순히 전자제품의 하우징을 개방하는 것만으로도 인쇄회로기판이 외부로 노출되기 때문에 타인이 전자제품을 개방하여 보드를 강제적으로 분석할 경우 이를 방지할 수 있는 방법이 없는 문제점이 있다.
본 발명은 종래 문제점을 해결하기 위해 안출된 것으로, 본 발명의 목적은 타인이 전자제품을 강제적으로 개방하여 보드를 분석하고자 할 경우, 전자제품의 보드를 분석할 수 없도록 해당 보드를 강제적으로 파괴할 수 있는 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치을 제공하고자 한다.
본 발명의 목적은 이상에서 언급한 목적으로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
전술한 목적을 달성하기 위한 본 발명의 일면에 따른 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치는 IC 칩 등과 같은 부품소자들이 회로 패턴에 의해 연결되어 실장된 인쇄회로기판; 상기 인쇄회로기판에 실장된 부품소자 및 회로 패턴들이 외부로 노출되지 않도록, 상기 인쇄회로기판을 감싸는 소자노출 방지 커버; 상기 소자노출 방지 커버가 상기 인쇄회로기판으로부터 분리되어 상기 인쇄회로기판에 실장된 부품소자가 외부로 노출되는 것을 감지하고, 그 센싱 결과 값을 제공하는 감지센서; 및 상기 인쇄회로기판의 일측에 실장되고, 상기 인쇄회로기판의 부품소자들과 연결되며, 상기 감지센서로부터 상기 인쇄회로기판이 외부로 노출되는 것이 감지되어 기설정된 센싱 결과값 이상의 센경 결과 값이 인가되면, 상기 인쇄회로기판의 실장된 부품소자에 과부하 전압을 공급하는 과부하 전압 공급기;를 포함한다.
본 발명의 일 실시예에 채용된 감지센서는, 하나 이상의 조도센서로 이루어진 것이 바람직하다.
그리고 상기 조도센서는, 상부가 개방되고, 상기 조도센서의 측면을 폐쇄하는 센서 커버를 더 포함하고, 상기 소자노출 방지 커버와 결합시 상기 센서 커버의 개방된 상부가 폐쇄되는 것이 바람직하다.
한편, 상기 과부하 전압 공급기는 기 설정된 구동전압보다 높은 과전압을 인가하는 전원부; 및 상기 복수개의 조도센서로부터 인가되는 센싱 결과 값의 인가 순서에 따라, 상기 전원부를 통해 인가되는 과전압의 인가 여부를 제어하는 제어부를 포함한다.
본 발명의 일 실시예에 따른 상기 감지센서는 충격센서를 더 포함하고, 상기 과부하 전압 공급기의 제어부는, 상기 충격센서로부터 기설정된 시간동안 센싱 결과 값이 인가되고, 상기 조도 센서로부터 기설정된 값 이상의 센싱 결과 값을 인가되는 경우, 상기 전원부를 통해 인가되는 과전압의 인가 여부를 제어할 수 있다.
여기서, 상기 전원부는, 상기 인쇄회로기판의 부품소자에 과전압을 인가하는 배터리인 것이 바람직하다.
본 발명의 일 실시예에 채용된 다른 전원부는 입력되는 구동전압을 기 설정된 과전압으로 승압할 수도 있다.
본 발명의 일 실시예에 따르면, 인쇄회로기판의 특징을 분석하고자 전자제품을 분해할 경우, 과부하 전압을 인가하여 인쇄회로기판에 실장된 부품소자를 파괴함으로써, 전자제품을 분해하여 인쇄회로기판의 특성을 분석할 수 없는 효과가 있다.
본 발명의 일 실시예에 따르면, 단순히 조도센서의 결과 값을 통해 인쇄회로기판에 실장된 부품소자를 파손시키는 것이 아니라, 조도센서로부터 인가되는 센싱 결과 값의 인가 순서에 따라 과전압의 인가 여부를 제어함으로써, 인쇄회로기판의 보호를 위한 물리적인 보안 수단으로 이용할 수 있는 장점이 있다.
도 1은 본 발명의 일 실시예에 따른 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치를 설명하기 위한 기능블럭도.
도 2는 본 발명의 일 실시예에 채용된 감지센서를 설명하기 위한 참고도.
도 3은 본 발명의 일 실시예에 채용된 과부가 전압 공급기를 설명하기 위한 기능블럭도.
도 4는 본 발명에 다른 실시예에 채용된 감지센서를 설명하기 위한 사시도.
도 5는 본 발명에 또 다른 실시예에 채용된 감지센서를 설명하기 위한 기능블럭도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 한편, 본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성소자, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성소자, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
이하, 본 발명의 바람직한 실시예에 대하여 첨부한 도면을 참조하여 상세히 설명하기로 한다. 도 1은 본 발명의 일 실시예에 따른 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치을 설명하기 위한 측면도이다.
도 1에 도시된 바와 같이, 본 발명의 일 실시예에 따른 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치는 인쇄회로기판(100), 소자노출 방지 커버(200), 감지센서(300) 및 과부하 전압 공급기(400)를 포함하여 이루어진다.
인쇄회로기판(100)은 IC 칩 등과 같은 부품소자들이 회로 패턴에 의해 연결되어 실장된다. 이러한 인쇄회로기판(100)에 실장된 부품소자(101)들은 구동 전원부(미도시)를 통해 공급되는 구동전원에 의해 동작되는 것이 바람직하다.
그리고 소자노출 방지 커버(200)는 상기 인쇄회로기판(100)에 실장된 부품소자(101) 및 회로 패턴들이 외부로 노출되지 않도록, 상기 인쇄회로기판(100)을 감싸도록 형성되는 것이 바람직하다. 본 발명의 일 실시예에 채용된 소자노출 방지 커버(200)는 인쇄회로기판(100)과 같은 재질이 이용될 수 있으나, 그 재질을 한정하는 것은 아니다.
또한, 감지센서(300)는 소자노출 방지 커버(200)가 상기 인쇄회로기판(100)으로부터 분리되어 상기 인쇄회로기판(100)에 실장된 부품소자(101)가 외부로 노출되는 것을 감지하고, 그 센싱 결과 값을 과부하 전압 공급기(400)로 제공하는 역할을 한다. 본 발명의 일 실시예에서는 조도센서(310)가 이용되고 있으나 상기 인쇄회로기판(100)과 상기 소자노출 방지 커버(200)간의 분리를 감지할 수 있는 센서의 이용이 가능하다.
그리고 과부하 전압 공급기(400)는 상기 인쇄회로기판(100)의 일측에 실장되고, 상기 인쇄회로기판(100)의 부품소자(101)들과 회로 패턴을 통해 연결되며, 상기 감지센서(300)로부터 상기 인쇄회로기판(100)이 외부로 노출되는 것이 감지되어 기설정된 센싱 결과값 이상의 센경 결과 값이 인가되면, 상기 인쇄회로기판(100)에 실장된 부품소자(101)에 과부하 전압을 공급하여 상기 인쇄회로기판(100)에 실장된 부품소자(101)를 파괴하는 역할을 한다.
이러한 본 발명의 일 실시예에 따르면, 인쇄회로기판(100)의 특징을 분석하고자 전자제품을 분해할 경우, 과부하 전압을 인가하여 인쇄회로기판(100)에 실장된 부품소자(101)를 파괴함으로써, 전자제품을 분해하여 인쇄회로기판(100)의 특성을 분석할 수 없게 하는 효과가 있다.
한편, 본 발명의 일 실시예에 채용된 감지센서(300)는, 하나 이상의 조도센서(310)로 이루어질 수 있다.
이와 같이, 본 발명의 일 실시예에서와 같이, 감지센서(300)가 하나 이상의 조도센서(310)로 이루어짐으로써, 감지센서(300)의 일부 소자가 정상적으로 작동하지 않더라도 인쇄회로기판(100)을 분해하여 분석하는 것을 방지할 수 있는 효과가 있다.
본 발명의 일 실시예에 채용된 조도센서(310)는 도 2에 도시된 바와 같이, 상부가 개방되고 상기 조도센서(310)의 측면을 폐쇄하는 센서 커버(301)를 더 포함하고, 상기 소자노출 방지 커버(200)와 결합시 상기 센서 커버(301)의 개방된 상부가 폐쇄되는 것이 바람직하다.
이와 같이, 상기 조도센서(310)가 센서 커버(301)를 구비하고 있을 경우, 전자제품의 조립이 용이한 장점이 있다.
한편, 본 발명의 일 실시예에 채용된 과부하 전압 공급기(400)는 도 3에 도시된 바와 같이, 전원부(410), 분리 식별 정보 저장부(420) 및 제어부(430)를 포함하여 이루어진다.
전원부(410)는 기 설정된 구동전압보다 높은 과전압을 인가하는 역할을 한다.
분리 식별 정보 저장부(420)는 복수개의 조도센서(310)로부터 인가되는 센싱 결과 값의 인가 순서에 대한 식별 정보가 저장된다.
그리고 제어부(430)는 상기 분리 식별 정보 저장부(420)에 저장된 센싱 결과 값의 인가 순서에 대한 식별 정보와 도 4에 도시된 상기 복수개의 조도센서(310)로부터 인가되는 센싱 결과 값의 인가 순서를 비교하여, 상기 전원부(410)를 통해 인가되는 과전압의 인가 여부를 제어하는 역할을 한다.
본 실시예에서와 같이, 단순히 조도센서(310)의 결과 값을 통해 인쇄회로기판(100)에 실장된 부품소자(101)를 파손시키는 것이 아니라, 조도센서(310)로부터 인가되는 센싱 결과 값의 인가 순서에 따라 과전압의 인가 여부를 제어함으로써, 인쇄회로기판(100)의 보호를 위한 물리적인 보안 수단으로 이용할 수 있는 장점이 있다.
본 발명의 다른 실시예에 따른 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치는 도 5에 도시된 바와 같이, 감지센서(300)에 충격센서(320)가 더 포함될 수 있다.
이러한 경우 상기 과부하 전압 공급기(400)의 제어부(430)는 상기 충격센서(320)로부터 기설정된 시간동안 센싱 결과 값이 인가되고, 상기 조도센서(310)로부터 기설정된 값 이상의 센싱 결과 값을 인가되는 경우, 상기 전원부(410)를 통해 인가되는 과전압의 인가 여부를 제어할 수 있다.
본 발명의 일 실시예에 채용된 전원부(410)는 상기 인쇄회로기판(100)의 부품소자(101)를 파괴할 수 있는 과전압을 인가하는 배터리인 것이 바람직하다.
한편, 본 발명의 일 실시예에 채용된 다른 전원부(411)는 입력되는 구동전압을 기 설정된 과전압으로 승압하여 부품소자(101)에 공급할 수 있다.
본 발명의 일 실시예에 채용된 또 다른 전원부(412)는 구동전압의 극성을 반전시켜 부품소자(101)에 공급할 수 있다.
본 발명의 다른 실시예에서는, 상기 인쇄회로기판에 IC 칩 등과 같은 부품소자들이 회로 패턴과 연결되지 않은 위조 패턴이 더 구비될 수 있다.
이와 같이, 본 발명의 다른 실시예에 따르면, 인쇄회로기판상에 위조 패턴 구비됨으로써, 인쇄회로기판이 과전압에 의해 파괴된 후 회로 패턴의 분석을 용이하지 않게 하는 장점이 있다.
또한, 본 발명의 다른 실시예에서는 상기 전원부(400)로부터 공급되는 과전압에 의해 동작하여, 인쇄회로기판의 회로 패턴을 분석하지 못하도록, 인쇄회로기판을 녹이는 물질을 인쇄회로기판의 표면에 도포시키는 표면처리부를 더 구비한다.
이와 같이, 본 발명의 다른 실시예에 따르면, 상기 위조 패턴이 구비되고 표면처리부에 의해 인쇄회로기판의 표면이 녹아 버림에 따라, 해당 인쇄회로기판이 외부로 노출되더라도 회로 패턴의 분석을 어렵게 만드는 장점이 있다.
이상, 본 발명의 구성에 대하여 첨부 도면을 참조하여 상세히 설명하였으나, 이는 예시에 불과한 것으로서, 본 발명이 속하는 기술분야에 통상의 지식을 가진자라면 본 발명의 기술적 사상의 범위 내에서 다양한 변형과 변경이 가능함은 물론이다. 따라서 본 발명의 보호 범위는 전술한 실시예에 국한되어서는 아니 되며 이하의 특허청구범위의 기재에 의하여 정해져야 할 것이다.
100 : 인쇄회로기판 200 : 소자노출 방지 커버
300 : 감지센서 400 : 과부하 전압 공급기

Claims (8)

  1. IC 칩 등과 같은 부품소자들이 회로 패턴에 의해 연결되어 실장된 인쇄회로기판;
    상기 인쇄회로기판에 실장된 부품소자 및 회로 패턴들이 외부로 노출되지 않도록, 상기 인쇄회로기판을 감싸는 소자노출 방지 커버;
    상기 소자노출 방지 커버가 상기 인쇄회로기판으로부터 분리되어 상기 인쇄회로기판에 실장된 부품소자가 외부로 노출되는 것을 감지하고, 그 센싱 결과 값을 제공하는 복수개의 조도센서를 구비한 감지센서; 및
    상기 인쇄회로기판의 일측에 실장되고, 상기 인쇄회로기판의 부품소자들과 연결되며, 상기 감지센서로부터 상기 인쇄회로기판이 외부로 노출되는 것이 감지되어 기설정된 센싱 결과값 이상의 센경 결과 값이 인가되면, 상기 인쇄회로기판에 실장된 부품소자에 과부하 전압을 공급하는 과부하 전압 공급기;를 포함하되,
    상기 조도센서는, 상부가 개방되고, 상기 조도센서의 측면을 폐쇄하는 센서 커버를 더 포함하고, 상기 소자노출 방지 커버와 결합시 상기 센서 커버의 개방된 상부가 폐쇄되고,
    상기 과부하 전압 공급기는, 기 설정된 구동전압보다 높은 과전압을 인가하는 전원부; 복수개의 조도센서로부터 인가되는 센싱 결과 값의 인가 순서에 대한 식별 정보가 저장된 분리식별 정보 저장부; 및 상기 분리 식별 정보 저장부에 저장된 센싱 결과 값의 인가 순서에 대한 식별 정보와 상기 복수개의 조도센서로부터 인가되는 센싱 결과 값의 인가 순서를 비교하여, 상기 전원부를 통해 인가되는 과전압의 인가 여부를 제어하는 제어부를 포함하는 것인 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 제 1항에 있어서,
    상기 감지센서는 충격센서를 더 포함하고,
    상기 과부하 전압 공급기의 제어부는,
    상기 충격센서로부터 기설정된 시간동안 센싱 결과 값이 인가되고, 상기 조도 센서로부터 기설정된 값 이상의 센싱 결과 값을 인가되는 경우, 상기 전원부를 통해 인가되는 과전압의 인가 여부를 제어하는 것인 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치.
  6. 제 1항에 있어서,
    상기 전원부는,
    상기 인쇄회로기판의 부품소자에 과전압을 인가하는 배터리인 것을 특징으로 하는 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치.
  7. 제 1항에 있어서,
    상기 전원부는,
    입력되는 구동전압을 기 설정된 과전압으로 승압하는 것인 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치.
  8. 제 1항에 있어서,
    상기 인쇄회로기판에 IC 칩 등과 같은 부품소자들이 회로 패턴과 연결되지 않은 위조 패턴이 더 구비된 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치.





KR1020180039118A 2018-04-04 2018-04-04 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치 KR102050098B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180039118A KR102050098B1 (ko) 2018-04-04 2018-04-04 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180039118A KR102050098B1 (ko) 2018-04-04 2018-04-04 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치

Publications (2)

Publication Number Publication Date
KR20190115879A KR20190115879A (ko) 2019-10-14
KR102050098B1 true KR102050098B1 (ko) 2019-11-28

Family

ID=68171622

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180039118A KR102050098B1 (ko) 2018-04-04 2018-04-04 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치

Country Status (1)

Country Link
KR (1) KR102050098B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102359812B1 (ko) * 2019-12-03 2022-02-07 주식회사 현대케피코 전자 제어 장치 및 그 제어 방법

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102505538B1 (ko) * 2014-10-20 2023-03-03 베드락 오토메이션 플렛폼즈 인크. 산업 제어 시스템을 위한 탬퍼 방지 모듈

Also Published As

Publication number Publication date
KR20190115879A (ko) 2019-10-14

Similar Documents

Publication Publication Date Title
KR102050098B1 (ko) 강제 분석 방지를 위한 인쇄회로기판 자동 파괴 장치
US9189656B1 (en) IC chip package disabling device
US20190258831A1 (en) Method and Apparatus for Destroying Nonvolatile Computer Memory
ATE419179T1 (de) Einrichtung zum identifizieren von tabletten an einer tablettenkassette für eine automatische tablettenabpackmaschine sowie verfahren zum steuern einer solchen einrichtung
JP2001252449A (ja) 回路基板ケースの封止構造
WO2009151676A3 (en) Method and circuit for efuse protection
ATE211853T1 (de) Schaltungsanordnung und verfahren zum betreiben eines sicherungselements
JP5976308B2 (ja) 攻撃の場合のマイクロ回路カードの指令手段の電源の安全確保
JPH05158800A (ja) 秘密にされるべき回路の解析を阻止する装置と方法
CA2213966A1 (en) Monitoring control apparatus
JP2007014195A (ja) 不足電圧保護装置
EP3142087A1 (en) Product presence sensor security device
US10296740B2 (en) System and method for detecting activities within a bootstrap of a computerized device based on monitoring of power consumption
US7836516B2 (en) Circuit arrangement and method for protecting electronic components against illicit manipulation
WO2007056222A3 (en) Monitor device for monitoring the exposure of circuits to current and voltage from a tool
KR970706634A (ko) 파워 온 리셋 회로(power-on reset circuit)
JPH08115267A (ja) 情報秘匿機構
US10984141B2 (en) Self-powering tamper detection and response system architecture
CN105787397A (zh) 一种机箱开盖侦测系统及实现方法
JP6248660B2 (ja) 回路装置及び電源システム
US20190026503A1 (en) Computer Security Environment
SE9902532L (sv) Apparatus and method for safeguarding electronic equipment from theft
US20040120382A1 (en) Structure and method of thermally protecting power devices for airbag deployment
US11999318B2 (en) Tamper detection system
JP4489913B2 (ja) 遊技機用電子デバイス搭載回路基板

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right