KR102009890B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102009890B1
KR102009890B1 KR1020120143398A KR20120143398A KR102009890B1 KR 102009890 B1 KR102009890 B1 KR 102009890B1 KR 1020120143398 A KR1020120143398 A KR 1020120143398A KR 20120143398 A KR20120143398 A KR 20120143398A KR 102009890 B1 KR102009890 B1 KR 102009890B1
Authority
KR
South Korea
Prior art keywords
display panel
conductive patterns
wiring
gate
conductive
Prior art date
Application number
KR1020120143398A
Other languages
English (en)
Other versions
KR20140075920A (ko
Inventor
윤순일
홍성진
윤중선
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120143398A priority Critical patent/KR102009890B1/ko
Publication of KR20140075920A publication Critical patent/KR20140075920A/ko
Application granted granted Critical
Publication of KR102009890B1 publication Critical patent/KR102009890B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시 패널; 표시 패널에 게이트신호를 공급하는 게이트 구동부; 표시 패널에 데이터신호를 공급하는 데이터 구동부; 표시 패널의 비표시 영역에 형성된 배선들; 및 표시 패널의 비표시 영역에서 배선들과 인접하여 형성되고 외부로부터 유입된 정전기를 유도하도록 어느 한점이 모서리나 꼭짓점을 포함하는 돌출부를 갖는 도전성 패턴들을 포함하는 표시장치를 제공한다.

Description

표시장치{Display Device}
본 발명의 실시예는 표시장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 현재 액정표시장치, 유기전계발광표시장치 및 전기영동표시장치 등과 같은 표시장치는 소형, 중형 및 대형에 이르기까지 구현되고 있다.
앞서 설명한 바와 같은 표시장치는 매트릭스 형태로 배치된 서브 픽셀들을 포함하는 표시 패널, 표시 패널을 구동하는 구동부 및 구동부를 제어하는 타이밍 제어부가 포함된다. 구동부에는 표시 패널에 게이트신호를 공급하는 게이트 구동부 및 표시 패널에 데이터신호를 공급하는 데이터 구동부 등이 포함된다.
앞서 설명된 표시장치 중 일부는 표시 패널의 외곽 베젤 영역 상에 각종 신호배선 및 전원배선 등이 형성된다. 표시 패널의 외곽 베젤 영역 상에 위치하는 신호배선 및 전원배선은 상하 좌우에서 유입되는 정전기에 취약하다.
정전기는 표시 패널의 제조 공정상에서 건식 식각 시 유입되거나 기판 이송 시 유입되는 등 외부로부터 다양한 경로를 통해 유입된다. 신호배선 및 전원배선에 정전기가 유입되면 상호 인접한 배선들이 합선되거나 단선되는 문제를 유발하게 되어 결국, 표시장치의 표시 불량 등을 초래하므로 이의 개선이 요구된다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명은 외부로부터 유입되는 정전기에 의해 상호 인접한 배선들이 합선되거나 단선되는 문제를 효율적으로 개선 및 방지하여 표시장치의 표시 불량 등을 해결할 수 있는 표시장치를 제공하는 것이다.
상술한 과제 해결 수단으로 본 발명은 표시 패널; 표시 패널에 게이트신호를 공급하는 게이트 구동부; 표시 패널에 데이터신호를 공급하는 데이터 구동부; 표시 패널의 비표시 영역에 형성된 배선들; 및 표시 패널의 비표시 영역에서 배선들과 인접하여 형성되고 외부로부터 유입된 정전기를 유도하도록 어느 한점이 모서리나 꼭짓점을 포함하는 돌출부를 갖는 도전성 패턴들을 포함하는 표시장치를 제공한다.
도전성 패턴들은 배선들의 외측, 내측 또는 외측 및 내측에 형성될 수 있다.
도전성 패턴들은 배선들보다 얇은 배선 폭을 갖는 도전성 배선에 의해 전기적으로 연결될 수 있다.
도전성 배선은 고전위 전압보다 낮은 전압을 전달하는 패드나 전극에 전기적으로 연결될 수 있다.
도전성 패턴들 및 도전성 배선은 유입된 정전기에 의해 용융되거나 제거될 수 있다.
도전성 패턴들은 상호 이격 또는 인접하여 형성되고 전기적으로 플로팅될 수 있다.
도전성 패턴들은 삼각형 형상, 사각형 형상, 마름모 형상, 육각형 형상 및 랜덤 형상 중 선택된 하나 또는 이들의 조합으로 구성될 수 있다.
도전성 패턴들은 배선들이 배선된 경로를 따라 형성되거나 일부 영역에 형성될 수 있다.
도전성 패턴들은 N(N은 2 이상 정수)개의 그룹으로 구분되어 배선들 사이에 형성될 수 있다.
배선들은 게이트 구동부 및 표시 패널에 신호를 전달하는 신호배선과 전원배선을 포함할 수 있다.
본 발명은 표시 패널의 비표시영역에 정전기를 유도할 수 있는 패턴이나 배선을 형성하여 외부로부터 유입되는 정전기에 의해 상호 인접한 배선들이 합선되거나 단선되는 문제를 효율적으로 개선 및 방지하여 표시장치의 표시 불량 등을 해결할 수 있는 표시장치를 제공하는 효과가 있다.
도 1은 본 발명의 실시예에 따른 표시장치를 개략적으로 나타낸 블록도.
도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 구성도.
도 3은 도 1에 도시된 표시장치의 구성도.
도 4는 본 발명의 제1실시예에 따른 표시장치의 요부를 설명하기 위한 확대도.
도 5는 제1실시예의 변형 예시도.
도 6은 본 발명의 제2실시예에 따른 표시장치의 요부를 설명하기 위한 확대도.
도 7은 제2실시예의 변형 예시도.
도 8은 본 발명의 제3실시예에 따른 표시장치의 요부를 설명하기 위한 확대도.
도 9는 제3실시예의 변형 예시도.
도 10은 본 발명의 제4실시예에 따른 표시장치의 요부를 설명하기 위한 확대도.
도 11은 제4실시예의 변형 예시도.
도 12는 본 발명의 제5실시예에 따른 표시장치의 요부를 설명하기 위한 확대도.
도 13은 제5실시예의 변형 예시도.
도 14는 도전성 패턴들의 다양한 예시도.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
도 1은 본 발명의 실시예에 따른 표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 구성도이며, 도 3은 도 1에 도시된 표시장치의 구성도이다.
본 발명의 일 실시예에 따른 표시장치에는 영상 처리부(110), 타이밍 제어부(120), 게이트 구동부(130), 데이터 구동부(140), 표시 패널(150) 및 전원 공급부(160)가 포함된다.
영상 처리부(110)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 및 데이터신호(DATA)를 타이밍 제어부(120)에 공급한다.
타이밍 제어부(120)는 영상 처리부(110)로부터 공급된 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 등의 타이밍신호를 이용하여 데이터 구동부(140)와 게이트 구동부(130)의 동작 타이밍을 제어한다.
타이밍 제어부(120)는 타이밍신호를 이용하여 영상 처리부(110)로부터 공급된 데이터신호(DATA)를 데이터 구동부(140)에 공급한다. 타이밍 제어부(120)는 1 수평기간의 데이터 인에이블 신호(DE)를 카운트하여 프레임기간을 판단할 수 있으므로 영상 처리부(110)로부터 공급되는 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다.
타이밍 제어부(120)에서 생성되는 제어신호들에는 게이트 구동부(130)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터 구동부(140)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)가 포함된다. 게이트 타이밍 제어신호(GDC)에는 게이트 스타트 펄스(GSP), 게이트 시프트 클럭(GSC), 게이트 출력 인에이블신호(GOE) 등이 포함된다. 데이터 타이밍 제어신호(DDC)에는 소스 스타트 펄스(SSP), 소스 샘플링 클럭(SSC), 소스 출력 인에이블신호(SOE) 등이 포함된다.
게이트 구동부(130)는 타이밍 제어부(120)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 게이트 전압들의 레벨을 시프트시키면서 게이트신호를 출력한다. 게이트 구동부(130)는 게이트라인들(GL)을 통해 표시 패널(150)에 포함된 서브 픽셀들(SP)에 게이트신호를 공급한다.
데이터 구동부(140)는 타이밍 제어부(120)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 데이터신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하여 출력한다. 데이터 구동부(140)는 데이터라인들(DL)을 통해 표시 패널(150)에 포함된 서브 픽셀들(SP)에 데이터신호(DATA)를 공급한다.
표시 패널(150)은 게이트 구동부(130)로부터 공급된 게이트신호와 데이터 구동부(140)로부터 공급된 데이터신호(DATA)에 대응하여 영상을 표시한다. 표시 패널(150)에는 영상을 표시하기 위해 광을 제어하는 서브 픽셀들(SP)이 포함된다.
하나의 서브 픽셀에는 게이트라인(GL1)과 데이터라인(DL1)에 연결된 스위칭 트랜지스터(SW)와 스위칭 트랜지스터(SW)를 통해 공급된 데이터신호(DATA)를 데이터전압으로 저장하는 커패시터(Cst)와 커패시터(Cst)에 저장된 데이터전압에 대응하여 동작하는 픽셀회로(PC)가 포함된다. 픽셀회로(PC)의 구성에 따라 서브 픽셀들(SP)은 액정소자를 포함하는 액정표시패널로 구성되거나 유기발광소자를 포함하는 유기발광표시패널로 구성된다.
표시 패널(150)이 액정표시패널로 구성된 경우, 이는 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드 또는 ECB(Electrically Controlled Birefringence) 모드로 구현된다. 표시 패널(150)이 유기발광표시패널로 구성된 경우, 이는 전면발광(Top-Emission) 방식, 배면발광(Bottom-Emission) 방식 또는 양면발광(Dual-Emission) 방식으로 구현된다. 이 밖에, 표시 패널(150)은 액정표시패널이나 유기발광표시패널뿐만 아니라 전기영동표시패널 등으로 구성된다.
전원 공급부(160)는 고전위 전압, 저전위 전압, 게이트 하이 전압 및 게이트 로우 전압 등을 출력한다. 고전위 전압은 제1전원 배선(VCC)을 통해 출력되고, 저전위 전압은 제2전원 배선(GND)을 통해 출력되고, 게이트 하이 전압은 게이트 하이 전압 배선(VGH)을 통해 출력되며, 게이트 로우 전압은 게이트 로우 전압 배선(VGL)을 통해 출력된다.
고전위 전압 및 저전위 전압은 타이밍 제어부(120), 게이트 구동부(130), 데이터 구동부(140) 및 표시 패널(150) 중 하나 이상에 공급된다. 게이트 하이 전압 및 게이트 로우 전압을 포함하는 게이트 전압들은 게이트 구동부(130)에 공급된다.
앞서 설명된 표시장치는 다음과 같이 구성된다.
표시 패널(150)에는 표시 영역(AA)과 비표시 영역(NA)이 정의된다. 표시 영역(AA)에는 서브 픽셀들(SP)이 형성된다. 비표시 영역(NA)에는 게이트 구동부(130a, 130b)와 데이터 구동부(140a, 140b)가 형성된다.
게이트 구동부(130a, 130b)는 표시 패널(150)의 좌측, 우측 또는 좌우측 외곽 베젤 영역으로 정의되는 비표시 영역(NA)에 IC(Integrated Circuit) 형태로 실장된다. 게이트 구동부(130a, 130b)는 COG(Chip On Glass) 형태로 표시 패널(150)에 형성된 게이트 패드부에 전기적으로 접촉하도록 실장된다.
데이터 구동부(140a, 140b)는 표시 패널(150)의 상측 또는 하측 외곽에 IC(Integrated Circuit) 형태로 실장된다. 데이터 구동부(140a, 140b)는 COG(Chip On Glass) 형태로 표시 패널(150)에 형성된 데이터 패드부에 전기적으로 접촉하도록 실장된다.
연성회로기판(170)은 표시 패널(150)의 하측 외곽에 형성된 접속 패드부에 일측이 연결된다. 연성회로기판(170)은 인쇄회로기판(180)과 표시 패널(150)을 전기적으로 연결하고 이들 간에 신호를 전달하는 역할을 한다. 연성회로기판(170)은 인쇄회로기판(180) 상에 형성된 타이밍 제어부(120)와 전원 공급부(160)로부터 출력된 각종 신호 및 전원 등을 표시 패널(150), 게이트 구동부(130a, 130b) 및 데이터 구동부(140a, 140b)에 전달하는 역할을 한다.
인쇄회로기판(180)은 연성회로기판(170)의 타측 외곽에 형성된 연결 패드부에 일측이 연결된다. 인쇄회로기판(180) 상에는 타이밍 제어부(120)와 전원 공급부(160)가 형성된다. 타이밍 제어부(120)와 전원 공급부(160)는 인쇄회로기판(180) 상에 IC(Integrated Circuit) 형태로 실장된다. 이 밖에, 영상 처리부(110)는 인쇄회로기판(180)과 연결되는 메인회로기판(또는 시스템보드)에 IC(Integrated Circuit) 형태로 실장되나 이에 대한 도시는 생략한다.
한편, 앞서 도시 및 설명된 표시장치의 구성은 본 발명에 대한 이해를 돕기 위한 것일 뿐 본 발명에 따른 장치의 구성 및 배치 등은 이에 한정되지 않는다. 예컨대, 본 발명에서는 게이트 구동부(130a, 130b) 및 데이터 구동부(140a, 140b)가 표시 패널(150)의 비표시 영역(NA)에 IC(Integrated Circuit) 형태로 실장된 것을 일례로 하였다. 그러나, 게이트 구동부(130a, 130b) 및 데이터 구동부(140a, 140b) 중 하나 이상은 연성회로기판(180)과 같이 외부 기판에 실장될 수 있다. 그리고 게이트 구동부(130a, 130b)의 경우 GIP(Gate In Panel) 방식으로 표시 패널(150)의 비표시 영역(NA)에 형성될 수 있다.
이하, 도 3에 도시된 "EA" 영역의 확대도를 참조하여 본 발명에 대해 더욱 구체적으로 설명한다.
<제1실시예>
도 4는 본 발명의 제1실시예에 따른 표시장치의 요부를 설명하기 위한 확대도이고, 도 5는 제1실시예의 변형 예시도이다.
표시 패널(150)의 비표시 영역(NA)은 패턴 영역(PA), 배선 영역(WA) 및 패드 영역(PADA)을 포함한다. 패드 영역(PADA)은 배선 영역(WA) 보다 내측에 위치한다. 배선 영역(WA)은 패턴 영역(PA)과 패드 영역(PADA) 사이에 위치한다. 패턴 영역(PA)은 배선 영역(WA) 보다 외측에 위치한다. 즉, 패턴 영역(PA)은 표시 패널(150)의 비표시 영역(NA) 중 최 외곽에 위치한다.
패드 영역(PADA)에는 게이트 구동부가 실장되는 게이트 패드부(PAD)가 형성된다. 게이트 패드부(PAD)는 배선 영역(WA)에 형성된 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)에 구분되어 연결된다.
배선 영역(WA)에는 게이트 패드부(PAD)에 연결되는 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 구분되어 형성된다. 전원배선(VCC, GND)은 고전위 전압을 전달하는 제1전원 배선(VCC) 및 저전위 전압을 전달하는 제2전원 배선(GND) 등을 포함한다. 신호배선(VGH, GSP, VGL)은 게이트 하이 전압을 전달하는 게이트 하이 전압 배선(VGH), 게이트 스타트 펄스를 전달하는 게이트 스타트 배선(GSP) 및 게이트 로우 전압을 전달하는 게이트 로우 전압 배선(VGL) 등을 포함한다.
게이트 하이 전압 배선(VGH) 및 게이트 로우 전압 배선(VGL)은 전압을 전달하는 배선이므로 게이트 스타트 배선(GSP)보다 두꺼운 배선 폭을 가질 수 있다. 제1전원 배선(VCC) 및 제1전원 배선(VCC) 또한 전원을 전달하는 배선이므로 게이트 스타트 배선(GSP)보다 두꺼운 배선 폭을 가질 수 있다. 반면, 게이트 스타트 배선(GSP)은 신호를 전달하는 배선이므로 게이트 하이 전압 배선(VGH) 및 게이트 로우 전압 배선(VGL) 등보다 얇은 배선 폭을 가질 수 있다.
신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)은 복층 구조로 형성될 수 있다. 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)을 각각 구성하는 제1층 배선은 y축 방향으로 배선되고 제2층 배선은 y축 방향으로 배선됨과 더불어 일부가 x축 방향으로 배선되어 게이트 패드부(PAD)에 전기적으로 연결된다. 이에 따라, 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)을 각각 구성하는 제2층 배선의 경우 다른 배선을 각각 구성하는 제1층 배선과 중첩되는 중첩영역(OVL)을 갖는다. 중첩영역(OVL)에 위치하는 제1층 배선과 제2층 배선은 절연막에 의해 전기적으로 절연된다.
한편, 도 4에서는 배선 영역(WA)에 형성되는 배선들을 단순하게 도시하고자 게이트 하이 전압 배선(VGH)과 게이트 로우 전압 배선(VGL) 사이에 위치하는 배선을 게이트 스타트 배선(GSP)으로 정의하였다. 그러나 게이트 하이 전압 배선(VGH)과 게이트 로우 전압 배선(VGL) 사이에 위치하는 배선은 게이트 스타트 배선(GSP)뿐만 아니라 신호를 전달하는 다른 배선이 더 포함된다. 즉, 배선 영역(WA)에 형성된 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)은 하나의 예시일뿐 본 발명은 이에 한정되지 않는다.
패턴 영역(PA)에는 도전성 패턴들(PTN)이 형성된다. 도전성 패턴들(PTN)은 상호 이격하여 형성되거나 인접하여 형성된다. 도전성 패턴들(PTN)은 베젤 영역 상에 위치하는 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)에 유입되는 정전기(ESD)를 유도하는 역할을 한다.
한편, 정전기(ESD)는 표시 패널의 제조 공정상에서 건식 식각 시 유입되거나 기판 이송 시 유입되는 등 외부로부터 다양한 경로를 통해 유입된다. 신호배선 및 전원배선에 정전기(ESD)가 유입되면 상호 인접한 배선들이 합선되거나 단선되는 문제를 유발하게 되어 결국, 표시장치의 표시 불량 등을 초래하게 된다.
그러나 본 발명의 제1실시예와 같이 패턴 영역(PA)에 도전성 패턴들(PTN)을 형성하면 도전성 패턴들(PTN)이 유입된 정전기(ESD)를 먼저 유도할 수 있게 되므로 이와 같은 문제는 개선 및 방지된다. 이를 위해, 도전성 패턴들(PTN)은 도 4와 같이 도전성 배선(PL)에 의해 상호 전기적으로 연결되도록 형성되거나 도 5와 같이 전기적으로 플로팅 상태로 형성된다.
도전성 배선(PL)은 표시 패널, 연성회로기판 및/또는 인쇄회로기판 등에 형성된 패드나 전극 등에 연결될 수 있다. 도전성 배선(PL)은 음의 전압 또는 고전위 전압보다 낮은 전압 등이 공급되는 패드나 전극 등에 연결될 수 있다. 예컨대, 도전성 배선(PL)은 표시 패널, 연성회로기판 및/또는 인쇄회로기판 등에 형성된 제2전원 배선(GND)에 연결될 수 있다. 도전성 배선(PL)과 제2전원 배선(GND)은 표시장치의 구조 및 배선 레이아웃에 따라 다양한 영역에서 전기적으로 연결될 수 있으므로 이에 대한 도시는 생략한다.
도전성 배선(PL)에 특정 전압을 공급하면 인접하는 배선과의 간섭이나 노이즈를 방지할 수 있게 된다. 다만, 도전성 배선(PL)은 유입된 정전기(ESD)를 먼저 유도할 수 있도록 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND) 대비 얇은 배선 폭을 가져야 한다. 즉, 도전성 배선(PL)은 표시 패널(150)에 형성된 배선들 중 가장 얇은 배선 폭을 가져야 한다. 도전성 배선(PL)을 이와 같이 형성하는 이유를 설명하면, 정전기(ESD)는 외부로부터 다양한 경로를 통해 유입되지만 일단 특정 배선을 통해 유입되면 이후 제일 얇은 배선 폭을 갖는 배선으로 경로가 형성되기 때문이다.
한편, 본 발명의 제1실시예는 정전기로 인한 문제를 효과적으로 개선 및 방지하기 위해 신호배선(VGH, GSP, VGL)과 마주보는 영역이 뾰족한 삼각형 형상을 갖는 형상으로 도전성 패턴들(PTN)이 형성된다. 전계나 자계뿐만 아니라 정전기 등은 모서리 부분이나 뾰족하게 돌출된 돌출부에서 유도/발산 등이 가장 강하게 나타난다. 이러한 원리를 이용하여 도전성 패턴들(PTN)을 뾰족한 삼각형 형상으로 형성하면 피뢰침과 같은 원리로 정전기(ESD)를 용이하게 유도할 수 있게 된다.
도전성 패턴들(PTN)이 신호배선(VGH, GSP, VGL)과 마주보는 영역이 뾰족한 삼각형 형상을 갖는 경우, 우측, 상측 및 하측 방향에서 유입되는 정전기(ESD)를 용이하게 유도할 수 있게 된다. 도전성 패턴들(PTN)이나 도전성 배선(PL)은 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 배선된 경로를 따라 형성되거나 일부 영역에 한하여 형성된다.
한편, 본 발명의 제1실시예에서는 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 배선 영역(WA)에 형성된 것을 일례로 하였다. 그러나, 표시장치의 구조 및 특성에 따라 배선 영역(WA)에는 전원배선(VCC, GND)만 형성되거나 신호배선(VGH, GSP, VGL)으로 정의된 배선이 아닌 다른 배선이 형성될 수도 있다.
한편, 본 발명에 따른 도전성 패턴들(PTN)이나 도전성 배선(PL)은 표시 패널(150)의 비표시영역(NA)에 해당되는 영역이라면 다른 배선이나 패턴과 구분되어 그 어디에도 형성될 수 있다. 그리고, 본 발명에 따른 도전성 패턴들(PTN)이나 도전성 배선(PL)은 표시 패널(150)의 비표시영역(NA)뿐만 아니라 연성회로기판이나 인쇄회로기판 등에도 형성될 수 있다.
한편, 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 복층 구조로 형성된 경우, 도전성 패턴들(PTN)이나 도전성 배선(PL)은 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)을 구성하는 하층 배선 또는 상층 배선에 대응하여 형성되거나 상층 및 하층 배선에 대응하여 형성될 수 있다.
한편, 도전성 패턴들(PTN) 및 도전성 배선(PL)은 유입된 정전기(ESD)에 의해 패턴이나 배선이 용융되거나 제거될 수 있는 재료로 선택될 수 있다. 도전성 패턴들(PTN) 및 도전성 배선(PL)이 용융되거나 제거되면 이와 인접한 배선과의 신호 간섭 문제 등은 해소될 수 있다.
<제2실시예>
도 6은 본 발명의 제2실시예에 따른 표시장치의 요부를 설명하기 위한 확대도이고, 도 7은 제2실시예의 변형 예시도이다.
표시 패널(150)의 비표시 영역(NA)은 패턴 영역(PA), 배선 영역(WA) 및 패드 영역(PADA)을 포함한다. 패드 영역(PADA)은 배선 영역(WA) 보다 내측에 위치한다. 배선 영역(WA)은 패턴 영역(PA)과 패드 영역(PADA) 사이에 위치한다. 패턴 영역(PA)은 배선 영역(WA) 보다 외측에 위치한다. 즉, 패턴 영역(PA)은 표시 패널(150)의 비표시 영역(NA) 중 최 외곽에 위치한다.
본 발명의 제2실시예에 따르면 도전성 패턴들(PTN)은 도 6과 같이 도전성 배선(PL)에 의해 상호 전기적으로 연결되도록 형성되거나 도 7과 같이 전기적으로 플로팅 상태로 형성된다. 도전성 패턴들(PTN)이나 도전성 배선(PL)은 제1실시예와 동일 또는 유사하게 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 배선된 경로를 따라 형성되거나 일부 영역에 한하여 형성된다.
다만, 도전성 패턴들(PTN)은 제1실시예와 달리 사각형 형상으로 형성된다. 도전성 패턴들(PTN)이 사각형 형상을 갖는 경우, 우상, 우하, 좌하 및 좌상 방향에서 유입되는 정전기를 용이하게 유도할 수 있게 된다. 즉, 도전성 패턴들(PTN)이 사각형 형상을 갖는 경우 대각선 방향에서의 정전기 유도 기능이 향상될 것이다.
<제3실시예>
도 8은 본 발명의 제3실시예에 따른 표시장치의 요부를 설명하기 위한 확대도이고, 도 9는 제3실시예의 변형 예시도이다.
표시 패널(150)의 비표시 영역(NA)은 패턴 영역(PA), 배선 영역(WA) 및 패드 영역(PADA)을 포함한다. 패드 영역(PADA)은 배선 영역(WA) 보다 내측에 위치한다. 배선 영역(WA)은 패턴 영역(PA)과 패드 영역(PADA) 사이에 위치한다. 패턴 영역(PA)은 배선 영역(WA) 보다 외측에 위치한다. 즉, 패턴 영역(PA)은 표시 패널(150)의 비표시 영역(NA) 중 최 외곽에 위치한다.
본 발명의 제3실시예에 따르면 도전성 패턴들(PTN)은 도 8과 같이 도전성 배선(PL)에 의해 상호 전기적으로 연결되도록 형성되거나 도 9와 같이 전기적으로 플로팅 상태로 형성된다. 도전성 패턴들(PTN)이나 도전성 배선(PL)은 제1실시예와 동일 또는 유사하게 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 배선된 경로를 따라 형성되거나 일부 영역에 한하여 형성된다.
다만, 도전성 패턴들(PTN)은 제2실시예와 달리 마름모 형상으로 형성된다. 도전성 패턴들(PTN)이 마름모 형상을 갖는 경우, 상, 하, 좌 및 우 방향에서 유입되는 정전기를 용이하게 유도할 수 있게 된다.
<제4실시예>
도 10은 본 발명의 제4실시예에 따른 표시장치의 요부를 설명하기 위한 확대도이고, 도 11은 제4실시예의 변형 예시도이다.
표시 패널(150)의 비표시 영역(NA)은 패턴 영역(PA), 배선 영역(WA) 및 패드 영역(PADA)을 포함한다. 패드 영역(PADA)은 배선 영역(WA) 보다 내측에 위치한다. 배선 영역(WA)은 패턴 영역(PA)과 패드 영역(PADA) 사이에 위치한다. 패턴 영역(PA)은 배선 영역(WA) 내에 위치한다.
본 발명의 제4실시예에 따르면 도전성 패턴들(PTN)은 도 10과 같이 도전성 배선(PL)에 의해 상호 전기적으로 연결되도록 형성되거나 도 11과 같이 전기적으로 플로팅 상태로 형성된다. 도전성 패턴들(PTN)이나 도전성 배선(PL)은 제1실시예와 동일 또는 유사하게 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 배선된 경로를 따라 형성되거나 일부 영역에 한하여 형성된다.
다만, 도전성 패턴들(PTN)이나 도전성 패턴들(PTN) 및 도전성 배선(PL)은 신호배선(VGH, GSP, VGL) 내에 형성된다. 즉, 배선 영역(WA)에는 게이트 패드부(PAD)에 연결되는 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)뿐만 아니라 패턴 영역(PA)에 포함된 도전성 패턴들(PTN)이나 도전성 패턴들(PTN) 및 도전성 배선(PL)이 형성된다.
예컨대, 도전성 패턴들(PTN)이나 도전성 패턴들(PTN) 및 도전성 배선(PL)을 포함하는 패턴 영역(PA)은 게이트 하이 전압 배선(VGH)과 게이트 스타트 배선(GSP) 사이에 위치한다. 그러나 이는 일례일 뿐, 패턴 영역(PA)은 게이트 스타트 배선(GSP)과 게이트 로우 전압 배선(VGL) 사이, 게이트 로우 전압 배선(VGL)과 제1전원 배선(VCC) 사이 등에 선택적으로 위치할 수 있다.
<제5실시예>
도 12는 본 발명의 제5실시예에 따른 표시장치의 요부를 설명하기 위한 확대도이고, 도 13은 제5실시예의 변형 예시도이다.
표시 패널(150)의 비표시 영역(NA)은 패턴 영역(PA), 배선 영역(WA) 및 패드 영역(PADA)을 포함한다. 패드 영역(PADA)은 배선 영역(WA) 보다 내측에 위치한다. 배선 영역(WA)은 패턴 영역(PA)과 패드 영역(PADA) 사이에 위치한다. 패턴 영역(PA1, PA2)은 배선 영역(WA) 내에 N(N은 2 이상 정수)개의 그룹으로 구분되어 위치한다.
본 발명의 제5실시예에 따르면 도전성 패턴들(PTN)은 도 12와 같이 도전성 배선(PL)에 의해 상호 전기적으로 연결되도록 형성되거나 도 13과 같이 전기적으로 플로팅 상태로 형성된다. 도전성 패턴들(PTN1, PTN2)이나 도전성 배선(PL1, PL2)은 제1실시예와 동일 또는 유사하게 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)이 배선된 경로를 따라 형성되거나 일부 영역에 한하여 형성된다.
다만, 도전성 패턴들(PTN1, PTN2)이나 도전성 패턴들(PTN1, PTN2) 및 도전성 배선(PL1, PL2)은 신호배선(VGH, GSP, VGL) 내에 N(N은 2 이상 정수)개의 그룹으로 형성된다. 예컨대, 배선 영역(WA)에는 게이트 패드부(PAD)에 연결되는 신호배선(VGH, GSP, VGL) 및 전원배선(VCC, GND)뿐만 아니라 제1 및 제2패턴 영역(PA1, PA2)에 포함된 도전성 패턴들(PTN1, PTN2)이나 도전성 패턴들(PTN1, PTN2) 및 도전성 배선(PL1, PL2)이 형성된다.
예컨대, 제1도전성 패턴들(PTN1)이나 제1도전성 패턴들(PTN1) 및 제1도전성 배선(PL1)을 포함하는 제1패턴 영역(PA1)은 게이트 하이 전압 배선(VGH)과 게이트 스타트 배선(GSP) 사이에 위치한다. 그리고 제2도전성 패턴들(PTN2)이나 제2도전성 패턴들(PTN2) 및 제2도전성 배선(PL2)을 포함하는 제2패턴 영역(PA2)은 게이트 로우 전압 배선(VGL)과 제1전원 배선(VCC) 사이에 위치한다. 그러나 이는 일례일 뿐, 제1 및 제2패턴 영역(PA1, PA2)은 게이트 스타트 배선(GSP)과 게이트 로우 전압 배선(VGL) 사이, 제1전원 배선(VCC)과 제2전원 배선(GND) 사이 등에 선택적으로 위치할 수 있다.
또한, 제1 및 제2패턴 영역(PA1, PA2)에 포함된 도전성 패턴들(PTN1, PTN2)은 삼각형 형상, 마름모 형상, 사각형 형상 및 육각형 형상 등으로 조합되어 형성된다. 그리고 제1패턴 영역(PA1)에 포함된 제1도전성 패턴들(PTN1)은 제1도전성 배선(PL1)에 연결되는 상태로 형성되는 반면 제2패턴 영역(PA2)에 포함된 제2도전성 패턴들(PTN2)은 제2도전성 배선(PL2)이 생략되어 플로팅된 상태로 형성될 수 있다.
이와 반대로, 제1패턴 영역(PA1)에 포함된 제1도전성 패턴들(PTN1)은 제1도전성 배선(PL1)이 생략되어 플로팅된 상태로 형성되는 반면 제2패턴 영역(PA2)에 포함된 제2도전성 패턴들(PTN2)은 제2도전성 배선(PL2)에 연결되는 상태로 형성될 수 있다.
이하, 도전성 패턴들(PTN1, PTN2)로 선택될 수 있는 다양한 형상에 대해 설명한다.
도 14는 도전성 패턴들의 다양한 예시도 이다.
도전성 패턴들(PTN)은 제1실시예 내지 제5실시예에서 설명된 형상 외에도 도 14의 (a)와 같이 별모양 형상, 도 14의 (b)와 같이 팔각형 형상, 도 14의 (c)와 같이 평행사변형 형상 및 도 14의 (d)와 같이 직각 삼각형 형상 등으로 형성될 수 있다. 이 밖에, 도전성 패턴들(PTN)은 어느 한점이 모서리나 꼭짓점과 같이 뾰족한 부분을 갖는 랜덤(변칙적인 형상) 형상을 갖는 경우 정전기의 유도 기능을 향상시킬 수 있게 되므로 그 형상은 이에 한정되지 않는다.
앞서 설명한 바와 같이, 신호배선 및 전원배선이 배선되는 배선 영역의 내측 또는 외측에 도전성 패턴들을 형성하면 외부로부터 유입된 정전기를 효율적으로 유도, 흡수 및 방전시킬 수 있게 된다. 따라서, 본 발명은 표시 패널의 비표시영역에 정전기를 유도할 수 있는 패턴이나 배선을 형성하여 외부로부터 유입되는 정전기에 의해 상호 인접한 배선들이 합선되거나 단선되는 문제를 효율적으로 개선 및 방지하여 표시장치의 표시 불량 등을 해결할 수 있는 표시장치를 제공하는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
120: 타이밍 제어부 130: 게이트 구동부
140: 데이터 구동부 150: 표시 패널
160: 전원 공급부 AA: 표시 영역
NA: 비표시 영역 PA: 패턴 영역
WA: 배선 영역 PADA: 패드 영역
VGH, GSP, VGL: 신호배선 VCC, GND: 전원배선
PTN: 도전성 패턴들 PL: 도전성 배선

Claims (11)

  1. 표시 패널;
    상기 표시 패널에 게이트신호를 공급하는 게이트 구동부;
    상기 표시 패널에 데이터신호를 공급하는 데이터 구동부;
    상기 표시 패널의 비표시 영역에 형성된 배선들; 및
    상기 표시 패널의 비표시 영역에서 상기 배선들과 인접하여 형성되고 외부로부터 유입된 정전기를 유도하도록 어느 한점이 모서리나 꼭짓점을 포함하는 돌출부를 갖는 도전성 패턴들을 포함하고,
    상기 도전성 패턴들은
    상기 표시 패널에 형성된 배선들 중 가장 얇은 배선 폭을 갖는 도전성 배선에 의해 고전위 전압보다 낮은 전압을 전달하는 패드나 전극에 전기적으로 연결된 표시장치.
  2. 제1항에 있어서,
    상기 도전성 패턴들은
    상기 배선들의 외측, 내측 또는 외측 및 내측에 위치하는 것을 특징으로 하는 표시장치.
  3. 삭제
  4. 삭제
  5. 제1항에 있어서,
    상기 도전성 패턴들 및 상기 도전성 배선은
    상기 유입된 정전기에 의해 용융되거나 제거되는 것을 특징으로 하는 표시장치.
  6. 제1항에 있어서,
    상기 도전성 패턴들은
    상호 이격 또는 인접하여 형성된 것을 특징으로 하는 표시장치.
  7. 제1항에 있어서,
    상기 도전성 패턴들은
    삼각형 형상, 사각형 형상, 마름모 형상, 육각형 형상 및 랜덤 형상 중 선택된 하나 또는 이들의 조합으로 구성된 것을 특징으로 하는 표시장치.
  8. 제1항에 있어서,
    상기 도전성 패턴들은
    상기 배선들이 배선된 경로를 따라 형성되거나 일부 영역에 형성된 것을 특징으로 하는 표시장치.
  9. 제1항에 있어서,
    상기 도전성 패턴들은
    N(N은 2 이상 정수)개의 그룹으로 구분되어 상기 배선들 사이에 형성된 것을 특징으로 하는 표시장치.
  10. 제1항에 있어서,
    상기 배선들은
    상기 게이트 구동부 및 상기 표시 패널에 신호를 전달하는 신호배선과 전원배선을 포함하는 표시장치.
  11. 제1항에 있어서,
    상기 도전성 패턴들은
    상기 표시 패널에 배치된 게이트 하이 전압 배선과 게이트 로우 전압 배선 사이에 위치하는 표시장치.
KR1020120143398A 2012-12-11 2012-12-11 표시장치 KR102009890B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120143398A KR102009890B1 (ko) 2012-12-11 2012-12-11 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120143398A KR102009890B1 (ko) 2012-12-11 2012-12-11 표시장치

Publications (2)

Publication Number Publication Date
KR20140075920A KR20140075920A (ko) 2014-06-20
KR102009890B1 true KR102009890B1 (ko) 2019-08-13

Family

ID=51128365

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120143398A KR102009890B1 (ko) 2012-12-11 2012-12-11 표시장치

Country Status (1)

Country Link
KR (1) KR102009890B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180079550A (ko) * 2016-12-30 2018-07-11 엘지디스플레이 주식회사 표시패널
KR20210028807A (ko) 2019-09-04 2021-03-15 삼성디스플레이 주식회사 입력 감지 패널 및 이를 포함하는 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005136088A (ja) * 2003-10-29 2005-05-26 Toshiba Corp 半導体集積回路
KR100817366B1 (ko) 2007-04-11 2008-03-26 비오이 하이디스 테크놀로지 주식회사 액정표시장치용 컬러필터 기판 및 그 제조방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11194361A (ja) * 1997-12-26 1999-07-21 Mitsubishi Electric Corp 薄膜トランジスタアレイ基板の製造方法及び液晶表示装置
KR20020056695A (ko) * 2000-12-29 2002-07-10 주식회사 현대 디스플레이 테크놀로지 액정표시소자 패널의 정전기 방지 패턴 구조
KR100919899B1 (ko) * 2002-12-31 2009-10-06 하이디스 테크놀로지 주식회사 액정표시장치의 주입구 구조
KR100993828B1 (ko) * 2003-06-20 2010-11-12 삼성전자주식회사 액정표시장치
KR101060346B1 (ko) * 2004-04-06 2011-08-29 엘지디스플레이 주식회사 액정표시장치
KR20060018730A (ko) * 2004-08-25 2006-03-02 삼성전자주식회사 어레이 기판의 제조 방법 및 그의 어레이 기판
KR20060037635A (ko) * 2004-10-28 2006-05-03 삼성전자주식회사 액정 표시 패널
KR20110026789A (ko) * 2009-09-08 2011-03-16 엘지디스플레이 주식회사 전기영동 표시장치
KR101759985B1 (ko) * 2010-10-20 2017-07-21 삼성디스플레이 주식회사 게이트 구동 장치 및 이를 포함하는 액정 표시 장치
KR101764098B1 (ko) * 2010-12-28 2017-08-14 엘지디스플레이 주식회사 액정 표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005136088A (ja) * 2003-10-29 2005-05-26 Toshiba Corp 半導体集積回路
KR100817366B1 (ko) 2007-04-11 2008-03-26 비오이 하이디스 테크놀로지 주식회사 액정표시장치용 컬러필터 기판 및 그 제조방법

Also Published As

Publication number Publication date
KR20140075920A (ko) 2014-06-20

Similar Documents

Publication Publication Date Title
CN205405027U (zh) 显示装置
KR102009388B1 (ko) 액정 디스플레이 장치
US9305508B2 (en) Display device
KR101906248B1 (ko) 액정 디스플레이 장치
KR102438782B1 (ko) 표시장치와 이의 제조방법
CN103854568B (zh) 具有窄边框的平板显示板
KR102089326B1 (ko) 표시장치
EP3176769A1 (en) Display device
KR102082409B1 (ko) 표시 장치
KR102421145B1 (ko) 표시 장치
KR102522493B1 (ko) 표시 장치
KR102009890B1 (ko) 표시장치
US10861395B2 (en) Display device having a scan driver including a plurality of stages and signal lines arranged in a stair pattern
KR20130059508A (ko) 액정 표시장치
KR101944363B1 (ko) 액정 디스플레이 장치
KR20140081482A (ko) 플렉서블 액정 디스플레이 장치
KR102469612B1 (ko) 박막 트랜지스터 어레이 기판과 이를 이용한 표시장치
KR102662960B1 (ko) 면적이 감소된 연성필름 및 이를 구비한 표시장치
KR102201224B1 (ko) 디스플레이 패널
KR102257199B1 (ko) 표시장치
KR102633330B1 (ko) 표시장치
KR20180036138A (ko) 제어 인쇄회로기판 및 이를 포함하는 표시 장치
KR102058855B1 (ko) 표시장치
KR101839333B1 (ko) 액정 표시장치
KR20150014204A (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant