KR101394922B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101394922B1
KR101394922B1 KR1020070031392A KR20070031392A KR101394922B1 KR 101394922 B1 KR101394922 B1 KR 101394922B1 KR 1020070031392 A KR1020070031392 A KR 1020070031392A KR 20070031392 A KR20070031392 A KR 20070031392A KR 101394922 B1 KR101394922 B1 KR 101394922B1
Authority
KR
South Korea
Prior art keywords
pixel
region
line
pixel cell
auxiliary line
Prior art date
Application number
KR1020070031392A
Other languages
English (en)
Other versions
KR20080088737A (ko
Inventor
전민두
조혁력
박권식
윤수영
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070031392A priority Critical patent/KR101394922B1/ko
Publication of KR20080088737A publication Critical patent/KR20080088737A/ko
Application granted granted Critical
Publication of KR101394922B1 publication Critical patent/KR101394922B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Abstract

본 발명은 미세한 계조표현이 가능한 액정표시장치에 관한 것으로, 일방향으로 배열된 다수의 게이트 라인들; 상기 게이트 라인들에 교차하도록 배열된 다수의 데이터 라인들; 상기 각 데이터 라인 사이의 화소 영역에 배열된 다수의 화소셀들을 포함하며; 하나의 화소 영역에는 서로 다른 3색의 화소셀들이 다수 배열되어 있으며; 하나의 단위 화상을 표시하기 위한 하나의 단위 화소내에 포함된 화소셀들 중 적어도 2개의 화소셀이 동일한 색상을 표시하는 것을 그 특징으로 한다.
Figure R1020070031392
액정표시장치, 육각형, 화소셀

Description

액정표시장치{A liquid crystal display device}
도 1은 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면
도 2는 도 1에 구비된 임의의 하나의 화소셀에 대한 상세도
도 3은 도 1에서의 일부 화소셀들을 나타낸 도면
도 4는 도 3의 각 화소셀들에 공급되는 데이터 신호 및 스캔펄스의 타이밍도를 나타낸 도면
도 5는 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면
도 6은 도 5에 구비된 임의의 하나의 화소셀에 대한 상세도
*도면의 주요부에 대한 부호 설명
GL : 게이트 라인 DL : 데이터 라인
PXL : 화소셀 PE : 화소전극
TFT : 박막트랜지스터 PD : 화소 영역
본 발명은 액정표시장치에 관한 것으로, 특히 충전불량에 따른 화질 저하를 방지할 수 있는 액정표시장치 및 이의 구동방법에 대한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 화소셀마다 스위칭소자(TFT)가 형성되어 동영상을 표시하기에 유리하다. 스위칭소자(TFT)로는 주로 박막트랜지스터(Thin Film Transistor)가 이용되고 있다.
이러한 종래의 액정표시장치는 하나의 단위 화소가 세 색상의 화소셀들로 이루어져 있기 때문에 미세한 계조를 표현하기가 어려운 문제점을 가진다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 하나의 단위 화소에 동일한 색상을 표현하는 화소셀을 2개 이상 형성하고, 각 화소셀에 서로 다른 크기의 계조의 데이터 신호를 공급함으로써 미세한 계조를 표현할 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 일방향으로 배열된 다수의 게이트 라인들; 상기 게이트 라인들에 교차하도록 배열된 다수의 데이터 라인들; 상기 각 데이터 라인 사이의 화소 영역에 배열된 다수의 화소셀들을 포함하며; 하나의 화소 영역에는 서로 다른 3색의 화소셀들이 다수 배열되어 있으며; 하나의 단위 화상을 표시하기 위한 하나의 단위 화소내에 포함된 화소셀들 중 적어도 2개의 화소셀이 동일한 색상을 표시하는 것을 그 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치를 상세히 설명하면 다음과 같다.
제 1 실시예
도 1은 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면이고, 도 2는 도 1에 구비된 임의의 하나의 화소셀에 대한 상세도이다.
본 발명의 제 1 실시예에 따른 액정표시장치는, 도 1에 도시된 바와 같이, 일방향으로 배열된 다수의 게이트 라인들(GL0 내지 GLn)과, 상기 게이트 라인들(GL0 내지 GLn)에 교차하도록 배열된 다수의 데이터 라인들(DL1 내지 DLm)과, 상기 각 데이터 라인(DL1 내지 DLm) 사이의 화소 영역(PD1 내지 PDm-1)에 배열된 다수의 화소셀(PXL)들과, 상기 게이트 라인들(GL0 내지 GLn)을 구동하기 위한 게이트 드라이버(도시되지 않음)와, 그리고 상기 데이터 라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(도시되지 않음)를 구비한다.
각 화소셀(PXL)은, 도 2에 도시된 바와 같이, 상기 게이트 라인으로부터의 게이트 신호에 따라 상기 데이터 라인으로부터의 데이터 신호를 스위칭하는 박막트랜지스터(TFT)와, 상기 박막트랜지스터(TFT)로부터의 데이터 신호를 공급받아 화상을 표시하는 화소전극(PE)을 포함한다.
상기 화소셀(PXL)들은 적색의 화상을 표현하기 위한 적색 화소셀(PXL)과, 녹색의 화상을 표현하기 위한 녹색 화소셀(PXL)과, 그리고 청색을 표현하기 위한 청색 화소셀(PXL)들로 구분된다.
여기서, 하나의 화소 영역에는 적어도 2색 이상의 화소셀(PXL)들이 배열되어 있다. 예를 들어, 제 1 화소 영역(PD1)에는 다수의 적색 화소셀(PXL), 다수의 녹색 화소셀(PXL), 및 다수의 청색 화소셀(PXL)이 위치한다.
또한, 하나의 화소 영역에 위치한 화소셀(PXL)들 중 서로 인접한 두 개의 화소셀(PXL)이 서로 동일한 색상을 표현한다. 예를 들어, 상기 제 1 화소 영역(PD1)에 위치함과 아울러 박막트랜지스터(TFT)를 통해 제 1 게이트 라인(GL1) 및 제 2 데이터 라인(DL2)에 접속된 화소셀(PXL)과, 상기 제 1 화소 영역(PD1)에 위치함과 아울러 박막트랜지스터(TFT)를 통해 제 2 게이트 라인(GL2) 및 제 1 데이터 라인(DL1)에 접속된 화소셀(PXL)은 서로 동일한 녹색의 화상을 표현한다.
또한, 서로 인접한 화소 영역간의 화소셀(PXL)들의 색상별 배열순서는 서로 다르다. 예를 들어, 제 1 화소 영역(PD1)에 위치한 화소셀(PXL)들의 색상별 배열순서와, 상기 제 1 화소 영역(PD1)에 인접한 제 2 화소 영역(PD2)에 위치한 화소셀(PXL)들의 색상별 배열순서가 서로 다르다. 상기 제 1 화소 영역(PD1)에 위치한 화소셀(PXL)들은 데이터 라인의 상측으로부터 녹색 화소셀(PXL), 녹색 화소셀(PXL), 청색 화소셀(PXL), 청색 화소셀(PXL), 적색 화소셀(PXL), 및 적색 화소셀(PXL) 순서로 배열되어 있으며, 이에 대하여 제 2 화소 영역(PD2)에 위치한 화소셀(PXL)들은 상기 데이터 라인의 상측으로부터 적색 화소셀(PXL), 적색 화소셀(PXL), 녹색 화소셀(PXL), 녹색 화소셀(PXL), 청색 화소셀(PXL), 및 청색 화소셀(PXL) 순서로 배열되어 있다.
또한, 서로 바로 마주보는 인접한 화소 영역의 화소셀(PXL)들의 색상이 서로 다르다. 예를 들어, 상기 제 1 화소 영역(PD1)에 위치함과 아울러 박막트랜지스터(TFT)를 통해 제 2 게이트 라인(GL2) 및 제 1 데이터 라인(DL1)에 접속된 화소셀(PXL)은 녹색의 화상을 표시하며, 이에 대하여 제 2 화소영역에 위치함과 아울러 박막트랜지스터(TFT)를 통해 제 2 게이트 라인(GL2) 및 제 2 데이터 라인(DL2)에 접속된 화소셀(PXL)은 적색의 화상을 표시한다. 즉, 서로 바로 마주보는 두 화소셀(PXL)은 서로 다른 색상의 화상을 표시한다.
또한, 서로 다른 화소 영역에 위치하며 가장 최외각에 위치한 화소셀(PXL)들간의 높이가 서로 다르다. 예를 들어, 제 1 화소 영역(PD1)에서 가장 상측에 위치한 화소셀(PXL)이, 상기 제 2 화소 영역(PD2)에서 가장 상측에 위치한 화소셀(PXL)보다 더 상측에 위치한다. 그리고, 상기 제 2 화소 영역(PD2)에서 가장 하측에 위치한 화소셀(PXL)이, 상기 제 1 화소 영역(PD1)에서 가장 하측에 위치한 화소셀(PXL)보다 더 하측에 위치한다.
다시말하면, 각 화소 영역(PD1 내지 PDm-1)에 포함된 화소셀(PXL)들의 수는 동일한데, 제 1 화소 영역(PD1)의 화소셀(PXL)들은, 더미 게이트 라인(GL0)부터 제 n-1 게이트 라인 사이에 배열되어 있으며, 이에 대하여 제 2 화소 영역(PD2)의 화소셀(PXL)들은 제 1 게이트 라인(GL1)부터 제 n 게이트 라인 사이에 배열되어 있다.
상기 더미 게이트 라인(GL0)은 기수번째 화소 영역에서 가장 상측에 위치한 화소셀(PXL)에 보조용량 커패시터를 형성하기 위한 전극으로 사용된다. 즉, 각 화소셀(PXL)의 화소전극(PE)은 전단 화소셀(PXL)을 구동하기 위한 전단 게이트 라인과 소정 부분 중첩하게 되는데, 이들이 중첩하는 부분에 보조용량 커패시터가 형성된다. 상기 보조용량 커패시터는 상기 화소전극(PE)을 제 1 전극으로 사용하고, 상기 게이트 라인을 제 2 전극으로 사용하고, 상기 화소전극(PE)과 게이트 라인간에 위치한 절연막(도시되지 않음)을 유전체로 사용한다.
또한, 서로 인접한 화소 영역에 위치한 화소셀(PXL)들 중 일부 화소셀(PXL)들은 두 화소 영역의 경계부에 위치한 데이터 라인에 공통으로 접속된다. 예를 들어, 상기 제 1 화소 영역(PD1)의 화소셀(PXL)들 중 기수번째 화소셀(PXL)들과, 상기 제 2 화소 영역(PD2)의 화소셀(PXL)들 중 기수번째 화소셀(PXL)이 상기 제 1 화소 영역(PD1)과 제 2 화소 영역(PD2)의 경계부에 위치한 데이터 라인에 공통으로 접속된다. 좀 더 구체적으로, 상기 제 1 화소 영역(PD1)에서 가장 상측에 위치한 기수번째 화소셀(PXL)과, 상기 제 2 화소 영역(PD2)에서 가장 상측에 위치한 기수번째 화소셀(PXL)은 모두 제 2 데이터 라인(DL2)에 접속된다.
각 화소셀(PXL) 및 화소전극(PE)은 사다리꼴 및 역 사다리꼴 형태를 이룬다. 구체적으로, 기수번째 화소 영역에 위치함과 아울러 박막트랜지스터(TFT)를 통해 기수번째 게이트 라인에 접속된 화소셀(PXL) 및 이 화소셀(PXL)의 화소전극(PE)은 사다리꼴 형태를 이루며, 기수번째 화소 영역에 위치함과 아울러 박막트랜지스터(TFT)를 통해 우수번째 게이트 라인에 접속된 화소셀(PXL) 및 이 화소셀(PXL)의 화소전극(PE)은 역 사다리꼴 형태를 이룬다.
이에 대하여, 우수번째 화소 영역에 위치함과 아울러 박막트랜지스터(TFT)를 통해 기수번째 게이트 라인에 접속된 화소셀(PXL) 및 이 화소셀(PXL)의 화소전극(PE)은 역 사다리꼴 형태를 이루며, 우수번째 화소 영역에 위치함과 아울러 박막트랜지스터(TFT)를 통해 우수번째 게이트 라인에 접속된 화소셀(PXL) 및 이 화소셀(PXL)의 화소전극(PE)은 사다리꼴 형태를 이룬다.
이에 따라, 동일 화소 영역에 위치하며, 서로 인접하며, 그리고 서로 동일한 색상을 표시하는 두 개의 화소셀(PXL) 및 두 개의 화소 전극은 육각형 헝태를 이룬다.
상기 화소셀(PXL) 및 화소전극(PE)의 형상에 의해 상기 데이터 라인들(DL1 내지 DLm)은 지그 재그 형태의 형상을 이룬다.
본 발명에서 하나의 단위 화소는 서로 인접한 2개의 적색 화소셀(PXL)들과, 서로 인접한 2개의 녹색 화소셀(PXL)들과, 그리고 서로 인접한 2개의 청색 화소셀(PXL)들로 구성된다. 즉, 하나의 단위 화소는 총 6개의 화소셀(PXL)들로 구성된다.
본 발명에서는 동일한 색상의 화소셀(PXL)들에 동일한 계조의 데이터 신호를 공급할 수도 있으며, 서로 다른 계조의 데이터를 공급할 수 도 있다.
동일한 색상의 화소셀(PXL)들에 서로 다른 계조의 데이터 신호가 공급될 경우, 이러한 구조를 갖는 액정표시장치는 종래에 비하여 더 미세한 계조까지 표현할 수 있다.
상기 동일한 색상의 화소셀(PXL)들에 서로 다른 계조의 데이터 신호를 공급하기 위해서 다음과 같은 방법이 적용될 수 있다. 여기서, 설명의 편의상 상기 동일한 색상의 화소셀(PXL)들을 각각 제 1 화소셀(PXL)과 제 2 화소셀(PXL)로 표현하기로 한다.
상기 데이터 드라이버는 타이밍 콘트롤러로부터의 상기 제 1 화소셀(PXL)에 해당하는 데이터 신호를 공급받고, 이 데이터 신호를 복사한다. 그리고, 이 복사된 데이터 신호에 미리 설정된 가중치를 더하거나 빼서 상기 원 데이터 신호보다 더 큰 계조의 데이터 신호를 생성하거나, 더 작은 계조의 데이터 신호를 생성한다. 그리고, 상기 데이터 드라이버는 이 생성된 데이터 신호를 제 2 화소셀(PXL)에 공급한다.
본 발명에서의 동일한 색상을 갖는 두 개의 화소셀(PXL)은 종래의 하나의 화소셀(PXL)과 동일한 면적을 가질 수 도 있으며, 종래에 비하여 더 큰 면적을 가질 수 도 있다.
이와 같이 구성된 본 발명의 실시예에 따른 액정표시장치의 구동방법을 상세시 설명하면 다음과 같다.
도 3은 도 1에서의 일부 화소셀(PXL)들을 나타낸 도면이고, 도 4는 도 3의 각 화소셀(PXL)들에 공급되는 데이터 신호 및 스캔펄스의 타이밍도를 나타낸 도면이다.
제 1 기간(T1)에 출력된 제 1 스캔펄스(Vout1)는 제 1 게이트 라인(GL1)에 공급된다. 따라서, 이 제 1 게이트 라인(GL1)에 접속된 화소셀들(G11A, G12A, G13A, G14A)의 박막트랜지스터(TFT)가 턴-온되면서, 이 화소셀들(G11A, G12A, G13A, G14A)의 화소전극(PE)에 해당 데이터 신호가 공급된다.
여기서, 상기 더미 게이트 라인(GL0)에는 스캔펄스의 로우전압에 해당하는 정전압이 인가되는데, 이 정전압에 의해서 상기 화소셀(G11A, G12A, G13A, G14A)들의 보조용량 커패시터가 충전된다.
이후, 제 2 기간(T2)에 출력된 제 2 스캔펄스(Vout2)는 제 2 게이트 라 인(GL2)에 공급된다. 따라서, 이 제 2 게이트 라인(GL2)에 접속된 화소셀들(G11B, R11A, G12B, R12A, G13B, R13A, G14B, R14A)의 박막트랜지스터(TFT)가 턴-온되면서, 이 화소셀들(G11B, R11A, G12B, R12A, G13B, R13A, G14B, R14A)의 화소전극(PE)에 해당 데이터 신호가 공급된다.
여기서, 상기 제 2 게이트 라인(GL2)에 접속된 화소셀(G11B, R11A, G12B, R12A, G13B, R13A, G14B, R14A)들의 보조용량 커패시터는 상기 제 1 게이트 라인(GL1)에 공급된 제 1 스캔펄스(Vout1)의 로우전압에 의해서 충전된다.
이어서, 제 3 기간(T3)에 출력된 제 3 스캔펄스(Vout3)는 제 3 게이트 라인(GL3)에 공급된다. 따라서, 이 제 3 게이트 라인(GL3)에 접속된 화소셀(B11A, R11B, B12A, R12B, B13A, R13B, B14A, R14B)들의 박막트랜지스터(TFT)가 턴-온되면서, 이 화소셀(PXL)들의 화소전극(PE)에 해당 데이터 신호가 공급된다.
여기서, 상기 제 3 게이트 라인(GL3)에 접속된 화소셀(PXL)들의 보조용량 커패시터는 상기 제 2 게이트 라인(GL2)에 공급된 제 2 스캔펄스(Vout2)의 로우전압에 의해서 충전된다.
이와 같은 방식으로, 제 4 내지 제 n 게이트 라인에 접속된 화소셀(PXL)들이 순차적으로 데이터 신호를 공급받아 화상을 표시한다.
제 2 실시예
도 5는 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면이고, 도 6은 도 5에 구비된 임의의 하나의 화소셀(PXL)에 대한 상세도이다.
본 발명의 제 2 실시예에 따른 액정표시장치는, 도 5에 도시된 바와 같이, 일방향으로 배열돤 다수의 수평 보조라인들(HAL_u, HAL_d)과, 이 수평 보조라인들(HAL_u, HAL_d)에 교차하도록 배열된 다수의 수직 보조라인(VAL)들을 포함한다.
상기 수평 보조라인들(HAL_u, HAL_d)은 각 게이트 라인(GL0 내지 GLn)의 상측에 위치한 상부 수평 보조라인(HAL_u)들과, 상기 게이트 라인들(GL0 내지 GLn)의 하측에 위치한 하부 수평 보조라인(HAL_d)들로 구분된다.
수직 보조라인(VAL)은 각 화소 영역(PD1 내지 PDm-1)마다 구비된다. 하나의 화소 영역에 위치한 수직 보조라인(VAL)은 상기 화소 영역에 위치한 화소셀(PXL)들내의 화소전극(PE)의 중심부를 중첩한다.
상기 수직 보조라인(VAL)은 상기 데이터 라인과 동일한 물질로 형성되거나, 또는 게이트 라인과 동일한 물질로 형성될 수 있다.
상기 수직 보조라인(VAL)이 상기 게이트 라인과 동일한 물질로 형성될 경우. 상기 수직 보조라인(VAL)과 상기 게이트 라인들(GL0 내지 GLn)간의 교차부분에 대응하는 상기 수직 보조라인(VAL) 부분이 단선되며; 상기 단선된 부분이 연결부에 의해서 전기적으로 접속되며; 상기 연결부는 화소전극(PE)과 동일한 물질로 이루어진다.
상기 상부 수평 보조라인(HAL_u)은 상기 게이트 라인과 동일한 물질로 형성되거나, 또는 데이터 라인과 동일한 물질로 형성될 수 있다. 상기 상부 수평 보조라인(HAL_u)을 데이터 라인과 동일한 물질로 형성할 경우, 상기 데이터 라인과 쇼트(short)가 되지 않도록 상기 상부 수평 보조라인(HAL_u)과 상기 데이터 라인간에 거리를 띄워야 한다.
상기 하부 수평 보조라인(HAL_d)은 상기 게이트 라인과 동일한 물질로 형성되거나, 또는 데이터 라인과 동일한 물질로 형성될 수 있다.
상기 하부 수평 보조라인(HAL_d)이 상기 데이터 라인과 동일한 물질로 형성될 경우, 상기 하부 수평 보조라인(HAL_d)과 상기 데이터 라인들(DL1 내지 DLm)간의 교차부분에 대응하는 상기 하부 수평 보조라인(HAL_d) 부분이 단선되며; 상기 단선된 부분이 연결부에 의해서 전기적으로 접속되며; 상기 연결부는 상기 화소셀(PXL)의 화소전극(PE)과 동일한 물질로 이루어진다.
또한, 상기 수평 보조라인들 및 수직 보조라인(VAL)들은 상기 데이터 라인과 동일한 물질로 형성될 수 있다. 이와 같은 경우, 상기 수평 보조라인은 상기 데이터 라인과 교차하게 되는데, 이 교차 부분에서 상기 수평 보조라인은 단선되며, 이 단선된 부분은 연결부를 통해 서로 연결될 수 있다. 상기 연결부는 상기 화소전극(PE)과 동일한 물질로 형성할 수 있다. 즉, 각 단선된 부분을 노출시키는 콘택홀을 형성하고, 이 콘택홀을 통해 상기 단선된 각 부분을 상기 연결부를 통해 서로 전기적으로 연결할 수 있다.
상기 상부 수평 보조라인(HAL_u)들 및 하부 수평 보조라인(HAL_d)들도 화소전극(PE)을 중첩하도록 배열된다. 이때, 박막트랜지스터(TFT)기 위치한 부문에는 상기 상부 수평 보조라인(HAL_u)들이 형성되지 않는다.
이와 같은 수직 보조라인(VAL)들과 수평 보조라인들은 교차하는 부분에서 서로 전기적으로 연결된다. 다시말하면, 상기 수직 보조라인(VAL)들과 수평 보조라인들은 일체로 구성된다.
이와 같이 본 발명의 제 2 실시예에 따르면, 보조라인과 화소전극(PE)이 중첩하는 부분에서 보조용량 커패시터가 형성된다. 따라서, 본 발명의 제 2 실시예에서는 더 종래보다 더 큰 용량의 보조용량 커패시터가 형성된다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 바와 같은 본 발명에 따른 액정표시장치에는 다음과 같은 효과가 있다.
본 발명의 실시예에 따른 액정표시장치는 하나의 단위 화소에 포함된 화소셀들이 6개로 이루어져 있으며, 두 개의 화소셀이 서로 동일한 색상의 화상을 표시한다. 본 발명에서는 상기 동일한 색상을 표현하는 두 개의 화소셀에 서로 다른 계조의 데이터 신호를 공급함으로써 종래에 비하여 더 미세한 계조까지 표현할 수 있다.
더불어 본 발명에서는 보조라인을 형성함으로써 보조용량 커패시터의 용량을 증가시킬 수 있다. 이를 통해 보조 라인 추가로 인해 발생하는 개구부 감소를 보완할 수 있다.

Claims (18)

  1. 일방향으로 배열된 다수의 게이트 라인들;
    상기 게이트 라인들에 교차하도록 배열된 다수의 데이터 라인들;
    상기 데이터 라인들에 데이터 신호를 공급하기 위한 데이터 드라이버;
    상기 각 데이터 라인 사이의 화소 영역에 배열된 다수의 화소셀들을 포함하며;
    각 화소 영역은 상기 게이트 라인들과 데이터 라인들에 의해 둘러싸인 다수의 화소셀 영역들을 포함하고, 하나의 화소셀 영역에 하나의 화소셀이 형성되며;
    서로 인접한 2개의 화소 영역들이 각각 제 1 화소 영역 및 제 2 화소 영역으로 정의되며;
    상기 제 1 화소 영역의 화소셀들은 첫 번째 화소셀 영역부터 형성되며, 상기 제 2 화소 영역의 화소셀들은 두 번째 화소셀 영역부터 형성되며;
    상기 제 1 화소 영역의 화소셀들의 수와 제 2 화소 영역의 화소셀들의 수가 동일하며;
    상기 제 1 화소 영역에 형성된 기수번째 화소셀 영역 및 제 2 화소 영역에 형성된 우수번째 화소셀 영역이 사다리꼴 형태를 가지고, 상기 제 1 화소 영역에 형성된 우수번째 화소셀 영역 및 제 2 화소 영역에 형성된 기수번째 화소셀 영역이 역 사다리꼴 형태를 가지며;
    상기 제 1 화소 영역에 포함된 화소셀들 중 서로 인접한 기수번째 화소셀 영역 및 우수번째 화소셀 영역에 위치한 2개의 화소셀들이 서로 동일한 색상을 표시하며;
    상기 제 2 화소 영역에 포함된 화소셀들 중 서로 인접한 우수번째 화소셀 영역 및 기수번째 화소셀 영역에 위치한 2개의 화소셀들이 서로 동일한 색상을 표시하며;
    서로 인접하여 위치하며 동일 색상을 표시하는 화소셀들이 하나의 단위 화상을 표시하기 위한 하나의 단위 화소내에 포함되며;
    상기 제 1 화소 영역에 형성된 화소셀들은 위에서부터 제 1 녹색 화소셀, 제 2 녹색 화소셀, 제 1 청색 화소셀, 제 2 청색 화소셀, 제 1 적색 화소셀 및 제 2 적색 화소셀 순서로 배열되어 있으며;
    상기 제 2 화소 영역에 형성된 화소셀들은 위에서부터 제 1 적색 화소셀, 제 2 적색 화소셀, 제 1 녹색 화소셀, 제 2 녹색 화소셀, 제 1 청색 화소셀 및 제 2 청색 화소셀 순서로 배열되어 있으며;
    상기 데이터 드라이버는, 상기 단위 화소내에 포함되며 서로 인접하여 위치함과 아울러 동일한 색상을 표시하는 화소셀들에 서로 다른 계조의 데이터 신호를 공급하며;
    상기 단위 화소내에 포함하며, 서로 인접하여 위치함과 아울러 동일한 색상을 표시하는 2개의 화소셀들을 각각 제 1 화소셀과 제 2 화소셀로 정의할 때, 상기 데이터 드라이버는 타이밍 콘트롤러로부터의 제 1 화소셀에 해당하는 제 1 데이터 신호를 공급받고, 이 제 1 데이터 신호를 복사하고, 이 복사된 제 1 데이터 신호에 미리 설정된 가중치를 더하거나 빼서 상기 제 1 데이터 신호와 다른 계조를 갖는 데이터 신호를 생성하고, 그리고 이 제 2 데이터 신호를 제 2 화소셀로 공급함을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 제 1 항에 있어서,
    각 화소셀은 상기 게이트 라인으로부터의 게이트 신호에 따라 상기 데이터 라인으로부터의 데이터 신호를 스위칭하는 박막트랜지스터와, 상기 박막트랜지스터로부터의 데이터 신호를 공급받아 화상을 표시하는 화소전극을 포함하며;
    상기 화소전극은 그 화소전극이 위치한 화소셀 영역의 형태와 동일한 사다리꼴 또는 역 사다리꼴 형태를 갖는 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    제 1 화소 영역의 기수번째 화소셀 영역과 제 2 화소 영역의 우수번째 화소셀 영역에 위치한 화소셀들이 제 1 화소 영역과 제 2 화소 영역의 경계부에 위치한 데이터 라인에 공통으로 접속된 것을 특징으로 하는 액정표시장치.
  5. 삭제
  6. 제 1 항에 있어서,
    상기 첫 번째 화소셀 영역에 형성된 화소전극은 더미 게이트 라인과 중첩함을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    n 번째 게이트 라인(n은 자연수)에 접속된 화소셀의 화소전극이 n-1 번째 게이트 라인과 중첩하며;
    0번째 게이트 라인은 더미 게이트 라인인 것을 특징으로 하는 액정표시장치.
  8. 삭제
  9. 제 1 항에 있어서,
    각 화소 영역마다 형성된 수직 보조라인을 더 포함하며;
    상기 수직 보조라인은 상기 게이트 라인들 및 상기 화소 영역의 화소셀들에 포함된 화소전극을 중첩하는 것을 특징으로 하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 수직 보조라인은 상기 데이터 라인과 동일한 물질로 형성된 것을 특징으로 하는 액정표시장치.
  11. 제 9 항에 있어서,
    상기 수직 보조라인은 상기 게이트 라인과 동일한 물질로 형성되며;
    상기 수직 보조라인과 상기 게이트 라인들간의 교차부분에 대응하는 상기 수직 보조라인 부분이 단선되며;
    상기 단선된 부분이 연결부에 의해서 전기적으로 접속되며;
    상기 연결부는 상기 화소셀의 화소전극과 동일한 물질인 것을 특징으로 하는 액정표시장치.
  12. 제 1 항에 있어서,
    상기 게이트 라인의 상측에 위치한 상부 수평 보조라인을 더 포함하며;
    상기 상부 수평 보조라인은 데이터 라인들 및 상기 게이트 라인을 따라 배열된 화소 영역들 각각에 위치한 화소셀들의 화소전극을 중첩하는 것을 특징으로 하는 액정표시장치.
  13. 제 12 항에 있어서,
    상기 상부 수평 보조라인은 상기 게이트 라인과 동일한 물질로 형성된 것을 특징으로 하는 액정표시장치.
  14. 제 12 항에 있어서,
    상기 상부 수평 보조라인은 상기 데이터 라인과 동일한 물질로 형성되며;
    상기 화소셀내의 박막트랜지스터가 형성된 부분에 대응하는 상기 상부 수평 보조라인 부분이 단선되며;
    상기 상부 수평 보조라인과 상기 데이터 라인들간의 교차부분에 대응하는 상기 상부 수평 보조라인 부분이 단선되며;
    상기 교차부분에서 단선된 부분이 연결부에 의해서 전기적으로 접속되며;
    상기 연결부는 상기 화소셀의 화소전극과 동일한 물질인 것을 특징으로 하는 액정표시장치.
  15. 제 1 항에 있어서,
    상기 게이트 라인의 하측에 위치한 하부 수평 보조라인을 더 포함하며;
    상기 하부 수평 보조라인은 데이터 라인들 및 상기 게이트 라인을 따라 배열된 화소 영역들 각각에 위치한 화소셀들의 화소전극을 중첩하는 것을 특징으로 하는 액정표시장치
  16. 제 15 항에 있어서,
    상기 하부 수평 보조라인은 상기 게이트 라인과 동일한 물질로 형성된 것을 특징으로 하는 액정표시장치.
  17. 제 15 항에 있어서,
    상기 하부 수평 보조라인은 상기 데이터 라인과 동일한 물질로 형성되며;
    상기 하부 수평 보조라인과 상기 데이터 라인들간의 교차부분에 대응하는 상기 하부 수평 보조라인 부분이 단선되며;
    상기 단선된 부분이 연결부에 의해서 전기적으로 접속되며;
    상기 연결부는 상기 화소셀의 화소전극과 동일한 물질인 것을 특징으로 하는 액정표시장치.
  18. 제 1 항에 있어서,
    수직 보조라인, 상부 수평 보조라인, 및 하부 수평 보조라인을 더 포함하며;
    수직 보조라인은 화소 영역에 위치하여, 상기 게이트 라인들 및 상기 화소 영역내의 화소셀의 화소전극을 중첩하며;
    상기 상부 수평 보조라인은 상기 게이트 라인의 상측에 위치하여, 상기 데이터 라인들 및 상기 게이트 라인을 따라 배열된 화소 영역들 각각에 위치한 화소셀들의 화소전극을 중첩하며;
    하부 수평 보조라인은 상기 게이트 라인의 하측에 위치하여, 상기 데이터 라인들 및 상기 게이트 라인을 따라 배열된 화소 영역들 각각에 위치한 화소셀들의 화소전극을 중첩하며;
    상기 수직 보조라인, 상부 수평 보조라인, 및 하부 수평 보조라인이 모두 동일 물질로 형성되며;
    상기 수직 보조라인, 상부 수평 보조라인, 및 하부 수평 보조라인이 교차하는 부분이 서로 연결된 것을 특징으로 하는 액정표시장치.
KR1020070031392A 2007-03-30 2007-03-30 액정표시장치 KR101394922B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070031392A KR101394922B1 (ko) 2007-03-30 2007-03-30 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070031392A KR101394922B1 (ko) 2007-03-30 2007-03-30 액정표시장치

Publications (2)

Publication Number Publication Date
KR20080088737A KR20080088737A (ko) 2008-10-06
KR101394922B1 true KR101394922B1 (ko) 2014-05-14

Family

ID=40150725

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070031392A KR101394922B1 (ko) 2007-03-30 2007-03-30 액정표시장치

Country Status (1)

Country Link
KR (1) KR101394922B1 (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5328726B2 (ja) 2009-08-25 2013-10-30 三星ディスプレイ株式會社 薄膜蒸着装置及びこれを利用した有機発光ディスプレイ装置の製造方法
JP5677785B2 (ja) 2009-08-27 2015-02-25 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 薄膜蒸着装置及びこれを利用した有機発光表示装置の製造方法
US8876975B2 (en) 2009-10-19 2014-11-04 Samsung Display Co., Ltd. Thin film deposition apparatus
KR101084184B1 (ko) 2010-01-11 2011-11-17 삼성모바일디스플레이주식회사 박막 증착 장치
KR101174875B1 (ko) 2010-01-14 2012-08-17 삼성디스플레이 주식회사 박막 증착 장치, 이를 이용한 유기 발광 디스플레이 장치의 제조방법 및 이에 따라 제조된 유기 발광 디스플레이 장치
KR101193186B1 (ko) 2010-02-01 2012-10-19 삼성디스플레이 주식회사 박막 증착 장치, 이를 이용한 유기 발광 디스플레이 장치의 제조방법 및 이에 따라 제조된 유기 발광 디스플레이 장치
KR101156441B1 (ko) 2010-03-11 2012-06-18 삼성모바일디스플레이주식회사 박막 증착 장치
KR101202348B1 (ko) 2010-04-06 2012-11-16 삼성디스플레이 주식회사 박막 증착 장치 및 이를 이용한 유기 발광 표시 장치의 제조 방법
US8894458B2 (en) 2010-04-28 2014-11-25 Samsung Display Co., Ltd. Thin film deposition apparatus, method of manufacturing organic light-emitting display device by using the apparatus, and organic light-emitting display device manufactured by using the method
KR101223723B1 (ko) 2010-07-07 2013-01-18 삼성디스플레이 주식회사 박막 증착 장치, 이를 이용한 유기 발광 디스플레이 장치의 제조방법 및 이에 따라 제조된 유기 발광 디스플레이 장치
KR101738531B1 (ko) 2010-10-22 2017-05-23 삼성디스플레이 주식회사 유기 발광 디스플레이 장치의 제조 방법 및 이에 따라 제조된 유기 발광 디스플레이 장치
KR101723506B1 (ko) 2010-10-22 2017-04-19 삼성디스플레이 주식회사 유기층 증착 장치 및 이를 이용한 유기 발광 디스플레이 장치의 제조 방법
KR20120045865A (ko) 2010-11-01 2012-05-09 삼성모바일디스플레이주식회사 유기층 증착 장치
KR20120065789A (ko) 2010-12-13 2012-06-21 삼성모바일디스플레이주식회사 유기층 증착 장치
KR101760897B1 (ko) 2011-01-12 2017-07-25 삼성디스플레이 주식회사 증착원 및 이를 구비하는 유기막 증착 장치
KR101840654B1 (ko) 2011-05-25 2018-03-22 삼성디스플레이 주식회사 유기층 증착 장치 및 이를 이용한 유기 발광 디스플레이 장치의 제조 방법
KR101852517B1 (ko) 2011-05-25 2018-04-27 삼성디스플레이 주식회사 유기층 증착 장치 및 이를 이용한 유기 발광 디스플레이 장치의 제조 방법
KR101857249B1 (ko) 2011-05-27 2018-05-14 삼성디스플레이 주식회사 패터닝 슬릿 시트 어셈블리, 유기막 증착 장치, 유기 발광 표시장치제조 방법 및 유기 발광 표시 장치
KR101826068B1 (ko) 2011-07-04 2018-02-07 삼성디스플레이 주식회사 유기층 증착 장치
KR102013315B1 (ko) 2012-07-10 2019-08-23 삼성디스플레이 주식회사 유기 발광 디스플레이 장치의 제조 방법 및 이에 따라 제조된 유기 발광 디스플레이 장치
US9461277B2 (en) 2012-07-10 2016-10-04 Samsung Display Co., Ltd. Organic light emitting display apparatus
KR101632298B1 (ko) 2012-07-16 2016-06-22 삼성디스플레이 주식회사 평판 표시장치 및 그 제조방법
KR102013380B1 (ko) * 2013-03-20 2019-08-23 엘지디스플레이 주식회사 무안경 방식의 입체영상 표시장치
FR3004489B1 (fr) * 2013-04-11 2017-04-28 Bontaz Centre R & D Dispositif de refroidissement pour moteur a combustion interne a encombrement reduit et procede de fabrication d'un tel dispositif
KR102127410B1 (ko) 2013-10-10 2020-06-29 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR20160017261A (ko) 2014-08-01 2016-02-16 삼성디스플레이 주식회사 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030056350A (ko) * 2001-12-28 2003-07-04 엘지.필립스 엘시디 주식회사 액정표시패널과 그의 구동장치 및 구동방법
KR20050001789A (ko) * 2003-06-26 2005-01-07 엘지.필립스 엘시디 주식회사 액정표시패널 및 그 구동방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030056350A (ko) * 2001-12-28 2003-07-04 엘지.필립스 엘시디 주식회사 액정표시패널과 그의 구동장치 및 구동방법
KR20050001789A (ko) * 2003-06-26 2005-01-07 엘지.필립스 엘시디 주식회사 액정표시패널 및 그 구동방법

Also Published As

Publication number Publication date
KR20080088737A (ko) 2008-10-06

Similar Documents

Publication Publication Date Title
KR101394922B1 (ko) 액정표시장치
US6075507A (en) Active-matrix display system with less signal line drive circuits
KR102037688B1 (ko) 표시 장치
JP5571117B2 (ja) 表示装置
KR100884992B1 (ko) 액정표시장치
KR101189272B1 (ko) 표시 장치 및 그 구동 방법
KR101393628B1 (ko) 액정 표시 장치
KR101374099B1 (ko) 액정표시장치 및 이의 구동방법
JP2001027751A (ja) 液晶表示装置
JP4720261B2 (ja) 電気光学装置、駆動方法および電子機器
JP4149965B2 (ja) 液晶表示装置
JP2006085131A (ja) 液晶表示装置
US7508371B2 (en) Liquid crystal display device
KR102028587B1 (ko) 표시 장치
KR101611904B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20160092126A (ko) 표시 장치 및 그 구동 방법
KR100947771B1 (ko) 액정표시패널 및 그 구동장치
US11081073B2 (en) Liquid crystal display apparatus
KR101030535B1 (ko) 액정표시장치의 구동방법
KR101394928B1 (ko) 액정표시장치
KR100853771B1 (ko) 액정표시장치
KR100855478B1 (ko) 액정표시패널과 그의 구동장치 및 구동방법
KR100977224B1 (ko) 액정표시장치
KR20080088141A (ko) 액정표시장치 및 이의 구동방법
KR101127858B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170413

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180416

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190417

Year of fee payment: 6