KR101338480B1 - 버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치 - Google Patents

버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치 Download PDF

Info

Publication number
KR101338480B1
KR101338480B1 KR1020090116854A KR20090116854A KR101338480B1 KR 101338480 B1 KR101338480 B1 KR 101338480B1 KR 1020090116854 A KR1020090116854 A KR 1020090116854A KR 20090116854 A KR20090116854 A KR 20090116854A KR 101338480 B1 KR101338480 B1 KR 101338480B1
Authority
KR
South Korea
Prior art keywords
signal
output
initialization
detection signal
burst mode
Prior art date
Application number
KR1020090116854A
Other languages
English (en)
Other versions
KR20110060309A (ko
Inventor
김종덕
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020090116854A priority Critical patent/KR101338480B1/ko
Publication of KR20110060309A publication Critical patent/KR20110060309A/ko
Application granted granted Critical
Publication of KR101338480B1 publication Critical patent/KR101338480B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q11/0066Provisions for optical burst or packet networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Signal Processing (AREA)
  • Optical Communication System (AREA)

Abstract

수동형 광 네트워크에서 버스트 모드 패킷 신호를 수신하는 장치에서, 버스트 모드 패킷 신호들의 시작과 종료를 나타내는 타이밍 정보를 포함하는 감지 신호를 생성하여 제공한다. 특히 버스트 모드 패킷 신호의 중간에 삽입되어 있는 무변조 구간에 상관없이 버스트 모드 패킷 신호의 시작과 종료를 나타내는 타이밍 감지 신호를 생성한다. 이외에도, 타이밍 감지 신호 생성을 위하여, 수신되는 패킷 신호를 토대로 버스트 모드 패킷 신호의 타이밍 감지신호를 기반으로, 패킷 신호들 사이의 가이드 시간 구간 동안 새로운 패킷 신호 수신을 위하여 수신 장치의 구성 요소를 초기화하는 초기화 신호를 생성한다.
광네트워크, 버스트모드패킷, 타이밍감지

Description

버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치 {apparatus for generating a detection signal for burst mode packet signal and receiving apparatus}
본 발명은 버스트 모드 패킷 신호를 수신하는 장치에 관한 것으로, 더욱 상세하게 말하자면 버스트 모드 패킷 신호에 대한 감지 신호를 생성하는 장치와 수신 장치에 관한 것이다.
수동형 광 네트워크와 같은 점대다점(point to multi-point: P2MP) 방식의 통신에서는, 기본적으로 하나의 광 회선 단말(optical line terminal: OLT)이 광 분배기를 통하여, 일반적으로 32, 64 또는 128 이상의 다수개인 광 네트워크 유닛(Optical Network Unit, ONU), 또는 광 네트워크 단말(Optical Network Terminal, ONT)로 표현되는 가입자 측의 광 종단 장치와 연결된다.
이러한 통신방식에서, 광 회선 단말로부터의 하향 신호는 모든 광 종단 장치들로 브로드캐스팅(Broadcasting) 되며, 각 광 종단 장치로부터의 상향 신호들은 버스트 패킷(burst packet) 형태로 시분할다중 방식으로 광 회선 단말에서 수신된다. 이러한 상향 신호 전송 방식을 시분할다중접속(Time Division Multiplex Access, TDMA) 방식이라고 하며, 이 경우 적합한 버스트 모드 수신기가 요구된다. 버스트 모드 수신기는 각 패킷에 따라 달라지는 다양한 입력 세기에 대한 빠른 응답 특성과 넓은 다이내믹 레인지(dynamic range)를 가지면서 높은 수신감도를 가지도록 하는 것이 요구된다.
현재 상용화되고 있는 시분할다중화접속(TDMA) 방식의 기가급 수동형 광네트워크(passive optical network: PON) 기술로는, 이더넷 수동형 광네트워크(Ethernet PON: EPON)와 기가급 수동형 광네트워크(Gigabit-capable PON: GPON)가 있다.
이더넷 수동형 광네트워크(EPON) 관련 표준 기술에서는, 패킷 간의 충돌을 방지하기 위한 레이저(Laser) 온/오프를 위하여 예를 들어, 512ns의 타이밍을 허용하고 있으며, 버스트 패킷 신호에 대한 수신기의 출력 안정화를 위하여 예를 들어, 최대 400ns의 시간영역을 정의하고 있다.
한편 이더넷 수동형 광네트워크(EPON)에 비해 높은 전송효율을 제공하는 기가급 수동형 광네트워크(GPON) 관련 표준 기술에서는, 버스트 패킷 사이에 예를 들어 최소 약 25.7ns까지의 가드 시간(Guide time) 구간을 허용하며, 수신기 출력 안정화와 동시에 위상/주파수 동기 안정화를 위한 시간으로, 예를 들어, 1.25 Gbit/s 기준으로 44bits(35.4ns)의 프리엠블 시간(preamble time)을 정의하고 있다.
이와 같이 각 네트워크에 대한 표준 기술에서 요구하는 사항의 차이에 의하여, 기가급 수동형 광네트워크(GPON)에 사용되는 버스트 모드 수신기는 이더넷 수동형 광네트워크(EPON)에 사용되는 버스트 모드 수신기에 비하여, 버스트 패킷 신호마다 신속한 초기화를 수행하고 빠른 안정화 응답 특성을 가지는 것이 요구된다. 이를 위하여 기가급 수동형 광네트워크(GPON)를 위한 매체접근 제어기(Media Access Control: MAC)는 일련의 표준 프로토콜 방식으로 버스트 패킷을 제어하며, 버스트 패킷 사이에 리셋(reset) 신호를 제공하여 버스트 모드 수신기가 이전 패킷 신호를 위해 결정된 상태를 초기화하고 다음 패킷 신호를 오류 없이 수신 증폭할 수 있도록 한다.
이와 같이 광 종단 장치(ONT/ONU)로부터 전송된 신호들을 처리하는 버스트 모드 수신기는, 각기 다른 입력세기를 가진 각각의 버스트 패킷 신호들에 대하여 수동형 광 네트워크에서 요구하는 타이밍 조건을 만족하면서 신호의 왜곡 없이 신속하게 신호를 처리하고 안정적으로 신호의 레벨을 변환하여야 한다.
특히, 짧은 가드 시간 구간과 프리엠블 시간에 대한 요구사항을 만족해야 하는 기가급 수동형 광네트워크(GPON)용 버스트 모드 수신기는, MAC으로부터 입력되는 초기화 제어 신호를 사용하여 버스트 패킷의 종료 및 시작 시에 빠른 초기화 및 안정화 동작을 수행하여야 한다.
반면에 버스트 패킷 사이 간격과 수신신호의 안정화에 비교적 긴 시간을 허용하는 이더넷 수동형 광네트워크(EPON) 버스트 모드 수신기는 일반적으로 외부 초기화 신호 없이 동작하도록 구성된다. 이 경우 버스트 모드 수신기는 각 버스트 패킷 수신 신호에 대한 시작과 종료 타이밍 감지신호를 생성하여 출력하고, MAC 또는 데이터 재생기(clock and data recovery: CDR)는 감지 신호를 이용하여 버스트 패킷 수신 신호 처리에 요구되는 타이밍 제어 수단으로 활용할 수 있다.
본 발명이 해결하고자 하는 과제는 점대다점(Point to multi-point: P2MP)의 광 네트워크에서 시분할 다중화 접속(Time Division Multiplex Access: TDMA) 통신 방식에 따라 수신되는 버스트 모드 패킷 신호로부터 타이밍 정보를 포함하는 감지 신호를 생성하는 장치 및 수신 장치를 제공하는 것이다.
또한 본 발명이 해결하고자 하는 과제는 외부로부터의 초기화 신호 입력 없이, 또는 단일 외부 초기화 신호 입력만으로, 버스트 모드 패킷 수신기에서 필요로 하는 초기화 신호를 생성하고 이를 토대로 감지 신호를 생성하는 장치 및 수신 장치를 제공하는 것이다.
본 발명의 과제를 달성하기 위한 본 발명의 특징에 따른 감지 신호 생성 장치는, 광 네트워크를 통하여 수신되는 버스트 모드 패킷 신호의 수신 여부에 대한감지 신호를 생성하는 장치에서, 상기 버스트 모드 패킷 신호에 대응하는 데이터 신호를 소정 시간 지연시켜 출력하는 지연부; 상기 지연되어 출력되는 데이터 신호와 인가되는 기준 신호를 비교하여, 상기 버스트 모드 패킷 신호가 수신되는 시작 시점과 수신이 종료되는 종료 시점에 연동하여 그 레벨 상태가 변화되는 감지 신호를 출력하는 비교부; 및 입력되는 초기화 신호를 토대로 상기 비교부에서 출력되는 감지 신호를 래치 처리하여 상기 버스트 모드 패킷 신호의 시작과 종료에 대한 타이밍 정보를 포함하는 타이밍 감지 신호로 출력하는 래치부를 포함한다.
본 발명의 다른 특징에 따른 수신 장치는, 광 네트워크를 통하여 시간다중화 분할 접속 방식에 따라 송신되는 버스트 모드 패킷 신호를 수신하는 수신 장치에서, 상기 버스트 모드 패킷 신호를 수신하여 그에 해당하는 전기적인 신호를 출력하는 광전 변환부; 상기 광전 변환부로부터 출력되는 전기적인 신호를 차동 신호 형태로 처리하여 차동 전압 데이터 신호로 출력하는 전치 증폭부; 상기 차동 전압 데이터 신호를 제한 증폭하고 디지털 신호로 변환하여 제한 증폭 차동 전압 데이터 신호로 출력하는 후치 증폭부; 및 상기 전치 증폭부에서 출력되는 차동 전압 데이터 신호 또는 상기 차동 전압 데이터 신호를 토대로, 상기 버스트 모드 패킷 신호가 수신되는 시작 시점과 수신이 종료되는 종료 시점에 연동하여 그 레벨 상태가 변화되는 타이밍 감지 신호를 출력하는 감지 신호 생성부를 포함한다.
이러한 특징을 가지는 감지 신호 생성 장치 및 수신 장치에서, 상기 비교부에서 출력되는 신호 및 상기 래치부에서 출력되는 신호 중 적어도 하나를 토대로, 상기 초기화 신호를 생성하는 초기화 신호 생성부가 더 포함될 수 있다.
본 발명의 실시 예에 따르면, 시분할 다중화 접속(TDMA) 통신 방식에 따른 수동형 광 네트워크에서 고속 버스트 모드 수신 장치의 구현에 필요로 하는, 버스트 패킷 감지 신호를 효과적으로 생성할 수 있으며, 또한 버스트 패킷 수신을 위한 초기화 제어 신호를 효과적으로 생성할 수 있다.
또한 이와 같이 생성되는 버스트 패킷 감지 신호 및 초기화 제어 신호를 토대로 동작하여 고속의 빠른 응답 특성을 가지는 버스트 모드 수신 장치를 제공할 수 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시 예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
이제 본 발명의 실시 예에 따른 장치에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 제1 실시 예에 따른 버스트 모드 수신 장치의 구조도이다.
첨부한 도 1에 도시되어 있듯이, 본 발명의 제1 실시 예에 따른 버스트 모드 수신 장치는 광전 변환부(10), 전치 증폭부(20), 후치 증폭부(30), 및 감지 신호 생성부(40)를 포함하며, 데이터 재생부(50)를 추가로 포함할 수 있다.
광전 변환부(10)는 수신되는 광신호를 전기적인 신호로 변환하며, 예를 들어, 광신호를 광전 변환된 아날로그 형태의 전류신호로 출력하는 포토 다이오드 등으로 이루어진다.
전치 증폭부(20)는 광전 변환부(10)로부터 출력되는 전기적인 신호를 처리하여 차동(differential) 신호로 변환하여 출력한다. 즉, 전류 신호를 전압신호로 변환하고 이를 다시 노이즈에 강한 차동 신호 형태로 변환하여 출력한다. 이러한 전치 증폭부(20)로는 트랜스 임피던스 증폭기(Trans-impedance Amplifier: TIA)가 사용될 수 있다. 전치 증폭부(20)에서 출력되는 신호를 이하에서는 설명의 편의를 위해"차동 전압 데이터 신호"라고도 명명한다.
후치 증폭부(30)는 전치 증폭부(20)에서 출력되는 차동 신호를 제한 증폭된 디지털 신호로 변환하여 출력한다. 즉, 논리 1과 0의 결정이 가능한 적정 전압레벨을 가진 디지털 신호로 증폭 안정화시켜 출력한다. 이러한 후치 증폭부(30)로는 LA(Limitting Amplifier)가 사용될 수 있다. 후치 증폭부(30)에서 출력되는 신호를 이하에서는 설명의 편의를 위해"제한 증폭 차동 전압 데이터 신호"라고도 명명한다.
데이터 재생기(click and data recovery: CDR)(50)는 후치 증폭부(30)로부터 출력되는 신호로부터 클럭과 주파수를 복원하고 이를 정렬하는 기능 즉, 클럭과 데이터의 위상을 맞추는 기능을 수행한다. 한편 후치 증폭부(30)와 데이터 재생부(50)는 입력되는 초기화 신호(Reset)에 따라 새로운 패킷 신호가 입력되기 전에 초기화될 수 있다. 또한, 데이터 재생부(50)에 입력되는 초기화 신호(Reset)는 후치 증폭부(30)에 입력되는 초기화 신호와 반드시 동일할 필요는 없으며, 별도의 타이밍을 가진 초기화 신호일 수 있다.
감지 신호 생성부(40)는 후치 증폭부(30)에서 출력되는 신호를 토대로 버스트 모드 패킷 신호의 타이밍 감지에 따른 신호를 출력한다. 구체적으로 수신측의 데이터 링크층에서 수신 신호의 유무를 감지할 수 있도록 버스트 모드 패킷 신호에 대한 타이밍 정보를 나타내는 감지 신호를 출력한다. 이러한 감지 신호 생성부(40)는 다음과 같은 구조로 이루어질 수 있다.
도 2는 본 발명의 제1 실시 예의 제1 예에 따른 감지 신호 생성부의 구체적인 구조도이다.
첨부한 도 2에 도시되어 있듯이, 본 발명의 제1 실시 예에 따른 감지 신호 생성부(40)는 지연부(41), 비교부(42), 기준 전압 생성부(43) 및 래치부(44)를 포함한다.
지연부(41)는 입력되는 데이터 신호를 분기시킨 다음에 RC 지연시켜 출력한다. 이를 위하여, 지연부(41)는 일측 단자가 데이터 신호(Data)에 연결된 저항(R1) 및 저항(R1)에 병렬로 연결된 캐패시터(C1)를 포함한다.
여기서 데이터 신호(Data)는 전치 증폭부(20)의 차동 전압 데이터 신호, 후치 증폭부(30)의 제한증폭 차동 전압 데이터 신호 중 하나일 수 있으며, 또는 전치증폭부와 후치 증폭부 내부회로 상의 차동 전압 데이터 신호일 수도 있다.
비교부(42)는 지연부(41)로부터 출력되는 데이터 신호와 기준 전압을 비교하여 그에 해당하는 신호를 출력한다. 이를 위하여 비교부(42)는 비반전 단자(+)가 저항(R1)의 타측 단자에 연결되고 반전 단자(-)에 기준 전압 생성부(43)로부터 출력되는 기준 전압이 입력되는 비교기(A1)를 포함한다.
기준 전압 생성부(43)는 전원과 그라운드 사이에 서로 직렬로 연결되어 있는 저항(R2, R3)을 포함하며, 저항(R2, R3)의 공통 단자를 통하여 분압된 전압이 기준 전압으로 출력된다.
래치부(44)는 비교부(42)에서 출력되는 신호를 토대로 버스트 모드 패킷 신호에 대한 타이밍 정보를 포함하는 타이밍 감지 신호(SD)를 출력한다. 이를 위하여 래치부(44)는 비교부(42)에서 출력되는 신호(이하, 감지 신호라고 명명함)를 토대로 부정 논리합 연산을 수행하는 제1 연산기(G1)와, 제1 연산기의 출력 신호와 입력되는 초기화 신호를 부정 논리합 연산하여 출력하는 제2 연산기(G2)를 포함한다. 여기서 제2 연산기(G2)의 출력 신호는 타이밍 감지 신호(SD)로서 출력되며, 또한 제1 연산기(G1)로 입력되어 비교부(42)의 감지 신호(S)와 연산 처리된다.
다음에는 이러한 구조를 토대로, 본 발명의 실시 예에 따른 버스트 모드 수신 장치의 동작에 대하여 설명한다.
점대다점(Point to multi-point: P2MP)의 광 네트워크에서 가입자측의 광 종 단 장치(ONU(Optical Network Unit), ONT(Optical Network Terminal) 등으로 도시되지 않음)는 시분할 다중화 접속(TDMA) 통신 방식에 따라 버스트 모드 패킷 신호를 광 회선 단말(optical line terminal: OLT)로 송신한다.
광 종단 장치로부터 송신된 버스트 모드 패킷 신호는 본 발명의 실시 예에 따른 버스트 모드 수신 장치의 광전 변환부(10)로 수신되어 전기적인 신호로 변환된 다음에, 전치 증폭부(20)에 의하여 차동 신호 형태로 변환되어 차동 데이터 전압 신호로 출력된다.
이와 같이 광 종단 장치로부터 송신된 버스트 모드 패킷 신호가 수신 처리되면, 버스트 모드 수신 장치의 감지 신호 생성부(40)는 수신 처리된 버스트 모드 패킷 신호에 대한 타이밍 정보를 포함하는 감지 신호를 다음과 같이 생성한다.
도 3은 본 발명의 실시 예에 따른 감지 신호 생성부의 동작 타이밍을 나타낸다.
먼저, 감지 신호 생성부(40)의 지연부(41)를 통하여, 데이터 신호(Data)는 저항(R1)에 의하여 분기되고 캐패시터(C1)에 의해 RC 지연되면서, 비트 단위 변조 정보가 상쇄된 아날로그 전압 신호의 형태로 출력된다.
지연부(41)로부터 출력된 아날로그 전압 신호 형태의 데이터 신호(Data)는 비교부(42)로 입력되어 기준 전압 생성부(43)로부터 출력된 기준 전압과 비교된다. 구체적으로 비교기(A1)는 비반전 단자(+)를 통하여 입력되는 데이터 신호(Data)가 반전 단자(-)로 입력되는 기준 전압보다 큰 경우에는 하이 레벨의 감지 신호를 출력하며, 데이터 신호가 기준 전압보다 작은 경우에는 로우 레벨의 감지 신호를 출력한다.
이러한 과정을 도 3을 토대로 구체적으로 설명하면, 버스트 모드 패킷 신호에 연동하는 감지 신호 생성부(40)의 비교부(42)의 출력 신호(S)는, 버스트 모드 패킷 신호(n)의 수신이 종료된 다음에 일정 시간 지연된 후에 하이 레벨에서 로우 레벨로 가변된다(T1).
일정 시간의 가드 시간(Guard Time) 구간(IT1) 이후에 새로운 버스트 모드 패킷 신호(n+1)가 수신되면, 비교부(42)의 출력 신호 즉, 감지 신호(S)는 로우 레벨에서 하이 레벨로 변환된다(T2). 이러한 상태에서 패킷의 중간에 삽입될 수 있는 연속적인 0 또는 1의 디지털 값을 가지는 CID(Consecutive Identical Digit) 신호 구간(IT2) 동안에, 감지 신호(S)의 상태가 변화될 수 있다. 즉, 버스트 모드 패킷 신호(n+1)에 포함되어 있는 CID 신호(IT2)의 디지털 값이 1일 경우에, 감지 신호(S)는 상태 변화 없이 하이 레벨을 유지한다. 그러나 CID 신호(IT2)가 일정 길이 이상의 0의 값을 가지는 경우에는, 감지 신호(S)는 하이 레벨에서 로우 레벨로 변화되어 일정 길이의 로우 레벨 상태 구간을 유지하게 된다. 이 때 로우 레벨 상태를 가지는 신호 구간의 유무는 0 값을 가지는 CID 신호 구간의 길이(또는 비트 수)와 지연부(41)의 저항(R1) 및 캐패시터(C1)의 RC 시정수 값에 따라 달라질 수 있다. 물론 패킷 신호에 CID 신호 구간이 없는 경우에는 패킷 신호를 수신하는 동안 감지 신호(S)에는 변화가 없다.
한편 감지 신호(S)에서 CID 신호에 의해 발생할 수 있는 불특정 상태 변화는 감지 신호(S)를 특정 버스트 모드 패킷 신호의 시작과 종료 구간을 표시하는 즉, 타이밍 정보를 포함하는 타이밍 감지 신호로 사용할 수 없게 만드는 요인이 될 수 있다.
따라서 본 발명의 실시 예에 따른 감지 신호 생성부(40)는 비교부(42)에서 출력되는 감지 신호를 바로 타이밍 감지 신호로 사용하지 않고, 감지 신호와 외부(예를 들어, MAC 계층)로부터 입력되는 초기화 신호(Reset)를 토대로 감지 신호를 래치 처리하여 타이밍 감지 신호(SD)로 사용한다.
구체적으로, 래치부(44)의 제1 연산기(G1)는 버스트 모드 패킷 신호에 연동하여 출력되는 감지 신호(S)와 제2 연산기(G2)의 출력 신호를 부정 논리곱 연산하여 출력하며, 제2 연산기(G2)는 제1 연산기(G1)에서 출력되는 신호와 외부로부터 출력되는 초기화 신호(Reset)를 논리곱 연산하여 출력한다. 이에 따라, 첨부한 도 3에서와 같이, 버스트 모드 패킷 신호(n)의 전송 구간 동안 감지 신호(S)는 하이 레벨이고 초기화 신호(Reset)는 로우 레벨이므로, 제2 연산기(G2)에서 출력되는 신호 즉, 타이밍 감지 신호(SD)는 하이 레벨로 출력된다. 버스트 모드 패킷 신호의 전송이 종료되면 감지 신호(S)는 로우 레벨로 변화되는데, 이 경우 초기화 신호(Reset)가 예를 들어, 초기화를 나타내지 않는 로우 레벨이면 타이밍 감지 신호(SD)는 하이 레벨 상태를 유지하지만, 초기화 신호(Reset)가 초기화를 나타내는 하이 레벨이면 타이밍 감지 신호(SD)는 로우 레벨로 변환된다(T3).
만약 감지 신호(S)가 하이 레벨에서 로우 레벨로 변환되기 전에 초기화 신호(Reset)가 하이 레벨이 되는 경우에도, 타이밍 감지 신호(SD)는 하이 레벨에서 로우 레벨로 변환된다.
즉, 타이밍 감지 신호(SD)는 감지 신호(S)가 로우 레벨을 유지하는 동안에는 초기화 신호(Reset)의 레벨 상태에 상관없이 로우 레벨 상태를 유지하며, 새로운 버스트 모드 패킷 신호가 입력되어 감지 신호(S)가 하이 레벨로 변환되는 것에 따라 타이밍 감지 신호(SD)도 하이 레벨로 변환된다(T4).
그런데 새로운 버스트 모드 패킷 신호(n+1)의 전송 구간 동안에 초기화 신호(Reset)가 로우 레벨을 유지하는 한, 감지 신호(S)의 상태 변화에 관계없이 타이밍 감지 신호(SD)는 하이 레벨 상태를 유지하게 된다. 즉, 위에서 살펴본 바와 같이 버스트 패킷 모드 신호가 전송되는 동안에 CID 신호가 전송되어 감지 신호(S)가 하이 레벨에서 로우 레벨로 변화되어도 래치부(44)의 제1 연산기(G1)가 로우 레벨의 신호를 출력함으로써, 초기화 신호가 로우 레벨인 경우에는 래치부(44)의 제2 연산기(G2)가 계속하여 하이 레벨의 타이밍 감지 신호를 출력하게 된다. 따라서, 버스트 모드 패킷 신호가 전송되는 구간에는 CID 신호의 삽입 여부와 상관없이 초기화 신호에 의하여 타이밍 감지 신호(SD)가 하이 레벨 상태를 유지하게 된다. 이러한 타이밍 감지 신호의 생성 과정은 각각의 버스트 모드 패킷이 시작되고 종료되는 동안에 반복하여 발생하게 된다.
이러한 실시 예에 따르면, CID 신호에 의해 발생할 수 있는 불특정 상태 변화에 상관없이 특정 버스트 모드 패킷 신호의 시작과 종료 구간을 표시하는 타이밍 감지 신호를 신뢰성 있게 생성할 수 있다.
위에 기술된 바와 같이 버스트 모드 수신 장치의 감지 신호 생성부(40)에서 생성된 타이밍 감지 신호(SD)는 수신측(광 회선 단말)의 데이터 링크층으로 전달되어 사용된다.
한편, 위에 기술된 제1 실시 예의 제1 예에 따른 감지 신호 생성부(40)에서 데이터 신호 대신에 데이터 신호의 반전 신호인 반전 데이터 신호(/Data)를 사용할 수 있다. 이 경우에는 지연부(41)에서 출력되는 신호가 비교기(A1)의 반전 단자(-)로 입력되고 기준 전압 생성부(43)에서 출력되는 기준 전압이 비교기(A1)의 비반전 단자(+)로 입력되도록 하여, 도 3에 도시된 바와 같은 특성을 가지는 감지 신호(S)를 획득하고 이를 토대로 타이밍 감지 신호(SD)를 생성할 수 있다.
위에 기술된 제1 실시 예의 제1 예에 따른 감지 신호 생성부(40)는 데이터 신호와 기준 전압을 비교하여 버스트 모드 패킷 신호의 시작과 종료를 나타내는 타이밍 감지 신호를 생성하였지만, 이와는 달리, 데이터 신호와 이의 반전된 신호인 반전 데이터 신호를 이용하여 타이밍 감지 신호를 생성할 수도 있다.
도 4는 본 발명의 제1 실시 예의 제2 예에 따른 감지 신호 생성부의 구조를 나타낸 도이다. 여기서는 설명의 편의상 도 2에 도시된 감지 신호 생성부(40)와 동일한 기능을 수행하는 구성 요소에는 동일한 도면 부호를 부여하였다.
첨부한 도 4에 도시되어 있듯이, 감지 신호 생성부(40)는 지연부(411), 비교부(42), 및 래치부(44)를 포함한다.
지연부(411)는 제1 예와는 달리, 입력되는 데이터 신호(Data) 및 반전 데이터 신호(/Data)를 각각 분기하고 이들을 각각 RC 지연시켜 비교부(42)로 출력된다. 이를 위하여, 지연부(411)는 일측 단자가 데이터 신호(Data)에 연결된 저항(R11), 일측 단자가 반전 데이터 신호(/Data)에 연결된 저항(R12), 각각 저항(R11, R12)에 병렬로 연결된 캐패시터(C11, C12), 그리고 캐패시터(C11, C12)에 대하여 병렬이면 서 서로는 직렬로 연결된 저항들(R21, R22, R23)을 포함한다.
이러한 구조로 이루어지는 감지 신호 생성부(40)에서, 데이터 신호(Data)는 저항(R11)에 의하여 분기되고 캐패시터(C11) 및 저항(R23)을 통하여 RC 지연되면서, 해당 RC 시정수에 의하여 버스트 모드 패킷 내에서 비트 단위 변조 정보가 상쇄된 아날로그 전압 신호로 처리되어 출력되어 비교부(42)로 입력된다. 또한 반전 데이터 신호(/Data)도 저항(R12)에 의하여 분기되고 캐패시터(C12) 및 저항(R21)을 통하여 RC 지연되면서, 해당 RC 시정수에 의하여 버스트 모드 패킷 내에서 비트 단위 변조 정보가 상쇄된 아날로그 전압 신호로 처리되어 출력되어 비교부(42)로 입력된다. 이 때, 저항(R21)과 저항(R23) 사이에 위치된 저항(R22)은 아날로그 전압 신호 형태로 처리된 데이터 신호의 기준 전압 레벨이, 아날로그 전압 신호 형태로 처리된 반전 데이터 신호의 기준 전압 레벨보다 낮도록 한다.
이러한 지연부(411)에서 출력되는 데이터 신호(Data)는 비교부(42)의 비교기(A1)의 비반전 단자(+)로 입력되고, 또한 지연부(411)에서 출력되는 반전 데이터 신호(/Data)는 비교기(A1)의 반전 단자(-)로 입력되어 비교되어, 감지 신호가 출력된다. 이와 같이 출력된 감지 신호(S)는 위에 기술된 바와 같이 외부로부터 입력되는 초기화 신호에 따라 버스트 모드 패킷 신호가 전송되는 구간에는 그 레벨 상태를 유지하여, 래치부(44)를 통하여 버스트 모드 패킷 신호의 시작 및 종료를 나타내는 타이밍 감지 신호(SD)로서 출력된다.
이와 같이, 본 발명의 제1 실시 예에 따르면, 고속의 데이터 신호를 위한 차동 신호의 양쪽 또는 한쪽에서 분기된 신호를 토대로 신호 변조 구간과 무변조 구 간의 구분이 가능한 아날로그 전압 신호를 생성하고, 이를 비교기를 통하여 일정 폭을 가진 논리 신호로 변환한다. 이렇게 생성된 변조 유무 신호는 버스트 모드 패킷 신호들 사이의 가이드 시간 구간 동안의 무변조뿐만 아니라 버스트 모드 패킷 신호의 데이터 구간에 발생하는 일정폭(예를 들어, 72 bits 이상)을 가지는 CID 구간의 무변조에 따른 논리신호(0, 또는 1)를 생성한다. 따라서 시간지연을 최소화 할 수 있는 효과적인 감지 신호 생성부를 통하여, CID 구간의 무변조 특성에 무관하게 버스트 모드 패킷 신호의 시작과 종료 구간만을 나타내는 타이밍 감지 신호를 생성할 수 있다.
그러므로 광 네트워크에서 광 종단 장치로부터 전송되는 버스트 모드 패킷 신호를 수신하여 처리하고, 수신된 버스트 모드 패킷 신호에 대한 시작 및 종료를 나타내는 타이밍 정보를 포함하는 타이밍 감지 신호를 정확하게 생성할 수 있다.
다음에는 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치에 대하여 설명한다.
위의 제1 실시 예에서는 버스트 모드 수신 장치가 외부로부터 입력되는 초기화 신호를 토대로 타이밍 감지 신호를 생성하였지만, 제2 실시 예에서는 자체적으로 초기화 신호를 생성하고 이를 토대로 타이밍 감지 신호를 생성한다. 이하에서 설명되는 제2 실시 예에서, 위의 제1 실시 예와 동일한 기능을 수행하는 구성 요소에 대해서는 동일한 도면 부호를 부여하였으며, 또한 그에 대한 상세한 설명은 생략한다.
도 5는 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 구조를 나타 낸 도이다.
첨부한 도 5에 도시되어 있듯이, 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치는 제1 실시 예와 동일하게, 광전 변환부(10), 전치 증폭부(20), 후치 증폭부(30), 감지 신호 생성부(40)를 포함하며, 제1 실시 예와는 달리, 초기화 신호 생성부(60)를 추가적으로 포함한다. 물론 이 경우에도 데이터 재생부(50)를 더 포함할 수 있다.
여기서는 설명의 편의를 위하여 초기화 생성부(60)가 감지 신호 생성부(40)와 독립적으로 형성되어 있는 것을 예로 들어 설명하지만, 본 발명의 제2 실시 예에 따른 초기화 생성부(60)는 감지 신호 생성부(40)에 포함되는 형태로 구현될 수 있다.
도 6은 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제1 예에 따른, 초기화 신호 생성부(60)의 구조를 나타낸 도이다.
첨부한 도 6에 도시되어 있듯이, 초기화 신호 생성부(60)는 감지 신호 생성부(40)로부터 출력되는 신호를 이용하여 초기화 신호(A_Reset)를 생성한다. 구체적으로 초기화 신호 생성부(60)는 감지 신호 생성부(40)의 비교부(42)의 감지 신호(S)를 입력으로 하여 부정 논리합 연산을 수행하는 연산부(61)와, 감지 신호를 반전시키는 반전부(62), 및 반전된 감지 신호를 지연시킨 지연 반전 감지 신호(/S(d))를 생성하는 지연부(63)를 포함한다.
지연부(63)는 반전된 감지 신호를 RC 지연시켜 지연 반전 감지 신호(/S(d))로 출력하며, 이를 위하여, 반전부(62)의 출력단에 연결된 저항(R61)과, 저항(R61) 에 병렬로 연결된 캐패시터(C61)를 포함한다.
이러한 구조로 이루어지는 초기화 신호 생성부(60)는 다음과 같이 동작한다.
위에 기술된 제1 실시 예와 같이, 수신되는 버스트 모드 패킷 신호를 처리하여 감지 신호 생성부(40)의 비교부(42)를 통하여 출력된 감지 신호(S)는 초기화 신호 생성부(60)로 입력된다.
초기화 신호 생성부(60)로 입력된 감지 신호는 각각 연산부(61)와 반전부(62)로 입력된다. 입력된 감지 신호는 반전부(62)를 통하여 반전된 다음에, 지연부(63)의 저항(R61) 및 캐패시터(C61)에 의하여 보다 완만하고 일정 시간 지연을 가지는 지연 반전 감지 신호(/S(d))로 변환되어 출력된다. 초기화 신호 생성부(60)의 연산부(61)는 이와 같이 출력되는 지연 반전 감지 신호(/S(d))와 다른 단자를 통하여 입력되는 감지 신호(S)를 논리곱 연산하여 그 결과에 따른 초기화 신호(A_Reset)를 출력한다. 즉, 초기화 신호 생성부(60)는 지연부(63)에 의하여 RC 지연된 지연 반전 감지 신호(/S(d))와 감지 신호(S)가 동시에 로우 레벨인 경우에만 하이 레벨의 초기화 신호(A_Reset)를 출력한다. 하이 레벨의 초기화 신호가 출력되는 구간은 지연부(63)의 저항(R61) 및 캐패시터(C61)의 RC 시정수에 따라 달라질 수 있다.
도 7은 본 발명의 실시 예에 따른 초기화 신호 생성부의 동작을 나타낸 타이밍도이다.
첨부한 도 7에 도시되어 있듯이, 버스트 모드 패킷 신호에 따라 감지 신호(S)가 출력되며, 감지 신호(S) 및 지연 반전 감지 신호(/S(d))가 로우 레벨인 동 안에만 하이 레벨의 초기화 신호(A_Reset)가 출력된다. 이에 따라, 버스트 모드 패킷 신호의 종료와 함께 자체 생성된 초기화 신호(A_Reset)에 의하여, 새로운 패킷 신호가 입력되기 전에 전치 증폭부 및 후치 증폭부의 초기화를 가능하게 한다. 그 결과 뒤에 새로 입력되는 버스트 모드 패킷 신호를 안정적으로 수신할 수 있다.
이러한 본 발명의 제2 실시 예의 제1예에 따른 초기화 신호 생성부(60)는 버스트 모드 패킷 신호에 가이드 시간 구간에 비하여 CID 구간이 무시할 수 있을 만큼 상대적으로 짧은 것을 허용하는 광 네트워크에 효과적으로 적용될 수 있다.
한편 본 발명의 실시 예에 따른 버스트 모드 수신 장치의 후치 증폭부(30)에서 자동 옵셋 제거(Auto-offset cancellation) 기능이나 스퀄치(Squelch) 기능 등이 버스트 모드 패킷 신호의 시작 이후에 동작되도록 제어하기 위한 별도의 초기화 신호가 필요한 경우에도, 본 발명의 실시 예에 따른 감지 신호를 이용하여 해당 초기화 신호를 추가적으로 생성할 수 있다.
도 8은 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제2 예에 따른, 초기화 신호 생성부(60)의 구조를 나타낸 도이다.
첨부한 도 8에 도시되어 있듯이, 초기화 신호 생성부(60)는 감지 신호 생성부(40)의 비교부(42)의 감지 신호(S)를 입력으로 하는 반전부(621), 감지 신호를 지연시켜 출력하는 지연부(631) 그리고 반전된 감지 신호(/S)와 지연된 감지 신호(S(d))를 논리곱 연산하여 그에 따른 초기화 신호(A_Reset)를 출력하는 연산부(61)를 포함한다.
이러한 구조에서는 연산부(61)가 반전된 감지 신호(/S)와 일정 시간 지연된 감지 신호(S(d))를 논리곱 연산하여 출력함으로써, 버스트 모드 패킷 신호의 시작 시점에 소정 폭을 가지는 하이 레벨 상태의 초기화 신호(A_Reset)를 생성한다.
이와 같이 출력되는 초기화 신호(A_Reset)는 후치 증폭부(30)로 입력됨으로서, 후치 증폭부(30)는 이를 토대로 초기화를 수행하고 버스트 모드 패킷 신호의 시작 이후에 자동 옵셋 제거 기능이나 스퀄치(squelch) 기능 등을 수행할 수 있다.
한편 위의 제2 실시 예의 제2 예에 따른 초기화 신호 생성부는 제1예에 따른 초기화 신호 생성부와 개별적으로 형성될 수 있다. 이 경우, 제1 예의 초기화 신호 생성부로부터 생성된 초기화 신호는 새로운 버스트 모드 패킷 신호의 수신을 위한 초기화 신호로서 사용되고, 제2 예에 따른 초기화 신호 생성부로부터 생성된 초기화 신호는 후치 증폭부의 자동 옵셋 제거 기능이나 스퀄치 기능 수행을 위한 초기화 신호로서 사용될 수도 있다.
도 9는 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제3 예에 따른, 초기화 신호 생성부(60)의 구조를 나타낸 도이다.
제3 예에 따른 초기화 신호 생성부(60)는 버스트 모드 패킷 신호 중간에 가이드 시간 구간에 비하여 무시할 수 없는 길이의 CID 구간이 존재하는 경우에, CID 구간에 영향을 받지 않는 초기화 신호를 생성한다. 특히 해당 버스트 모드 수신 장치가 외부로부터 입력되는 초기화 신호(Reset)를 사용하고 있는 경우에, 버스트 패킷 모드 신호에 포함된 CID 구간에 영향을 받지 않는 별도의 초기화 신호들(A_Reset, D_Reset)을 생성한다.
첨부한 도 9에 도시되어 있듯이, 본 발명의 제2 실시 예의 제3 예에 따른 초 기화 신호 생성부(60)는, 지연부(64), 제1 연산부(65), 반전부(66) 그리고 제2 연산부(67)를 포함한다.
지연부(64)는 감지 신호 생성부(40)로부터 출력된 타이밍 감지 신호의 반전된 신호 즉, 반전 타이밍 감지 신호(/SD)를 RC 지연시켜 출력하며, 이를 위하여 서로 병렬로 연결된 저항(R64)과, 캐패시터(C64)를 포함한다.
제1 연산부(65)는 감지 신호(S)와 지연부(64)에 의하여 지연 출력되는 지연된 반전 타이밍 감지 신호(/SD(d))를 입력으로 하여 부정 논리곱 연산을 수행한다. 반전부(66)는 제1 연산부(65)에서 출력되는 신호(/A)를 반전시켜 제1 초기화 신호(A_Reset)로 출력한다.
제2 연산부(67)는 제1 연산부(65)의 출력 신호를 입력으로 하고 외부 초기화 신호를 다른 입력으로 하여 제2 초기화 신호(D_Reset)를 출력한다. 이를 위하여, 제2 연산부(67)는 외부 초기화 신호(Reset)를 반전하여 출력하는 반전기(671), 및 반전기(671)의 출력 신호 및 제1 연산부(65)의 출력 신호를 입력으로 하는 논리곱 연산기(672)를 포함한다.
감지 신호 생성부(40)로부터 출력되는 타이밍 감지 신호의 반전된 신호인 반전 타이밍 감지 신호(/SD)는 지연부(64)의 저항(R64) 및 캐패시터(C64)의 시정수에 따라 소정 시간 지연되어 출력되면서, 제1 연산부(65)를 통하여 감지 신호와 함께 연산처리 된다. 제1 연산부(65)를 통하여 부정 논리곱 연산에 따라 출력되는 신호는 반전부(66)를 통하여 제1 초기화 신호(A_Reset)로 출력된다. 제1 초기화 신호(A_Reset)는 가이드 시간 구간 이후에 새로이 수신되는 버스트 모드 패킷 신호의 시작 시점에 연동하여 생성되는 초기화 신호이다.
한편 제2 연산부(67)는 반전기(671)를 통하여 반전된 외부 초기화 신호(Reset)와 제1 연산부(65)에서 출력되는 신호를 부정 논리곱 연산하여 제2 초기화 신호(D_Reset)를 출력한다. 제2 초기화 신호(D_Reset)는 외부 초기화 신호(Reset)와 제1 초기화 신호(A_Reset)를 합하여 두 개의 펄스폭으로 구성된 이중 초기화 신호다.
도 10은 본 발명의 제2 실시 예의 제3 예에 따른 초기화 신호 생성부(60)의 동작 타이밍도이다.
첨부한 도 10에서와 같이, 감지 신호(S)와 지연 처리된 반전 타이밍 감지 신호(/SD)의 논리곱 연산에 따라, 두 신호가 로우 레벨인 경우에는 로우 레벨의 제1 초기화 신호(A_Reset)가 출력되고, 새로운 버스트 모드 패킷 신호(n+1)가 수신되면서 해당 패킷 신호의 시작 시점에 감지 신호(S)가 하이 레벨로 출력됨으로서, 제1 초기화 신호(A_Reset)가 하이 레벨로 변환된다. 제1 초기화 신호(A_Reset)가 하이 레벨로 출력되는 구간은 저항(R64)과 캐패시터(C64)의 RC 시정수에 따라 달라지며, 도 10에서와 같이 단일 펄스폭(P1)을 가진다.
또한 제1 연산부(65)에서 출력되는 신호와 반전된 외부 초기화 신호(Reset)의 부정 논리곱 연산에 따라 외부 초기화 신호가 하이 레벨인 경우에 제1 펄스폭(P2)을 가지는 하이 레벨의 제2 초기화 신호(D_Reset)가 출력되며, 또한 제1 연산부(65)에서 출력되는 신호가 로우 레벨인 경우에 제2 펄스폭(P3)을 가지는 하이 레벨의 제2 초기화 신호(D_Reset)가 출력된다.
이와 같이 출력되는 제1 초기화 신호(A_Reset) 및 제2 초기화 신호(D_Reset)는 버스트 모드 수신 장치에서 각 기능회로 블록들을 제어하기 위하여 필요한 초기화 신호들로 활용될 수 있다.
도 11은 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제4 예에 따른, 초기화 신호 생성부(60)의 구조를 나타낸 도이다.
첨부한 도 11에 도시되어 있듯이, 본 발명의 제2 실시 예의 제4 예에 따른 초기화 신호 생성부(60)는, 지연부(641), 제1 연산부(651), 제2 연산부(68) 및 반전부(661)를 포함한다.
지연부(641)는 감지 신호 생성부(40)로부터 출력된 타이밍 감지 신호(SD)를 RC 지연시켜 출력하며, 이를 위하여 서로 병렬로 연결된 저항(R641)과, 캐패시터(C641)를 포함한다.
제1 연산부(651)는 감지 신호(S)와 지연부(641)에 의하여 지연 출력되는 지연된 타이밍 감지 신호(SD(d))를 입력으로 하여 부정 논리곱 연산을 수행한다. 제2 연산부(68)은 제1 연산부(651)의 출력 신호를 입력으로 하고 외부 초기화 신호(Reset)를 다른 입력으로 하여 부정 논리곱 연산을 수행한다.
반전부(661)는 제2 연산부(68)의 출력 신호를 반전시켜 제2 초기화 신호(D_Reset)로 출력한다.
이러한 구조로 이루어지는 초기화 신호 생성에서, 제1 연산부(651)를 통하여 출력되는 신호는 제1 초기화 신호(A_Reset)로서 작용될 수 있으며, 반전부(661)를 통하여 출력되는 신호는 제2 초기화 신호(D_Reset)로 작용될 수 있다.
이러한 제2 실시 예에 따르면, CID 무변조 구간에 비하여 버스트 모드 패킷신호들 사이의 가이드 시간 구간이 큰, 버스트 모드 패킷 신호들을 처리하는 시간분할다중화접속(TDMA) 방식의 수동 광네트워크에서, 수신 장치의 외부로부터 입력되는 별도의 초기화 신호 없이 자체적으로 초기화 신호를 생성할 수 있다.
또한 각기 다른 타이밍에 초기화를 필요로 하는 수신 장치의 구성 요소들에사용되는 초기화 신호를 생성할 수 있으며, 특히 버스트 모드 패킷 신호들 사이에 입력되는 초기화 신호를 이용하여 서로 다른 펄스폭을 가지는 이중 초기화 신호도 생성할 수 있다.
본 발명의 실시 예는 이상에서 설명한 장치 및/또는 방법을 통해서만 구현이 되는 것은 아니며, 본 발명의 실시예의 구성에 대응하는 기능을 실현하기 위한 프로그램, 그 프로그램이 기록된 기록 매체 등을 통해 구현될 수도 있으며, 이러한 구현은 앞서 설명한 실시예의 기재로부터 본 발명이 속하는 기술분야의 전문가라면 쉽게 구현할 수 있는 것이다.
이상에서 본 발명의 실시 예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
도 1은 본 발명의 제1 실시 예에 따른 버스트 모드 수신 장치의 구조도이다.
도 2는 본 발명의 제1 실시 예의 제1 예에 따른 감지 신호 생성부의 구체적인 구조도이다.
도 3은 본 발명의 실시 예에 따른 감지 신호 생성부의 동작 타이밍을 나타낸 도이다.
도 4는 본 발명의 제1 실시 예의 제2 예에 따른 감지 신호 생성부의 구조를 나타낸 도이다.
도 5는 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 구조를 나타낸 도이다.
도 6은 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제1 예에 따른, 초기화 신호 생성부의 구조를 나타낸 도이다.
도 7은 본 발명의 실시 예에 따른 초기화 신호 생성부의 동작을 나타낸 타이밍도이다.
도 8은 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제2 예에 따른, 초기화 신호 생성부의 구조를 나타낸 도이다.
도 9는 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제3 예에 따른, 초기화 신호 생성부의 구조를 나타낸 도이다.
도 10은 본 발명의 제2 실시 예의 제3 예에 따른 초기화 신호 생성부의 동작 타이밍도이다.
도 11은 본 발명의 제2 실시 예에 따른 버스트 모드 수신 장치의 제4 예에 따른, 초기화 신호 생성부의 구조를 나타낸 도이다.

Claims (10)

  1. 광 네트워크를 통하여 수신되는 버스트 모드 패킷 신호의 수신 여부에 대한감지 신호를 생성하는 장치에서,
    상기 버스트 모드 패킷 신호에 대응하는 데이터 신호를 소정 시간 지연시켜 출력하는 지연부;
    상기 지연되어 출력되는 데이터 신호와 인가되는 기준 신호를 비교하여, 상기 버스트 모드 패킷 신호가 수신되는 시작 시점과 수신이 종료되는 종료 시점에 연동하여 그 레벨 상태가 변화되는 감지 신호를 출력하는 비교부;
    입력되는 초기화 신호를 토대로 상기 비교부에서 출력되는 감지 신호를 래치처리하여 상기 버스트 모드 패킷 신호의 시작과 종료에 대한 타이밍 정보를 포함하는 타이밍 감지 신호로 출력하는 래치부; 및
    상기 비교부에서 출력되는 신호 및 상기 래치부에서 출력되는 신호 중 적어도 하나를 토대로, 상기 초기화 신호를 생성하는 초기화 신호 생성부
    를 포함하는, 감지 신호 생성 장치.
  2. 제1항에 있어서
    상기 래치부는 상기 초기화 신호가 초기화를 나타내는 레벨로 입력되는 경우에 상기 감지 신호의 레벨에 상관없이, 상기 버스트 모드 패킷 신호가 수신되지 않음을 나타내는 제1 레벨의 타이밍 감지 신호를 출력하며,
    상기 초기화 신호가 초기화를 나타내지 않는 레벨로 입력되는 경우에, 상기 감지 신호가 상기 제1 레벨에서 새로운 버스트 모드 패킷 신호가 수신되고 있음을 나타내는 제2 레벨로 변경되면, 이에 연동하여 상기 버스트 모드 패킷 신호가 수신되고 있음을 나타내는 제2 레벨의 타이밍 감지 신호를 출력하는, 감지 신호 생성 장치.
  3. 제2항에 있어서
    상기 래치부는
    상기 제2 레벨의 타이밍 감지 신호가 출력되고 있는 경우, 상기 초기화 신호가 초기화를 나타내는 레벨로 입력되지 않는 한, 상기 감지 신호의 레벨에 상관없이 상기 타이밍 감지 신호를 제2 레벨 상태로 유지하는, 감지 신호 생성 장치.
  4. 삭제
  5. 제1항에 있어서
    상기 초기화 신호 생성부는
    상기 비교부에서 출력되는 감지 신호를 반전시키는 반전기;
    상기 반전된 감지 신호를 소정 시간 지연시키는 지연부; 및
    상기 감지 신호와 상기 지연된 반전 감지 신호를 부정 논리합 연산하여 그에 해당하는 결과를 상기 초기화 신호로 출력하는 연산부
    를 포함하는, 감지 신호 생성 장치.
  6. 제1항에 있어서
    상기 초기화 신호 생성부는
    상기 래치부에서 출력되는 타이밍 감지 신호가 반전된 신호인 반전 타이밍 감지 신호를 소정 시간 지연시켜 출력하는 지연부;
    상기 비교부에서 출력되는 감지 신호와 상기 지연부를 통하여 지연된 반전 타이밍 감지 신호를 부정 논리곱 연산하여 그에 해당하는 신호를 출력하는 제1 연산부;
    상기 제1 연산부에서 출력되는 신호를 반전시켜 상기 초기화 신호로 출력하는 반전부; 및
    상기 제1 연산부에서 출력되는 신호와, 외부에서 입력되는 외부 초기화 신호가 반전된 반전 외부 초기화 신호를 부정 논리곱 연산하여 별도의 초기화 신호를 추가적으로 출력하는 제2 연산부
    를 포함하는, 감지 신호 생성 장치.
  7. 제1항에 있어서
    상기 초기화 신호 생성부는
    상기 래치부에서 출력되는 타이밍 감지 신호를 소정 시간 지연시켜 출력하는 지연부;
    상기 비교부에서 출력되는 감지 신호가 반전된 반전 감지 신호와 상기 지연부에서 출력되는 지연된 타이밍 감지 신호를 부정 논리합 연산하여 그에 해당하는 신호를 상기 초기화 신호로서 출력하는 제1 연산부;
    외부에서 입력되는 외부 초기화 신호와 상기 제1 연산부에서 출력되는 신호를 부정 논리합 연산하여 그에 해당하는 신호를 출력하는 제2 연산부; 및
    상기 제2 연산부에서 출력되는 신호를 반전하여 별도의 초기화 신호로 출력하는 반전부
    를 포함하는, 감지 신호 생성 장치.
  8. 광 네트워크를 통하여 시간다중화 분할 접속 방식에 따라 송신되는 버스트 모드 패킷 신호를 수신하는 수신 장치에서,
    상기 버스트 모드 패킷 신호를 수신하여 그에 해당하는 전기적인 신호를 출력하는 광전 변환부;
    상기 광전 변환부로부터 출력되는 전기적인 신호를 차동 신호 형태로 처리하여 차동 전압 데이터 신호로 출력하는 전치 증폭부;
    상기 차동 전압 데이터 신호를 제한 증폭하고 디지털 신호로 변환하여 제한 증폭 차동 전압 데이터 신호로 출력하는 후치 증폭부; 및
    상기 전치 증폭부에서 출력되는 차동 전압 데이터 신호 또는 상기 차동 전압 데이터 신호를 토대로, 상기 버스트 모드 패킷 신호가 수신되는 시작 시점과 수신이 종료되는 종료 시점에 연동하여 그 레벨 상태가 변화되는 타이밍 감지 신호를 출력하는 감지 신호 생성부
    를 포함하고,
    상기 감지 신호 생성부는
    상기 전치 증폭부에서 출력되는 차동 전압 데이터 신호 또는 상기 차동 전압 데이터 신호 중 하나인, 데이터 신호를 소정 시간 지연시켜 출력하는 지연부;
    상기 지연되어 출력되는 데이터 신호와 인가되는 기준 신호를 비교하여, 상기 버스트 모드 패킷 신호가 수신되는 시작 시점과 수신이 종료되는 종료 시점에 연동하여 그 레벨 상태가 변화되는 감지 신호를 출력하는 비교부; 및
    입력되는 초기화 신호를 토대로 상기 비교부에서 출력되는 감지 신호를 래치처리하여 상기 버스트 모드 패킷 신호의 시작과 종료에 대한 타이밍 정보를 포함하는 타이밍 감지 신호로 출력하는 래치부
    를 포함하는, 수신 장치.
  9. 삭제
  10. 제8항에 있어서
    상기 래치부는 상기 초기화 신호가 초기화를 나타내는 레벨로 입력되는 경우에 상기 감지 신호의 레벨에 상관없이, 상기 버스트 모드 패킷 신호가 수신되지 않음을 나타내는 제1 레벨의 타이밍 감지 신호를 출력하며,
    상기 초기화 신호가 초기화를 나타내지 않는 레벨로 입력되는 경우에는, 상기 감지 신호가 상기 제1 레벨에서 새로운 버스트 모드 패킷 신호가 수신되고 있음을 나타내는 제2 레벨로 변경될 경우, 이에 연동하여 상기 버스트 모드 패킷 신호가 수신되고 있음을 나타내는 제2 레벨의 타이밍 감지 신호를 출력하고,
    상기 제2 레벨의 타이밍 감지 신호가 출력되고 있는 경우, 상기 초기화 신호가 초기화를 나타내는 레벨로 입력되지 않는 한, 상기 감지 신호의 레벨에 상관없이 상기 타이밍 감지 신호를 제2 레벨 상태로 유지하는, 수신 장치.
KR1020090116854A 2009-11-30 2009-11-30 버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치 KR101338480B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090116854A KR101338480B1 (ko) 2009-11-30 2009-11-30 버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090116854A KR101338480B1 (ko) 2009-11-30 2009-11-30 버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치

Publications (2)

Publication Number Publication Date
KR20110060309A KR20110060309A (ko) 2011-06-08
KR101338480B1 true KR101338480B1 (ko) 2013-12-10

Family

ID=44395097

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090116854A KR101338480B1 (ko) 2009-11-30 2009-11-30 버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치

Country Status (1)

Country Link
KR (1) KR101338480B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101498501B1 (ko) * 2013-12-27 2015-03-05 성결대학교 산학협력단 네트워크 코딩을 적용한 패킷 버스트 기반의 e-pon 시스템 및 이를 위한 통신 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8817921B2 (en) 2009-12-18 2014-08-26 Electronics And Telecommunications Research Institute Apparatus and method for detecting packet end point in wireless communication system
KR101286962B1 (ko) * 2009-12-18 2013-07-23 한국전자통신연구원 무선 통신 시스템에서 패킷 종료 시점 검출 장치 및 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004336200A (ja) * 2003-05-01 2004-11-25 Matsushita Electric Ind Co Ltd バースト信号開始時検出回路、光受信装置、並びに光伝送システム
KR100729169B1 (ko) * 2003-10-03 2007-06-19 모토로라 인코포레이티드 주파수 오프셋 보상용 동기 버스트들

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004336200A (ja) * 2003-05-01 2004-11-25 Matsushita Electric Ind Co Ltd バースト信号開始時検出回路、光受信装置、並びに光伝送システム
KR100729169B1 (ko) * 2003-10-03 2007-06-19 모토로라 인코포레이티드 주파수 오프셋 보상용 동기 버스트들

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101498501B1 (ko) * 2013-12-27 2015-03-05 성결대학교 산학협력단 네트워크 코딩을 적용한 패킷 버스트 기반의 e-pon 시스템 및 이를 위한 통신 방법

Also Published As

Publication number Publication date
KR20110060309A (ko) 2011-06-08

Similar Documents

Publication Publication Date Title
KR100972033B1 (ko) 전치 증폭기와 후치 증폭기가 단일로 집적된 기가비트 수동형 광 네트워크용 버스트 모드 수신기
US7920798B2 (en) PON burst mode receiver with fast decision threshold setting
US20100272448A1 (en) Optical burst signal receiving device
US8346098B2 (en) Receiving apparatus and receiving method
US8433206B2 (en) Burst-mode optical receiver and timing control method
US9490932B2 (en) Burst signal receiving apparatus and method, PON optical line terminal, and PON system
JP4536770B2 (ja) オンチップ・リセット信号を生成するバーストモード受信機及びバーストモード受信方法
JP6858922B2 (ja) 信号検出回路、光受信器、親局装置および信号検出方法
JP2010178256A (ja) 光受信器の増幅器
KR101338480B1 (ko) 버스트 모드 패킷 신호에 대한 감지 신호 생성 장치 및 수신 장치
JP4975662B2 (ja) バースト受信装置
US8538271B2 (en) Combined burst mode level and clock recovery
JP4838279B2 (ja) 増幅回路
JP5588814B2 (ja) バースト受信機,バースト受信制御方法、およびシステム
JP6253347B2 (ja) 信号検出回路、光受信器、親局装置及び信号検出方法
JP4691128B2 (ja) 増幅回路
JP6027513B2 (ja) 通信システム、中継装置、通信方法及び中継方法
KR101023813B1 (ko) 신규 광망 종단 장치 등록 방법
KR100948829B1 (ko) 온칩 리셋 신호를 생성하는 버스트 모드 수신기 및 버스트모드 수신 방법
JP2009246535A (ja) 増幅回路
JP4876016B2 (ja) 光バースト信号受信装置および方法
Huang et al. Design and simulation of the AC-coupled burst-mode receiver with the small time constant
JP2003332986A (ja) 光モジュールおよび光通信システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161121

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee