KR101337028B1 - Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법 - Google Patents

Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법 Download PDF

Info

Publication number
KR101337028B1
KR101337028B1 KR1020110138799A KR20110138799A KR101337028B1 KR 101337028 B1 KR101337028 B1 KR 101337028B1 KR 1020110138799 A KR1020110138799 A KR 1020110138799A KR 20110138799 A KR20110138799 A KR 20110138799A KR 101337028 B1 KR101337028 B1 KR 101337028B1
Authority
KR
South Korea
Prior art keywords
signal
spectrum
compensation system
shift unit
frequency
Prior art date
Application number
KR1020110138799A
Other languages
English (en)
Other versions
KR20130071547A (ko
Inventor
정일
Original Assignee
피앤피네트워크 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 피앤피네트워크 주식회사 filed Critical 피앤피네트워크 주식회사
Priority to KR1020110138799A priority Critical patent/KR101337028B1/ko
Publication of KR20130071547A publication Critical patent/KR20130071547A/ko
Application granted granted Critical
Publication of KR101337028B1 publication Critical patent/KR101337028B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • H04H40/18Arrangements characterised by circuits or components specially adapted for receiving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)
  • Noise Elimination (AREA)

Abstract

본 발명의 바람직한 일실시예의 DRM 수신기를 위한 스펙트럼 보상 시스템은, 입력 신호를 제 1 보정 주파수만큼 시프트하는 제 1 시프트부; 상기 제 1 시프트부로부터의 출력 신호를 입력받아 필터링하는 필터부; 상기 필터부로부터의 출력 신호를 기저 대역으로 시프트하는 제 2 시프트부; 상기 제 2 시프트부로부터의 직렬화된 출력 신호를 입력받아 저장하고, 병렬화하는 병렬화기; 및 상기 병렬화기로부터 주파수 정보를 검출하여 상기 제 1 시프트부로 피드백하는 제 1 주파수 보정부;를 포함한다.
본 발명의 바람직한 일실시예의 DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법에 따르면, 사용 주파수의 스펙트럼이 기준 주파수(Reference Frequency)를 기준으로 좌우 대칭이지 못한 경우에도 기준 주파수를 시프트(Shift)한 후 연산을 수행하고, 연산 수행 후 다시 원래의 규격으로 되돌리는 것에 의해, 사용 주파수의 스펙트럼에 상관없이 동일한 구조의 수신기에 의해 처리 가능하다.

Description

DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법{Compensation System of Spectrum for DRM Receiver and Method Therefor}
본 발명은 DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법에 관한 것으로, 더욱 상세하게는 DRM 수신기에 있어 기준 주파수를 기준으로 좌우 대칭이 되지 못하는 경우의 처리를 위한 스펙트럼 보상 시스템 및 그 방법에 관한 것이다.
DRM(Digital Radio Mondiale)은, 30MHz 이하의 장파(LF), 중파(MF), 단파 (HF)의 주파수 대역을 이용하는 디지털 라디오 방송이다. FM 모노 수준의 음질과 다양한 데이터 방송을 서비스할 수 있으며 기존에 사용 중인 주파수대를 그대로 활용하여 디지털로 전환 가능하다. 압축 방식으로는 음악을 포함할 경우 MPEG-4 AAC+(Advance Audio Coding Plus)를, 음성 위주의 낮은 비트율은 MPEG-4 CELP(Code Excited Linear Prediction)와 MPEG-4 HVXC(Harmonic Vector Excitation Coding)를 사용하고, 전송 방식은 OFDM, 변조 방식은 QAM을 사용하지만 채널 상태에 따라 16 QAM과 64 QAM을 선택하여 사용한다. 대역폭은 지역마다, 사용 주파수대에 따라 다르며 우리나라의 경우 4.5kHz, 9kHz, 18kHz 대역을 선택할 수 있으며, 5kHz, 10kHz, 20kHz 대역을 선택할 수 있는 나라도 있다. 또한, DRM+(DRM Plus)에서는 100kHz 대역을 선택할 수 있다.
이러한 DRM에 있어, 사용 주파수의 스펙트럼은 기준 주파수(Reference Frequency)를 기준으로 좌우 대칭이지 못한 경우도 있어, 각각의 사용 주파수대에 따라 수신기가 상이한 구조를 가질 수밖에 없었다.
본 발명은 전술한 바와 같은 기술적 과제를 해결하는 데 목적이 있는 발명으로서, 사용 주파수의 스펙트럼은 기준 주파수(Reference Frequency)를 기준으로 좌우 대칭이지 못한 경우에도 기준 주파수를 시프트(Shift)한 후 연산을 수행하고, 연산 수행 후 다시 원래의 규격으로 되돌리는 것에 의해, 사용 주파수의 스펙트럼에 상관없이 동일한 구조의 수신기에 의해 처리 가능하도록 하는 DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법을 제공하는 것에 그 목적이 있다.
본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템은, 입력 신호를 제 1 보정 주파수만큼 시프트하는 제 1 시프트부; 상기 제 1 시프트부로부터의 출력 신호를 입력받아 필터링하는 필터부; 및 상기 필터부로부터의 출력 신호를 기저 대역으로 시프트하는 제 2 시프트부;를 포함한다. 또한, 상기 스펙트럼 보상 시스템은, 상기 제 1 시프트부로 상기 제 1 보정 주파수 정보를 출력하는 제 2 주파수 보정부;를 더 포함하는 것을 특징으로 한다.
구체적으로, 상기 제 1 보정 주파수 정보는, FAC(Fast Access Channel) 정보를 디코딩하여 생성된 정보이고, 바람직하게는 상기 제 1 시프트부에 의해 시프트된 스펙트럼은, 0Hz를 중심으로 좌우 대칭인 것을 특징으로 한다.
또한, 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템은 상기 제 2 시프트부가 상기 필터부로부터의 출력 신호를 제 2 보정 주파수만큼 시프트하는 것에 의해 기저 대역으로 시프트하도록, 상기 제 2 시프트부로 상기 제 2 보정 주파수 정보를 출력하는 제 2 수치 제어 오실레이터;를 더 포함하는 것을 특징으로 한다.
아울러, 상기 필터부는, 하모닉 신호를 제거하기 위한 하모닉 신호 제거 필터; 타이밍을 조정하는 타임 필터; 및 데시메이션(Decimation)을 위한 데시메이션 필터;를 포함하는 것이 바람직하다.
구체적으로 상기 제 1 시프트부는, 상기 제 1 시프트부의 입력 신호가 I(In-Phase) 신호인 경우에는 페이즈 로테이터(Phase Rotator)에 의해 구현되고, 상기 제 1 시프트부의 입력 신호가 I 신호와 Q(Quadrature-Phase) 신호인 경우에는 믹서(Mixer)에 의해 구현되는 것을 특징으로 한다.
또한, 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템은 상기 제 2 시프트부로부터의 직렬화된 출력 신호를 입력받아 저장하고, 병렬화하는 병렬화기; 및 상기 병렬화기로부터 출력된 신호를 입력받아 고속 푸리에 변환을 하는 고속 푸리에 변환기;를 더 포함하는 것을 특징으로 한다.
아울러, 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템은 상기 병렬화기로부터 주파수 정보를 검출하여 상기 제 1 시프트부로 피드백하는 제 1 주파수 보정부; 및 상기 고속 푸리에 변환기로부터 타이밍 정보를 검출하여 상기 필터부로 피드백하는 시간 조정부;를 더 포함하는 것을 특징으로 한다.
본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템을 이용한 스펙트럼 보상 방법은, (a) 입력 신호를 제 1 보정 주파수만큼 시프트하는 단계; (b) 상기 (a) 단계로부터의 신호를 필터링하는 단계; (c) 상기 (b) 단계로부터의 신호를 기저 대역으로 시프트하는 단계; (d) 상기 (c) 단계로부터의 직렬화된 신호를 저장하고, 병렬화하는 단계; (e) 상기 (d) 단계로부터의 병렬화된 신호를 고속 푸리에 변환하는 단계; (f) 상기 (d) 단계에서 저장된 신호로부터 주파수 정보를 검출하여 상기 (a) 단계로 피드백하는 단계; 및 (g) 상기 (e) 단계의 고속 푸리에 변환된 신호로부터 타이밍 정보를 검출하여 상기 (b) 단계로 피드백하는 단계;를 포함한다.
본 발명의 바람직한 일실시예의 DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법에 따르면, 사용 주파수의 스펙트럼이 기준 주파수(Reference Frequency)를 기준으로 좌우 대칭이지 못한 경우에도 기준 주파수를 시프트(Shift)한 후 연산을 수행하고, 연산 수행 후 다시 원래의 규격으로 되돌리는 것에 의해, 사용 주파수의 스펙트럼에 상관없이 동일한 구조의 수신기에 의해 처리 가능하다.
도 1은 DRM 및 DRM+ 규격에 있어서 스펙트럼 아큐펀시 파라미터와 채널 대역폭과의 관계를 나타내는 테이블.
도 2의 (a)와 (b)는 DRM 규격에 있어 9kHz 채널 및 10kHz 채널에 대한 스펙트럼 아큐펀시의 설명도.
도 3는 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템의 구성도.
도 4는 본 발명의 바람직한 일실시예에 따른 입력 신호, 제 1 시프트부의 출력 신호 및 제 2 시프트부의 출력 신호의 스펙트럼.
도 5는 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 방법의 흐름도.
이하, 첨부된 도면을 참조하면서 본 발명의 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법에 대해 상세히 설명하기로 한다.
본 발명의 하기의 실시예는 본 발명을 구체화하기 위한 것일 뿐 본 발명의 권리 범위를 제한하거나 한정하는 것이 아님은 물론이다. 본 발명의 상세한 설명 및 실시예로부터 본 발명이 속하는 기술 분야의 전문가가 용이하게 유추할 수 있는 것은 본 발명의 권리 범위에 속하는 것으로 해석된다.
DRM(Digital Radio Mondiale)에서는 전송 채널의 상황에 따라 A, B, C, D라는 4가지의 로버스트니스(Robustness) 모드를 정의하고 있으며, DRM+에서는 E 모드를 정의하고 있다. 본 발명에서의 DRM이란 용어는 DRM 뿐만 아니라, DRM+ 까지도 포함하는 개념임은 물론이다.
먼저, 도 1은 DRM(Digital Radio Mondiale) 및 DRM+ 규격에 있어서 스펙트럼 아큐펀시(Spectrum Occupancy) 파라미터와 채널 대역폭과의 관계를 나타낸다. 스펙트럼 아큐펀시는 노미널(Nominal) 채널 대역폭을 정의한다.
도 2의 (a)와 (b)는 DRM 규격에 있어 9kHz 채널 및 10kHz 채널에 대한 스펙트럼 아큐펀시의 설명도를 각각 나타낸다. 도 2로부터 알 수 있는 바와 같이 DRM에 있어, fR이 기준 주파수(Reference Frequency)이지만, 기준 주파수의 좌우로 스펙트럼이 대칭되지 못하는 경우가 있다.
따라서, 본 발명에서는 기준 주파수를 이동시키고, 즉 시프트(shift)시키고, 내부 연산 처리를 수행하고, 기저 대역으로 되돌려 최종 처리가 가능한 DRM 수신기를 위한 스펙트럼 보상 시스템 및 그 방법을 제안하고자 한다.
도 3은 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템을 나타낸다. 도 3으로부터 알 수 있는 바와 같이 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템은, 신호 전처리부(10), 제 1 시프트부(20), 필터부(30), 제 2 시프트부(40), 제 1 주파수 보정부(50), 제 2 주파수 보정부(60), 시간 조정부(70) 및 신호 후처리부(80)를 포함한다.
하기에 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 시스템의 각 구성 요소에 대해 좀 더 구체적으로 설명하기로 한다.
신호 전처리부(10)는 아날로그 디지털 변환기(11) 및 오실레이터(12)를 포함하는 것이 바람직하다. 즉, 아날로그 디지털 변환기(11)가 RF 단으로부터 입력된 아날로그 신호를 오실레이터(12)를 이용하여 적절한 샘플링 레이트(Sampling Rate)에 의해 디지털 신호로 변환하는 역할을 한다. 본 발명에서의 입력 신호는 DRM 수신기의 RF단으로부터 입력되는 것이 바람직하다.
또한, 제 1 시프트부(20)는 신호 전처리부(10)로부터 입력된 신호를 제 1 보정 주파수만큼 시프트한다. 바람직하게는 제 1 시프트부(20)에 의해 시프트된 스펙트럼은, 0Hz를 중심으로 좌우 대칭인 것을 특징으로 한다.
제 1 시프트부(20)는, 제 1 시프트부(20)의 입력 신호가 I(In-Phase) 신호인 경우에는 페이즈 로테이터(Phase Rotator)에 의해 구현되고, 제 1 시프트부(20)의 입력 신호가 I 신호와 Q(Quadrature-Phase) 신호인 경우에는 믹서(Mixer)에 의해 구현되는 것을 특징으로 한다.
구체적으로 제 1 시프트부(20)는, 제 1 주파수 보정부(50)에 포함된 제 1 수치 제어 오실레이터(53)(NCO, Numerically Controlled Oscillator)로부터 제 1 시프트부(20)가 시프트해야 할 제 1 보정 주파수 정보를 입력받는 것에 의해 제 1 보정 주파수만큼 시프트하는 것을 특징으로 한다. 제 1 보정 주파수 정보는 도 2에 나타낸 바와 같은, FAC(Fast Access Channel) 셀(Cell)의 정보를 디코닝하는 것에 의해 얻어질 수 있는 정보를 이용하여 생성된 정보로, 스펙트럼 아큐펀시(Occupancy)에 의한 스펙트럼의 대역폭에 따른 시프트해야 하는 주파수의 정보를 의미한다. 이러한 제 1 보정 주파수 정보는, 본 발명의 DRM 수신기를 위한 스펙트럼 보상 시스템 내부 또는 외부에서 미리 산출되어 테이블로 그 값을 저장해 놓았다가, 본 발명의 DRM 수신기를 위한 스펙트럼 보상 시스템에 입력되는 신호의 스펙트럼에 따라, 제 1 수치 제어 오실레이터(53)가 제 1 보정 주파수 정보를 읽어 들이게 된다.
참고로, DRM 전송 프레임 구조로는 수신기에서 요구되는 동기 정보와 전송 채널과 관련된 정보를 지닌 FAC(Fast Access Channel), 오디오와 데이터를 포함하는 MSC(Main Service Channel), MSC의 채널 부호화 파라미터, 오디오 및 데이터 신호의 다중화 구조 전체를 지닌 SDC(Service Description Channel)로 구성되어 있다.
필터부(30)는, 제 1 시프트부(20)로부터의 출력 신호의 잡음 제거 또는 타이밍을 조정하기 위해 신호 필터링을 한다. 구체적으로, 필터부(30)는 제 1 시프트부(20)에 의한 신호 처리에 따라 발생하는 하모닉(Harmonic) 신호를 제거하기 위한 하모닉 신호 제거 필터(31), 타이밍을 조정하는 타임 필터(32) 및 데시메이션(Decimation)을 위한 데시메이션 필터(33)를 포함하는 것이 바람직하다. 제 1 시프트부(20)에서 제 1 보정 주파수만큼 입력 신호의 스펙트럼을 시프트하였을 뿐만 아니라, 0Hz를 중심으로 좌우 대칭으로 시프트하였기 때문에, 입력 신호의 스펙트럼에 관계없이 하모닉 신호 제거 필터(31), 타임 필터(32) 및 데시메이션 필터(33)는 간단한 저역 통과 필터(Low Pass Filter)의 형태로 구현 가능하다.
아울러, 제 2 시프트부(40)는 필터부(30)로부터의 출력 신호의 스펙트럼을 기저 대역(Baseband)으로 시프트하는 것을 특징으로 한다. 구체적으로, 제 2 시프트부(40)가 필터부(30)로부터의 출력 신호를 제 2 보정 주파수만큼 시프트하는 것에 의해 기저 대역으로 시프트하게 된다. 이때 제 2 보정 주파수 정보는, 제 2 주파수 보정부(60)에 포함된 제 2 수치 제어 오실레이터(61)로부터 입력된다. 제 2 보정 주파수 정보도 상술한 제 1 보정 주파수 정보와 마찬가지로, FAC 셀의 정보를 디코닝하는 것에 의해 얻어질 수 있는 정보를 이용하여 생성된 정보로, 스펙트럼 아큐펀시에 따라 스펙트럼의 대역폭에 따른 시프트해야 하는 주파수의 정보를 의미한다. 이러한 제 2 보정 주파수 정보 또한, 본 발명의 DRM 수신기를 위한 스펙트럼 보상 시스템 내부 또는 외부에서 미리 산출되어 테이블로 그 값을 저장해 놓았다가, 본 발명의 DRM 수신기를 위한 스펙트럼 보상 시스템에 입력되는 신호의 스펙트럼에 따라, 제 2 수치 제어 오실레이터(61)가 제 2 보정 주파수 정보를 읽어 들이게 된다.
구체적으로, 제 2 시프트부(40)는 I 신호와 Q 신호를 입력받아 처리하는 페이즈 로테이터에 의해 구현될 수 있다.
도 4에 본 발명의 바람직한 일실시예에 따른, 입력 신호, 제 1 시프트부(20)의 출력 신호 및 제 2 시프트부(40)의 출력 신호의 스펙트럼을 각각 나타내었다. 도 4로부터 입력 신호의 스펙트럼이 어떠한 시프트 과정을 거치는지 명확히 알 수 있다.
신호 후처리부(80)는, 제 2 시프트부(40)로부터의 직렬화된 출력 신호를 입력받아 저장하고, 병렬 신호로 출력하는 병렬화기(81); 및 병렬화기(81)로부터 출력된 신호를 입력받아 고속 푸리에 변환을 하는 고속 푸리에 변환기(82)를 포함한다.
제 1 주파수 보정부(50)는 병렬화기(81)로부터 주파수 정보를 검출하여 제 1 시프트부(20)로 피드백하여, 신호 처리 과정에서 발생할 수 있는 신호의 주파수의 틀어짐을 보정하는 역할을 한다. 즉, 제 1 주파수 보정부(50)에 의해 PLL(Phase Locked Loop)를 형성하게 된다. 제 1 주파수 보정부(50)는, 주파수 검출기(51, Frequency Detector), 제 1 루프 필터(52, Loop Filter) 및 제 1 수치 제어 오실레이터(53)를 포함하여 구현될 수 있다. 제 1 수치 제어 오실레이터(53)는 제 1 보정 주파수 및 신호 처리 과정에서 발생할 수 있는 신호의 주파수의 틀어짐 두 가지의 정보를 제 1 시프트부(20)에 입력하게 된다.
제 2 주파수 보정부(60)는, 필터부(30)로부터의 신호를 기저 대역으로 시프트하기 위한 제 2 수치 제어 오실레이터(61)를 포함한다.
시간 조정부(70)는, 고속 푸리에 변환기(82)로부터 타이밍 정보를 검출하여 필터부(30)의 타임 필터(32)로 피드백하여 신호 처리 과정에서 발생할 수 있는 타이밍의 틀어짐을 보정하는 역할을 한다. 즉, 시간 조정부(70)를 이용하여 폐루프(Locked Loop)를 형성하게 된다. 시간 조정부(70)는 시간 검출기(71)(Time Detector), 제 2 루프 필터(72, Loop Filter) 및 제 3 수치 제어 오실레이터(73)를 포함하여 구현될 수 있다.
도 5는 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 방법의 흐름도를 나타낸다.
도 5로부터 알 수 있는 바와 같이, 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 방법은, 입력 신호를 제 1 보정 주파수만큼 시프트하는 단계(S10), S10 단계로부터의 신호를 필터링하는 단계(S20), S20 단계로부터의 신호를 기저 대역으로 시프트하는 단계(S30), S30 단계로부터의 직렬화된 신호를 저장하고, 병렬화하는 단계(S40), S40 단계로부터의 병렬화된 신호를 고속 푸리에 변환하는 단계(S50), S40 단계에서 저장된 신호로부터 주파수 정보를 검출하여 S10 단계로 피드백하는 단계(S60), 및 S50 단계의 고속 푸리에 변환된 신호로부터 타이밍 정보를 검출하여 S20 단계로 피드백하는 단계(S70)를 포함한다.
상술한 바와 같이 본 발명의 바람직한 일실시예에 따른 DRM 수신기를 위한 스펙트럼 보상 방법에 의해, 수신기에 입력되는 신호의 스펙트럼의 좌우 대칭 여부에 상관없이, 수신기 구조의 통일성을 이룰 수 있고, 간단한 저역 통과 필터만을 사용하여 처리할 수 있으며, 인접 처리 능력이 우수하여 수신 성능이 향상된 DRM 수신기를 제작 가능하다.
10 : 신호 전처리부
11 : 아날로그 디지털 변환기 12 : 오실레이터
20 : 제 1 시프트부
30 : 필터부
31 : 하모닉 신호 제거 필터 32 : 타임 필터
33 : 데시메이션 필터
40 : 제 2 시프트부
50 : 제 1 주파수 보정부
51 : 주파수 검출기 52 : 제 1 루프 필터
53 : 제 1 수치 제어 오실레이터
60 : 제 2 주파수 보정부
61 : 제 2 수치 제어 오실레이터
70 : 시간 조정부
71 : 시간 검출기 72 : 제 2 루프 필터
73 : 제 3 수치 제어 오실레이터
80 : 신호 후처리부
81 : 병렬화기 82 : 고속 푸리에 변환기

Claims (17)

  1. 입력 신호를 제 1 보정 주파수만큼 시프트하는 제 1 시프트부;
    상기 제 1 시프트부로부터의 출력 신호를 입력받아 필터링하는 필터부;
    상기 필터부로부터의 출력 신호를 기저 대역으로 시프트하는 제 2 시프트부;
    상기 제 2 시프트부로부터의 직렬화된 출력 신호를 입력받아 저장하고, 병렬화하는 병렬화기; 및
    상기 병렬화기로부터 주파수 정보를 검출하여 상기 제 1 시프트부로 피드백하는 제 1 주파수 보정부;를 포함하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  2. 제 1 항에 있어서,
    상기 스펙트럼 보상 시스템은,
    상기 제 1 시프트부로 상기 제 1 보정 주파수 정보를 출력하는 제 1 수치 제어 오실레이터;를 더 포함하는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  3. 제 2 항에 있어서,
    상기 제 1 보정 주파수 정보는,
    FAC(Fast Access Channel) 정보를 디코딩하여 생성된 정보인 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 제 1 시프트부에 의해 시프트된 스펙트럼은, 0Hz를 중심으로 좌우 대칭인 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  5. 제 1 항에 있어서,
    상기 스펙트럼 보상 시스템은,
    상기 제 2 시프트부가 상기 필터부로부터의 출력 신호를 제 2 보정 주파수만큼 시프트하는 것에 의해 기저 대역으로 시프트하도록, 상기 제 2 시프트부로 상기 제 2 보정 주파수 정보를 출력하는 제 2 수치 제어 오실레이터;를 더 포함하는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  6. 제 1 항에 있어서,
    상기 필터부는,
    하모닉 신호를 제거하기 위한 하모닉 신호 제거 필터;
    타이밍을 조정하는 타임 필터; 및
    데시메이션(Decimation)을 위한 데시메이션 필터;를 포함하는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  7. 제 1 항에 있어서,
    상기 제 1 시프트부는,
    상기 제 1 시프트부의 입력 신호가 I(In-Phase) 신호인 경우에는 페이즈 로테이터(Phase Rotator)에 의해 구현되고, 상기 제 1 시프트부의 입력 신호가 I 신호와 Q(Quadrature-Phase) 신호인 경우에는 믹서(Mixer)에 의해 구현되는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  8. 제 1 항에 있어서,
    상기 스펙트럼 보상 시스템은,
    상기 병렬화기로부터 출력된 신호를 입력받아 고속 푸리에 변환을 하는 고속 푸리에 변환기;를 더 포함하는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  9. 삭제
  10. 제 8 항에 있어서,
    상기 스펙트럼 보상 시스템은,
    상기 고속 푸리에 변환기로부터 타이밍 정보를 검출하여 상기 필터부로 피드백하는 시간 조정부;를 더 포함하는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 시스템.
  11. 삭제
  12. 삭제
  13. DRM 수신기를 위한 스펙트럼 보상 시스템을 이용한 스펙트럼 보상 방법에 있어서,
    (a) 입력 신호를 제 1 보정 주파수만큼 시프트하는 단계;
    (b) 상기 (a) 단계로부터의 신호를 필터링하는 단계;
    (c) 상기 (b) 단계로부터의 신호를 기저 대역으로 시프트하는 단계;
    (d) 상기 (c) 단계로부터의 직렬화된 신호를 저장하고, 병렬화하는 단계;
    (e) 상기 (d) 단계로부터의 병렬화된 신호를 고속 푸리에 변환하는 단계; 및
    (f) 상기 (d) 단계에서 저장된 신호로부터 주파수 정보를 검출하여 상기 (a) 단계로 피드백하는 단계;를 포함하는 DRM 수신기를 위한 스펙트럼 보상 방법.
  14. 제 13 항에 있어서,
    상기 (a) 단계의 실행 후의 스펙트럼은, 0Hz를 중심으로 좌우 대칭인 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 방법.
  15. 삭제
  16. 삭제
  17. 제 13 항에 있어서,
    상기 스펙트럼 보상 방법은,
    (g) 상기 (e) 단계의 고속 푸리에 변환된 신호로부터 타이밍 정보를 검출하여 상기 (b) 단계로 피드백하는 단계;를 더 포함하는 것을 특징으로 하는 DRM 수신기를 위한 스펙트럼 보상 방법.
KR1020110138799A 2011-12-21 2011-12-21 Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법 KR101337028B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110138799A KR101337028B1 (ko) 2011-12-21 2011-12-21 Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110138799A KR101337028B1 (ko) 2011-12-21 2011-12-21 Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법

Publications (2)

Publication Number Publication Date
KR20130071547A KR20130071547A (ko) 2013-07-01
KR101337028B1 true KR101337028B1 (ko) 2013-12-06

Family

ID=48986495

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110138799A KR101337028B1 (ko) 2011-12-21 2011-12-21 Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법

Country Status (1)

Country Link
KR (1) KR101337028B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102242791B1 (ko) 2014-08-29 2021-04-21 덕산네오룩스 주식회사 유기전기 소자용 화합물, 이를 이용한 유기전기소자 및 그 전자 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040038561A (ko) * 2002-11-01 2004-05-08 삼성전자주식회사 중간 주파 대역 조정 방법 및 이를 이용한 무선 통신 단말기
KR20090035061A (ko) * 2007-10-05 2009-04-09 (주)텔리뷰 주파수 시프터를 이용한 디브이비 티 직접 변환 복조방법및 복조장치
JP2010233058A (ja) 2009-03-27 2010-10-14 Nec Network & Sensor Systems Ltd 狭帯域デジタル無線通信システム及び無線機

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040038561A (ko) * 2002-11-01 2004-05-08 삼성전자주식회사 중간 주파 대역 조정 방법 및 이를 이용한 무선 통신 단말기
KR20090035061A (ko) * 2007-10-05 2009-04-09 (주)텔리뷰 주파수 시프터를 이용한 디브이비 티 직접 변환 복조방법및 복조장치
JP2010233058A (ja) 2009-03-27 2010-10-14 Nec Network & Sensor Systems Ltd 狭帯域デジタル無線通信システム及び無線機

Also Published As

Publication number Publication date
KR20130071547A (ko) 2013-07-01

Similar Documents

Publication Publication Date Title
US8077818B2 (en) Radio receiver
US20050113049A1 (en) Audio broadcast receiving apparatus and method
JP2009105558A (ja) 信号処理装置、信号処理装置の制御方法、デジタル放送受信装置、及び、デジタル放送受信装置の制御方法
US9438995B2 (en) Audio signal processing circuit
KR101337028B1 (ko) Drm 수신기를 위한 스펙트럼 보상 시스템 및 그 방법
JP2017092902A (ja) 同期放送システム、送信装置
JP6548668B2 (ja) パラメトリックフィルタを使用して混合を改善する第1隣接キャンセラ(fac)
US11784736B2 (en) Digital broadcast receiver and digital broadcast receiver system
KR101277979B1 (ko) Drm 수신기를 위한 다중 채널 동시 수신 시스템 및 그 방법
JP2017220752A (ja) ノイズキャンセル装置、受信装置およびノイズキャンセル方法
JP2010178220A (ja) ラジオ受信機と該受信機に内蔵された同期検波回路
JP6953122B2 (ja) 受信機および受信方法
JP5789551B2 (ja) 受信装置、ノイズフィルタでの誤差収束制御方法、プログラム、および記録媒体
JP2011114435A (ja) ノイズ低減機能付受信装置、ノイズ低減方法、プログラムおよび集積回路
JP2010178227A (ja) ラジオ受信機、該受信機に内蔵された混信除去回路、及び該混信除去回路を用いた混信除去方法
JP4309790B2 (ja) デジタル位相同期ループ回路及びこのデジタル位相同期ループ回路の制御方法
JP7137936B2 (ja) 受信機および受信方法
US11381267B1 (en) System, apparatus and method for cancelling tonal interference in an orthogonal frequency division multiplexing (OFDM) receiver
US9065487B2 (en) Wideband software-defined RF receiver
KR101374716B1 (ko) Drm+ 방송 수신 장치
JP2012090101A (ja) 復調装置
JP2010239273A (ja) 変調信号検波装置
JP2005535207A (ja) 複数の並列な受信手段を備える受信器
JP6806497B2 (ja) 偏波共用コンバータ、受信機及び衛星受信装置
JP2012175674A (ja) 受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160908

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170912

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190916

Year of fee payment: 7