KR101243823B1 - 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로 - Google Patents

데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로 Download PDF

Info

Publication number
KR101243823B1
KR101243823B1 KR1020080076214A KR20080076214A KR101243823B1 KR 101243823 B1 KR101243823 B1 KR 101243823B1 KR 1020080076214 A KR1020080076214 A KR 1020080076214A KR 20080076214 A KR20080076214 A KR 20080076214A KR 101243823 B1 KR101243823 B1 KR 101243823B1
Authority
KR
South Korea
Prior art keywords
data
image data
transition information
unit
inversion
Prior art date
Application number
KR1020080076214A
Other languages
English (en)
Other versions
KR20100015256A (ko
Inventor
김현철
홍진철
조순동
강정호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080076214A priority Critical patent/KR101243823B1/ko
Priority to CN2008101855444A priority patent/CN101645258B/zh
Priority to US12/318,559 priority patent/US7688108B2/en
Publication of KR20100015256A publication Critical patent/KR20100015256A/ko
Application granted granted Critical
Publication of KR101243823B1 publication Critical patent/KR101243823B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 트랜지션 최소화 방법에 관한 것으로, 특히 서로 다른 색상 정보를 갖는 데이터들간의 트랜지션을 최소화할 수 있는 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화 회로에 대한 것이다.
Figure R1020080076214
데이터 트랜지션, 액정표시장치, 화상 데이터

Description

데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화 회로{METHOD FOR MINIMIZING DATA TRANSITION AND CIRCUIT FOR MINIMIZING DATA TRANSITION}
본 발명은 데이터 트랜지션 최소화 방법에 관한 것으로, 특히 서로 다른 색상 정보를 갖는 데이터들간의 트랜지션을 최소화할 수 있는 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화 회로에 대한 것이다.
종래의 데이터 트랜지션 최소화 방법에 따르면, 시간상 서로 인접하여 출력되는 두 데이터들을 비교하여 현재 출력하고자 하는 데이터의 반전 여부를 결정한다.
그러나, 서로 다른 색상 정보를 갖는 데이터들이 연이어서 출력되는 디스플레이 장치에 종래의 방법을 사용할 경우, 트랜지션이 줄어드는 효과를 거의 볼 수 없다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 서로 동일한 색상 정보를 갖는 화상 데이터들간에는 트랜지션이 거의 발생하지 않는다는 특 징에 근거하여, 이들 화상 데이터들을 서로 비교하여 트랜지션 정보 데이터를 생성하고, 이 트랜지션 정보 데이터에 근거하여 현재 출력하고자 하는 화상 데이터를 변조 및 복원함으로써 타이밍 콘트롤러에서 데이터 드라이버로 전송되는 화상 데이터들간의 트랜지션을 최소화할 수 있는 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화 회로를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 데이터 트랜지션 최소화 방법은 입력되는 n번째 화상 데이터(n 및 i는 자연수)와 이 n번째 화상 데이터와 동일한 색상을 표현하는 n-m번째(m은 n보다 작은 자연수) 화상 데이터를 배타적 논리곱 연산하여 트랜지션 정보 데이터를 생성하는 A단계; 상기 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터에 반전 정보를 나타내는 반전 데이터로서 논리값 ‘1’을 갖는 단위 비트를 추가하며, 반면 상기 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터에 반전 데이터로서 논리값 ‘0’을 갖는 단위 비트를 추가하는 B단계; 상기 반전 데이터가 추가된 트랜지션 정보 데이터와 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터를 생성하고 이를 데이터 전송라인들을 통해 데이터 드라이버에 공급하는 C단계; 및, 상기 데이터 드라이버에 공급된 보정 화상 데이터를 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 D단계를 포함함을 그 특징으로 한다.
상기 D단계에서는, 상기 n번째 화상 데이터에 대한 보정 데이터, n-1번째 화상 데이터, 및 n-1번째 화상 데이터에 대한 보정 데이터를 이용하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터를 상기 n번째 화상 데이터로 복원함을 특징으로 한다.
상기 D단계는, 상기 C단계로부터의 보정 화상 데이터와 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터를 생성하는 E단계; 상기 역 트랜지션 정보 데이터의 반전 데이터가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 반전시킴과 아울러 상기 반전 데이터를 제거하며, 반면 상기 반전 데이터가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 그대로 유지시킴과 아울러 상기 반전 데이터를 제거하는 E단계; 및, 상기 E단계로부터의 역 트랜지션 정보 데이터와 상기 n-m번째 화상 데이터를 배타적 논리곱 연산하여 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 F단계를 포함함을 특징으로 한다.
상기 화상 데이터는 적색 화상에 대한 정보를 갖는 적색 화상 데이터, 녹색 화상에 대한 정보를 갖는 녹색 화상 데이터, 및 청색 화상에 대한 정보를 갖는 청색 화상 데이터 중 어느 하나인 것을 특징으로 한다.
상기 화상 데이터는 적색 화상 데이터, 녹색 화상 데이터, 및 청색 화상 데이터 순서로 출력되어 상기 데이터 드라이버에 순차적으로 공급되며; 상기 m은 3의 배수인 것을 특징으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 데이터 트랜지션 최소화 회로는 입력되는 n번째 화상 데이터(n은 자연수)와 이 n번째 화상 데이터와 동일한 색상을 표현하는 n-m번째(m은 n보다 작은 자연수) 화상 데이터를 배타적 논리곱 연산하여 트랜지션 정보 데이터를 생성하는 트랜지션 정보 생성부; 상기 트랜지션 정보 생성부로부터의 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터에 반전 정보를 나타내는 반전 데이터로서 논리값 ‘1’을 갖는 단위 비트를 추가하며, 반면 상기 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터에 반전 데이터로서 논리값 ‘0’을 갖는 단위 비트를 추가하는 데이터 반전부; 상기 데이터 반전부로부터의 트랜지션 정보 데이터와 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터를 생성하고 이를 데이터 전송라인들에 공급하는 데이터 보정부; 및, 상기 데이터 전송라인들을 통해 데이터 보정부로부터 공급된 보정 화상 데이터를 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 데이터 드라이버를 포함함을 그 특징으로 한다.
상기 데이터 드라이버의 데이터 복원회로는, 상기 데이터 보정부로부터의 보정 화상 데이터와 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논 리곱 연산하여 역 트랜지션 정보 데이터를 생성하는 데이터 역 보정부; 상기 데이터 역 보정부로부터의 역 트랜지션 정보 데이터의 반전 데이터가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 반전시킴과 아울러 상기 반전 데이터를 제거하며, 반면 상기 반전 데이터가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 그대로 유지시킴과 아울러 상기 반전 데이터를 제거하는 데이터 역 반전부; 및, 상기 데이터 역 반전부로부터의 역 트랜지션 정보 데이터와 상기 n-m번째 화상 데이터를 배타적 논리곱 연산하여 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 데이터 복원부를 포함함을 특징으로 한다.
상기 n-m번째 화상 데이터를 저장하며, 상기 트랜지션 정보 생성부에 n-m번째 화상 데이터를 공급하기 위한 제 1 메모리; 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 저장하며, 상기 데이터 보정부에 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 공급하기 위한 제 2 메모리; 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 저장하며, 상기 데이터 역 보정부에 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 공급하기 위한 제 3 메모리; 및, 상기 n-m번째 화상 데이터를 저장하며, 상기 데이터 복원부에 n-m번째 화상 데이터를 공급하기 위한 제 4 메모리를 더 포함함을 특징으로 한다.
본 발명에 따른 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화 회로에는 다음과 같은 효과가 있다.
본 발명에서는 서로 동일한 색상 정보를 갖는 화상 데이터들간에는 트랜지션이 거의 발생하지 않는다는 특징에 근거하여, 이들 화상 데이터들을 서로 비교하여 트랜지션 정보 데이터를 생성하고, 이 트랜지션 정보 데이터에 근거하여 현재 출력하고자 하는 화상 데이터를 변조 및 복원함으로써 타이밍 콘트롤러에서 데이터 드라이버로 전송되는 화상 데이터들간의 트랜지션을 최소화할 수 있다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 실시예에 따른 표시장치는, 도 1에 도시된 바와 같이, 화상을 표시하기 위한 액정패널(100)과, 상기 액정패널(100)에 데이터 신호를 공급하기 위한 데이터 드라이버(DD)와, 상기 액정패널(100)에 스캔펄스들을 공급하기 위한 게이트 드라이버(GD)와, 그리고 상기 데이터 드라이버(DD) 및 게이트 드라이버(GD)의 구동에 필요한 각종 신호를 생성하여 상기 데이터 드라이버(DD) 및 게이트 드라이버(GD)를 제어하는 타이밍 콘트롤러(TC)를 포함한다.
상기 액정패널(100)은 일방향으로 배열된 다수의 게이트 라인들(GL1 내지 GLj; j는 자연수)과, 상기 게이트 라인들(GL1 내지 GLj)에 수직교차하도록 배열된 다수의 데이터 라인들(DL1 내지 DLk; k는 자연수)과, 상기 각 게이트 라인(GL1 내지 GLj)과 각 데이터 라인(DL1 내지 DLk)에 의해 정의된 각 화소영역마다 형성된 화소셀(PXL)들을 포함한다. 상기 데이터 라인들 중 3c+1(c는 자연수) 번째 데이터 라인에 접속된 화소셀(PXL)들은 적색 화상을 표현하는 적색 화소셀(PXL)들이며, 3c+1 번째 데이터 라인에 접속된 화소셀(PXL)들은 녹색 화상을 표현하는 녹색 화소 셀(PXL)들이며, 그리고 3c+3 번째 데이터 라인에 접속된 화소셀(PXL)들은 청색 화상을 표현하는 청색 화소셀(PXL)들이다. 서로 인접한 적색 화소셀(PXL), 녹색 화소셀(PXL), 및 청색 화소셀(PXL)은 하나의 단위 화상을 표현하는 단위 화소이다.
상기 3c+1 번째 데이터 라인은 상기 적색 화상에 대응되는 적색 화상 데이터 전압을 전송하며, 상기 3c+2 번째 데이터 라인은 상기 녹색 화상에 대응되는 녹색 화상 데이터 전압을 전송하며, 그리고 상기 3c+3 번째 데이터 라인은 상기 청색화상에 대응되는 청색 화상 데이터 전압을 전송한다.
도면에 도시하지 않았지만, 각 화소셀(PXL)은 해당 게이트 라인으로부터의 스캔펄스를 공급받아 해당 데이터 라인으로부터의 데이터 신호를 스위칭하는 박막트랜지스터와, 상기 박막트랜지스터로부터 스위칭된 데이터 신호를 공급받는 화소전극과, 외부로부터의 공통전압을 공급받는 공통전극과, 상기 화소전극과 공통전극 사이에 형성되어 상기 데이터 전압과 공통전압간의 차전압(화소전압)에 따라 광투과율을 조절하는 액정셀을 포함한다.
상기 타이밍 콘트롤러(TC)는 시스템(미도시)으로부터의 디지털 비디오 데이터인 화상 데이터(Data)를 액정패널(100)에 맞게 재정렬하여 데이터 드라이버에 공급한다. 그리고, 타이밍 콘트롤러(TC)는 시스템으로부터의 타이밍 제어신호들(수평동기신호(Vsync), 수직동기신호(Hsync), 도트클럭(DCLK), 데이터 인에이블(DE))을 이용하여 데이터 드라이버를 제어하기 위한 데이터 제어신호(DCS)와, 게이트 드라이버(GD)를 제어하기 위한 게이트 제어신호(GCS)를 생성한다.
데이터 드라이버(DD)는 타이밍 콘트롤러(TC)로부터의 데이터 제어신호(DCS) 에 응답하여 화상 데이터(Data)를 감마기준전압 발생부(미도시)로부터의 감마기준전압들(GMA)에 기반하여 아날로그 감마보상전압으로 변환하고, 그 아날로그감마보상전압을 화상 데이터 전압으로써 액정패널(100)의 데이터 라인들(DL1 내지 DLm)에 공급한다. 상기 데이터 제어신호(DCS)는 소스 쉬프트 클럭(SSC; Source Shift Clock), 소스 스타트 펄스(SSP; Source Start Pulse), 및 소스 아웃풋 인에이블(SOE; Source Output Enable), 극성제어신호를 포함한다.
게이트 드라이버(GD)는 타이밍 콘트롤러(TC)로부터의 게이트 제어신호(GCS)에 응답하여 스캔펄스를 발생하고 그 스캔펄스를 게이트 라인들(GL1 내지 GLn)에 순차적으로 공급하여 화상 데이터(Data)가 공급되는 액정패널(100)의 수평라인을 선택한다. 상기 게이트 제어신호(GCS)는 게이트 스타트 펄스(Gate Start Pulse), 게이트 쉬프트 클럭(Gate Shift Clock) 및 게이트 아웃풋 인에이블(Gate Output Enable)을 포함한다.
도 2는 도 1의 타이밍 콘트롤러(TC)와 데이터 드라이버간의 접속관계를 나타낸 도면으로서, 도 2에 도시된 바와 같이, 타이밍 콘트롤러(TC)로부터의 화상 데이터들은 다수의 데이터 전송라인들을 데이터 드라이버에 공급된다. 이때, 하나의 화소셀에 공급될 하나의 화상 데이터의 모든 비트들이 데이터 전송라인을 통해 병렬로 한번에 전송된다.
이 타이밍 콘트롤러(TC)의 내부에는 상기 타이밍 콘트롤러(TC)로부터 출력되는 화상 데이터들간의 트랜지션을 최소화하기 위해 상기 화상 데이터를 변조하는 데이터 변조회로가 구비되며, 상기 데이터 드라이버의 내부에는 상기 타이밍 콘트 롤러(TC)로부터 전송된 변조된 화상 데이터를 원래의 화상 데이터로 복원하기 위한 데이터 변조회로가 구비된다.
도 3은 도 1의 임의의 하나의 게이트 라인에 공통으로 접속된 한 수평라인분의 화소셀들 및 이들 화소셀들간의 비교 관계를 나타낸 도면이다.
도 3에 도시된 바와 같이, 화소셀(PXL)들은 적색 화소셀(P_Rq), 녹색 화소셀(P_Gq), 및 청색 화소셀(P_Bq) 순서로 배열된다. 이때, 서로 인접한 적색 화소셀(P_Rq), 녹색 화소셀(P_Gq), 및 청색 화소셀(P_Bq)은 하나의 화상을 표시하기 위한 단위 화소(UPXq)가 된다. 적색 화소셀(P_Rq)에는 디지털 신호인 적색 화상 데이터(Rq[0:5])에 대응되는 적색 화상 데이터 전압이 공급되며, 녹색 화소셀(P_Gq)에는 디지털 신호인 녹색 화상 데이터(Gq[0:5])에 대응되는 녹색 화상 데이터 전압이 공급되며, 그리고 청색 화소셀(P_Bq)에는 디지털 신호인 청색 화상 데이터(Bq[0:5])에 대응되는 청색 화상 데이터 전압이 공급된다. 한 수평라인분의 화소셀(PXL)들에는 화상 데이터 전압들이 동시에 공급되나, 이 화상 데이터 전압의 근원이 되는 디지털 신호인 화상 데이터들은 타이밍 콘트롤러(TC)에 순차적으로 공급된다. 그리고, 이 타이밍 콘트롤러(TC)로부터 출력되는 화상 데이터들도 순차적으로 출력되어 데이터 드라이버에 차례로 공급된다. 예를 들어, 제 1 적색 화소셀에 대응되는 제 1 적색 화상 데이터(R1[0:5])가 가장 먼저 타이밍 콘트롤러(TC)에 공급되어 데이터 드라이버에 공급되며, 제 q 청색 화상 데이터(Bq[0:5])가 가장 나중에 타이밍 콘트롤러(TC)에 공급되어 데이터 드라이버(DD)에 공급된다.
한편, 본 발명에서는 임의의 단위 화소에 위치한 어느 하나의 화소셀(이하, ‘특정 화소셀’로 표기)에 대응되는 화상 데이터(이하, ‘특정 화상 데이터’로 표기)를 타이밍 콘트롤러(TC)로부터 데이터 드라이버(DD)에 공급함에 있어서, 이 특정 화상 데이터와 임의의 화소셀에 공급되는 임의의 화상 데이터를 서로 비교하고, 이 비교 결과에 따라 상기 특정 화상 데이터를 변조한 후 상기 변조된 특정 화상 데이터를 타이밍 콘트롤러(TC)로부터 데이터 드라이버(DD)로 전송한다. 여기서, 임의의 화소셀은 상기 특정 화상 데이터가 속한 특정 단위 화소에 인접하여 위치한 어느 단위 화소에 속한 화소셀로서, 이 임의의 화소셀은 상기 특정 화상 데이터와 동일한 색상을 표시하는 화소셀이다. 다시 말해, n번째 화소셀에 대응되는 화상 데이터는 n-3번째 화소셀에 대응되는 화상 데이터가 비교된 후, 이 비교 결과에 따라 변조된다.
예를 들어, 제 2 단위 화소(UPX2)내의 제 2 적색 화소셀(P_R2)에 대응되는 제 2 적색 화상 데이터(R2[0:5])는 제 1 단위 화소(UPX1)내의 제 1 적색 화소셀(P_R1)에 대응되는 제 1 적색 화상 데이터(R1[0:5])와 비교된 후, 이 비교 결과에 따라 변조된다.
도 4는 타이밍 콘트롤러(TC)의 데이터 변조회로 및 데이터 드라이버의 데이터 복원회로의 구성을 나타낸 도면이다.
타이밍 콘트롤러(TC)의 데이터 변조회로는, 도 4에 도시된 바와 같이, 트랜지션 정보 생성부(401), 데이터 반전부(402), 데이터 보정부(403), 제 1 메모리(M1), 및 제 2 메모리(M2)를 포함한다.
트랜지션 정보 생성부(401)는 시스템으로부터 입력되는 n번째 화상 데이터(n 은 자연수; Dn[0:i])와 이 n번째 화상 데이터와 동일한 색상을 표현하는 n-m번째(m은 n보다 작은 자연수; Dn-m[0:i]) 화상 데이터를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TDn[0:i])를 생성한다. 여기서, i는 자연수이다.
데이터 반전부(402)는 트랜지션 정보 생성부(401)로부터의 트랜지션 정보 데이터(TDn[0:i])에 포함된 논리 ‘1’의 개수가 논리 ‘0’의 개수보다 많을 경우 상기 트랜지션 정보 데이터에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 단위 비트를 추가한다. 반면 상기 트랜지션 정보 데이터에 포함된 논리 ‘1’의 개수가 논리 ‘0’의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 단위 비트를 추가한다.
데이터 보정부(403)는 상기 데이터 반전부(402)로부터의 트랜지션 정보 데이터(TDn`[0:i+1])와 n-1번째 화상 데이터에 대한 보정 화상 데이터(Dn-1`[0:i])를 배타적 논리곱 연산하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터(Dn`[0:i+1])를 생성하고 이를 데이터 전송라인들(L)을 통해 데이터 드라이버의 데이터 복원회로에 공급한다.
데이터 드라이버의 데이터 복원회로는, 도 4에 도시된 바와 같이, 데이터 역 보정부(503), 데이터 역 반전부(502), 데이터 복원부(501), 제 3 메모리(M3), 및 제 4 메모리(M4)를 포함한다.
데이터 역 보정부(503)는 데이터 보정부(403)로부터의 보정 화상 데이터(Tdn`[0:i+1])와 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터(Dn- 1`[0:i])를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tdn`[0:i+1])를 생성한다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 반전시킴과 아울러 상기 반전 데이터(RV1[6])를 제거하며, 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 그대로 유지시킴과 아울러 상기 반전 데이터(RV1[6])를 제거한다.
데이터 복원부(501)는 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tdn[0:i])와 상기 n-m번째 화상 데이터(dn-m[0:i])를 배타적 논리곱 연산하여 원래의 n번째 화상 데이터(Dn[0:i])를 복원한다.
이와 같이 구성된 본 발명에 따른 데이터 트랜지션 최소화 회로의 동작을 상세히 설명하면 다음과 같다.
도 5a 내지 도 5f는 본 발명의 실시예에 따른 데이터 트랜지션 최소화 회로의 동작을 설명하기 위한 동작 순서도이다.
타이밍 콘트롤러(TC)의 제 1 및 제 4 메모리(M4)에는 초기값으로 ‘0’의 논리값을 갖는 초기 적색 화상 데이터(R0[0:5]), 초기 녹색 화상 데이터(G0[0:5]), 및 초기 청색 화상 데이터(B0[0:5])가 미리 저장되어 있으며, 제 2 및 제 3 메모리(M3)에는 초기값으로 ‘0’의 논리값을 갖는 초기 화상 데이터가 저장된다.
타이밍 콘트롤러(TC)는 시스템으로부터 화상 데이터들을 적색 화상 데이터, 녹색 화상 데이터, 및 청색 화상 데이터 순서로 공급받고, 이들을 순서대로 출력한다. 단, 상기 타이밍 콘트롤러(TC)는 각 화상 데이터를 출력함에 있어서, 다음과 같은 방식으로 출력한다.
도 5a를 통해 제 1 적색 화상 데이터(R1[0:5])의 변조 및 복원 과정을 설명하면 다음과 같다.
타이밍 콘트롤러(TC)에 첫 번째로 입력된 제 1 적색 화상 데이터(R1[0:5])는 이 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401), 데이터 반전부(402) 및 데이터 보정부(403)를 통해 변조되어 타이밍 콘트롤러(TC)로부터 출력된다.
즉, 제 1 적색 화상 데이터(R1[0:5])는 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401)에 공급된다. 트랜지션 정보 생성부(401)는 현재 공급되는 제 1 적색 화상 데이터(R1[0:5])와 이 제 1 적색 화상 데이터(R1[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트랜지션 정보 데이터(TR1[0:5])를 생성한다.
한편, 이 제 1 적색 화상 데이터(R1[0:5])는 적색 화상 데이터들 중 가장 첫 번째로 타이밍 콘트롤러(TC)에 공급되는 데이터이므로, 이 보다 앞서 출력된 적색 화상 데이터가 없다. 따라서, 이와 같은 초기 기간에는 제 1 메모리(M1)에 저장된 초기 적색 화상 데이터(R0[0:5])가 상기 제 1 적색 화상 데이터(R1[0:5])보다 앞서 공급되었던 적색 화상 데이터가 된다.
이에 따라 상기 트랜지션 정보 생성부(401)는 제 1 적색 화상 데이 터(R1[0:5])와 상기 초기 적색 화상 데이터(R0[0:5])를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TR1[0:5])를 생성한다. 다시 말해, 트랜지션 정보 생성부(401)는 제 1 적색 화상 데이터(R1[0:5])를 이루는 각 단위 비트와 초기 적색 화상 데이터(R0[0:5])를 이루는 각 단위 비트를 서로 대응되는 것끼리 배타적 논리곱 연산한다. 예를 들어, 제 1 적색 화상 데이터(R1[0:5])가 ‘011000’인 6비트 디지털 데이터이고, 초기 적색 화상 데이터(R0[0:5])가 ‘000000’인 6비트 디지털 데이터라고 하면, 이 두 데이터간의 배타적 논리곱 연산에 의해 생성되는 트랜지션 정보 데이터(TR1[0:5])는 ‘011000’인 6비트 디지털 데이터가 된다. 이 연산을 좀 더 구체적으로 설명하면 다음과 같다.
상기 제 1 적색 화상 데이터(R1[0:5])를 이루는 단위 비트들은, 도 5a에 도시된 바와 같이, R1[0], R1[1], R1[2], R1[3], R1[4], 및 R1[5]로 구성되어 있는데, R1[0]은 제 1 적색 화상 데이터(R1[0:5])의 최상위 비트를 의미하는 것으로 ‘011000’에서의 가장 좌측에 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, R1[1]은 제 1 적색 화상 데이터(R1[0:5])의 제 1 가중치 비트를 의미하는 것으로 ‘011000’의 최상위 비트로부터 두 번째 위치한 논리값 ‘1’을 갖는 단위 비트를 나타내고, R1[2]는 제 1 적색 화상 데이터(R1[0:5])의 제 2 가중치 비트를 의미하는 것으로 ‘011000’의 최상위 비트로부터 세 번째 위치한 논리값 ‘1’을 갖는 단위 비트를 나타내고, R1[3]은 제 1 적색 화상 데이터(R1[0:5])의 제 3 가중치 비트를 의미하는 것으로 ‘011000’의 최상위 비트로부터 네 번째 위치한 논리값 ‘1’을 갖는 단위 비트를 나타내고, R1[4]는 제 1 적색 화상 데이터(R1[0:5])의 제 4 가중치 비트를 의미하는 것으로 ‘011000’의 최상위 비트로부터 다섯 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, 그리고 R1[5]는 제 1 적색 화상 데이터(R1[0:5])의 최하위 비트를 의미하는 것으로 ‘011000’의 최상위 비트로부터 여섯 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타낸다.
그리고, 상기 초기 적색 화상 데이터(R0[0:5])를 이루는 단위 비트들은, 도 5a에 도시된 바와 같이, R0[0], R0[1], R0[2], R0[3], R0[4], 및 R0[5]로 구성되어 있는데, R0[0]은 제 1 적색 화상 데이터(R1[0:5])의 최상위 비트를 의미하는 것으로 ‘000000’에서의 가장 좌측에 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, R0[1]은 제 1 적색 화상 데이터(R1[0:5])의 제 1 가중치 비트를 의미하는 것으로 ‘000000’의 최상위 비트로부터 두 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, R0[2]는 제 1 적색 화상 데이터(R1[0:5])의 제 2 가중치 비트를 의미하는 것으로 ‘000000’의 최상위 비트로부터 세 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, R0[3]은 제 1 적색 화상 데이터(R1[0:5])의 제 3 가중치 비트를 의미하는 것으로 ‘000000’의 최상위 비트로부터 네 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, R0[4]는 제 1 적색 화상 데이터(R1[0:5])의 제 4 가중치 비트를 의미하는 것으로 ‘000000’의 최상위 비트로부터 다섯 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타내고, 그리고 R0[5]는 제 1 적색 화상 데이터(R1[0:5])의 최하위 비트를 의미하는 것으로 ‘000000’의 최상위 비트로부터 여섯 번째 위치한 논리값 ‘0’을 갖는 단위 비트를 나타낸다.
이와 같이 구성된 제 1 적색 화상 데이터(R1[0:5])와 초기 적색 화상 데이 터(R0[0:5])를 배타적 논리곱 연산한다는 것은, 단위 비트 R1[0]과 단위 비트 R0[0]을 서로 배타적 논리곱 연산하고, 단위 비트 R1[1]와 단위 비트 R0[1]을 서로 배타적 논리곱 연산하고, 단위 비트 R1[2]와 단위 비트 R0[2]를 서로 배타적 논리곱 연산하고, 단위 비트 R1[3]과 단위 비트 R0[3]을 서로 배타적 논리곱 연산하고, 단위 비트 R1[4]와 단위 비트 R0[4]를 서로 배타적 논리곱 연산하고, 그리고 단위 비트 R1[5]와 단위 비트 R0[5]를 서로 배타적 논리곱 연산한다는 것을 의미한다.
이 트랜지션 정보 데이터(TR1[0:5])는 제 1 적색 화상 데이터(R1[0:5])와 초기 적색 화상 데이터(R0[0:5])에서 서로 대응되는 자리에 위치한 각 단위 비트간에 트랜지션이 발생하였는지 아니면 발생하지 않았는지를 알려준다. 다시 말해, 이 트랜지션 정보 데이터(TR1[0:5])에서 논리값‘0’은 서로 대응되는 두 단위 비트가 서로 동일한 논리값을 가져 트랜지션이 발생하지 않았음을 의미하며, 논리값 ‘1’은 서로 대응되는 두 단위 비트가 서로 다른 논리값을 가져 트랜지션이 발생하였음을 의미한다. 예를 들어, 트랜지션 정보 데이터(TR1[0:5])를 이루는 6개의 단위 비트들 중 가장 높은 가중치의 자리에 위치한 최상위 비트(Most Significant Bit: MSB)는 논리값 ‘0’을 나타내는 바, 이는 제 1 적색 데이터의 최상위 비트와 초기 적색 데이터의 최상위 비트가 모두 논리값 ‘0’을 갖기 때문이다.
이 트랜지션 정보 생성부(401)는 상기 트랜지션 정보 데이터(TR1[0:5])를 데이터 반전부(402)에 공급함과 아울러, 상기 제 1 적색 화상 데이터(R1[0:5])를 상기 제 1 메모리(M1)에 저장함으로써 이전에 이 제 1 메모리(M1)에 저장되었던 초기 적색 화상 데이터(R0[0:5])를 제 1 적색 화상 데이터(R1[0:5])로 갱신시킨다. 이에 따라, 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TR1[0:5])가 출력된 후에 상기 제 1 메모리(M1)에는 초기 녹색 화상 데이터(G0[0:5]) 및 초기 청색 화상 데이터(B0[0:5])와 함께 제 1 적색 화상 데이터(R1[0:5])가 저장된다.
데이터 반전부(402)는 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TR1[0:5])를 공급받고, 상기 트랜지션 정보 데이터(TR1[0:5])를 이루는 비트들 중에서 논리값 ‘1’을 갖는 비트들의 수와 논리값 ‘0’을 갖는 비트들의 수를 파악하고, 이 결과 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터(TR1[0:5])에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터(TR1[0:5])에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 1비트의 단위 비트를 추가한다. 반면, 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터(TR1[0:5])를 그대로 유지한 상태에서 이 트랜지션 정보 데이터(TR1[0:5])에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 1비트의 단위 비트를 추가한다. 예를 들어, 상기 트랜지션 정보 데이터(TR1[0:5])가 상술된 바와 같이‘011000’으로서, 이 트랜지션 정보 데이터(TR1[0:5])에는 논리값‘0’을 갖는 단위 비트들의 수가 네 개이고, 논리값 ‘1’을 갖는 단위 비트들의 수가 두 개인데, 여기서 논리값 ‘0’을 갖는 단위 비트들의 수가 논리값 ‘1’을 갖는 단위 비트들의 수보다 많으므로, 이 트랜지션 정보 데이터(TR1[0:5])는 반전되지 않는다. 그리고, 이 트랜지션 정보 데이터(TR1[0:5])가 반전되지 않았다는 것을 나타내기 위한 플래그 비트로서 논리값 ‘0’을 갖는 반전 데이터(RV1[6])가 이 트랜지션 정보 데이터(TR1[0:5])에 추가된다. 이때, 이 반전 데이터(RV1[6])는 상기 트랜지션 정보 데이터(TR1`[0:6])의 최하위 비트(Least Significant Bit; LSB)가 된다. 이에 따라 상기 트랜지션 정보 데이터(TR1`[0:6])는 추가된 반전 데이터(RV1[6])에 의해 비트 크기가 증가한다. 예를 들어, 상기 트랜지션 정보 데이터(TR1`[0:6])가 상술된 바와 같이 6비트인‘011000’일 경우, 이 트랜지션 정보 데이터(TR1`[0:6])는 ‘0110000’의 7비트 데이터로 변환된다. 이 7비트의 트랜지션 정보 데이터(TR1`[0:6])에서 상위 6비트는 제 1 적색 화상 데이터(R1[0:5])와 초기 적색 화상 데이터(R0[0:5])간의 트랜지션 정보를 나타내는 비트들이고, 최하위 비트는 반전 정보를 나타내는 비트이다.
이와 같이 반전 데이터(RV1[6])가 추가된 트랜지션 정보 데이터(TR1`[0:6])는 데이터 보정부(403)에 공급된다. 이 데이터 보정부(403)는 현재 출력하고자 하는 제 1 적색 화상 데이터(R1[0:5])의 바로 앞에 출력된 화상 데이터에 대한 보정 화상 데이터와 상기 트랜지션 정보 데이터(TR1`[0:6])를 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 한편, 이 제 1 적색 화상 데이터(R1[0:5])는 첫 번째로 타이밍 콘트롤러(TC)에 공급되는 화상 데이터이므로, 이 보다 앞서 출력된 데이터가 없다.
따라서, 이와 같은 초기 출력 기간에는 제 2 메모리(M2)에 저장된 초기 화상 데이터가 상기 앞서 출력된 화상 데이터에 대한 보정 화상 데이터가 된다. 결국, 상기 데이터 보정부(403)는 제 1 적색 화상 데이터(R1[0:5])에 대한 트랜지션 정보 데이터(TR1`[0:6])와 상기 제 2 메모리(M2)의 초기 화상 데이터를 배타적 논리곱 연산하여 최종적으로 상기 제 1 적색 화상 데이터(R1[0:5])에 대한 보정 화상 데이터를 출력한다. 예를 들어, 상술된 바와 같이 상기 트랜지션 정보 데이터(TR1`[0:6])가 ‘0110000’이고 상기 초기 청색 화상 데이터(B0[0:5])가 ‘000000’이므로 상기 제 1 적색 화상 데이터(R1[0:5])에 대한 보정 화상 데이터는 ‘0110000’이 된다. 이때, 상기 트랜지션 정보 데이터(TR1`[0:6])에서의 반전 데이터(RV1[6]) ‘0’은 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 보정 화상 데이터의 최하위 비트가 된다. 여기서, 이후의 설명의 편의를 위해 이 제 1 적색 화상 데이터(R1[0:5])에 대한 보정 화상 데이터를 제 1 적색 보정 화상 데이터(R1`[0:6])로 고쳐 부르기로 한다.
또한, 상기 데이터 보정부(403)는 상기 제 1 적색 보정 화상 데이터(R1`[0:6])를 데이터 드라이버(DD)로 출력함과 아울러, 이 제 1 적색 보정 화상 데이터(R1`[0:6])를 상기 제 2 메모리(M2)에 저장함으로써 이전에 이 제 2 메모리(M2)에 저장되었던 초기 화상 데이터를 제 1 적색 보정 화상 데이터(R1`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 보정부(403)로부터 제 1 적색 보정 화상 데이터(R1`[0:6])가 출력된 후에 상기 제 2 메모리(M2)에는 제 1 적색 보정 화상 데이터(R1`[0:6])가 저장된다. 이때, 상기 제 2 메모리(M2)에 저장되는 제 1 적색 보정 화상 데이터(R1`[0:6])는 반전 데이터(RV1[6])를 포함하지 않는 데이터 일 수 도 있으며, 또는 반전 데이터(RV1[6])를 포함하는 데이터일 수 도 있다. 본 발명에서는 상기 제 2 메모리(M2)에 저장되는 제 1 적색 보정 화상 데이터(R1`[0:6])가 반전 데이터(RV1[6])를 포함하지 않는 6비트의 데이터로 간주한다.
결국, 타이밍 콘트롤러(TC)는 첫 번째로 자신에게 입력된 제 1 적색 화상 데이터(R1[0:5])를 변조하여 제 1 적색 보정 화상 데이터(R1`[0:6])를 생성하고, 이 제 1 적색 보정 화상 데이터(R1`[0:6])를 데이터 전송라인들을 통해 데이터 드라이버에 공급한다. 이때, 이 제 1 적색 보정 화상 데이터(R1`[0:6])를 이루는 단위 비트들은 이 비트들의 수에 대응하는 데이터 전송라인을 통해 한 번에 데이터 드라이버에 공급된다.
이 데이터 드라이버에 구비된 데이터 복원회로는 제 1 적색 보정 화상 데이터(R1`[0:6])를 초기 적색 화상 데이터(R0[0:5]) 및 초기 화상 데이터를 이용하여 역변환함으로써 상기 제 1 적색 보정 화상 데이터(R1`[0:6])를 원래의 제 1 적색 화상 데이터(R1[0:5])로 복원시킨다. 이 복원 과정을 상세히 설명하면 다음과 같다.
데이터 역 보정부(503)는 현재 데이터 보정부(403)로부터 공급받은 제 1 적색 보정 화상 데이터(R1`[0:6])와 이 제 1 적색 보정 화상 데이터(R1`[0:6])의 바로 앞에 공급된 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tr1`[0:6])를 생성한다. 한편, 이 제 1 적색 보정 화상 데이터(R1`[0:6])는 첫 번째로 데이터 역 보정부(503)에 공급되는 데이터이므로, 이 보다 앞서 출력된 데이터가 없다.
따라서, 이와 같은 초기 출력 기간에는 제 3 메모리(M3)에 저장된 초기 화상 데이터가 상기 앞서 출력된 데이터에 대한 보정 화상 데이터가 된다. 결국, 상기 데이터 역 보정부(503)는 제 1 적색 보정 화상 데이터(R1`[0:6])와 상기 제 3 메모 리(M3)의 초기 화상 데이터를 배타적 논리곱 연산하여 상기 역 트랜지션 정보 데이터(Tr1`[0:6])를 출력한다. 예를 들어, 상술된 바와 같이 상기 제 1 적색 보정 화상 데이터(R1`[0:6])가 ‘0110000’이고, 초기 화상 데이터가 ‘000000’이므로, 역 트랜지션 정보 데이터(Tr1`[0:6])는 ‘0110000’이 된다. 이때, 상기 제 1 적색 보정 화상 데이터(R1`[0:6])에서의 최하위 비트인 반전 데이터(RV1[6])는 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 역 트랜지션 정보 데이터(Tr1`[0:6])의 최하위 비트가 된다.
이 데이터 역 보정부(503)는 상기 역 트랜지션 정보 데이터(Tr1`[0:6])를 데이터 역 반전부(502)에 공급함과 아울러, 제 1 적색 보정 화상 데이터(R1`[0:6])를 상기 제 3 메모리(M3)에 저장함으로써 이전에 이 제 3 메모리(M3)에 저장되었던 초기 화상 데이터를 제 1 적색 보정 화상 데이터(R1`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 역 보정부(503)로부터 역 트랜지션 정보 데이터(Tr1`[0:6])가 출력된 후에 상기 제 3 메모리(M3)에는 제 1 적색 보정 화상 데이터(R1`[0:6])가 저장된다. 이때, 상기 제 3 메모리(M3)에 저장되는 제 1 적색 보정 화상 데이터(R1`[0:6])는 반전 데이터(RV1[6])를 포함하지 않는 데이터 일 수 도 있으며, 또는 반전 데이터(RV1[6])를 포함하는 데이터일 수 도 있다. 본 발명에서는 상기 제 3 메모리(M3)에 저장되는 제 1 적색 보정 화상 데이터(R1`[0:6])가 반전 데이터(RV1[6])를 포함하지 않는 6비트의 데이터로 간주한다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터(Tr1`[0:6])의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지 션 정보 데이터(Tr1`[0:6])의 모든 비트들의 논리값을 반전시키고, 상기 반전 데이터(RV1[6])를 제거한다. 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터(Tr1`[0:6])의 모든 비트들의 논리값을 그대로 유지시키고, 상기 반전 데이터(RV1[6])를 제거한다. 예를 들어, 상술된 바와 같이 상기 역 트랜지션 정보 데이터(Tr1`[0:6])가 ‘0110000’으로서, 이 역 트랜지션 정보 데이터(Tr1`[0:6])의 최하위 비트인 반전 데이터(RV1[6])는 논리값 ‘0’을 나타낸다. 따라서, 이 데이터 역 반전부(502)는 상기 역 트랜지션 정보 데이터(Tr1`[0:6])에서의 모든 비트들의 논리값을 그대로 유지시키고, 상기 최하위 비트인 반전 데이터(RV1[6])를 제거한다. 이로써, 상기 데이터 역 반전부(502)로부터 출력되는 역 트랜지션 정보 데이터(Tr1[0:5])는 6비트인‘011000’이 된다.
이 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tr1[0:5])는 데이터 복원부(501)에 공급된다. 이 데이터 복원부(501)는 현재 공급되는 역 트랜지션 정보 데이터(Tr1[0:5])와 상술된 제 1 적색 화상 데이터(R1[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 복원 화상 데이터를 생성한다. 이때, 상기 제 1 적색 화상 데이터(R1[0:5])보다 앞서 공급되었던 적색 화상 데이터는 상기 제 1 적색 화상 데이터(R1[0:5])와 동일한 색상을 나타내는 적색 화상 데이터로서, 상술된 바와 같이 제 1 메모리(M1)의 초기 적색 화상 데이터(R0[0:5])를 의미한다.
이 데이터 복원부(501)는 역 트랜지션 정보 데이터(Tr1[0:5])와 제 4 메모리(M4)의 초기 적색 화상 데이터(R0[0:5])를 배타적 논리곱 연산하여 복원 화상 데 이터를 생성한다. 예를 들어, 상술된 바와 같이 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tr1[0:5])가 ‘011000’이고, 제 4 메모리(M4)의 초기 적색 화상 데이터(R0[0:5])가 ‘000000’이므로, 복원 화상 데이터는 ‘011000’이 된다. 설명의 편의상, 이 복원 화상 데이터를 제 1 적색 복원 화상 데이터(r1[0:5])로 고쳐 부르기로 한다. 이 데이터 복원부(501)로부터의 제 1 적색 복원 화상 데이터(r1[0:5])는 트랜지션 정보 생성부(401)에 공급된 제 1 적색 화상 데이터(R1[0:5])와 동일한 데이터이다.
이 데이터 복원부(501)는 상기 제 1 적색 복원 화상 데이터(r1[0:5])를 드라이브 집적회로에 공급함과 아울러, 제 1 적색 복원 화상 데이터(r1[0:5])를 상기 제 4 메모리(M4)에 저장함으로써 이전에 이 제 4 메모리(M4)에 저장되었던 초기 적색 화상 데이터(R0[0:5])를 제 1 적색 복원 화상 데이터(r1[0:5])로 갱신시킨다. 이에 따라, 상기 데이터 복원부(501)로부터 제 1 적색 복원 화상 데이터(r1[0:5])가 출력된 후에 상기 제 4 메모리(M4)에는 초기 녹색 화상 데이터(G0[0:5]) 및 초기 청색 화상 데이터(B0[0:5])와 함께 제 1 적색 복원 화상 데이터(r1[0:5])가 저장된다.
이후, 상기 타이밍 콘트롤러(TC)에는 제 1 적색 화상 데이터(R1[0:5])의 뒤를 이어 제 1 녹색 화상 데이터(G1[0:5])가 두 번째로 공급된다. 상기 타이밍 콘트롤러(TC)는 상기 제 1 녹색 화상 데이터(G1[0:5])를 상술된 제 1 적색 화상 데이터(R1[0:5])를 변조하는 방식으로 유사하게 변조한다.
도 5b를 통해 제 1 녹색 화상 데이터(G1[0:5])의 변조 및 복원 과정을 설명하면 다음과 같다.
타이밍 콘트롤러(TC)에 두 번째로 입력된 제 1 적색 화상 데이터(R1[0:5])는 이 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401), 데이터 반전부(402) 및 데이터 보정부(403)를 통해 변조되어 타이밍 콘트롤러(TC)로부터 출력된다.
즉, 제 1 녹색 화상 데이터(G1[0:5])는 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401)에 공급된다. 트랜지션 정보 생성부(401)는 현재 공급되는 제 1 녹색 화상 데이터(G1[0:5])와 이 제 1 녹색 화상 데이터(G1[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트랜지션 정보 데이터를 생성한다.
한편, 이 제 1 녹색 화상 데이터(G1[0:5])는 녹색 화상 데이터들 중 가장 첫 번째로 타이밍 콘트롤러(TC)에 공급되는 데이터이므로, 이 보다 앞서 출력된 녹색 화상 데이터가 없다. 따라서, 이와 같은 초기 기간에는 제 1 메모리(M1)에 저장된 초기 녹색 화상 데이터(G0[0:5])가 상기 제 1 녹색 화상 데이터(G1[0:5])보다 앞서 공급되었던 녹색 화상 데이터가 된다.
이에 따라 상기 트랜지션 정보 생성부(401)는 제 1 녹색 화상 데이터(G1[0:5])와 상기 초기 녹색 화상 데이터(G0[0:5])를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TG1[0:5])를 생성한다.
예를 들어, 제 1 녹색 화상 데이터(G1[0:5])가 ‘111100’인 6비트 디지털 데이터이고, 초기 녹색 화상 데이터(G0[0:5])가 ‘000000’인 6비트 디지털 데이터 라고 하면, 이 두 데이터간의 배타적 논리곱 연산에 의해 생성되는 트랜지션 정보 데이터(TG1[0:5])는 ‘111100’인 6비트 디지털 데이터가 된다.
이 트랜지션 정보 생성부(401)는 상기 트랜지션 정보 데이터(TG1[0:5])를 데이터 반전부(402)에 공급함과 아울러, 상기 제 1 녹색 화상 데이터(G1[0:5])를 상기 제 1 메모리(M1)에 저장함으로써 이전에 이 제 1 메모리(M1)에 저장되었던 초기 녹색 화상 데이터(G0[0:5])를 제 1 녹색 화상 데이터(G1[0:5])로 갱신시킨다. 이에 따라, 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TG1[0:5])가 출력된 후에 상기 제 1 메모리(M1)에는 제 1 적색 화상 데이터(R1[0:5]) 및 초기 청색 화상 데이터(B0[0:5])와 함께 제 1 녹색 화상 데이터(G1[0:5])가 저장된다.
데이터 반전부(402)는 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TG1[0:5])를 공급받고, 상기 트랜지션 정보 데이터(TG1[0:5])를 이루는 비트들 중에서 논리값 ‘1’을 갖는 비트들의 수와 논리값 ‘0’을 갖는 비트들의 수를 파악하고, 이 결과 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터(TG1[0:5])에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터(TG1[0:5])에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 1비트의 단위 비트를 추가한다. 반면, 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터(TG1[0:5])를 그대로 유지한 상태에서 이 트랜지션 정보 데이터(TG1[0:5])에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 1비트의 단위 비트를 추가한다. 예를 들어, 상기 트랜지션 정보 데이터(TG1[0:5])가 상술된 바와 같이‘111100’으로서, 이 트랜지션 정보 데이터(TG1[0:5])에는 논리값‘1’을 갖는 단위 비트들의 수가 네 개이고, 논리값 ‘0’을 갖는 단위 비트들의 수가 두 개인데, 여기서 논리값 ‘1’을 갖는 단위 비트들의 수가 논리값 ‘0’을 갖는 단위 비트들의 수보다 많으므로, 이 트랜지션 정보 데이터(TG1[0:5])는 반전된다. 그리고, 이 트랜지션 정보 데이터(TG1[0:5])가 반전되었다는 것을 나타내기 위한 플래그 비트로서 논리값 ‘1’을 갖는 반전 데이터(RV1[6])가 이 트랜지션 정보 데이터(TG1[0:5])에 추가된다. 이때, 이 반전 데이터(RV1[6])는 상기 트랜지션 정보 데이터(TG1`[0:6])의 최하위 비트(Least Significant Bit; LSB)가 된다. 이에 따라 상기 트랜지션 정보 데이터(TG1`[0:6])는 추가된 반전 데이터(RV1[6])에 의해 비트 크기가 증가한다. 예를 들어, 상기 트랜지션 정보 데이터(TG1[0:5])가 상술된 바와 같이 6비트인‘111100’일 경우, 이 트랜지션 정보 데이터(TG1`[0:6])는 ‘0000111’의 7비트 데이터로 변환된다. 이 7비트의 트랜지션 정보 데이터(TG1`[0:6])에서 상위 6비트는 제 1 녹색 화상 데이터(G1[0:5])와 초기 녹색 화상 데이터(G0[0:5])간의 트랜지션 정보를 나타내는 비트들이고, 최하위 비트는 반전 정보를 나타내는 비트이다.
이와 같이 반전 데이터(RV1[6])가 추가된 트랜지션 정보 데이터(TG1`[0:6])는 데이터 보정부(403)에 공급된다. 이 데이터 보정부(403)는 현재 출력하고자 하는 제 1 녹색 화상 데이터(G1[0:5])의 바로 앞에 출력된 화상 데이터에 대한 보정 화상 데이터와 상기 트랜지션 정보 데이터(TG1`[0:6])를 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 즉, 이 데이터 보정부(403)는 제 1 녹색 화상 데이 터(G1[0:5])와 제 2 메모리(M2)의 제 1 적색 보정 화상 데이터(R1`[0:6])를 배타적 논리곱 연산하여 제 1 녹색 보정 화상 데이터(G1`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 트랜지션 정보 데이터(TG1`[0:6])가 ‘0000111’이고 상기 제 1 적색 보정 화상 데이터(R1`[0:6])가 ‘011000’이므로 상기 제 1 녹색 보정 화상 데이터(G1`[0:6])는 ‘0110111’이 된다. 이때, 상기 트랜지션 정보 데이터(TG1`[0:6])에서의 반전 데이터(RV1[6]) ‘1’은 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 제 1 녹색 보정 화상 데이터(G1`[0:6])의 최하위 비트가 된다.
또한, 상기 데이터 보정부(403)는 상기 제 1 녹색 보정 화상 데이터(G1`[0:6])를 데이터 드라이버로 출력함과 아울러, 이 제 1 녹색 보정 화상 데이터(G1`[0:6])를 상기 제 2 메모리(M2)에 저장함으로써 이전에 이 제 2 메모리(M2)에 저장되었던 제 1 적색 보정 화상 데이터(R1`[0:6])를 제 1 녹색 보정 화상 데이터(G1`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 보정부(403)로부터 제 1 녹색 보정 화상 데이터(G1`[0:6])가 출력된 후에 상기 제 2 메모리(M2)에는 제 1 녹색 보정 화상 데이터(G1`[0:6])가 저장된다.
결국, 타이밍 콘트롤러(TC)는 두 번째로 자신에게 입력된 제 1 녹색 화상 데이터(G1[0:5])를 변조하여 제 1 녹색 보정 화상 데이터(G1`[0:6])를 생성하고, 이 제 1 녹색 보정 화상 데이터(G1`[0:6])를 데이터 전송라인들을 통해 데이터 드라이버에 공급한다. 이때, 이 제 1 녹색 보정 화상 데이터(G1`[0:6])를 이루는 단위 비트들은 이 비트들의 수에 대응하는 데이터 전송라인을 통해 한 번에 데이터 드라이 버에 공급된다.
이 데이터 드라이버에 구비된 데이터 복원회로는 제 1 녹색 보정 화상 데이터(G1`[0:6])를 초기 녹색 화상 데이터(G0[0:5]) 및 제 1 적색 보정 화상 데이터(R1`[0:6])를 이용하여 역변환함으로써 상기 제 1 녹색 보정 화상 데이터(G1`[0:6])를 원래의 제 1 녹색 화상 데이터(G1[0:5])로 복원시킨다. 이 복원 과정을 상세히 설명하면 다음과 같다.
데이터 역 보정부(503)는 현재 데이터 보정부(403)로부터 공급받은 제 1 녹색 보정 화상 데이터(G1`[0:6])와 이 제 1 녹색 보정 화상 데이터(G1`[0:6])의 바로 앞에 공급된 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tg1`[0:6])를 생성한다. 즉, 상기 데이터 역 보정부(503)는 제 1 녹색 보정 화상 데이터(G1`[0:6])와 제 3 메모리(M3)의 제 1 적색 보정 화상 데이터(R1`[0:6])를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tg1`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 제 1 녹색 보정 화상 데이터(G1`[0:6])가 ‘0110111’이고, 제 1 적색 보정 화상 데이터(R1`[0:6])가 ‘011000’이므로, 역 트랜지션 정보 데이터(Tg1`[0:6])는 ‘0000111’이 된다. 이때, 상기 제 1 녹색 보정 화상 데이터(G1`[0:6])에서의 최하위 비트인 반전 데이터(RV1[6])는 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 역 트랜지션 정보 데이터(Tg1`[0:6])의 최하위 비트가 된다.
이 데이터 역 보정부(503)는 상기 역 트랜지션 정보 데이터(Tg1`[0:6])를 데이터 역 반전부(502)에 공급함과 아울러, 제 1 녹색 보정 화상 데이터(G1`[0:6])를 상기 제 3 메모리(M3)에 저장함으로써 이전에 이 제 3 메모리(M3)에 저장되었던 제 1 적색 보정 화상 데이터(R1`[0:6])를 제 1 녹색 보정 화상 데이터(G1`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 역 보정부(503)로부터 역 트랜지션 정보 데이터(Tg1`[0:6])가 출력된 후에 상기 제 3 메모리(M3)에는 제 1 녹색 보정 화상 데이터(G1`[0:6])가 저장된다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터(Tg1`[0:6])의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터(Tg1`[0:6])의 모든 비트들의 논리값을 반전시키고, 상기 반전 데이터(RV1[6])를 제거한다. 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터(Tg1`[0:6])의 모든 비트들의 논리값을 그대로 유지시키고, 상기 반전 데이터(RV1[6])를 제거한다. 예를 들어, 상술된 바와 같이 상기 역 트랜지션 정보 데이터(Tg1`[0:6])가 ‘0000111’으로서, 이 역 트랜지션 정보 데이터(Tg1`[0:6])의 최하위 비트인 반전 데이터(RV1[6])는 논리값 ‘1’을 나타낸다. 따라서, 이 데이터 역 반전부(502)는 상기 역 트랜지션 정보 데이터(Tg1`[0:6])에서의 모든 비트들의 논리값을 반전시키고, 상기 최하위 비트인 반전 데이터(RV1[6])를 제거한다. 이로써, 상기 데이터 역 반전부(502)로부터 출력되는 역 트랜지션 정보 데이터(Tg1`[0:5])는 6비트인‘111100’이 된다.
이 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tg1`[0:5])는 데이터 복원부(501)에 공급된다. 이 데이터 복원부(501)는 현재 공급되는 역 트랜지션 정보 데이터(Tg1`[0:5])와 상술된 제 1 녹색 화상 데이터(G1[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 복원 화상 데이터를 생성한다. 이때, 상기 제 1 녹색 화상 데이터(G1[0:5])보다 앞서 공급되었던 녹색 화상 데이터는 상기 제 1 녹색 화상 데이터(G1[0:5])와 동일한 색상을 나타내는 녹색 화상 데이터로서, 상술된 바와 같이 제 1 메모리(M1)의 초기 녹색 화상 데이터(G0[0:5])를 의미한다.
이 데이터 복원부(501)는 역 트랜지션 정보 데이터(Tg1`[0:6])와 제 4 메모리(M4)의 초기 녹색 화상 데이터(G0[0:5])를 배타적 논리곱 연산하여 제 1 녹색 복원 화상 데이터(g1[0:5])를 생성한다. 예를 들어, 상술된 바와 같이 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tg1`[0:5])가 ‘111100’이고, 제 4 메모리(M4)의 초기 적색 화상 데이터(R0[0:5])가 ‘000000’이므로, 제 1 녹색 복원 화상 데이터(g1[0:5])는 ‘111100’이 된다. 이 데이터 복원부(501)로부터의 제 1 적색 복원 화상 데이터(r1[0:5])는 트랜지션 정보 생성부(401)에 공급된 제 1 녹색 화상 데이터(G1[0:5])와 동일한 데이터이다.
이 데이터 복원부(501)는 상기 제 1 녹색 복원 화상 데이터(g1[0:5])를 드라이브 집적회로에 공급함과 아울러, 제 1 녹색 복원 화상 데이터(g1[0:5])를 상기 제 4 메모리(M4)에 저장함으로써 이전에 이 제 4 메모리(M4)에 저장되었던 초기 녹색 화상 데이터(G0[0:5])를 제 1 녹색 복원 화상 데이터(g1[0:5])로 갱신시킨다. 이에 따라, 상기 데이터 복원부(501)로부터 제 1 녹색 복원 화상 데이터(g1[0:5])가 출력된 후에 상기 제 4 메모리(M4)에는 제 1 적색 복원 화상 데이터(r1[0:5]) 및 초기 청색 화상 데이터(B0[0:5])와 함께 제 1 녹색 복원 화상 데이터(g1[0:5]) 가 저장된다.
이후, 상기 타이밍 콘트롤러(TC)에는 제 1 녹색 화상 데이터(G1[0:5])의 뒤를 이어 제 1 청색 화상 데이터(B1[0:5])가 세 번째로 공급된다. 상기 타이밍 콘트롤러(TC)는 상기 제 1 청색 화상 데이터(B1[0:5])를 상술된 제 1 녹색 화상 데이터(G1[0:5])를 변조하는 방식으로 유사하게 변조한다.
도 5c를 통해 제 1 청색 화상 데이터(B1[0:5])의 변조 및 복원 과정을 설명하면 다음과 같다.
타이밍 콘트롤러(TC)에 세 번째로 입력된 제 1 청색 화상 데이터(B1[0:5])는 이 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401), 데이터 반전부(402) 및 데이터 보정부(403)를 통해 변조되어 타이밍 콘트롤러(TC)로부터 출력된다.
즉, 제 1 청색 화상 데이터(B1[0:5])는 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401)에 공급된다. 트랜지션 정보 생성부(401)는 현재 공급되는 제 1 청색 화상 데이터(B1[0:5])와 이 제 1 청색 화상 데이터(B1[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트랜지션 정보 데이터(TB1[0:5])를 생성한다.
한편, 이 제 1 청색 화상 데이터(B1[0:5])는 청색 화상 데이터들 중 가장 첫 번째로 타이밍 콘트롤러(TC)에 공급되는 데이터이므로, 이 보다 앞서 출력된 청색 화상 데이터가 없다. 따라서, 이와 같은 초기 기간에는 제 1 메모리(M1)에 저장된 초기 청색 화상 데이터(B0[0:5])가 상기 제 1 청색 화상 데이터(B1[0:5])보다 앞서 공급되었던 청색 화상 데이터가 된다.
이에 따라 상기 트랜지션 정보 생성부(401)는 제 1 청색 화상 데이터(B1[0:5])와 상기 초기 청색 화상 데이터(B0[0:5])를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TB1[0:5])를 생성한다.
예를 들어, 제 1 청색 화상 데이터(B1[0:5])가 ‘011100’인 6비트 디지털 데이터이고, 초기 녹색 화상 데이터(G0[0:5])가 ‘000000’인 6비트 디지털 데이터라고 하면, 이 두 데이터간의 배타적 논리곱 연산에 의해 생성되는 트랜지션 정보 데이터(TB1[0:5])는 ‘011100’인 6비트 디지털 데이터가 된다.
이 트랜지션 정보 생성부(401)는 상기 트랜지션 정보 데이터(TB1[0:5])를 데이터 반전부(402)에 공급함과 아울러, 상기 제 1 청색 화상 데이터(B1[0:5])를 상기 제 1 메모리(M1)에 저장함으로써 이전에 이 제 1 메모리(M1)에 저장되었던 초기 청색 화상 데이터(B0[0:5])를 제 1 청색 화상 데이터(B1[0:5])로 갱신시킨다. 이에 따라, 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TB1[0:5])가 출력된 후에 상기 제 1 메모리(M1)에는 제 1 적색 화상 데이터(R1[0:5]) 및 제 1 녹색 화상 데이터(G1[0:5])와 함께 제 1 청색 화상 데이터(B1[0:5])가 저장된다.
데이터 반전부(402)는 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TB1[0:5])를 공급받고, 상기 트랜지션 정보 데이터(TB1[0:5])를 이루는 비트들 중에서 논리값 ‘1’을 갖는 비트들의 수와 논리값 ‘0’을 갖는 비트들의 수를 파악하고, 이 결과 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터(TB1[0:5])에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터(TB1[0:5])에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 1비트의 단위 비트를 추가한다. 반면, 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터(TB1[0:5])를 그대로 유지한 상태에서 이 트랜지션 정보 데이터(TB1[0:5])에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 1비트의 단위 비트를 추가한다. 예를 들어, 상기 트랜지션 정보 데이터(TB1[0:5])가 상술된 바와 같이‘011100’으로서, 이 트랜지션 정보 데이터(TB1[0:5])에는 논리값‘1’을 갖는 단위 비트들의 수가 세 개이고, 논리값 ‘0’을 갖는 단위 비트들의 수가 세 개인데, 여기서 논리값 ‘1’을 갖는 단위 비트들의 수가 논리값 ‘0’을 갖는 단위 비트들의 수와 동일하므로, 이 트랜지션 정보 데이터(TB1[0:5])는 반전되지 않는다. 그리고, 이 트랜지션 정보 데이터(TB1[0:5])가 반전되지 않았다는 것을 나타내기 위한 플래그 비트로서 논리값 ‘0’을 갖는 반전 데이터(RV1[6])가 이 트랜지션 정보 데이터(TB1[0:5])에 추가된다. 이때, 이 반전 데이터(RV1[6])는 상기 트랜지션 정보 데이터(TB1`[0:6])의 최하위 비트(Least Significant Bit; LSB)가 된다. 이에 따라 상기 트랜지션 정보 데이터(TB1`[0:6])는 추가된 반전 데이터(RV1[6])에 의해 비트 크기가 증가한다. 예를 들어, 상기 트랜지션 정보 데이터(TB1`[0:6])가 상술된 바와 같이 6비트인‘011100’일 경우, 이 트랜지션 정보 데이터(TB1`[0:6])는 ‘0111000’의 7비트 데이터로 변환된다. 이 7비트의 트랜지션 정보 데이터(TB1`[0:6])에서 상위 6비트는 제 1 녹색 화상 데이터(G1[0:5])와 초기 녹색 화상 데이터(G0[0:5])간의 트랜지 션 정보를 나타내는 비트들이고, 최하위 비트는 반전 정보를 나타내는 비트이다.
이와 같이 반전 데이터(RV1[6])가 추가된 트랜지션 정보 데이터(TB1`[0:6])는 데이터 보정부(403)에 공급된다. 이 데이터 보정부(403)는 현재 출력하고자 하는 제 1 청색 화상 데이터(B1[0:5])의 바로 앞에 출력된 화상 데이터에 대한 보정 화상 데이터와 상기 트랜지션 정보 데이터(TB1`[0:6])를 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 즉, 이 데이터 보정부(403)는 제 1 청색 화상 데이터(B1[0:5])와 제 2 메모리(M2)의 제 1 녹색 보정 화상 데이터(G1`[0:6])를 배타적 논리곱 연산하여 제 1 청색 보정 화상 데이터(B1`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 트랜지션 정보 데이터(TB1`[0:6])가 ‘0111000’이고 상기 제 1 녹색 보정 화상 데이터(G1`[0:6])가 ‘011011’이므로 상기 제 1 청색 보정 화상 데이터(B1`[0:6])는 ‘0001110’이 된다. 이때, 상기 트랜지션 정보 데이터(TB1`[0:6])에서의 반전 데이터(RV1[6]) ‘0’은 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 제 1 청색 보정 화상 데이터(B1`[0:6])의 최하위 비트가 된다.
또한, 상기 데이터 보정부(403)는 상기 제 1 청색 보정 화상 데이터(B1`[0:6])를 데이터 드라이버로 출력함과 아울러, 이 제 1 청색 보정 화상 데이터(B1`[0:6])를 상기 제 2 메모리(M2)에 저장함으로써 이전에 이 제 2 메모리(M2)에 저장되었던 제 1 녹색 보정 화상 데이터(G1`[0:6])를 제 1 청색 보정 화상 데이터(B1`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 보정부(403)로부터 제 1 청색 보정 화상 데이터(B1`[0:6])가 출력된 후에 상기 제 2 메모리(M2)에는 제 1 청색 보정 화상 데이터(B1`[0:6])가 저장된다.
결국, 타이밍 콘트롤러(TC)는 세 번째로 자신에게 입력된 제 1 청색 화상 데이터(B1[0:5])를 변조하여 제 1 청색 보정 화상 데이터(B1`[0:6])를 생성하고, 이 제 1 청색 보정 화상 데이터(B1`[0:6])를 데이터 전송라인들을 통해 데이터 드라이버에 공급한다. 이때, 이 제 1 청색 보정 화상 데이터(B1`[0:6])를 이루는 단위 비트들은 이 비트들의 수에 대응하는 데이터 전송라인을 통해 한 번에 데이터 드라이버에 공급된다.
이 데이터 드라이버에 구비된 데이터 복원회로는 제 1 청색 보정 화상 데이터(B1`[0:6])를 초기 청색 화상 데이터(B0[0:5]) 및 제 1 녹색 보정 화상 데이터(G1`[0:6])를 이용하여 역변환함으로써 상기 제 1 청색 보정 화상 데이터(B1`[0:6])를 원래의 제 1 청색 화상 데이터(B1[0:5])로 복원시킨다. 이 복원 과정을 상세히 설명하면 다음과 같다.
데이터 역 보정부(503)는 현재 데이터 보정부(403)로부터 공급받은 제 1 청색 보정 화상 데이터(B1`[0:6])와 이 제 1 청색 보정 화상 데이터(B1`[0:6])의 바로 앞에 공급된 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tb1`[0:6])를 생성한다. 즉, 상기 데이터 역 보정부(503)는 제 1 청색 보정 화상 데이터(B1`[0:6])와 제 3 메모리(M3)의 제 1 녹색 보정 화상 데이터(G1`[0:6])를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tb1`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 제 1 청색 보정 화상 데이터(B1`[0:6])가 ‘0001110’이고, 제 1 녹색 보정 화상 데이터(G1`[0:6])가 ‘011011’이므로, 역 트랜지션 정보 데이터(Tb1`[0:6])는 ‘0111000’이 된다. 이때, 상기 제 1 청색 보정 화상 데이터(B1`[0:6])에서의 최하위 비트인 반전 데이터(RV1[6])는 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 역 트랜지션 정보 데이터(Tb1`[0:6])의 최하위 비트가 된다.
이 데이터 역 보정부(503)는 상기 역 트랜지션 정보 데이터(Tb1`[0:6])를 데이터 역 반전부(502)에 공급함과 아울러, 제 1 청색 보정 화상 데이터(B1`[0:6])를 상기 제 3 메모리(M3)에 저장함으로써 이전에 이 제 3 메모리(M3)에 저장되었던 제 1 녹색 보정 화상 데이터(G1`[0:6])를 제 1 청색 보정 화상 데이터(B1`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 역 보정부(503)로부터 역 트랜지션 정보 데이터(Tb1`[0:6])가 출력된 후에 상기 제 3 메모리(M3)에는 제 1 청색 보정 화상 데이터(B1`[0:6])가 저장된다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터(Tb1`[0:6])의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터(Tb1`[0:6])의 모든 비트들의 논리값을 반전시키고, 상기 반전 데이터(RV1[6])를 제거한다. 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터(Tb1`[0:6])의 모든 비트들의 논리값을 그대로 유지시키고, 상기 반전 데이터(RV1[6])를 제거한다. 예를 들어, 상술된 바와 같이 상기 역 트랜지션 정보 데이터(Tb1`[0:6])가 ‘0111000’으로서, 이 역 트랜지션 정보 데이터(Tb1`[0:6])의 최하위 비트인 반전 데이터(RV1[6])는 논리값 ‘0’을 나타낸다. 따라서, 이 데이터 역 반전부(502)는 상기 역 트랜지션 정보 데이 터(Tb1`[0:6])에서의 모든 비트들의 논리값을 그대로 유지시키고, 상기 최하위 비트인 반전 데이터(RV1[6])를 제거한다. 이로써, 상기 데이터 역 반전부(502)로부터 출력되는 역 트랜지션 정보 데이터(Tb1[0:5])는 6비트인‘011100’이 된다.
이 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tb1[0:5])는 데이터 복원부(501)에 공급된다. 이 데이터 복원부(501)는 현재 공급되는 역 트랜지션 정보 데이터(Tb1[0:5])와 상술된 제 1 청색 화상 데이터(B1[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 복원 화상 데이터를 생성한다. 이때, 상기 제 1 청색 화상 데이터(B1[0:5])보다 앞서 공급되었던 청색 화상 데이터는 상기 제 1 청색 화상 데이터(B1[0:5])와 동일한 색상을 나타내는 청색 화상 데이터로서, 상술된 바와 같이 제 1 메모리(M1)의 초기 청색 화상 데이터(B0[0:5])를 의미한다.
이 데이터 복원부(501)는 역 트랜지션 정보 데이터(Tb1[0:5])와 제 4 메모리(M4)의 초기 청색 화상 데이터(B0[0:5])를 배타적 논리곱 연산하여 제 1 청색 복원 화상 데이터(b1[0:5])를 생성한다. 예를 들어, 상술된 바와 같이 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tb1[0:5])가 ‘011100’이고, 제 4 메모리(M4)의 초기 청색 화상 데이터(B0[0:5])가 ‘000000’이므로, 제 1 청색 복원 화상 데이터(b1[0:5])는 ‘011100’이 된다. 이 데이터 복원부(501)로부터의 제 1 청색 복원 화상 데이터(b1[0:5])는 트랜지션 정보 생성부(401)에 공급된 제 1 청색 화상 데이터(B1[0:5])와 동일한 데이터이다.
이 데이터 복원부(501)는 상기 제 1 청색 복원 화상 데이터(b1[0:5])를 드라 이브 집적회로에 공급함과 아울러, 제 1 청색 복원 화상 데이터(b1[0:5])를 상기 제 4 메모리(M4)에 저장함으로써 이전에 이 제 4 메모리(M4)에 저장되었던 초기 청색 화상 데이터(B0[0:5])를 제 1 청색 복원 화상 데이터(b1[0:5])로 갱신시킨다. 이에 따라, 상기 데이터 복원부(501)로부터 제 1 청색 복원 화상 데이터(b1[0:5])가 출력된 후에 상기 제 4 메모리(M4)에는 제 1 적색 복원 화상 데이터(r1[0:5]) 및 제 1 녹색 복원 화상 데이터(g1[0:5])와 함께 제 1 청색 복원 화상 데이터(b1[0:5])가 저장된다.
이후, 상기 타이밍 콘트롤러(TC)에는 제 1 청색 화상 데이터(B1[0:5])의 뒤를 이어 제 2 적색 화상 데이터(R2[0:5])가 네 번째로 공급된다. 상기 타이밍 콘트롤러(TC)는 상기 제 2 적색 화상 데이터(R2[0:5])를 상술된 제 1 적색 화상 데이터(R1[0:5])를 변조하는 방식으로 유사하게 변조한다.
도 5d를 통해 제 2 적색 화상 데이터(R2[0:5])의 변조 및 복원 과정을 설명하면 다음과 같다.
타이밍 콘트롤러(TC)에 세 번째로 입력된 제 2 적색 화상 데이터(R2[0:5])는 이 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401), 데이터 반전부(402) 및 데이터 보정부(403)를 통해 변조되어 타이밍 콘트롤러(TC)로부터 출력된다.
즉, 제 2 적색 화상 데이터(R2[0:5])는 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401)에 공급된다. 트랜지션 정보 생성부(401)는 현재 공급되는 제 2 적색 화상 데이터(R2[0:5])와 이 제 2 적색 화상 데이터(R2[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트랜지션 정보 데이터(TR2[0:5])를 생성한다.
이에 따라 상기 트랜지션 정보 생성부(401)는 제 2 적색 화상 데이터(R2[0:5])와 상기 제 1 메모리(M1)의 제 1 적색 화상 데이터(R1[0:5])를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TR2[0:5])를 생성한다.
예를 들어, 제 2 적색 화상 데이터(R2[0:5])가 ‘011001’인 6비트 디지털 데이터이고 제 1 적색 화상 데이터(R1[0:5])가 ‘011000’인 6비트 디지털 데이터라고 하면, 이 두 데이터간의 배타적 논리곱 연산에 의해 생성되는 트랜지션 정보 데이터(TR2[0:5])는 ‘000001’인 6비트 디지털 데이터가 된다.
이 트랜지션 정보 생성부(401)는 상기 트랜지션 정보 데이터(TR2[0:5])를 데이터 반전부(402)에 공급함과 아울러, 상기 제 2 적색 화상 데이터(R2[0:5])를 상기 제 1 메모리(M1)에 저장함으로써 이전에 이 제 1 메모리(M1)에 저장되었던 제 1 적색 화상 데이터(R1[0:5])를 제 2 적색 화상 데이터(R2[0:5])로 갱신시킨다. 이에 따라, 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TR2[0:5])가 출력된 후에 상기 제 1 메모리(M1)에는 제 1 녹색 화상 데이터(G1[0:5]) 및 제 1 청색 화상 데이터(B1[0:5])와 함께 제 2 적색 화상 데이터(R2[0:5])가 저장된다.
데이터 반전부(402)는 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TR2[0:5])를 공급받고, 상기 트랜지션 정보 데이터(TR2[0:5])를 이루는 비트들 중에서 논리값 ‘1’을 갖는 비트들의 수와 논리값 ‘0’을 갖는 비트들의 수를 파악하고, 이 결과 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터(TR2[0:5])에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터(TR2[0:5])에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 1비트의 단위 비트를 추가한다. 반면, 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터(TR2[0:5])를 그대로 유지한 상태에서 이 트랜지션 정보 데이터(TR2[0:5])에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 1비트의 단위 비트를 추가한다. 예를 들어, 상기 트랜지션 정보 데이터(TR2[0:5])가 상술된 바와 같이‘000001’으로서, 이 트랜지션 정보 데이터(TR2[0:5])에는 논리값‘1’을 갖는 단위 비트들의 수가 한 개이고, 논리값 ‘0’을 갖는 단위 비트들의 수가 다섯 개인데, 여기서 논리값 ‘1’을 갖는 단위 비트들의 수가 논리값 ‘0’을 갖는 단위 비트들의 수보다 적으므로, 이 트랜지션 정보 데이터(TR2[0:5])는 반전되지 않는다. 그리고, 이 트랜지션 정보 데이터(TR2[0:5])가 반전되지 않았다는 것을 나타내기 위한 플래그 비트로서 논리값 ‘0’을 갖는 반전 데이터(RV1[6])가 이 트랜지션 정보 데이터(TR2[0:5])에 추가된다. 이때, 이 반전 데이터(RV1[6])는 상기 트랜지션 정보 데이터(TR2[0:6])의 최하위 비트(Least Significant Bit; LSB)가 된다. 이에 따라 상기 트랜지션 정보 데이터(TR2`[0:6])는 추가된 반전 데이터(RV1[6])에 의해 비트 크기가 증가한다. 예를 들어, 상기 트랜지션 정보 데이터(TR2`[0:6])가 상술된 바와 같이 6비트인‘000001’일 경우, 이 트랜지션 정보 데이터(TR2`[0:6])는 ‘0000010’의 7비트 데이터로 변환된다. 이 7비트의 트랜지션 정보 데이 터(TR2`[0:6])에서 상위 6비트는 제 2 적색 화상 데이터(R2[0:5])와 제 1 적색 화상 데이터(R1[0:5])간의 트랜지션 정보를 나타내는 비트들이고, 최하위 비트는 반전 정보를 나타내는 비트이다.
이와 같이 반전 데이터(RV1[6])가 추가된 트랜지션 정보 데이터(TR2`[0:6])는 데이터 보정부(403)에 공급된다. 이 데이터 보정부(403)는 현재 출력하고자 하는 제 2 적색 화상 데이터(R2[0:5])의 바로 앞에 출력된 화상 데이터에 대한 보정 화상 데이터와 상기 트랜지션 정보 데이터(TR2`[0:6])를 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 즉, 이 데이터 보정부(403)는 제 2 적색 화상 데이터(R2[0:5])와 제 2 메모리(M2)의 제 1 청색 보정 화상 데이터(B1`[0:6])를 배타적 논리곱 연산하여 제 2 적색 보정 화상 데이터(R2`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 트랜지션 정보 데이터(TR2`[0:6])가 ‘0000010’이고 상기 제 1 청색 보정 화상 데이터(B1`[0:6])가 ‘000111’이므로 상기 제 2 적색 보정 화상 데이터(R2`[0:6])는 ‘0001100’이 된다. 이때, 상기 트랜지션 정보 데이터(TR2`[0:6])에서의 반전 데이터(RV1[6]) ‘0’은 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 제 2 적색 보정 화상 데이터(R2`[0:6])의 최하위 비트가 된다.
또한, 상기 데이터 보정부(403)는 상기 제 2 적색 보정 화상 데이터(R2`[0:6])를 데이터 드라이버로 출력함과 아울러, 이 제 2 적색 보정 화상 데이터(R2`[0:6])를 상기 제 2 메모리(M2)에 저장함으로써 이전에 이 제 2 메모리(M2)에 저장되었던 제 1 청색 보정 화상 데이터(B1`[0:6])를 제 2 적색 보정 화상 데이 터(R2`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 보정부(403)로부터 제 2 적색 보정 화상 데이터(R2`[0:6])가 출력된 후에 상기 제 2 메모리(M2)에는 제 2 적색 보정 화상 데이터(R2`[0:6])가 저장된다.
결국, 타이밍 콘트롤러(TC)는 네 번째로 자신에게 입력된 제 2 적색 화상 데이터(R2[0:5])를 변조하여 제 2 적색 보정 화상 데이터(R2`[0:6])를 생성하고, 이 제 2 적색 보정 화상 데이터(R2`[0:6])를 데이터 전송라인들을 통해 데이터 드라이버에 공급한다. 이때, 이 제 2 적색 보정 화상 데이터(R2`[0:6])를 이루는 단위 비트들은 이 비트들의 수에 대응하는 데이터 전송라인을 통해 한 번에 데이터 드라이버에 공급된다.
이 데이터 드라이버에 구비된 데이터 복원회로는 제 2 적색 보정 화상 데이터(R2`[0:6])를 제 1 적색 화상 데이터(R1[0:5]) 및 제 1 청색 보정 화상 데이터(B1`[0:6])를 이용하여 역변환함으로써 상기 제 2 적색 보정 화상 데이터(R2`[0:6])를 원래의 제 2 적색 화상 데이터(R2[0:5])로 복원시킨다. 이 복원 과정을 상세히 설명하면 다음과 같다.
데이터 역 보정부(503)는 현재 데이터 보정부(403)로부터 공급받은 제 2 적색 보정 화상 데이터(R2`[0:6])와 이 제 2 적색 보정 화상 데이터(R2`[0:6])의 바로 앞에 공급된 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tr2`[0:6])를 생성한다. 즉, 상기 데이터 역 보정부(503)는 제 2 적색 보정 화상 데이터(R2`[0:6])와 제 3 메모리(M3)의 제 1 청색 보정 화상 데이터(B1`[0:6])를 배타적 논리곱 연산하여 역 트랜지션 정보 데이 터(Tr2`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 제 2 적색 보정 화상 데이터(R2`[0:6])가 ‘0001100’이고, 제 1 청색 보정 화상 데이터(B1`[0:6])가 ‘000111’이므로, 역 트랜지션 정보 데이터(Tr2`[0:6])는 ‘0000010’이 된다. 이때, 상기 제 2 적색 보정 화상 데이터(R2`[0:6])에서의 최하위 비트인 반전 데이터(RV1[6])는 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 역 트랜지션 정보 데이터(Tr2`[0:6])의 최하위 비트가 된다.
이 데이터 역 보정부(503)는 상기 역 트랜지션 정보 데이터(Tr2`[0:6])를 데이터 역 반전부(502)에 공급함과 아울러, 제 2 적색 보정 화상 데이터(R2`[0:6])를 상기 제 3 메모리(M3)에 저장함으로써 이전에 이 제 3 메모리(M3)에 저장되었던 제 1 청색 보정 화상 데이터(B1`[0:6])를 제 2 적색 보정 화상 데이터(R2`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 역 보정부(503)로부터 역 트랜지션 정보 데이터(Tr2`[0:6])가 출력된 후에 상기 제 3 메모리(M3)에는 제 2 적색 보정 화상 데이터(R2`[0:6])가 저장된다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터(Tr2`[0:6])의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터(Tr2`[0:6])의 모든 비트들의 논리값을 반전시키고, 상기 반전 데이터(RV1[6])를 제거한다. 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터(Tr2`[0:6])의 모든 비트들의 논리값을 그대로 유지시키고, 상기 반전 데이터(RV1[6])를 제거한다. 예를 들어, 상술된 바와 같이 상기 역 트랜지션 정보 데이터(Tr2`[0:6])가 ‘0000010’으로서, 이 역 트랜지션 정보 데이터(Tr2`[0:6])의 최하위 비트인 반전 데이터(RV1[6])는 논리값 ‘0’을 나타낸다. 따라서, 이 데이터 역 반전부(502)는 상기 역 트랜지션 정보 데이터(Tr2`[0:6])에서의 모든 비트들의 논리값을 그대로 유지시키고, 상기 최하위 비트인 반전 데이터(RV1[6])를 제거한다. 이로써, 상기 데이터 역 반전부(502)로부터 출력되는 역 트랜지션 정보 데이터(Tr2[0:5])는 6비트인‘000001’이 된다.
이 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tr2[0:5])는 데이터 복원부(501)에 공급된다. 이 데이터 복원부(501)는 현재 공급되는 역 트랜지션 정보 데이터(Tr2[0:5])와 상술된 제 2 적색 화상 데이터(R2[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트복원 화상 데이터를 생성한다. 이때, 상기 제 2 적색 화상 데이터(R2[0:5])보다 앞서 공급되었던 적색 화상 데이터는 상기 제 1 적색 화상 데이터(R1[0:5])와 동일한 색상을 나타내는 청색 화상 데이터로서, 상술된 바와 같이 제 1 메모리(M1)의 제 1 적색 화상 데이터(R1[0:5])를 의미한다. 이 제 1 메모리(M1)의 제 1 적색 화상 데이터(R1[0:5])는 결국 제 4 메모리(M4)의 제 1 적색 복원 화상 데이터(r1[0:5])와 동일하다.
이 데이터 복원부(501)는 역 트랜지션 정보 데이터(Tr2[0:5])와 제 4 메모리(M4)의 제 1 적색 복원 화상 데이터(r1[0:5])를 배타적 논리곱 연산하여 제 2 적색 복원 화상 데이터(r2[0:5])를 생성한다. 예를 들어, 상술된 바와 같이 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tr2[0:5])가 ‘000001’이고, 제 4 메모리(M4)의 제 1 적색 복원 화상 데이터(r1[0:5])가 ‘011000’이므로, 제 2 적색 복원 화상 데이터(r2[0:5])는 ‘011001’이 된다. 이 데이터 복원부(501)로부터의 제 2 적색 복원 화상 데이터(r2[0:5])는 트랜지션 정보 생성부(401)에 공급된 제 2 적색 화상 데이터(R2[0:5])와 동일한 데이터이다.
이 데이터 복원부(501)는 상기 제 2 적색 복원 화상 데이터(r2[0:5])를 드라이브 집적회로에 공급함과 아울러, 제 2 적색 복원 화상 데이터(r2[0:5])를 상기 제 4 메모리(M4)에 저장함으로써 이전에 이 제 4 메모리(M4)에 저장되었던 제 1 적색 복원 화상 데이터(r1[0:5])를 제 2 적색 복원 화상 데이터(r2[0:5])로 갱신시킨다. 이에 따라, 상기 데이터 복원부(501)로부터 제 2 적색 복원 화상 데이터(r2[0:5])가 출력된 후에 상기 제 4 메모리(M4)에는 제 1 녹색 복원 화상 데이터(g1[0:5]) 및 제 1 청색 복원 화상 데이터(b1[0:5])와 함께 제 2 적색 복원 화상 데이터(r2[0:5])가 저장된다.
이후, 상기 타이밍 콘트롤러(TC)에는 제 2 적색 화상 데이터(R2[0:5])의 뒤를 이어 제 2 녹색 화상 데이터(G2[0:5])가 다섯 번째로 공급된다. 상기 타이밍 콘트롤러(TC)는 상기 제 2 녹색 화상 데이터(G2[0:5])를 상술된 제 2 적색 화상 데이터(R2[0:5])를 변조하는 방식으로 유사하게 변조한다.
도 5e를 통해 제 2 녹색 화상 데이터(G2[0:5])의 변조 및 복원 과정을 설명하면 다음과 같다.
타이밍 콘트롤러(TC)에 세 번째로 입력된 제 2 녹색 화상 데이터(G2[0:5])는 이 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401), 데이터 반전부(402) 및 데이터 보정부(403)를 통해 변조되어 타이밍 콘트롤러(TC)로부터 출력된다.
즉, 제 2 녹색 화상 데이터(G2[0:5])는 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401)에 공급된다. 트랜지션 정보 생성부(401)는 현재 공급되는 제 2 녹색 화상 데이터(G2[0:5])와 이 제 2 녹색 화상 데이터(G2[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트랜지션 정보 데이터(TG2[0:5])를 생성한다.
이에 따라 상기 트랜지션 정보 생성부(401)는 제 2 녹색 화상 데이터(G2[0:5])와 상기 제 1 메모리(M1)의 제 1 녹색 화상 데이터(G1[0:5])를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TG2[0:5])를 생성한다.
예를 들어, 제 2 녹색 화상 데이터(G2[0:5])가 ‘111110’인 6비트 디지털 데이터이고 제 1 녹색 화상 데이터(G1[0:5])가 ‘111100’인 6비트 디지털 데이터라고 하면, 이 두 데이터간의 배타적 논리곱 연산에 의해 생성되는 트랜지션 정보 데이터(TG2[0:5])는 ‘000010’인 6비트 디지털 데이터가 된다.
이 트랜지션 정보 생성부(401)는 상기 트랜지션 정보 데이터(TG2[0:5])를 데이터 반전부(402)에 공급함과 아울러, 상기 제 2 녹색 화상 데이터(G2[0:5])를 상기 제 1 메모리(M1)에 저장함으로써 이전에 이 제 1 메모리(M1)에 저장되었던 제 1 녹색 화상 데이터(G1[0:5])를 제 2 녹색 화상 데이터(G2[0:5])로 갱신시킨다. 이에 따라, 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TG2[0:5])가 출력된 후에 상기 제 1 메모리(M1)에는 제 2 적색 화상 데이터(R2[0:5]) 및 제 1 청색 화상 데이터(B1[0:5])와 함께 제 2 녹색 화상 데이터(G2[0:5])가 저장된다.
데이터 반전부(402)는 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TG2[0:5])를 공급받고, 상기 트랜지션 정보 데이터(TG2[0:5])를 이루는 비트들 중에서 논리값 ‘1’을 갖는 비트들의 수와 논리값 ‘0’을 갖는 비트들의 수를 파악하고, 이 결과 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터(TG2[0:5])에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터(TG2[0:5])에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 1비트의 단위 비트를 추가한다. 반면, 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터(TG2[0:5])를 그대로 유지한 상태에서 이 트랜지션 정보 데이터(TG2[0:5])에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 1비트의 단위 비트를 추가한다. 예를 들어, 상기 트랜지션 정보 데이터(TG2[0:5])가 상술된 바와 같이‘000010’으로서, 이 트랜지션 정보 데이터(TG2[0:5])에는 논리값‘1’을 갖는 단위 비트들의 수가 한 개이고, 논리값 ‘0’을 갖는 단위 비트들의 수가 다섯 개인데, 여기서 논리값 ‘1’을 갖는 단위 비트들의 수가 논리값 ‘0’을 갖는 단위 비트들의 수보다 적으므로, 이 트랜지션 정보 데이터(TG2[0:5])는 반전되지 않는다. 그리고, 이 트랜지션 정보 데이터(TG2[0:5])가 반전되지 않았다는 것을 나타내기 위한 플래그 비트로서 논리값 ‘0’을 갖는 반전 데이터(RV1[6])가 이 트랜지션 정보 데이터(TG2[0:5])에 추가된다. 이때, 이 반전 데이터(RV1[6])는 상기 트랜지션 정보 데이터(TG2`[0:6])의 최하위 비트(Least Significant Bit; LSB)가 된다. 이에 따라 상기 트랜지션 정보 데이터(TG2`[0:6])는 추가된 반전 데이터(RV1[6])에 의해 비트 크기가 증가한다. 예를 들어, 상기 트랜지션 정보 데이터(TG2`[0:6])가 상술된 바와 같이 6비트인‘000010’일 경우, 이 트랜지션 정보 데이터(TG2`[0:6])는 ‘0000100’의 7비트 데이터로 변환된다. 이 7비트의 트랜지션 정보 데이터(TG2`[0:6])에서 상위 6비트는 제 2 녹색 화상 데이터(G2[0:5])와 제 1 녹색 화상 데이터(G1[0:5])간의 트랜지션 정보를 나타내는 비트들이고, 최하위 비트는 반전 정보를 나타내는 비트이다.
이와 같이 반전 데이터(RV1[6])가 추가된 트랜지션 정보 데이터(TG2`[0:6])는 데이터 보정부(403)에 공급된다. 이 데이터 보정부(403)는 현재 출력하고자 하는 제 2 녹색 화상 데이터(G2[0:5])의 바로 앞에 출력된 화상 데이터에 대한 보정 화상 데이터와 상기 트랜지션 정보 데이터(TG2`[0:6])를 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 즉, 이 데이터 보정부(403)는 제 2 녹색 화상 데이터(G2[0:5])와 제 2 메모리(M2)의 제 2 적색 보정 화상 데이터(R2`[0:6])를 배타적 논리곱 연산하여 제 2 녹색 보정 화상 데이터(G2`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 트랜지션 정보 데이터(TG2`[0:6])가 ‘0000100’이고 상기 제 2 적색 보정 화상 데이터(R2`[0:6])가 ‘0001100’이므로 상기 제 2 녹색 보정 화상 데이터(G2`[0:6])는 ‘0001000’이 된다. 이때, 상기 트랜지션 정보 데이터(TG2`[0:6])에서의 반전 데이터(RV1[6]) ‘0’은 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 제 2 녹색 보정 화상 데이터(G2`[0:6])의 최하위 비트가 된다.
또한, 상기 데이터 보정부(403)는 상기 제 2 녹색 보정 화상 데이터(G2`[0:6])를 데이터 드라이버로 출력함과 아울러, 이 제 2 녹색 보정 화상 데이터(G2`[0:6])를 상기 제 2 메모리(M2)에 저장함으로써 이전에 이 제 2 메모리(M2)에 저장되었던 제 2 적색 보정 화상 데이터(R2`[0:6])를 제 2 녹색 보정 화상 데이터(G2`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 보정부(403)로부터 제 2 녹색 보정 화상 데이터(G2`[0:6])가 출력된 후에 상기 제 2 메모리(M2)에는 제 2 녹색 보정 화상 데이터(G2`[0:6])가 저장된다.
결국, 타이밍 콘트롤러(TC)는 다섯 번째로 자신에게 입력된 제 2 녹색 화상 데이터(G2[0:5])를 변조하여 제 2 녹색 보정 화상 데이터(G2`[0:6])를 생성하고, 이 제 2 녹색 보정 화상 데이터(G2`[0:6])를 데이터 전송라인들을 통해 데이터 드라이버에 공급한다. 이때, 이 제 2 녹색 보정 화상 데이터(G2`[0:6])를 이루는 단위 비트들은 이 비트들의 수에 대응하는 데이터 전송라인을 통해 한 번에 데이터 드라이버에 공급된다.
이 데이터 드라이버에 구비된 데이터 복원회로는 제 2 녹색 보정 화상 데이터(G2`[0:6])를 제 1 녹색 화상 데이터(G1[0:5]) 및 제 2 적색 보정 화상 데이터(R2`[0:6])를 이용하여 역변환함으로써 상기 제 2 녹색 보정 화상 데이터(G2`[0:6])를 원래의 제 2 녹색 화상 데이터(G2[0:5])로 복원시킨다. 이 복원 과정을 상세히 설명하면 다음과 같다.
데이터 역 보정부(503)는 현재 데이터 보정부(403)로부터 공급받은 제 2 녹색 보정 화상 데이터(G2`[0:6])와 이 제 2 녹색 보정 화상 데이터(G2`[0:6])의 바 로 앞에 공급된 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tg2`[0:6])를 생성한다. 즉, 상기 데이터 역 보정부(503)는 제 2 녹색 보정 화상 데이터(G2`[0:6])와 제 3 메모리(M3)의 제 2 적색 보정 화상 데이터(R2`[0:6])를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tg2`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 제 2 녹색 보정 화상 데이터(G2`[0:6])가 ‘0001000’이고, 제 2 적색 보정 화상 데이터(R2`[0:6])가 ‘000110’이므로, 역 트랜지션 정보 데이터(Tg2`[0:6])는 ‘0000100’이 된다. 이때, 상기 제 2 녹색 보정 화상 데이터(G2`[0:6])에서의 최하위 비트인 반전 데이터(RV1[6])는 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 역 트랜지션 정보 데이터(Tg2`[0:6])의 최하위 비트가 된다.
이 데이터 역 보정부(503)는 상기 역 트랜지션 정보 데이터(Tg2`[0:6])를 데이터 역 반전부(502)에 공급함과 아울러, 제 2 녹색 보정 화상 데이터(G2`[0:6])를 상기 제 3 메모리(M3)에 저장함으로써 이전에 이 제 3 메모리(M3)에 저장되었던 제 2 적색 보정 화상 데이터(R2`[0:6])를 제 2 녹색 보정 화상 데이터(G2`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 역 보정부(503)로부터 역 트랜지션 정보 데이터(Tg2`[0:6])가 출력된 후에 상기 제 3 메모리(M3)에는 제 2 녹색 보정 화상 데이터(G2`[0:6])가 저장된다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터(Tg2`[0:6])의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터(Tg2`[0:6])의 모든 비트들의 논리값을 반전시키고, 상기 반전 데이 터(RV1[6])를 제거한다. 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터(Tg2`[0:6])의 모든 비트들의 논리값을 그대로 유지시키고, 상기 반전 데이터(RV1[6])를 제거한다. 예를 들어, 상술된 바와 같이 상기 역 트랜지션 정보 데이터(Tg2`[0:6])가 ‘0000100’으로서, 이 역 트랜지션 정보 데이터(Tg2`[0:6])의 최하위 비트인 반전 데이터(RV1[6])는 논리값 ‘0’을 나타낸다. 따라서, 이 데이터 역 반전부(502)는 상기 역 트랜지션 정보 데이터(Tg2`[0:6])에서의 모든 비트들의 논리값을 그대로 유지시키고, 상기 최하위 비트인 반전 데이터(RV1[6])를 제거한다. 이로써, 상기 데이터 역 반전부(502)로부터 출력되는 역 트랜지션 정보 데이터(Tg2[0:5])는 6비트인‘000010’이 된다.
이 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tg2[0:5])는 데이터 복원부(501)에 공급된다. 이 데이터 복원부(501)는 현재 공급되는 역 트랜지션 정보 데이터(Tg2[0:5])와 상술된 제 2 녹색 화상 데이터(G2[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 복원 화상 데이터를 생성한다. 이때, 상기 제 2 녹색 화상 데이터(G2[0:5])보다 앞서 공급되었던 녹색 화상 데이터는 상기 제 1 녹색 화상 데이터(G1[0:5])와 동일한 색상을 나타내는 녹색 화상 데이터로서, 상술된 바와 같이 제 1 메모리(M1)의 제 1 녹색 화상 데이터(G1[0:5])를 의미한다. 이 제 1 메모리(M1)의 제 1 녹색 화상 데이터(G1[0:5])는 결국 제 4 메모리(M4)의 제 1 녹색 복원 화상 데이터(g1[0:5])와 동일하다.
이 데이터 복원부(501)는 역 트랜지션 정보 데이터(Tg2[0:5])와 제 4 메모 리(M4)의 제 1 녹색 복원 화상 데이터(g1[0:5])를 배타적 논리곱 연산하여 제 2 녹색 복원 화상 데이터(g2[0:5])를 생성한다. 예를 들어, 상술된 바와 같이 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tg2[0:5])가 ‘000010’이고, 제 4 메모리(M4)의 제 1 녹색 복원 화상 데이터(g1[0:5])가 ‘111100’이므로, 제 2 녹색 복원 화상 데이터(g2[0:5])는 ‘111110’이 된다. 이 데이터 복원부(501)로부터의 제 2 녹색 복원 화상 데이터(g2[0:5])는 트랜지션 정보 생성부(401)에 공급된 제 2 녹색 화상 데이터(G2[0:5])와 동일한 데이터이다.
이 데이터 복원부(501)는 상기 제 2 녹색 복원 화상 데이터(g2[0:5])를 드라이브 집적회로에 공급함과 아울러, 제 2 녹색 복원 화상 데이터(g2[0:5])를 상기 제 4 메모리(M4)에 저장함으로써 이전에 이 제 4 메모리(M4)에 저장되었던 제 1 녹색 복원 화상 데이터(g1[0:5])를 제 2 녹색 복원 화상 데이터(g2[0:5])로 갱신시킨다. 이에 따라, 상기 데이터 복원부(501)로부터 제 2 녹색 복원 화상 데이터(g2[0:5])가 출력된 후에 상기 제 4 메모리(M4)에는 제 2 적색 복원 화상 데이터(r2[0:5]) 및 제 1 청색 복원 화상 데이터(b1[0:5])와 함께 제 2 녹색 복원 화상 데이터(g2[0:5])가 저장된다.
이후, 상기 타이밍 콘트롤러(TC)에는 제 2 녹색 화상 데이터(G2[0:5])의 뒤를 이어 제 2 청색 화상 데이터(B2[0:5])가 여섯 번째로 공급된다. 상기 타이밍 콘트롤러(TC)는 상기 제 2 청색 화상 데이터(B2[0:5])를 상술된 제 2 녹색 화상 데이터(G2[0:5])를 변조하는 방식으로 유사하게 변조한다.
도 5f를 통해 제 2 청색 화상 데이터(B2[0:5])의 변조 및 복원 과정을 설명하면 다음과 같다.
타이밍 콘트롤러(TC)에 여섯 번째로 입력된 제 2 청색 화상 데이터(B2[0:5])는 이 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401), 데이터 반전부(402) 및 데이터 보정부(403)를 통해 변조되어 타이밍 콘트롤러(TC)로부터 출력된다.
즉, 제 2 청색 화상 데이터(B2[0:5])는 타이밍 콘트롤러(TC)에 구비된 트랜지션 정보 생성부(401)에 공급된다. 트랜지션 정보 생성부(401)는 현재 공급되는 제 2 청색 화상 데이터(B2[0:5])와 이 제 2 청색 화상 데이터(B2[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 트랜지션 정보 데이터(TB2[0:5])를 생성한다.
이에 따라 상기 트랜지션 정보 생성부(401)는 제 2 청색 화상 데이터(B2[0:5])와 상기 제 1 메모리(M1)의 제 1 청색 화상 데이터(B1[0:5])를 배타적 논리곱 연산하여 트랜지션 정보 데이터(TB2[0:5])를 생성한다.
예를 들어, 제 2 청색 화상 데이터(B2[0:5])가 ‘011101’인 6비트 디지털 데이터이고 제 1 녹색 화상 데이터(G1[0:5])가 ‘011100’인 6비트 디지털 데이터라고 하면, 이 두 데이터간의 배타적 논리곱 연산에 의해 생성되는 트랜지션 정보 데이터(TB2[0:5])는 ‘000001’인 6비트 디지털 데이터가 된다.
이 트랜지션 정보 생성부(401)는 상기 트랜지션 정보 데이터(TB2[0:5])를 데이터 반전부(402)에 공급함과 아울러, 상기 제 2 청색 화상 데이터(B2[0:5])를 상 기 제 1 메모리(M1)에 저장함으로써 이전에 이 제 1 메모리(M1)에 저장되었던 제 1 청색 화상 데이터(B1[0:5])를 제 2 청색 화상 데이터(B2[0:5])로 갱신시킨다. 이에 따라, 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TB2[0:5])가 출력된 후에 상기 제 1 메모리(M1)에는 제 2 적색 화상 데이터(R2[0:5]) 및 제 2 녹색 화상 데이터(G2[0:5])와 함께 제 2 청색 화상 데이터(B2[0:5])가 저장된다.
데이터 반전부(402)는 상기 트랜지션 정보 생성부(401)로부터 트랜지션 정보 데이터(TB2[0:5])를 공급받고, 상기 트랜지션 정보 데이터(TB2[0:5])를 이루는 비트들 중에서 논리값 ‘1’을 갖는 비트들의 수와 논리값 ‘0’을 갖는 비트들의 수를 파악하고, 이 결과 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터(TB2[0:5])에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터(TB2[0:5])에 반전 정보를 나타내는 반전 데이터(RV1[6])로서 논리값 ‘1’을 갖는 1비트의 단위 비트를 추가한다. 반면, 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터(TB2[0:5])를 그대로 유지한 상태에서 이 트랜지션 정보 데이터(TB2[0:5])에 반전 데이터(RV1[6])로서 논리값 ‘0’을 갖는 1비트의 단위 비트를 추가한다. 예를 들어, 상기 트랜지션 정보 데이터(TB2[0:5])가 상술된 바와 같이‘000001’으로서, 이 트랜지션 정보 데이터(TB2[0:5])에는 논리값‘1’을 갖는 단위 비트들의 수가 한 개이고, 논리값 ‘0’을 갖는 단위 비트들의 수가 다섯 개인데, 여기서 논리값 ‘1’을 갖는 단위 비트들의 수가 논리값 ‘0’을 갖는 단위 비트들의 수보다 적으 므로, 이 트랜지션 정보 데이터(TB2[0:5])는 반전되지 않는다. 그리고, 이 트랜지션 정보 데이터(TB2[0:5])가 반전되지 않았다는 것을 나타내기 위한 플래그 비트로서 논리값 ‘0’을 갖는 반전 데이터(RV1[6])가 이 트랜지션 정보 데이터(TB2[0:5])에 추가된다. 이때, 이 반전 데이터(RV1[6])는 상기 트랜지션 정보 데이터(TB2`[0:6])의 최하위 비트(Least Significant Bit; LSB)가 된다. 이에 따라 상기 트랜지션 정보 데이터(TB2`[0:6])는 추가된 반전 데이터(RV1[6])에 의해 비트 크기가 증가한다. 예를 들어, 상기 트랜지션 정보 데이터(TB2`[0:6])가 상술된 바와 같이 6비트인‘000001’일 경우, 이 트랜지션 정보 데이터(TB2`[0:6])는 ‘0000010’의 7비트 데이터로 변환된다. 이 7비트의 트랜지션 정보 데이터(TB2`[0:6])에서 상위 6비트는 제 2 청색 화상 데이터(B2[0:5])와 제 1 청색 화상 데이터(B1[0:5])간의 트랜지션 정보를 나타내는 비트들이고, 최하위 비트는 반전 정보를 나타내는 비트이다.
이와 같이 반전 데이터(RV1[6])가 추가된 트랜지션 정보 데이터(TB2`[0:6])는 데이터 보정부(403)에 공급된다. 이 데이터 보정부(403)는 현재 출력하고자 하는 제 2 청색 화상 데이터(B2[0:5])의 바로 앞에 출력된 화상 데이터에 대한 보정 화상 데이터와 상기 트랜지션 정보 데이터(TB2`[0:6])를 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 즉, 이 데이터 보정부(403)는 제 2 청색 화상 데이터(B2[0:5])와 제 2 메모리(M2)의 제 2 녹색 보정 화상 데이터(G2`[0:6])를 배타적 논리곱 연산하여 제 2 청색 보정 화상 데이터(B2`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 트랜지션 정보 데이터(TB2`[0:6])가 ‘0000010’이고 상기 제 2 녹색 보정 화상 데이터(G2`[0:6])가 ‘000100’이므로 상기 제 2 청색 보정 화상 데이터(B2`[0:6])는 ‘0001010’이 된다. 이때, 상기 트랜지션 정보 데이터(TB2`[0:6])에서의 반전 데이터(RV1[6]) ‘0’은 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 제 2 청색 보정 화상 데이터(B2`[0:6])의 최하위 비트가 된다.
또한, 상기 데이터 보정부(403)는 상기 제 2 청색 보정 화상 데이터(B2`[0:6])를 데이터 드라이버로 출력함과 아울러, 이 제 2 청색 보정 화상 데이터(B2`[0:6])를 상기 제 2 메모리(M2)에 저장함으로써 이전에 이 제 2 메모리(M2)에 저장되었던 제 2 녹색 보정 화상 데이터(G2`[0:6])를 제 2 청색 보정 화상 데이터(B2`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 보정부(403)로부터 제 2 청색 보정 화상 데이터(B2`[0:6])가 출력된 후에 상기 제 2 메모리(M2)에는 제 2 청색 보정 화상 데이터(B2`[0:6])가 저장된다.
결국, 타이밍 콘트롤러(TC)는 여섯 번째로 자신에게 입력된 제 2 청색 화상 데이터(B2[0:5])를 변조하여 제 2 청색 보정 화상 데이터(B2`[0:6])를 생성하고, 이 제 2 청색 보정 화상 데이터(B2`[0:6])를 데이터 전송라인들을 통해 데이터 드라이버에 공급한다. 이때, 이 제 2 청색 보정 화상 데이터(B2`[0:6])를 이루는 단위 비트들은 이 비트들의 수에 대응하는 데이터 전송라인을 통해 한 번에 데이터 드라이버에 공급된다.
이 데이터 드라이버에 구비된 데이터 복원회로는 제 2 청색 보정 화상 데이터(B2`[0:6])를 제 1 청색 화상 데이터(B1[0:5]) 및 제 2 녹색 보정 화상 데이 터(G2`[0:6])를 이용하여 역변환함으로써 상기 제 2 청색 보정 화상 데이터(B2`[0:6])를 원래의 제 2 청색 화상 데이터(B2[0:5])로 복원시킨다. 이 복원 과정을 상세히 설명하면 다음과 같다.
데이터 역 보정부(503)는 현재 데이터 보정부(403)로부터 공급받은 제 2 청색 보정 화상 데이터(B2`[0:6])와 이 제 2 청색 보정 화상 데이터(B2`[0:6])의 바로 앞에 공급된 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tb2`[0:6])를 생성한다. 즉, 상기 데이터 역 보정부(503)는 제 2 청색 보정 화상 데이터(B2`[0:6])와 제 3 메모리(M3)의 제 2 녹색 보정 화상 데이터(G2`[0:6])를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터(Tb2`[0:6])를 생성한다. 예를 들어, 상술된 바와 같이 상기 제 2 청색 보정 화상 데이터(B2`[0:6])가 ‘0001010’이고, 제 2 녹색 보정 화상 데이터(G2`[0:6])가 ‘000100’이므로, 역 트랜지션 정보 데이터(Tb2`[0:6])는 ‘0000010’이 된다. 이때, 상기 제 2 청색 보정 화상 데이터(B2`[0:6])에서의 최하위 비트인 반전 데이터(RV1[6])는 연산에서 제외되며, 이 반전 데이터(RV1[6])는 논리값의 변화 없이 그대로 역 트랜지션 정보 데이터(Tb2`[0:6])의 최하위 비트가 된다.
이 데이터 역 보정부(503)는 상기 역 트랜지션 정보 데이터(Tb2`[0:6])를 데이터 역 반전부(502)에 공급함과 아울러, 제 2 청색 보정 화상 데이터(B2`[0:6])를 상기 제 3 메모리(M3)에 저장함으로써 이전에 이 제 3 메모리(M3)에 저장되었던 제 2 녹색 보정 화상 데이터(G2`[0:6])를 제 2 청색 보정 화상 데이터(B2`[0:6])로 갱신시킨다. 이에 따라, 상기 데이터 역 보정부(503)로부터 역 트랜지션 정보 데이 터(Tb2`[0:6])가 출력된 후에 상기 제 3 메모리(M3)에는 제 2 청색 보정 화상 데이터(B2`[0:6])가 저장된다.
데이터 역 반전부(502)는 데이터 역 보정부(503)로부터의 역 트랜지션 정보 데이터(Tb2`[0:6])의 반전 데이터(RV1[6])가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터(Tb2`[0:6])의 모든 비트들의 논리값을 반전시키고, 상기 반전 데이터(RV1[6])를 제거한다. 반면 상기 반전 데이터(RV1[6])가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터(Tb2`[0:6])의 모든 비트들의 논리값을 그대로 유지시키고, 상기 반전 데이터(RV1[6])를 제거한다. 예를 들어, 상술된 바와 같이 상기 역 트랜지션 정보 데이터(Tb2`[0:6])가 ‘0000010’으로서, 이 역 트랜지션 정보 데이터(Tb2`[0:6])의 최하위 비트인 반전 데이터(RV1[6])는 논리값 ‘0’을 나타낸다. 따라서, 이 데이터 역 반전부(502)는 상기 역 트랜지션 정보 데이터(Tb2`[0:6])에서의 모든 비트들의 논리값을 그대로 유지시키고, 상기 최하위 비트인 반전 데이터(RV1[6])를 제거한다. 이로써, 상기 데이터 역 반전부(502)로부터 출력되는 역 트랜지션 정보 데이터(Tb2[0:5])는 6비트인‘000001’이 된다.
이 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tb2[0:5])는 데이터 복원부(501)에 공급된다. 이 데이터 복원부(501)는 현재 공급되는 역 트랜지션 정보 데이터(Tb2[0:5])와 상술된 제 2 청색 화상 데이터(B2[0:5])보다 앞서 공급되었으며 이와 동일한 색상 정보를 갖는 화상 데이터를 배타적 논리 연산하여 복원 화상 데이터를 생성한다. 이때, 상기 제 2 청색 화상 데이터(B2[0:5])보다 앞서 공급되었던 청색 화상 데이터는 상기 제 1 청색 화상 데이터(B1[0:5])와 동일한 색 상을 나타내는 청색 화상 데이터로서, 상술된 바와 같이 제 1 메모리(M1)의 제 1 청색 화상 데이터(B1[0:5])를 의미한다. 이 제 1 메모리(M1)의 제 1 청색 화상 데이터(B1[0:5])는 결국 제 4 메모리(M4)의 제 1 청색 복원 화상 데이터(b1[0:5])와 동일하다.
이 데이터 복원부(501)는 역 트랜지션 정보 데이터(Tb2[0:5])와 제 4 메모리(M4)의 제 1 녹색 복원 화상 데이터(g1[0:5])를 배타적 논리곱 연산하여 제 2 청색 복원 화상 데이터(b2[0:5])를 생성한다. 예를 들어, 상술된 바와 같이 상기 데이터 역 반전부(502)로부터의 역 트랜지션 정보 데이터(Tb2[0:5])가 ‘000001’이고, 제 4 메모리(M4)의 제 1 청색 복원 화상 데이터(b1[0:5])가 ‘011100’이므로, 제 2 청색 복원 화상 데이터(b2[0:5])는 ‘011101’이 된다. 이 데이터 복원부(501)로부터의 제 2 청색 복원 화상 데이터(b2[0:5])는 트랜지션 정보 생성부(401)에 공급된 제 2 청색 화상 데이터(B2[0:5])와 동일한 데이터이다.
이 데이터 복원부(501)는 상기 제 2 청색 복원 화상 데이터(b2[0:5])를 드라이브 집적회로에 공급함과 아울러, 제 2 청색 복원 화상 데이터(b2[0:5])를 상기 제 4 메모리(M4)에 저장함으로써 이전에 이 제 4 메모리(M4)에 저장되었던 제 1 청색 복원 화상 데이터(b1[0:5])를 제 2 청색 복원 화상 데이터(b2[0:5])로 갱신시킨다. 이에 따라, 상기 데이터 복원부(501)로부터 제 2 청색 복원 화상 데이터(b2[0:5])가 출력된 후에 상기 제 4 메모리(M4)에는 제 2 적색 복원 화상 데이터(r2[0:5]) 및 제 2 녹색 복원 화상 데이터(g2[0:5])와 함께 제 2 청색 복원 화상 데이터(b2[0:5])가 저장된다.
이와 같은 방식으로 n번째 화상 데이터를 동일 색상의 정보를 갖는 n-3번째 화상 데이터와 배타적 논리곱 연산하여 트랜지션 정보 데이터를 생성하고, 이 트랜지션 정보 데이터의 특성에 따라 반전 데이터의 논리값을 결정하고, 이 트랜지션 정보 데이터를 n-1번째 화상 데이터의 보정 화상 데이터와 배타적 논리곱 연산하여 보정 화상 데이터를 생성한다. 그리고, 이 보정 화상 데이터를 n-1번째 화상 데이터의 보정 화상 데이터와 배타적 논리곱 연산하여 역 트랜지션 정보 데이터를 생성하고, 이 역 트랜지션 정보 데이터의 반전 데이터에 따라 이 역 트랜지션 정보 데이터의 반전 여부를 결정하고, 이 역 트랜지션 정보 데이터와 n-1번째 화상 데이터를 배타적 논리곱 연산하여 상기 n번째 화상 데이터와 동일한 복원 화상 데이터를 생성한다.
이와 같이 본 발명에서는 서로 인접한 단위 화소에 위치하며 서로 동일한 색상 정보를 갖는 화상 데이터들간에는 트랜지션이 거의 발생하지 않는다는 특징에 근거하여, 이들 화상 데이터들을 서로 비교하여 트랜지션 정보 데이터를 생성하고, 이 트랜지션 정보 데이터에 근거하여 현재 출력하고자 하는 화상 데이터를 변조 및 복원함으로써 타이밍 콘트롤러(TC)에서 데이터 드라이버(DD)로 전송되는 화상 데이터들간의 트랜지션을 최소화할 수 있다.
도 6은 도 1의 임의의 하나의 게이트 라인에 공통으로 접속된 한 수평라인분의 화소셀들 및 이들 화소셀들간의 또 다른 비교관계를 나타낸 도면이다.
도 6에 도시된 바와 같이, n번째 화소셀에 대응되는 화상 데이터는 n-6번째 화소셀에 대응되는 화상 데이터가 비교된 후, 이 비교 결과에 따라 변조된다.
예를 들어, 제 3 단위 화소(UPX3)내의 제 3 적색 화소셀(P_R3)에 대응되는 제 3 적색 화상 데이터(R3[0:5])는 제 1 단위 화소(UPX1)내의 제 1 적색 화소셀(P_R1)에 대응되는 제 1 적색 화상 데이터(R1[0:5])와 비교된 후, 이 비교 결과에 따라 변조된다.
본 발명에서는 도 3에 따른 방식과 도 6에 따른 방식을 혼합하여 사용할 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면
도 2는 도 1의 타이밍 콘트롤러와 데이터 드라이버간의 접속관계를 나타낸 도면
도 3은 도 1의 임의의 하나의 게이트 라인에 공통으로 접속된 한 수평라인분의 화소셀들 및 이들 화소셀들간의 비교 관계를 나타낸 도면
도 4는 타이밍 콘트롤러의 데이터 변조회로 및 데이터 드라이버의 데이터 복원회로의 구성을 나타낸 도면
도 5a 내지 도 5f는 본 발명의 실시예에 따른 데이터 트랜지션 최소화 회로의 동작을 설명하기 위한 동작 순서도
도 6은 도 1의 임의의 하나의 게이트 라인에 공통으로 접속된 한 수평라인분의 화소셀들 및 이들 화소셀들간의 또 다른 비교관계를 나타낸 도면

Claims (8)

  1. 입력되는 n번째 화상 데이터(n 및 i는 자연수)와 이 n번째 화상 데이터와 동일한 색상을 표현하는 n-m번째(m은 n보다 작은 자연수) 화상 데이터를 배타적 논리곱 연산하여 트랜지션 정보 데이터를 생성하는 A단계;
    상기 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터에 반전 정보를 나타내는 반전 데이터로서 논리값 ‘1’을 갖는 단위 비트를 추가하며, 반면 상기 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터에 반전 데이터로서 논리값 ‘0’을 갖는 단위 비트를 추가하는 B단계;
    상기 반전 데이터가 추가된 트랜지션 정보 데이터와 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터를 생성하고 이를 데이터 전송라인들을 통해 데이터 드라이버에 공급하는 C단계; 및,
    상기 데이터 드라이버에 공급된 보정 화상 데이터를 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 D단계를 포함함을 특징으로 하는 데이터 트랜지션 최소화 방법.
  2. 제 1 항에 있어서,
    상기 D단계에서는, 상기 n번째 화상 데이터에 대한 보정 데이터, n-1번째 화상 데이터, 및 n-1번째 화상 데이터에 대한 보정 데이터를 이용하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터를 상기 n번째 화상 데이터로 복원함을 특징으로 하는 데이터 트랜지션 최소화 방법.
  3. 제 2 항에 있어서,
    상기 D단계는,
    상기 C단계로부터의 보정 화상 데이터와 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터를 생성하는 E단계;
    상기 역 트랜지션 정보 데이터의 반전 데이터가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 반전시킴과 아울러 상기 반전 데이터를 제거하며, 반면 상기 반전 데이터가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 그대로 유지시킴과 아울러 상기 반전 데이터를 제거하는 E단계; 및,
    상기 E단계로부터의 역 트랜지션 정보 데이터와 상기 n-m번째 화상 데이터를 배타적 논리곱 연산하여 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 F단계를 포함함을 특징으로 하는 데이터 트랜지션 최소화 방법.
  4. 제 1 항에 있어서,
    상기 화상 데이터는 적색 화상에 대한 정보를 갖는 적색 화상 데이터, 녹색 화상에 대한 정보를 갖는 녹색 화상 데이터, 및 청색 화상에 대한 정보를 갖는 청색 화상 데이터 중 어느 하나인 것을 특징으로 하는 데이터 트랜지션 최소화 방법.
  5. 제 4 항에 있어서,
    상기 화상 데이터는 적색 화상 데이터, 녹색 화상 데이터, 및 청색 화상 데이터 순서로 출력되어 상기 데이터 드라이버에 순차적으로 공급되며;
    상기 m은 3의 배수인 것을 특징으로 하는 데이터 트랜지션 최소화 방법.
  6. 입력되는 n번째 화상 데이터(n은 자연수)와 이 n번째 화상 데이터와 동일한 색상을 표현하는 n-m번째(m은 n보다 작은 자연수) 화상 데이터를 배타적 논리곱 연산하여 트랜지션 정보 데이터를 생성하는 트랜지션 정보 생성부;
    상기 트랜지션 정보 생성부로부터의 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수보다 많을 경우 상기 트랜지션 정보 데이터에 포함된 모든 비트의 논리를 반전시키고 이 반전된 트랜지션 정보 데이터에 반전 정보를 나타내는 반전 데이터로서 논리값 ‘1’을 갖는 단위 비트를 추가하며, 반면 상기 트랜지션 정보 데이터에 포함된 논리값 ‘1’을 갖는 단위 비트들의 개수가 논리값 ‘0’을 갖는 단위 비트들의 개수와 같거나 작을 경우 상기 트랜지션 정보 데이터에 반전 데이터로서 논리값 ‘0’을 갖는 단위 비트를 추가하는 데이터 반전부;
    상기 데이터 반전부로부터의 트랜지션 정보 데이터와 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 상기 n번째 화상 데이터에 대한 보정 화상 데이터를 생성하고 이를 데이터 전송라인들에 공급하는 데이터 보정부; 및,
    상기 데이터 전송라인들을 통해 데이터 보정부로부터 공급된 보정 화상 데이터를 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 데이터 드라이버를 포함함을 특징으로 하는 데이터 트랜지션 최소화 회로.
  7. 제 6 항에 있어서,
    상기 데이터 드라이버의 데이터 복원회로는,
    상기 데이터 보정부로부터의 보정 화상 데이터와 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 배타적 논리곱 연산하여 역 트랜지션 정보 데이터를 생성하는 데이터 역 보정부;
    상기 데이터 역 보정부로부터의 역 트랜지션 정보 데이터의 반전 데이터가 논리값 ‘1’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 반전시킴과 아울러 상기 반전 데이터를 제거하며, 반면 상기 반전 데이터가 논리값 ‘0’일 경우 상기 역 트랜지션 정보 데이터의 모든 비트들의 논리값을 그대로 유지시킴과 아울러 상기 반전 데이터를 제거하는 데이터 역 반전부; 및,
    상기 데이터 역 반전부로부터의 역 트랜지션 정보 데이터와 상기 n-m번째 화상 데이터를 배타적 논리곱 연산하여 원래의 n번째 화상 데이터에 대응되는 복원 화상 데이터로 복원하는 데이터 복원부를 포함함을 특징으로 하는 데이터 트랜지션 최소화 회로.
  8. 제 7 항에 있어서,
    상기 n-m번째 화상 데이터를 저장하며, 상기 트랜지션 정보 생성부에 n-m번째 화상 데이터를 공급하기 위한 제 1 메모리;
    상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 저장하며, 상기 데이터 보정부에 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 공급하기 위한 제 2 메모리;
    상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 저장하며, 상기 데이터 역 보정부에 상기 n-1번째 화상 데이터에 대한 보정 화상 데이터를 공급하기 위한 제 3 메모리; 및,
    상기 n-m번째 화상 데이터를 저장하며, 상기 데이터 복원부에 n-m번째 화상 데이터를 공급하기 위한 제 4 메모리를 더 포함함을 특징으로 하는 데이터 트랜지션 최소화 회로.
KR1020080076214A 2008-08-04 2008-08-04 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로 KR101243823B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020080076214A KR101243823B1 (ko) 2008-08-04 2008-08-04 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로
CN2008101855444A CN101645258B (zh) 2008-08-04 2008-12-12 将数据转换最小化的方法和将数据转换最小化的电路
US12/318,559 US7688108B2 (en) 2008-08-04 2008-12-31 Method for minimizing data transition and circuit for minimizing data transition

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080076214A KR101243823B1 (ko) 2008-08-04 2008-08-04 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로

Publications (2)

Publication Number Publication Date
KR20100015256A KR20100015256A (ko) 2010-02-12
KR101243823B1 true KR101243823B1 (ko) 2013-03-18

Family

ID=41608443

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080076214A KR101243823B1 (ko) 2008-08-04 2008-08-04 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로

Country Status (3)

Country Link
US (1) US7688108B2 (ko)
KR (1) KR101243823B1 (ko)
CN (1) CN101645258B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150090634A (ko) 2014-01-29 2015-08-06 삼성전자주식회사 디스플레이 구동 집적회로, 디스플레이 장치 및 디스플레이 구동 집적회로의 동작 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060060073A (ko) * 2004-11-30 2006-06-05 엘지.필립스 엘시디 주식회사 데이터 전송 장치, 데이터 전송 방법 및 이를 구비한액정표시장치
KR20080049592A (ko) * 2006-11-30 2008-06-04 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR20080049593A (ko) * 2006-11-30 2008-06-04 엘지디스플레이 주식회사 액정표시장치와 그 구동 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101016287B1 (ko) * 2003-12-11 2011-02-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 방법
KR100965598B1 (ko) * 2003-12-11 2010-06-23 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 방법
KR101157950B1 (ko) * 2005-09-29 2012-06-25 엘지디스플레이 주식회사 화상 표시장치의 구동장치 및 구동방법
KR101147121B1 (ko) * 2005-11-21 2012-05-25 엘지디스플레이 주식회사 데이터 전송장치 및 전송방법과 이를 이용한 화상표시장치의 구동장치 및 구동방법
US8031153B2 (en) * 2006-11-30 2011-10-04 Lg Display Co., Ltd. Liquid crystal display and driving method thereof
US8125424B2 (en) * 2006-11-30 2012-02-28 Lg Display Co., Ltd. Liquid crystal display device and driving method thereof

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060060073A (ko) * 2004-11-30 2006-06-05 엘지.필립스 엘시디 주식회사 데이터 전송 장치, 데이터 전송 방법 및 이를 구비한액정표시장치
KR20080049592A (ko) * 2006-11-30 2008-06-04 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR20080049593A (ko) * 2006-11-30 2008-06-04 엘지디스플레이 주식회사 액정표시장치와 그 구동 방법

Also Published As

Publication number Publication date
CN101645258B (zh) 2013-03-20
CN101645258A (zh) 2010-02-10
US20100027910A1 (en) 2010-02-04
KR20100015256A (ko) 2010-02-12
US7688108B2 (en) 2010-03-30

Similar Documents

Publication Publication Date Title
US8035660B2 (en) Liquid crystal display with corrected image data and method of driving the liquid crystal display
JP4933146B2 (ja) 画像表示装置の駆動装置及び駆動方法
US20120086677A1 (en) Driving circuit and method for driving a display
JP2010011386A (ja) 画像処理回路、及びそれを搭載する表示パネルドライバ並びに表示装置
JP2005004202A (ja) 表示装置とこれの駆動装置及び方法
JP4611942B2 (ja) データ伝送装置及び伝送方法と、これを用いた画像表示装置の駆動装置及び駆動方法
JP2007310361A (ja) 表示装置とその駆動装置及び駆動方法
JP6111588B2 (ja) 液晶表示装置及びその駆動方法
CN106847197B (zh) 电路装置、光电装置以及电子设备
KR101818213B1 (ko) 구동 장치 및 이를 포함하는 표시 장치
JP2000137467A (ja) 液晶ディスプレイ用信号線駆動回路
CN1488133A (zh) 通过抖动减小硅液晶显示器中的轮廓
KR101243823B1 (ko) 데이터 트랜지션 최소화 방법 및 데이터 트랜지션 최소화회로
JPH10301541A (ja) 液晶駆動回路
US10621937B2 (en) Liquid crystal display device and method of driving the same
US11132978B2 (en) Gamma correction circuit, method for gamma correction, and display device including gamma correction circuit
KR101443390B1 (ko) 데이터 변조 방법, 이를 구비한 액정표시장치 및 그 구동방법
KR100848093B1 (ko) 액정 표시 장치의 디더링 장치 및 디더링 방법
KR102185114B1 (ko) 데이터 드라이버와 그를 포함한 표시장치
CN106469544B (zh) 源极驱动器及液晶显示设备
JP5831325B2 (ja) 液晶表示装置及びその駆動方法
JPH05313603A (ja) 液晶表示装置
JP2009271429A (ja) 表示駆動装置
JPH05333317A (ja) 液晶表示装置
JPH06118906A (ja) 液晶表示装置の多階調駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 6