KR101174719B1 - 플라즈마 디스플레이 패널의 에너지 회수 회로 - Google Patents

플라즈마 디스플레이 패널의 에너지 회수 회로 Download PDF

Info

Publication number
KR101174719B1
KR101174719B1 KR1020070095981A KR20070095981A KR101174719B1 KR 101174719 B1 KR101174719 B1 KR 101174719B1 KR 1020070095981 A KR1020070095981 A KR 1020070095981A KR 20070095981 A KR20070095981 A KR 20070095981A KR 101174719 B1 KR101174719 B1 KR 101174719B1
Authority
KR
South Korea
Prior art keywords
energy recovery
energy
panel
capacitor
voltage
Prior art date
Application number
KR1020070095981A
Other languages
English (en)
Other versions
KR20090030585A (ko
Inventor
김용득
이영준
최수삼
Original Assignee
주식회사 오리온
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 오리온 filed Critical 주식회사 오리온
Priority to KR1020070095981A priority Critical patent/KR101174719B1/ko
Priority to PCT/KR2008/005609 priority patent/WO2009038419A1/en
Priority to US12/733,716 priority patent/US8304997B2/en
Priority to CN2008801077535A priority patent/CN101802896B/zh
Publication of KR20090030585A publication Critical patent/KR20090030585A/ko
Application granted granted Critical
Publication of KR101174719B1 publication Critical patent/KR101174719B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 에너지 회수 회로를 개시한다. 이에 의하면, 기존의 에너지 회수 회로에, 1개의 다이오드와 2개의 스위치 및 1개의 에너지 회수용 커패시터를 가진 스위칭 안정화 수단을 추가로 연결함으로써 패널의 커패시터(CP)에서 회수되는 에너지를, 병렬 연결 상태가 된 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 각각 나뉘어 회수하고, 상기 회수된 에너지를 다시 패널(CP)에 공급할 때에는 제1,2 에너지 회수용 커패시터(CR1),(CR2)가 직렬 연결된 상태로 2Vcr의 전압을 에너지원으로서 보조 인덕터(LR)와 패널의 커패시터(CP)에 의해 형성되는 LC 공진회로를 통하여 공급한다. 따라서 유지방전전압(Vsus)을 인가하기 위한 스위치(SW2)의 드레인과 소스 양단에 스위칭 순간에 인가되는 전압의 차이를 최소화함으로써 유지방전전압을 패널에 인가할 때 하드 스위칭이 발생하는 것을 방지하여 스위칭을 보다 안정화시킬 수 있다. 또한 하드 스위칭으로 인하여 발생하는 회로의 스위칭 노이즈와 EMI 노이즈를 감소시킬 수가 있으므로 회로의 구동 신뢰성을 높일 수가 있다.
플라즈마 디스플레이 패널, 에너지 회수 회로, 하드 스위칭, 소프트 스위칭

Description

플라즈마 디스플레이 패널의 에너지 회수 회로{Energy Recovery Circuit for Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널(plasma display panel: PDP)에 관한 것으로, 더욱 상세하게는 유지방전펄스 전압의 하드 스위칭(hard switching)을 방지하여 스위칭을 보다 안정화하도록 한 플라즈마 디스플레이 패널의 에너지 회수 회로에 관한 것이다.
플라즈마 디스플레이 패널은, 셀 내부에서의 가스 방전에 의하여 발생한 진공자외선이 셀 내벽의 형광체를 여기시켜 가시광선을 발생시키고 명암을 나타내는 디스플레이 소자이다. 플라즈마 디스플레이 패널은 방전방식에 따라 교류(AC)형과 직류(DC)형으로 구분된다. 교류형 3전극 면방전 플라즈마 디스플레이 패널은 현재, 교류형 플라즈마 디스플레이 패널 중에서 주로 채용되고 있는 것으로서, 유지방전구간에 주사전극과 유지전극 사이에 고 주파수의 고 전압을 교번으로 인가하여 셀의 가스 방전 및 발광을 유도한다.
상기 3전극 면방전 플라즈마 디스플레이 패널의 유지방전회로에서는 약 200 볼트(V)의 고전압을 패널의 X,Y전극에 교번하여 인가해주어야 하는데, 이때 X전극과 Y전극 사이에 커패시터가 존재하므로 상기 커패시터를 충전, 방전해주어야 하므로 소비전력이 상당히 많이 발생한다.
상기 플라즈마 디스플레이 패널의 크기가 커짐에 따라 상기 패널의 소비전력이 증가하므로 상기 소비전력을 감소시키는 기술이 점차 중요해지고 있다. 상기 소비전력을 감소시키는 방법은 소자의 물리적 구조와 방전 가스의 최적화에 의해 결정된다. 패널의 구동적인 측면에서 소비전력을 감소하기 위해서는 불필요한 회로의 발열을 억제함으로써 회로 자체의 소비전력을 저감시키는 방법과, 패널의 방전과 무관한 전력인 변위전류의 공급을 최소화하는 방법이 필요하다. 이를 위하여 전력공급원으로부터 패널에 인가되어 있는 에너지를 다시 회수하고 유지방전전압이 인가되기 전에 변위전류로서 사용함으로써 에너지 소비를 최소화하는 방법으로 에너지 회수 회로가 사용되고 있다.
종래의 에너지 회수 회로(10)는 Larry F. Weber에 의해 제안된 것으로, 도 1에 도시된 바와 같이, 에너지를 회수하여 저장하기 위한 에너지 회수용 커패시터(CR), 회수된 에너지를 공급하고 패널(CP)에 인가되었던 에너지를 회수하기 위한 2개의 제어 스위치(SW1),(SW2), 2개의 역전류 방지용 다이오드(D1),(D2) 및 에너지를 공급하거나 회수하는 과정에서 전류의 급격한 증가를 방지함으로써 전압 펄스의 파형을 안정적으로 유도하기 위한 보조 인덕터(LR)로 구성된다.
도 1의 에너지 회수 회로(10)는 전력공급원으로부터 패널(CP)에 공급하였던 에너지를 에너지 회수용 커패시터(CR)에 회수한 후, 다시 유지방전 펄스를 인가하기 전의 변위전류 성분으로 상기 패널(CP)에 공급함으로써 상기 전력공급원의 부담을 감소시킬 수가 있다. 도 1에서 커패시터로 표시되고 있는 CP는 패널을 의미하는 것으로 패널(CP)은 통상적으로 커패시터로 표현하며, 양 단자는 전극 X와 Y로 연결되는데, 이를 간단하게 노드 X와 Y로 표시하였다.
종래의 에너지 회수 회로(10)의 동작을 도 2를 참조하여 4개의 단계(T1~T4)로 구분하여 설명하면, 제1 단계(T1)는 변위전류를 패널에 공급하는 단계로서, 지속적인 에너지의 충전과 방전에 의하여 에너지 회수용 커패시터(CR)에 충전된 전압(Vcr)이 유지방전전압(Vsus)의 절반, 즉
Figure 112007068391963-pat00001
Vsus이라고 가정하면, 전압(Vcr)을 패널(CP)의 커패시터에 공급하기 위하여 제1 스위치(SW1)를 하이(high) 레벨의 제1 스위치 제어신호에 의해 턴온(turn on)시키고, 제2,3,4 스위치(SW2),(SW3),(SW4)를 로우(low) 레벨의 제2,3,4 스위치 제어신호에 의해 턴오프(turn off)시킨다. 이때, 전류는 에너지 회수용 커패시터(CR)에서 제1 스위치(SW1), 제1 다이오드(D1), 보조 인덕터(LR)를 순차적으로 거쳐 패널(CP)로 흐른다. 이에 따라 패널(CP)의 일측 단자 즉, 노드(Y)에 형성되는 유지방전펄스 전압이 보조 인덕터(LR)와 패널(CP) 커패시터의 공진에 의하여 상승하고, 이론적으로 유지방전전압(Vsus)까지 상승한다. 한편, 제1 다이오드(D1)는 패널(CP) 커패시터와 보조 인덕터(LR)에 의한 공진현상의 발생을 차단하기 위한 차단 다이오드로 역전류의 흐름을 방어한다.
제2 단계(T2)는 방전전류를 공급하는 단계로서, 제2 스위치(SW2)를 하이레벨 의 제2 스위치 제어신호에 의해 턴온시키고, 제1,3,4 스위치(SW1),(SW3),(SW4)를 로우레벨의 제1,3,4 제어신호에 의해 턴오프시킨다. 이때, 제1 스위치(SW1)를 하이레벨의 제1 스위치 제어신호에 의해 턴온시키는 것도 가능하다. 이때, 전류공급원(미도시)으로부터 유지방전전압(Vsus)이 제2 스위치(SW2)를 거쳐 패널(CP)에 곧바로 공급된다. 이에 따라 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)으로 계속 유지된다.
제3 단계(T3)는 에너지 회수 단계로서, 노드(Y)의 전압을 접지전압(GND)으로 낮추고 패널의 커패시터(CP)에 인가되었던 에너지를 에너지 회수용 커패시터(CR)로 다시 회수하기 위하여, 제3 스위치(SW3)를 하이레벨의 제3 스위치 제어신호에 의하여 턴온시키고 제1,2,4 스위치(SW1),(SW2),(SW4)를 로우레벨의 제1,2,4 제어신호에 의하여 턴오프시킨다. 이때, 전류가 패널(CP)에서 보조 인덕터(LR), 제2 다이오드(D2), 제3 스위치(SW3)를 순차적으로 거쳐 에너지 회수용 커패시터(CR)로 흐른다. 이에 따라 노드(Y)의 유지방전펄스 전압이 보조 인덕터(LR)와 패널(CP)의 커패시터의 공진에 의하여 하강하고, 접지전압(GND)까지 하강한다. 한편, 제2 다이오드(D2)는 패널(CP) 커패시터와 보조 인덕터(LR)에 의한 공진현상의 발생을 차단하기 위한 차단 다이오드이다.
제4 단계(T4)는 노드(Y)의 유지방전펄스 전압을 접지전압(GND)으로 유지하는 단계로서, 제4 스위치(SW4)를 하이레벨의 제4 스위치 제어신호에 의하여 턴온시키고 제1,2,3 스위치(SW1),(SW2),(SW3)를 로우레벨의 제1,2,3 스위치 제어신호에 의하여 턴오프시킨다. 노드(Y)의 유지방전펄스 전압이 접지전압(GND)으로 유지된다. 이때, 제 3 스위치(SW3)은 하이레벨의 제3 스위치 제어신호에 의하여 턴온시키는 것도 가능하다. 이러한 상태에서, 패널의 전극(X)에 유지방전전압(Vsus)을 인가한다.
종래의 에너지 회수 회로(10)는 상기한 바와 같이, 패널(CP)에 공급하였던 에너지를 다시 에너지 회수용 커패시터(CR)에 회수하고, 이를 다시 패널(CP)에 공급함으로써 전력공급원으로부터 공급되는 에너지의 양을 최소화할 수 있다. 즉, 패널의 방전에 필요한 전류를 주 전력공급원으로부터 인가하는 것이 아니라 방전 후에 회수된 에너지를 또 다시 패널에 공급함으로써 주 전력공급원으로부터 보다 적은 양의 전원을 패널에 공급할 수 있다.
그런데 종래의 에너지 회수 회로(10)에서는, 이론적으로, 에너지 회수용 커패시터(CR)에 충전되는 전압(VR)이 유지방전전압(Vsus)의 1/2에 해당하고, 에너지 회수 회로에 의한 에너지 손실이 없다고 가정하면, 인덕터(LR)와 패널(CP) 커패시터의 이상적인 LC 공진에 의하여 노드(Y)의 유지방전펄스 전압이 유지방전전압(Vsus)까지 상승 가능하며, 여기에 필요한 에너지는 에너지 회수용 커패시터(CR)로부터 공급 가능하다.
그러나 실제적으로, 에너지 회수 회로(10) 상에 존재하는 저항성분과 스위칭 소자에 의한 손실 등으로 인하여 도 3에 도시된 바와 같이, 노드(Y)의 전압이 제1 단계(T1)에서 유지방전전압(Vsus)까지 상승할 수 없을 뿐만 아니라, 완전한 소프트 스위칭(soft switching) 즉, 제로 전압 제로 전류 스위칭(zero-voltage zero-current switching)이 불가능하다. 더욱이 노드(Y)의 전압이 상승하는 구간인 제1 단계(T1)에서 방전이 발생하는 경우가 많으며, 방전에 필요한 방전전류를 에너지 회수 회로(10)에서 공급하기에 부족하기 때문에 전압강하(voltage drop) 현상이 심하게 나타남에 따라, 하드 스위칭(hard switching) 현상이 더욱 심하게 나타날 뿐만 아니라 회로의 스위칭 노이즈와 EMI(electro-magnetic interference) 노이즈가 심하게 나타난다. 그 결과 에너지 회수 회로의 구동 신뢰성이 저하된다.
이러한 문제점을 고려하여 보다 안정적인 소프트 스위칭을 달성하여 구동 신뢰성을 높일 수 있고 에너지 회수 효율이 높은 에너지 회수 회로가 절실히 요구되는 실정에 있다.
따라서 본 발명의 목적은, 유지방전펄스의 하드 스위칭을 방지함으로써 유지방전펄스의 스위칭을 보다 안정화시키도록 하는데 있다.
본 발명의 다른 목적은 에너지 회수 회로의 에너지 회수 효율을 높이고 구동 신뢰성을 높이도록 하는데 있다.
이와 같은 목적을 달성하기 위한 본 발명에 의한 플라즈마 디스플레이 패널의 에너지 회수 회로는, 플라즈마 디스플레이 패널로부터 에너지를 회수하여 저장하는 에너지 회수 수단을 포함하는 플라즈마 디스플레이 패널의 에너지 회수 회로에 있어서, 상기 에너지 회수 수단에 전기적으로 연결되어, 상기 플라즈마 디스플레이 패널에 인가하는 유지방전펄스의 스위칭을 안정화시키는 스위칭 안정화 수단을 포함하는 것을 특징으로 한다.
바람직하게는, 상기 스위칭 안정화 수단은, 상기 플라즈마 디스플레이 패널로부터 에너지를 회수할 때 상기 에너지 회수 수단의 제1 에너지 회수용 커패시터와, 상기 스위칭 안정화 수단의 제2 에너지 회수용 커패시터가 병렬 연결 상태가 되도록 함으로써 상기 에너지를 각각 다른 경로를 거쳐 상기 제1,2 에너지 회수용 커패시터에 회수하고, 상기 회수된 에너지를 상기 플라즈마 디스플레이 패널에 공급할 때에는 상기 제1 에너지 회수용 커패시터와 제2 에너지 회수용 커패시터가 직 렬 연결된 상태가 되도록 함으로써 상기 에너지를 하나의 경로를 거쳐 상기 플라즈마 디스플레이 패널에 공급하는 것이 가능하다.
바람직하게는, 상기 스위칭 안정화 수단은, 상기 제2 에너지 회수용 커패시터; 상기 제2 에너지 회수용 커패시터의 일측 단자에 대해 병렬로 전기적으로 연결된 2개의 스위치들; 및 상기 제2 에너지 회수용 커패시터의 타측 단자와 상기 제1 에너지 회수용 커패시터의 일측 단자 사이에 전기적으로 연결된 다이오드를 포함하는 것이 가능하다.
바람직하게는, 상기 스위칭 안정화 수단의 다이오드의 애노드가 상기 제1 에너지 회수용 커패시터의 일측 단자에 연결되고 상기 다이오드의 캐소드가 상기 제2 에너지 회수용 커패시터의 타측 단자에 연결되어, 상기 에너지를 상기 제2 에너지 회수용 커패시터로 회수하는 경로를 형성하는 것이 가능하다.
바람직하게는, 상기 스위칭 안정화 수단은, 상기 에너지 회수 수단에 연결된 캐소드와 접지단자에 연결된 애노드를 갖는 다이오드; 및 상기 에너지 회수 수단에 연결된 다이오드와 유지방전 전압단자에 연결된 캐소드를 가진 다이오드를 더 포함하는 것이 가능하다.
본 발명에 의하면, 본 발명에 의한 플라즈마 디스플레이 패널의 에너지 회수 회로는, 기존의 에너지 회수 회로에, 1개의 다이오드와 2개의 스위치 및 1개의 에너지 회수용 커패시터를 가진 스위칭 안정화 수단을 추가로 연결되도록 구성된다. 따라서 본 발명은 패널의 커패시터(CP)에서 회수하는 에너지를, 병렬 연결 상태인 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 각각 나뉘어 회수하고, 상기 회수된 에너지를 다시 패널(CP)에 공급할 때에는 제1,2 에너지 회수용 커패시터(CR1),(CR2)가 직렬 연결된 상태로 2Vcr의 전압을 에너지원으로서 보조 인덕터(LR)와 패널의 커패시터(CP)에 의해 형성되는 LC 공진회로를 통하여 공급한다.
그 결과, 유지방전전압(Vsus)을 인가하기 위한 스위치(SW2)의 드레인과 소스 양단에 스위칭 순간에 인가되는 전압의 차이를 최소화함으로써 유지방전전압을 패널에 인가할 때 하드 스위칭이 발생하는 것을 방지하여 스위칭을 보다 안정화시킬 수 있다. 또한 하드 스위칭으로 인하여 발생하는 회로의 스위칭 노이즈와 EMI 노이즈를 감소시킬 수가 있으므로 회로의 구동 신뢰성을 높일 수가 있다.
이하, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 에너지 회수 회로를 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도이고, 도 5는 도 4의 에너지 회수 회로에 적용된 유지방전전압 펄스 및 스위치 제어신호의 타이밍도이며, 도 6은 도 4의 에너지 회수 회로의 유지방전전압 펄스를 나타낸 실제적인 파형도이다.
도 4를 참조하면, 본 발명의 에너지 회수 회로(40)는 에너지 회수 수단(41)과, 스위칭 안정화 수단(43)을 포함하여 구성된다.
여기서, 에너지 회수 수단(41)은 도 1의 에너지 회수 회로(10)와 동일한 구조를 가진다. 스위칭 안정화 수단(43)은 제5,6 스위치(SW5),(SW6), 제3 다이오드(D3), 에너지 회수용 커패시터(CR2)를 포함하며, 에너지 회수 수단(41)의 에너지 회수용 커패시터(CR1)와 제3 스위치(SW3) 사이의 노드와, 제1 스위치(SW1) 사이에 전기적으로 연결된다. 즉, 에너지 회수 수단(41)의 제1 에너지 회수용 커패시터(CR1)와 제3 스위치(SW3) 사이의 노드는 제5 스위치(SW5)와 제6 스위치(SW6)를 순차적으로 거쳐 접지되고 아울러 제3 다이오드(D3)와 제2 에너지 회수용 커패시터(CR2)를 순차적으로 거쳐 제5 스위치(SW5)와 제6 스위치(SW6) 사이의 노드에 전기적으로 연결된다. 제3 다이오드(D3)의 애노드가 제1 에너지 회수용 커패시터(CR1)와 제3 스위치(SW3) 사이의 노드에 접속되고 제3 다이오드(D3)의 캐소드가 제2 에너지 회수용 커패시터(CR2)와 제1 스위치(SW1) 사이의 노드에 접속된다.
한편, 직렬 연결된 제1 스위치(SW1) 및 제1 다이오드(D1)의 쌍과, 제3 스위치(SW3) 및 제2 다이오드(D2)의 쌍은 회로 연결에 있어서 그 순서가 서로 변경되어도 후술하는 바와 같은 에너지 회수 회로(40)의 동작을 동일하게 수행할 수 있다. 또한, 에너지 회수 회로(40)에 사용된 스위치들, 커패시터들, 다이오드들 등은 전류 용량 등에 따라 복수개로 구성될 수도 있다.
이와 같이 구성되는 에너지 회수 회로(40)의 동작을 도 5에 도시된 바와 같이, 4개의 단계(T1~T4)로 구분하여 설명하기로 한다.
제1 단계(T1)는, 패널에 유지방전전압(Vsus)을 인가하기 전에 유지방전펄스의 레벨이 접지전압(GND) 레벨에서 유지방전전압(Vsus) 레벨로 천이되는 단계로서, 변위전류와 일부 방전전류가 발생하는 단계이다. 먼저, 지속적인 에너지 회수 회로의 동작에 의하여 제4 단계(T4)에서 에너지를 회수하여 2개의 제1,2 에너지 회수용 커패시터(CR1),(CR2) 각각에 전압(Vcr)이 충전되어 있다고 가정한다. 제1 단계(T1)에서, 제1,5 스위치(SW1),(SW5)를 하이레벨의 제1,5 스위치 제어신호에 의해 턴온시키고, 제2,3,4,6 스위치(SW2),(SW3),(SW4),(SW6)를 로우레벨의 제2,3,4,6 스위치 제어신호에 의해 턴오프시킨다. 이에 따라 제1 에너지 회수용 커패시터(CR1)는 제5 스위치(SW5), 제2 에너지 회수용 커패시터(CR2), 제1 스위치(SW1), 제1 다이오드(D1), 보조 인덕터(LR)를 거쳐 패널의 커패시터(CP)에 전기적으로 연결된 상태가 된다. 이때, 전류가 보조 인덕터(LR)와 패널 커패시터(CP)의 LC공진에 의하여 패널 커패시터(CP)로 공급된다. 상기 패널 커패시터(CP)의 일측단에 해당하는 노드(Y)의 유지방전펄스 전압은 제1 에너지 회수용 커패시터(CR1)에 충전된 전압(Vcr)과 제2 에너지 회수용 커패시터(CR2)에 충전된 전압(Vcr)의 합에 해당하는 전압(2Vcr)이다. 여기서, 전압(Vcr)은 유지방전전압(Vsus)의
Figure 112007068391963-pat00002
에 해당하는 전압(
Figure 112007068391963-pat00003
Vsus)으로, 이론적으로 노드(Y)에 인가 가능한 전압은 전압(2Vcr)의 2배까지 상승하여 최대 전압(2Vsus)이지만, 실제로는 회로 자체의 저항성분과 스위치 소자 자체의 저항 성분으로 인하여 전압(2Vsus)까지 상승하지 못한다. 그러나 유지방전전압(Vsus)보다 높은 전압을 인가할 수가 있다. 따라서 LC공진에 의한 시정수를 계산하여 스위칭 제어시간을 제어함으로써 이상적인 스위칭을 할 수가 있다.
제2 단계(T2)는, 노드(Y)에 유지방전전압(Vsus)을 지속적으로 인가하는 단계 로서, 방전전류를 패널(CP)에 공급하는 단계이다. 제2 단계(T2)에서, 제2,6 스위치(SW2),(SW6)를 하이레벨의 제2,6 스위치 제어신호에 의해 턴온시키고, 제1,3,4,5 스위치(SW1),(SW3),(SW4),(SW5)를 로우레벨의 제1,3,4,5 스위치 제어신호에 의해 턴오프시킨다. 이때, 유지방전전압(Vsus)은 제2 스위치(SW2)를 통하여 패널(CP)에 바로 공급되며, 필요한 방전전류도 제2 스위치(SW2)를 통하여 상기 패널(CP)로 흐른다. 따라서 이 구간 동안에 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)으로 계속 유지된다.
한편, 제6 스위치(SW6)를 턴온시키는 것은 제2 에너지 회수용 커패시터(CR2)의 일측 단자, 즉 부(-) 단자를 접지로 고정시키기 위함이다. 이와 같은 제6 스위치(SW6)의 동작은 제1 단계(T1)를 제외하고 후속의 단계들(T2),(T3),(T4)에서 계속 진행된다.
제3 단계(T3)는, 상기 패널(CP)에 공급되었던 에너지를 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 회수하는 단계로서, 변위전류는, 노드(Y)의 전압이 상승하는 때와 달리, 패널(CP)이 전류공급원으로서 동작한다. 이를 위하여, 제3,6 스위치(SW3),(SW6)를 하이레벨의 제3,6 스위치 제어신호에 의해 턴온시키고, 제1,2,4,5 스위치(SW1),(SW2),(SW4),(SW5)를 로우레벨의 제1,2,4,5 스위치 제어신호에 의하여 턴오프시킨다. 이에 따라 패널(CP)에서 회수되는 전류는 2개의 경로를 거쳐 회수용 커패시터에 회수된다. 즉, 전류는 패널(CP)에서 보조 인덕터(LR), 제2 다이오드(D2), 제3 스위치(SW3)를 거쳐 제1 에너지 회수용 커패시터(CR1)로 흐르고 아울러 보조 인덕터(LR), 제2 다이오드(D2), 제3 스위치(SW3), 제3 다이오드(D3)를 거 쳐 제2 에너지 회수용 커패시터(CR2)로 흐른다. 그러므로 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)에서 접지전압(GND)으로 감소한다.
따라서 에너지 회수 때(T3)에는 패널(CP)의 에너지가 각각 다른 전류경로를 거쳐 2개의 에너지 회수용 커패시터(CR1),(CR2)에 회수되고, 에너지 공급 때(T1)에는 에너지 회수 커패시터의 에너지가 하나의 전류경로를 거쳐 패널에 공급된다. 이렇게 에너지가 회수됨에 따라 2개의 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 회수되는 에너지는 제3 다이오드(D3)의 전압감소치 차이만 존재한다.
제4 단계(T4)는, 접지전압(GND)을 패널(CP)에 인가하는 단계로서, 제4,6 스위치(SW4),(SW6)를 하이레벨의 제4,6 스위치 제어신호에 의해 턴온시키고, 제1,2,3,5 스위치(SW1),(SW2),(SW3),(SW5)를 로우레벨의 제1,2,3,5 스위치 제어신호에 의하여 턴오프시킴으로써 노드(Y)에 제4 스위치(SW4)를 거쳐 접지전압(GND)을 인가한다. 그러므로 노드(Y)의 유지방전펄스 전압은 접지전압(GND)으로 계속 유지된다.
이때, X전극을 통하여 유지방전전압(Vsus)이 공급되는데, 제1,2,3 단계(T1),(T2),(T3)에서 설명한 바와 같이 동작한다. 따라서 이러한 스위치 동작은, X전극에 유지방전전압(Vsus)을 공급하기 위한 각 단계가 완료될 때까지 계속 진행된다. 이후 이러한 단계(T1 ~ T4)는 필요한 유지방전 펄스의 회수만큼 반복 진행된다.
따라서 본 발명의 에너지 회수 회로(40)가 상기한 바와 같이 스위치 동작을 하면, 패널(CP)로부터 회수되는 에너지는 병렬 상태가 된 제1,2 에너지 회수용 커 패시터(CR1),(CR2)에 각각 나뉘어 회수되고, 상기 회수된 에너지가 다시 패널(CP)에 공급될 때에는 제1,2 에너지 회수용 커패시터(CR1),(CR2)가 직렬 연결된 상태로 2Vcr의 전압이 에너지원으로서 보조 인덕터(LR)와 패널 커패시터(CP)에 의해 형성되는 LC공진회로를 통하여 공급된다.
통상, 커패시터 전압(Vcr)이
Figure 112007068391963-pat00004
Vsus이면, 패널의 커패시터(CP)로 공급하기 위한 에너지 회수용 커패시터의 전압(2Vcr)은 2 X
Figure 112007068391963-pat00005
Vsus 이므로 Vsus와 같다. 즉, 종례의 기술보다 충분히 높은 에너지원을 가진 에너지 회수용 커패시터의 전압을 전원으로 이용하여 보조 인덕터(LR)와 패널 커패시터(CP)에 의한 LC공진을 통하여 패널의 커패시터(CP)에 변위전류를 공급하는 것이 가능하다. 따라서 각 단계별 스위칭 시간의 설정을 적절히 설정함으로써 소프트 스위칭이 가능하다.
또한, 에너지 회수 단계인 제3 단계(T3)에서, 2개의 에너지 회수용 커패시터(CR1),(CR2)는 병렬 연결된 상태이므로 원래의 에너지 회수용 커패시터의 전압(Vcr), 즉 전압(
Figure 112007068391963-pat00006
Vsus)에 의해 동작하기 때문에 종래의 에너지 회수 회로와 같이 보조 인덕터(LR)와 에너지 회수용 커패시터(CR1),(CR2)에 의해 낮은 전압까지 공진이 가능하다.
따라서 본 발명은 패널(CP)에 변위전류를 공급하는 단계(T1)에서, 종래의 에너지 회수 회로에 비하여 충분히 높은 에너지원을 가지고, 패널의 노드(Y)에 보다 높은 전압을 공급함으로써 노드(Y)의 유지방전펄스 전압을 예를 들어 유지방전전 압(Vsus)까지 상승시키고, 그 후에 유지방전전압(Vsus)을 제2 스위치(SW2)를 거쳐 패널에 공급하는 것이 가능하다. 그러므로 본 발명은 스위치(SW2)의 스위칭 순간에 제2 스위치(SW2)의 드레인과 소스 양단에 인가되는 전압의 차이를 최소화하여 스위칭을 보다 안정화시킬 수 있다. 따라서 도 6에 도시된 바와 같이, 노드(Y) 상의 전압이 상승하는 때에, 유지방전펄스의 하드 스위칭이 발생하는 것을 방지할 수가 있다. 그 결과, 하드 스위칭으로 인하여 발생하는 회로의 스위칭 노이즈와 EMI 노이즈를 감소시킬 수가 있고 나아가 에너지 회수 회로의 구동 신뢰성을 향상시킬 수 있다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도이다.
도 7을 참조하면, 본 발명의 에너지 회수 회로(70)는 에너지 회수 수단(71)과, 스위칭 안정화 수단(73)을 포함하여 구성된다.
여기서, 에너지 회수 수단(71)은 도 4의 에너지 회수 회로(41)와 동일한 구조를 가진다.
또한, 스위칭 안정화 수단(73)은 제4 다이오드(D4)와 제5 다이오드(D5)가 추가로 배치된 것을 제외하면 도 4의 스위칭 안정화 수단(43)과 동일한 구조를 가진다. 즉, 제4 다이오드(D4)의 애노드가 에너지 회수 수단(71)의 제1 다이오드(D1)의 캐소드에 연결되고 제4 다이오드(D4)의 캐소드가 제2 스위치(SW2)와 유지방전전압원(Vsus) 사이의 노드에 연결된다. 제5 다이오드(D5)의 캐소드가 제2 다이오드(D2)의 애노드에 연결되고 제5 다이오드(D5)의 애노드가 접지에 연결된다.
이와 같은 구조의 에너지 회수 회로(70)의 경우, 스위칭 회로의 동작 중에 노드(A)에서 발생하는 오버슈트(overshoot) 성분은 회로의 발열과 EMI 노이즈 및 소음의 원인이 된다. 이를 방지하기 위하여, 노드(A)에 유지방전전압(Vsus)보다 높은 전압이 발생하면 전류가 단방향의 제4 다이오드(D4)를 통하여 유지방전전압원(Vsus)으로 흐르고, 노드(A)에 접지전압(GND)보다 낮은 전압이 발생하면 전류가 단방향의 제5 다이오드(D5)를 통하여 접지전원(GND)으로부터 노드(A)로 흐른다. 따라서 노드(A)의 전압은 접지(GND)와 유지방전전압(Vsus) 사이의 값으로 유지된다.
이와 같이 구성되는 에너지 회수 회로(70)는, 도 4의 에너지 회수 회로(40)와 마찬가지로, 도 5에 도시된 스위치 제어 타이밍도와 동일한 방법으로 동작 가능하며, 그 동작도 거의 동일하다. 에너지 회수 회로(70)의 동작을 도 5를 참조하여 4개의 단계(T1~T4)로 구분하여 설명하기로 한다.
제1 단계(T1)는, 패널에 유지방전전압(Vsus)을 인가하기 전에 유지방전펄스의 레벨이 접지전압(GND) 레벨에서 유지방전전압(Vsus) 레벨로 천이되는 단계로서, 변위전류와 일부 방전전류가 발생하는 단계이다. 먼저, 지속적인 에너지 회수 회로의 동작에 의하여 제4 단계(T4)에서 에너지를 회수하여 2개의 에너지 회수용 커패시터(CR1),(CR2) 각각에 전압(Vcr)이 충전되어 있다고 가정한다. 제1 단계(T1)에서, 제1,5 스위치(SW1),(SW5)를 하이레벨의 제1,5 스위치 제어신호에 의해 턴온시키고, 제2,3,4,6 스위치(SW2),(SW3),(SW4),(SW6)를 로우레벨의 제2,3,4,6 스위치 제어신호에 의해 턴오프시킨다. 이에 따라 제1 에너지 회수용 커패시터(CR1)는 제5 스위치(SW5), 제2 에너지 회수용 커패시터(CR2), 제1 스위치(SW1), 제1 다이오 드(D1), 보조 인덕터(LR)를 거쳐 패널의 커패시터(CP)에 전기적으로 연결된 상태가 된다. 이때, 전류가 보조 인덕터(LR)와 패널 커패시터(CP)의 LC공진에 의하여 패널(CP)에 공급된다. 상기 패널 커패시터(CP)의 일측단에 해당하는 노드(Y)의 유지방전펄스 전압은 제1 에너지 회수용 커패시터(CR1)에 충전된 전압(Vcr)과 제2 에너지 회수용 커패시터(CR2)에 충전된 전압(Vcr)의 합에 해당하는 전압(2Vcr)이다. 여기서, 전압(Vcr)은 유지방전전압(Vsus)의
Figure 112007068391963-pat00007
에 해당하는 전압(
Figure 112007068391963-pat00008
Vsus)으로, 이론적으로 노드(Y)에 인가 가능한 전압은 전압(2Vcr)의 2배까지 상승하여 최대 전압(2Vsus)이지만, 실제로는 회로 자체의 저항성분과 스위치 소자 자체의 저항 성분으로 인하여 전압(2Vsus)까지 상승하지 못한다. 그러나 유지방전전압(Vsus)보다 높은 전압을 인가할 수가 있다. 따라서 LC공진에 의한 시정수를 계산하여 스위칭 제어시간을 제어함으로써 이상적인 스위칭을 할 수가 있다.
이때 동일한 회로 및 전기적 값을 갖도록 설계가 되고, 이 값에 의하여 정확하게 제어되는 타이밍도에 의하여 제어된다고 하여도, 패널의 방전하는 셀의 숫자가 다르면, 제1 단계(T1)의 상승하는 동안에 노드(Y) 및 노드(A)의 전압 파형의 일시적으로 유지방전전압(Vsus)을 상회하는 경우를 피하기가 어렵다. 이는 방전하는 셀의 수가 클수록 패널 커패시터(CP)의 값이 증가하여 에너지 회수회로의 LC 공진회로 시정수가 달라지기 때문에 발생하는 것으로, 노드(Y)와 노드(A)의 구동파형에서 오버슈트(overshoot)가 발생하고 회로의 발열을 초래할 수 있다. 이러한 이유로 오버슈트(overshoot)가 발생하면 제4 다이오드(D4)가 동작하여 유지방전전압(Vsus) 이상으로 동작하는 것을 제한한다.
제2 단계(T2)는, 노드(Y)에 유지방전전압(Vsus)을 지속적으로 인가하는 단계로서, 방전전류를 패널(CP)에 공급하는 단계이다. 제2 단계(T2)에서, 제2,6 스위치(SW2),(SW6)를 하이레벨의 제2,6 스위치 제어신호에 의해 턴온시키고, 제1,3,4,5 스위치(SW1),(SW3),(SW4),(SW5)를 로우레벨의 제1,3,4,5 스위치 제어신호에 의해 턴오프시킨다. 이때, 유지방전전압(Vsus)은 제2 스위치(SW2)를 통하여 패널(CP)에 바로 공급되며, 필요한 방전전류도 제2 스위치(SW2)를 통하여 상기 패널 커패시터(CP)에 흐른다. 따라서 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)으로 계속 유지된다.
한편, 제6 스위치(SW6)를 턴온시키는 것은 제2 에너지 회수용 커패시터(CR2)의 일측 단자, 즉 부(-) 단자를 접지로 고정시키기 위함이다. 이와 같은 제6 스위치(SW6)의 동작은 제1 단계(T1)를 제외하고 후속의 단계들(T2),(T3),(T4)에서 계속 진행된다.
제3 단계(T3)는, 상기 패널(CP)에 공급되었던 에너지를 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 회수하는 단계로서, 변위전류는, 노드(Y)의 전압이 상승하는 때와 달리, 패널의 커패시터(CP)가 전류공급원으로서 동작한다. 이를 위하여, 제3,6 스위치(SW3),(SW6)를 하이레벨의 제3,6 스위치 제어신호에 의해 턴온시키고, 제1,2,4,5 스위치(SW1),(SW2),(SW4),(SW5)를 로우레벨의 제1,2,4,5 스위치 제어신호에 의하여 턴오프시킨다. 이에 따라 패널의 커패시터(CP)에서 회수되는 전류는 2개의 경로를 거쳐 두 개의 회수용 커패시터에 회수된다. 즉, 전류는 패널의 커패시 터(CP)에서 보조 인덕터(LR), 제2 다이오드(D2), 제3 스위치(SW3)를 거쳐 제1 에너지 회수용 커패시터(CR1)로 흐르고 아울러 보조 인덕터(LR), 제2 다이오드(D2), 제3 스위치(SW3), 제3 다이오드(D3)를 거쳐 제2 에너지 회수용 커패시터(CR2)로 흐른다. 그러므로 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)에서 접지전압(GND)으로 감소한다.
이때 노드(A)의 전압이 GND 전압보다 낮아지는 경우가 발생할 수 있다. 이 경우에 제5 다이오드(D5)가 동작하여 GND 전압 보다 낮아지지 않도록 제한하여, 노드(Y)와 노드(A)의 구동파형에서 오버슈트(overshoot)가 발생을 방지하고 회로의 발열을 예방한다.
따라서 에너지 회수 때(T3)에는 패널의 에너지가 각각 다른 전류경로를 거쳐 2개의 에너지 회수용 커패시터(CR1),(CR2)에 회수되고, 에너지 공급 때(T1)에는 에너지 회수 커패시터의 에너지가 하나의 전류경로를 거쳐 패널에 공급된다. 이렇게 에너지가 회수됨에 따라 2개의 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 회수되는 에너지는 제3 다이오드(D3)의 전압감소치 차이만 존재한다.
제4 단계(T4)는, 접지전압(GND)을 패널의 커패시터(CP)에 인가하는 단계로서, 제4,6 스위치(SW4),(SW6)를 하이레벨의 제4,6 스위치 제어신호에 의해 턴온시키고, 제1,2,3,5 스위치(SW1),(SW2),(SW3),(SW5)를 로우레벨의 제1,2,3,5 스위치 제어신호에 의하여 턴오프시킴으로써 노드(Y)에 제4 스위치(SW4)를 거쳐 접지전압(GND)을 인가한다. 그러므로 노드(Y)의 유지방전펄스 전압은 접지전압(GND)으로 계속 유지된다.
이때, X전극을 통하여 유지방전전압(Vsus)이 제1,2,3 단계(T1),(T2),(T3)에서 설명한 바와 같이 동작한다. 따라서 이러한 스위치 동작은, X전극에 유지방전전압(Vsus)을 공급하기 위한 각 단계가 완료될 때까지 계속 진행된다. 이후 이러한 단계(T1 ~ T4)는 필요한 유지방전 펄스의 회수만큼 반복 진행된다.
따라서 본 발명의 에너지 회수 회로(70)가 상기한 바와 같이 스위치 동작을 하면, 패널의 커패시터(CP)에서 회수된 에너지가 병렬 연결된 상태가 된 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 각각 동일하게 나뉘어 회수되고, 상기 회수된 에너지가 다시 패널(CP)에 공급될 때에는 제1,2 에너지 회수용 커패시터(CR1),(CR2)가 직렬 연결된 상태로 2Vcr의 높은 전압이 에너지원으로서 보조 인덕터(LR)와 패널 커패시터(CP)에 의해 형성되는 LC공진회로를 통하여 공급된다. 그러므로 본 발명은 스위치 (SW2)의 스위칭 순간에 스위치(SW2)의 드레인과 소스 양단에 인가되는 전압의 차이를 최소화하여 스위칭을 안정화시킬 수 있다.
도 8은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도이다.
도 8을 참조하면, 본 발명의 에너지 회수 회로(80)는 에너지 회수 수단(81)과 스위칭 안정화 수단(83)을 포함하여 구성된다.
여기서, 에너지 회수 수단(81)은, 제2 다이오드(D2)의 애노드가 제3 스위치(SW3)와 제3 다이오드(D3) 사이의 노드에 연결되고, 제2 다이오드(D2)의 캐소드가 스위칭 안정화 수단(83)의 제5 스위치(SW5)와 제1 에너지 회수용 커패시터(CR1) 사이의 노드에 연결되는 것을 제외하면, 도 4의 에너지 회수 수단(41)과 동일한 구조를 가진다.
또한 스위칭 안정화 수단(83)은 도 4의 스위칭 안정화 수단(43)과 동일한 구조를 가진다.
이와 같은 구조를 가진 에너지 회수 회로(80)의 경우, 제3 단계(T3)에서 에너지가 회수되는 경로만 일부 변경되는 것을 제외하면 도 4의 에너지 회수 회로(40)와 같이 동작시킬 수가 있다. 즉, 패널의 커패시터(CP)로부터 회수되는 에너지는 보조 인덕터(LR), 제3 스위치(SW3), 제2 다이오드(D2), 제1 에너지 회수용 커패시터(CR1)로 형성되는 경로와, 보조 인덕터(LR), 제3 스위치(SW3), 제3 다이오드(D3), 제2 에너지 회수용 커패시터(CR2), 제6 스위치(SW6)로 형성되는 경로를 가진다.
이와 같이 구성되는 에너지 회수 회로(80)는, 도 4의 에너지 회수 회로(40)와 마찬가지로, 도 5에 도시된 스위치 제어 타이밍도와 동일한 방법으로 동작 가능하며, 그 동작도 거의 동일하다. 에너지 회수 회로(80)의 동작을 도 5를 참조하여 4개의 단계(T1~T4)로 구분하여 설명하기로 한다.
제1 단계(T1)는, 패널에 유지방전전압(Vsus)을 인가하기 전에 유지방전펄스의 레벨이 접지전압(GND) 레벨에서 유지방전전압(Vsus) 레벨로 천이되는 단계로서, 변위전류와 일부 방전전류가 발생하는 단계이다. 먼저, 지속적인 에너지 회수 회로의 동작에 의하여 제4 단계(T4)에서 에너지를 회수하여 2개의 에너지 회수용 커패시터(CR1),(CR2) 각각에 전압(Vcr)이 충전되어 있다고 가정한다. 제1 단계(T1)에 서, 제1,5 스위치(SW1),(SW5)를 하이레벨의 제1,5 스위치 제어신호에 의해 턴온시키고, 제2,3,4,6 스위치(SW2),(SW3),(SW4),(SW6)를 로우레벨의 제2,3,4,6 스위치 제어신호에 의해 턴오프시킨다. 이에 따라 제1 에너지 회수용 커패시터(CR1)는 제5 스위치(SW5), 제2 에너지 회수용 커패시터(CR2), 제1 다이오드(D1), 제1 스위치(SW1), 보조 인덕터(LR)를 거쳐 패널의 커패시터(CP)에 전기적으로 연결된 상태가 된다. 이때, 전류가 보조 인덕터(LR)와 패널 커패시터(CP)의 LC공진에 의하여 패널(CP)에 공급된다. 상기 패널(CP)의 일측단에 해당하는 노드(Y)의 유지방전펄스 전압은 제1 에너지 회수용 커패시터(CR1)에 충전된 전압(Vcr)과 제2 에너지 회수용 커패시터(CR2)에 충전된 전압(Vcr)의 합에 해당하는 전압(2Vcr)으로, 이론적으로는 노드(Y)에 인가 가능한 전압은 전압(2Vcr)의 2배까지 상승하여 최대 전압(2Vsus)이지만, 실제로는 회로 자체의 저항성분과 스위치 소자 자체의 저항 성분으로 인하여 전압(2Vsus)까지 상승하지 못한다. 그러나 유지방전전압(Vsus)보다 높은 전압을 인가할 수가 있다. 따라서 LC공진에 의한 시정수를 계산하여 스위칭 제어시간을 제어함으로써 이상적인 스위칭을 할 수가 있다.
이때 제2 다이오드(D2) 및 제3 다이오드(D3)는 역전류가 흐르는 것을 방지한다.
제2 단계(T2)는, 노드(Y)에 유지방전전압(Vsus)을 지속적으로 인가하는 단계로서, 방전전류를 패널의 커패시터(CP)에 공급하는 단계이다. 제2 단계(T2)에서, 제2,6 스위치(SW2),(SW6)를 하이레벨의 제2,6 스위치 제어신호에 의해 턴온시키고, 제1,3,4,5 스위치(SW1),(SW3),(SW4),(SW5)를 로우레벨의 제1,3,4,5 스위치 제어신 호에 의해 턴오프시킨다. 이때, 유지방전전압(Vsus)은 제2 스위치(SW2)를 통하여 패널(CP)에 바로 공급되며, 필요한 방전전류도 제2 스위치(SW2)를 통하여 상기 패널(CP)에 흐른다. 따라서 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)으로 계속 유지된다.
한편, 제6 스위치(SW6)를 턴온시키는 것은 제2 에너지 회수용 커패시터(CR2)의 일측 단자, 즉 부(-) 단자를 접지로 고정시키기 위함이다. 이와 같은 제6 스위치(SW6)의 동작은 제1 단계(T1)를 제외하고 후속의 단계들(T2),(T3),(T4)에서 계속 진행된다.
제3 단계(T3)는, 상기 패널(CP)에 공급되었던 에너지를 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 회수하는 단계로서, 변위전류는, 노드(Y)의 전압이 상승하는 때와 달리, 패널의 커패시터(CP)가 전류공급원으로서 동작한다. 이를 위하여, 제3,6 스위치(SW3),(SW6)를 하이레벨의 제3,6 스위치 제어신호에 의해 턴온시키고, 제1,2,4,5 스위치(SW1),(SW2),(SW4),(SW5)를 로우레벨의 제1,2,4,5 스위치 제어신호에 의하여 턴오프시킨다. 이에 따라 패널의 커패시터(CP)에서 회수되는 전류는 2개의 경로를 거쳐 회수용 커패시터에 회수된다. 즉, 전류는 패널의 커패시터(CP)에서 보조 인덕터(LR), 제3 스위치(SW3), 제2 다이오드(D2)를 거쳐 제1 에너지 회수용 커패시터(CR1)로 흐르고, 아울러 보조 인덕터(LR), 제3 스위치(SW3), 제3 다이오드(D3), 제2 에너지 회수용 커패시터(CR2)를 거쳐 제6 스위치(SW6)로 흐른다. 그러므로 노드(Y)의 유지방전펄스 전압은 유지방전전압(Vsus)에서 접지전압(GND)으로 감소한다.
따라서 에너지 회수 때(T3)에는 패널의 에너지가 각각 다른 전류경로를 거쳐 2개의 에너지 회수용 커패시터(CR1),(CR2)에 회수되고, 에너지 공급 때(T1)에는 에너지 회수 커패시터의 에너지가 하나의 전류경로를 거쳐 패널에 공급된다.
제4 단계(T4)는, 접지전압(GND)을 패널의 커패시터(CP)에 인가하는 단계로서, 제4,6 스위치(SW4),(SW6)를 하이레벨의 제4,6 스위치 제어신호에 의해 턴온시키고, 제1,2,3,5 스위치(SW1),(SW2),(SW3),(SW5)를 로우레벨의 제1,2,3,5 스위치 제어신호에 의하여 턴오프시킴으로써 노드(Y)에 제4 스위치(SW4)를 거쳐 접지전압(GND)을 인가한다. 그러므로 노드(Y)의 유지방전펄스 전압은 접지전압(GND)으로 계속 유지된다.
이때, X전극을 통하여 유지방전전압(Vsus)이 제1,2,3 단계(T1),(T2),(T3)에서 설명한 바와 같이 동작한다. 따라서 이러한 스위치 동작은, X전극에 유지방전전압(Vsus)을 공급하기 위한 각 단계가 완료될 때까지 계속 진행된다. 이후 이러한 단계(T1 ~ T4)는 필요한 유지방전 펄스의 회수만큼 반복 진행된다.
따라서 본 발명의 에너지 회수 회로(80)가 상기한 바와 같이 스위치 동작을 하면, 패널의 커패시터(CP)에서 회수된 에너지가 병렬 연결된 상태가 된 제1,2 에너지 회수용 커패시터(CR1),(CR2)에 각각 나뉘어 회수되고, 상기 회수된 에너지가 다시 패널(CP)에 공급될 때에는 제1,2 에너지 회수용 커패시터(CR1),(CR2)가 직렬 연결된 상태로 2Vcr의 높은 전압이 에너지원으로서 보조 인덕터(LR)와 커패시터(CP)에 의해 형성되는 LC공진회로를 통하여 공급된다. 그러므로 본 발명은 스위치 (SW2)의 스위칭 순간에 스위치(SW2)의 드레인과 소스 양단에 인가되는 전압의 차이를 최소화하여 스위칭을 안정화시킬 수 있다.
한편, 본 발명은 도시된 도면과 상세한 설명에 기술된 내용에 한정하지 않으며 본 발명의 사상을 벗어나지 않는 범위 내에서 다양한 형태의 변형도 가능함은 이 분야에 통상의 지식을 가진 자에게는 자명한 사실이다.
도 1은 종래의 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도.
도 2는 도 1에 도시된 에너지 회수 회로의 유지방전전압 펄스와 스위치 제어신호의 타이밍도.
도 3은 도 1에 도시된 에너지 회수 회로의 유지방전전압 펄스를 나타낸 실제적인 파형도.
도 4는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도.
도 5는 도 4의 에너지 회수 회로에 적용된 유지방전전압 펄스 및 스위치 제어신호의 타이밍도.
도 6은 도 4의 에너지 회수 회로의 유지방전전압 펄스를 나타낸 실제적인 파형도.
도 7은 본 발명의 다른 실시예에 의한 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도.
도 8은 본 발명의 또 다른 실시예에 의한 플라즈마 디스플레이 패널의 에너지 회수 회로를 나타낸 회로도.

Claims (5)

  1. 삭제
  2. 플라즈마 디스플레이 패널로부터 에너지를 회수하여 저장하는 에너지 회수 수단; 및 상기 에너지 회수 수단에 전기적으로 연결되어, 상기 플라즈마 디스플레이 패널에 인가하는 유지방전펄스의 스위칭을 안정화시키는 스위칭 안정화 수단을 포함하는 플라즈마 디스플레이 패널의 에너지 회수 회로에 있어서,
    상기 플라즈마 디스플레이 패널로부터 에너지를 회수할 때에는 상기 에너지 회수 수단의 제1 에너지 회수용 커패시터와, 상기 스위칭 안정화 수단의 제2 에너지 회수용 커패시터가 병렬 연결 상태가 되도록 함으로써 상기 에너지를 각각 다른 경로를 거쳐 상기 제1,2 에너지 회수용 커패시터에 회수하고,
    상기 회수된 에너지를 상기 플라즈마 디스플레이 패널에 공급할 때에는 상기 제1 에너지 회수용 커패시터와 제2 에너지 회수용 커패시터가 직렬 연결된 상태가 되도록 함으로써 상기 에너지를 하나의 경로를 거쳐 상기 플라즈마 디스플레이 패널에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로.
  3. 제2항에 있어서, 상기 스위칭 안정화 수단은,
    상기 제2 에너지 회수용 커패시터;
    상기 제2 에너지 회수용 커패시터의 일측 단자에 대해 병렬로 전기적으로 연결된 2개의 스위치들; 및
    상기 제2 에너지 회수용 커패시터의 타측 단자와 상기 제1 에너지 회수용 커패시터의 일측 단자 사이에 전기적으로 연결된 다이오드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로.
  4. 제3항에 있어서, 상기 스위칭 안정화 수단의 다이오드의 애노드가 상기 제1 에너지 회수용 커패시터의 일측 단자에 연결되고 상기 다이오드의 캐소드가 상기 제2 에너지 회수용 커패시터의 타측 단자에 연결되어, 상기 에너지를 상기 제2 에너지 회수용 커패시터로 회수하는 경로를 형성하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로.
  5. 제2항 내지 제4항 중 어느 한 항에 있어서, 상기 스위칭 안정화 수단은,
    상기 에너지 회수 수단에 연결된 캐소드와 접지단자에 연결된 애노드를 갖는 다이오드; 및
    상기 에너지 회수 수단에 연결된 애노드와 유지방전 전압단자에 연결된 캐소드를 가진 다이오드를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로.
KR1020070095981A 2007-09-20 2007-09-20 플라즈마 디스플레이 패널의 에너지 회수 회로 KR101174719B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070095981A KR101174719B1 (ko) 2007-09-20 2007-09-20 플라즈마 디스플레이 패널의 에너지 회수 회로
PCT/KR2008/005609 WO2009038419A1 (en) 2007-09-20 2008-09-22 Energy recovery circuit for plasma display panel
US12/733,716 US8304997B2 (en) 2007-09-20 2008-09-22 Energy recovery circuit for plasma display panel
CN2008801077535A CN101802896B (zh) 2007-09-20 2008-09-22 用于等离子体显示面板的能量恢复电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070095981A KR101174719B1 (ko) 2007-09-20 2007-09-20 플라즈마 디스플레이 패널의 에너지 회수 회로

Publications (2)

Publication Number Publication Date
KR20090030585A KR20090030585A (ko) 2009-03-25
KR101174719B1 true KR101174719B1 (ko) 2012-08-21

Family

ID=40696860

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070095981A KR101174719B1 (ko) 2007-09-20 2007-09-20 플라즈마 디스플레이 패널의 에너지 회수 회로

Country Status (1)

Country Link
KR (1) KR101174719B1 (ko)

Also Published As

Publication number Publication date
KR20090030585A (ko) 2009-03-25

Similar Documents

Publication Publication Date Title
JP4299539B2 (ja) 昇圧機能を持つエネルギー回収回路とこれを利用したエネルギー效率化方法
KR100590301B1 (ko) 전력 손실을 감소시킬 수 있는 구조를 갖는 표시 패널구동 장치
US20060038750A1 (en) Driving apparatus of plasma display panel and plasma display
US7078866B2 (en) Plasma display panel and method for driving the same
JP2006058855A (ja) プラズマディスプレイパネルとその駆動方法
JP4953563B2 (ja) ディスプレーパネル駆動システムの単一サイド駆動装置及びその設計方法
JP4338766B2 (ja) プラズマディスプレイパネル駆動回路
US7307601B2 (en) Driving method and device of plasma display panel and plasma display device
US7221334B2 (en) Energy recovery circuit of plasma display panel and driving apparatus of plasma display panel including energy recovery circuit
KR100612508B1 (ko) 플라즈마 표시 패널의 구동 장치
KR101174719B1 (ko) 플라즈마 디스플레이 패널의 에너지 회수 회로
US8304997B2 (en) Energy recovery circuit for plasma display panel
KR100467450B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 구동 방법
KR100665250B1 (ko) 플라즈마 디스플레이 패널을 위한 구동회로 및 전원장치
KR101174720B1 (ko) 플라즈마 디스플레이 패널의 에너지 회수 회로
JP4504304B2 (ja) プラズマ表示装置及びその駆動装置
KR100748983B1 (ko) 플라즈마 디스플레이 장치
KR100658344B1 (ko) 플라즈마 디스플레이 패널의 에너지 회수장치
JP2006259061A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR100743716B1 (ko) 플라즈마 디스플레이 장치
JP2007058219A (ja) プラズマディスプレイ装置及びその駆動方法
JP2007058224A (ja) プラズマディスプレイパネル駆動装置及び方法
KR20010002189A (ko) 멀티스텝형 에너지 회수회로
JP2007011099A (ja) 容量性負荷駆動回路
US20100194729A1 (en) Driving circuit of plasma display panel and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee