KR101134812B1 - 차동 듀플렉서를 위한 공통 모드 신호 감쇠 - Google Patents

차동 듀플렉서를 위한 공통 모드 신호 감쇠 Download PDF

Info

Publication number
KR101134812B1
KR101134812B1 KR1020107007820A KR20107007820A KR101134812B1 KR 101134812 B1 KR101134812 B1 KR 101134812B1 KR 1020107007820 A KR1020107007820 A KR 1020107007820A KR 20107007820 A KR20107007820 A KR 20107007820A KR 101134812 B1 KR101134812 B1 KR 101134812B1
Authority
KR
South Korea
Prior art keywords
differential
duplexer
circuit
components
signal
Prior art date
Application number
KR1020107007820A
Other languages
English (en)
Other versions
KR20100061529A (ko
Inventor
조세 카바닐라스
프라세드 에스. 구뎀
사이 총 곽
데이비드 러브
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20100061529A publication Critical patent/KR20100061529A/ko
Application granted granted Critical
Publication of KR101134812B1 publication Critical patent/KR101134812B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/50Circuits using different frequencies for the two directions of communication
    • H04B1/52Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/18Input circuits, e.g. for coupling to an antenna or a transmission line

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)
  • Networks Using Active Elements (AREA)
  • Filters And Equalizers (AREA)
  • Amplifiers (AREA)

Abstract

차동 듀플렉서로부터 요구되지 않은 신호 컴포넌트들을 감쇠시키기 위한 기술들이 기재된다. 듀플렉서는 RX+ 및 RX- 포트들에서 차동 수신된 신호를 제공한다. 이 차동 수신된 신호는 요구되지 않은 공통 모드 신호를 포함하는데, 이는 송신 신호로부터 유래할 수 있다. 공통 모드 신호는 RX+ 및 RX- 포트들에 커플링된 임피던스 매칭 네트워크 내의 공통 모드 트랩을 이용해서 감쇠된다. 매칭 네트워크는 RX+ 포트 및 제 1 노드 사이에서 커플링된 제 1 수동 회로, RX- 포트 및 제 2 노드 사이에서 커플링된 제 2 수동 회로, 및 제 1 및 2 노드들 사이에서 커플링된 공통 모드 트랩을 포함한다. 일 설계로, 공통 모드 트랩은 제 1 노드 및 공통 노드 사이에서 커플링된 제 1 인덕터, 제 2 노드 및 공통 노드 사이에서 커플링된 제 2 인덕터, 및 공통 노드 및 회로 접지 사이에서 커플링된 커패시터를 포함한다.

Description

차동 듀플렉서를 위한 공통 모드 신호 감쇠 {COMMON MODE SIGNAL ATTENUATION FOR A DIFFERENTIAL DUPLEXER}
본 출원은 2007년 9월 10일에 출원된 "COMMON MODE SIGNAL ATTENUATION FOR A DIFFERENTIAL DUPLEXER"로 명명된 미국 임시 출원 제 60/971,207호의 우선권을 청구하며, 상기 출원의 전체 개시사항이 본 출원의 개시사항의 일부로서 간주된다.
본 개시물은 일반적으로 전자장치(electronics)에 관한 것이며, 더 특정해서는 무선 통신 디바이스에서 듀플렉서(duplexer)로부터 요구되지 않은(undesired) 신호 컴포넌트들을 감쇠시키기 위한 기술들에 관한 것이다.
무선 통신 디바이스(예를 들어, 휴대 전화)는 무선 통신 시스템과 양-방향(two-way) 무선 통신을 지원하는 송신기 및 수신기를 포함할 수 있다. 데이터 송신을 위해, 송신기는 데이터와 함께 무선 주파수(RF) 캐리어 신호를 변조하여 변조된 신호를 획득할 수 있다. 송신기는 상기 변조된 신호를 추가로 필터링 및 증폭하여 송신 신호를 획득할 수 있고, 그리고나서 이 신호를 무선 채널을 통해 무선 시스템 내의 기지국(base station)들로 송신할 수 있다. 데이터 수신을 위해, 수신기는 기지국들로부터 신호들을 수신할 수 있고, 수신된 신호를 프로세싱하여 기지국에 의해 무선 디바이스로 전송된 데이터를 복원할 수 있다.
무선 시스템은 주파수 분할 이중화(frequency division duplexing; FDD)를 이용할 수 있다. FDD에서, 하나의 주파수 채널이 기지국들로부터 무선 디바이스들로의 순방향 링크(또는 다운링크)에 대해 이용될 수 있고, 다른 주파수 채널은 무선 디바이스로부터 기지국들로의 역방향 링크(또는 업링크)에 대해 이용될 수 있다. 무선 디바이스는 상기 두 주파수 채널들 상에서 데이터를 동시에 송신 및 수신할 수 있다. 무선 디바이스는 안테나로부터 수신기로 RF 입력 신호를 라우팅(routing)하고 송신기로부터 안테나로 송신 신호를 라우팅하는 듀플렉서를 포함할 수 있다. 듀플렉서는 동일한 안테나를 공유하는 송신기 및 수신기 사이의 아이솔레이션(isolaiton)을 제공한다. 이상적으로, 듀플렉서는 어떠한 송신 신호들을 수신기로 커플링해서는 안된다. 실제로는, 듀플렉서는 송신 포트 및 수신 포트 사이에서 양호한 아이솔레이션을 가질 수 없고, 상대적으로 많은 양의 송신 신호가 수신기로 커플링될 수 있다. 커플링된 송신 신호는 수신기의 성능을 떨어뜨리거나 심지어 수신기로 하여금 규격(specification)들에 부합하지 않을(fail) 수 있다.
차동(differential) 듀플렉서로부터 요구되지 않은 신호 컴포넌트들을 감쇠시키기 위한 기술들이 여기에 기재된다. 차동 듀플렉서는 송신 포트에서 송신기로부터 송신 신호를 수신할 수 있고 안테나 포트에서 RF 출력 신호를 제공할 수 있다. 차동 듀플렉서는 안테나 포트에서 안테나로부터 싱글-엔디드(single-ended) RF 입력 신호를 추가로 수신할 수 있고 차동 수신(RX+ 및 RX-) 포트들에서 차동 수신된 신호를 제공할 수 있다. 차동 수신된 신호는 송신 신호 및/또는 RF 입력 신호로부터 유래한 요구되지 않은 공통 모드 신호를 포함할 수 있다. 공통 모드 신호는 RX+ 및 RX- 포트들에서 동일한 위상을 가지는 신호 컴포넌트들로 구성된다.
일 양상으로, 공통 모드 신호는 듀플렉서의 RX+ 및 RX- 포트들에 커플링된 임피던스 매칭 네트워크(impedance matiching network) 내의 공통 모드 트랩(trap)을 이용해서 감쇠될 수 있다. 매칭 네트워크는 RX+ 포트 및 제 1 노드 사이에서 커플링된 제 1 수동 회로, RX- 포트 및 제 2 노드 사이에서 커플링된 제 2 수동 회로, 및 제 1 및 제 2 노드들 사이에서 커플링된 션트(shunt) 회로 컴포넌트를 포함할 수 있다. 저잡음 증폭기(low noise amplifier;LNA)는 제 1 및 제 2 노드들에 커플링된 차동 입력을 가질 수 있다. 션트 회로 컴포넌트는 공통 모드 트랩으로 대체될 수 있다.
일 설계로, 공통 모드 트랩은 제 1 노드 및 공통 노드 사이에서 커플링된 제 1 인덕터, 제 2 노드 및 공통 노드 사이에서 커플링된 제 2 인덕터, 및 공통 노드 및 회로 접지 사이에서 커플링된 커패시터를 포함할 수 있다. 다른 설계로, 공통 모드 트랩은 제 1 노드 및 공통 노드 사이에서 커플링된 제 1 커패시터, 제 2 노드 및 공통 노드 사이에서 커플링된 제 2 커패시터, 공통 노드 및 회로 접지 사이에서 커플링된 인덕터를 포함한다. 양 설계에서, RX+ 포트로부터의 공통 모드 신호 컴포넌트는 공통 모드 트랩의 제 1 직렬 LC 회로에 의해 제 1 노드에서 감쇠되고, RX- 포트로부터의 공통 모드 신호 컴포넌트는 공통 모드 트랩의 제 2 직렬 LC 회로에 의해 제 2 노드에서 감쇠된다. RX+ 및 RX- 포트들의 공통 모드 송신 신호 컴포넌트들의 양호한 감쇠를 제공하기 위해 상기 직렬 LC 회로들의 공진 주파수들은 송신 신호에 대한 주파수 범위 내에서 세팅(set)될 수 있다.
본 개시물의 다양한 양상들 및 특성들이 하기에서 더 상세히 기재된다.
도 1은 무선 통신 디바이스의 블록 다이어그램을 도시한다.
도 2는 차동 듀플렉서의 네 개의 포트들 사이의 커플링을 도시한다.
도 3은 듀플렉서에 대한 임피던스 매칭 네트워크를 도시한다.
도 4는 공통 모드 트랩을 가지는 임피던스 매칭 네트워크를 도시한다.
도 5는 공통 모드 트랩의 직렬 LC 임피던스의 플롯을 도시한다.
도 6은 공통 모드 트랩을 가지는 다른 임피던스 매칭 네트워크를 도시한다.
도 7은 공통 모드 트랩을 가지는 또 다른 임피던스 매칭 네트워크를 도시한다.
도 1은 무선 통신 디바이스(100)의 설계의 블록 다이어그램을 도시한다. 본 설계에서, 무선 디바이스(100)는 안테나(102), 트랜시버(110), 데이터 프로세서(160), 컨트롤러/프로세서(170), 및 메모리(172)를 포함한다. 트랜시버(110)는 무선 통신 시스템과의 양-방향(bi-drectional) 무선 통신을 지원하는 차동 듀플렉서(112), 수신기(120), 및 송신기(140)를 포함한다. 일반적으로, 무선 디바이스(100)는 임의의 수의 통신 시스템들 및 주파수 대역들에 대해 임의의 수의 송신기들 및 임의의 수의 수신기들을 포함할 수 있다.
트랜시버(110)에서, 듀플렉서(112)는 안테나(102)와 커플링된 안테나(Ant) 포트, 수신기(120)와 커플링된 차동 수신 (RX+ 및 RX-) 포트들, 및 송신기(140)와 커플링된 송신 (TX) 포트를 포함한다. 수신 경로 상에서, 안테나(102)는 기지국들로부터 순방향 링크 신호들을 수신하고 싱글-엔디드 RF 입력 신호를 듀플렉서(112)의 Ant 포트로 제공한다. 듀플렉서(112)는 RF 입력 신호를 Ant 포트로부터 RX+ 및 RX- 포트들로 커플링하고 차동 수신된 신호를 수신기(120)에 제공한다. 수신기(120)에서, 차동 수신된 신호는 임피던스 매칭 네트워크(122)를 통과하여, LNA(124)에 의해 증폭되고, 그리고 다운컨버터(downconverter;126)에 의해 RF로부터 기저대역으로 하향변환된다. 다운컨버터(126)는 동상(inphase;I) 및 직교(quardrature;Q) 하향변환된 신호들을 제공하며, 이는 가변 이득 증폭기(VGA;128)에 의해 증폭되고, 저역통과 필터(130)에 의해 필터링되고, 그리고 증폭기(Amp;132)에 의해 증폭된다. 증폭기(132)는 I 및 Q 아날로그 입력 신호들(Iin 및 Qin)을 데이터 프로세서(160)로 제공한다.
송신 경로 상에서, 데이터 프로세서(160)는 송신될 데이터를 프로세싱하고 I 및 Q 아날로그 출력 신호들(Iout 및 Qout)을 송신기(140)로 제공한다. 송신기(140)에서, I 및 Q 아날로그 출력 신호들은 증폭기(142)에 의해 증폭되고, 저역통과 필터(144)에 의해 필터링되고, VGA(146)에 의해 증폭되고, 그리고 업컨버터(upconverter;148)에 의해 기저대역에서 RF로 상향변환된다. 상향변환된 신호는 대역통과 필터(150)에 의해 필터링되고 그리고 전력 증폭기(PA;152)에 의해 추가로 증폭되어 송신 신호를 얻는다. 듀플렉서(112)는 TX 포트로부터 Ant 포트로 송신 신호를 라우팅하고 RF 출력 신호를 안테나(102)로 제공한다.
국부 발진기(local oscillator;LO) 생성기(158)는 주파수 하향변환에 이용되는 차동 수신 LO 신호를 생성하고 이 LO 신호를 다운컨버터(126)에 제공한다. 또한 LO 생성기(158)는 주파수 상향변환에 이용되는 차동 송신 LO 신호를 생성하고 이 LO 신호를 업컨버터(148)에 제공한다. 송신 및 수신 LO 신호들의 주파수들은 각각 데이터 송신 및 수신에 대해 이용되는 주파수 채널들의 중심 주파수들에 의해 결정될 수 있다.
도 1은 예시 트랜시버 설계를 도시한다. 일반적으로, 수신기(120) 및 송신기(140)에서 신호들의 컨디셔닝(conditioning)은 증폭기, 필터, 혼합기, 등의 하나 또는 그 이상의 스테이지들에 의해 수행될 수 있다. 이 회로 블록들은 도 1에서 도시된 구성과 상이하게 배열될 수 있다. 뿐만 아니라, 도 1에서 도시되지 않은 다른 회로 블록들도 송신기 및 수신기에서 신호들을 컨디셔닝하기 위해 이용될 수 있다. 또한 도1의 일부 회로 블록들은 생략될 수 있다. 트랜시버(110)의 전체 또는 일부분은 하나 또는 그 이상의 RF 집적 회로들(RFIC들), 혼합-신호(mixed-signal) IC들, 등에서 구현될 수 있다.
데이터 프로세서(160)는 데이터 송신 및 수신을 위한 다양한 프로세싱 유닛들을 포함할 수 있다. 컨트롤러/프로세서(170)는 무선 디바이스(100)에서 동작을 제어할 수 있다. 메모리(172)는 무선 디바이스(100)에 대한 프로그램 코드들 및 데이터를 저장할 수 있다. 데이터 프로세서(160), 컨트롤러/프로세서(170), 및/또는 메모리(172)는 하나 또는 그 이상의 주문형 반도체들(ASIC들) 및/또는 다른 IC들에서 구현될 수 있다.
차동 듀플렉서(112)는 싱글-엔디드 듀플렉서를 통해 특정한 이점들을 제공할 수 있다. 첫째, 차동 듀플렉서(112)는 차동 수신된 신호를 LNA(124)로 제공할 수 있는데, 이는 싱글-엔디드 대 차동 변환(single-ended to differential conversion)을 수행하는 밸룬(balun) 또는 일부 다른 회로에 대한 요구를 회피할 수 있다. 둘째, 차동 듀플렉서(112)는 듀플렉서의 RX+ 및 RX- 포트들에서 송신 신호의 더 양호한 저지(rejection)를 제공할 수 있다.
도 2는 차동 듀플렉서(112)의 네 개의 포트들 사이의 커플링을 도시한다. 또한 듀플렉서(112)의 Ant, TX, RX+ 및 RX- 포트들은 각각 포트들 1, 2, 3 및 4로 지칭될 수 있다. 송신기(140)로부터의 송신 신호 VTX는 TX 포트로부터 S21의 복소(complex) 이득을 가진 Ant 포트, S23의 복소 이득을 가진 RX+ 포트, 및 S24의 복소 이득을 가진 RX- 포트로 커플링된다. 안테나(102)로부터의 RF 입력 신호 VRFin는 Ant 포트로부터 S13의 복소 이득을 가진 RX+ 포트 및 S24의 복소 이득을 가진 RX- 포트로 커플링된다. RX+ 포트에서 수신된 신호 VRX +는 Ant 포트로부터 커플링된 RF 입력 신호 및 TX 포트로부터 커플링된 송신 신호 VTX로 구성된다. 또한 RX- 포트에서 수신된 신호 VRX는 Ant 포트로부터 커플링된 RF 입력 신호 및 TX 포트로부터 커플링된 송신 신호 VTX로 구성된다.
이상적으로, 이득 S21은 크고(1에 가까움), 이득들 S23 및 S24 은 매우 작거나 영이어야 한다. 이 경우에, 대부분의 송신 신호는 Ant 포트에 커플링되고, 극소수의 송신 신호가 RX+ 또는 RX- 포트로 커플링될 것이다. 이상적으로, 이득들 S13 및 S14는 크고(1에 가까움) 반대 위상들을 가진다. 이 경우, 대부분의 RF 입력 신호는 RX+ 및 RX- 포트들로 커플링될 것이다.
RX+ 및 RX- 포트들에서 차동 수신된 신호는 차동 모드 신호 VDM 및 공통 모드 신호 VCM로 분리될 수 있다. 차동 모드 신호는 RX+ 및 RX- 포트들에서 반대 위상을 가진 신호 컴포넌트들을 가진다. 공통 모드 신호는 RX+ 및 RX- 포트들에서 동일한 위상들을 가지는 신호 컴포넌트들을 가진다. 차동 모드 및 공통 모드 신호들은 RF 입력 신호 및 송신 신호로부터의 신호 컴포넌트들을 포함할 수 있다.
TX-대-RX 아이솔레이션은 듀플렉서(112)의 키 파라미터이고 수신기(120)의 선형성(linearity) 요건(requirement)들 상에 큰 영향을 준다. TX-대-RX 아이솔레이션은 TX 포트로부터 RX+ 및 RX- 포트들로 커플링된 송신 신호의 양을 결정한다. 일반적으로, 더 높은 TX-대-RX 아이솔레이션은 더 적은 송신 신호 커플링 또는 누설(leakage)을 초래하며, 그리고나서 이는 수신기(120)의 선형성 요건들을 완화(relax)할 수 있다. 이러한 선형성 요건들은 제 2차 교차점(intercept point;IP2), 제 3차 교차점(IP3), 트리플 비트(triple beat), 이득 포화(gain compression), 등의 관점에서 주어질 수 있다.
차동 듀플렉서(112)에서, TX 포트에서 일부 송신 신호는 RX+ 및 RX- 포트들로 커플링될 수 있다. Ant 포트가 종단(terminate)되면, VRX+ 신호는 오직 TX 포트로부터 RX+ 포트로 커플링된 송신 신호 컴포넌트만을 포함하고, VRX- 신호는 오직 TX 포트로부터 RX- 포트로 커플링된 송신 신호 컴포넌트만을 포함할 것이다. TX 포트로부터 RX+ 포트로의 이득 S23 의 진폭 및 위상은 TX 포트로부터 RX- 포트로의 이득 S24의 진폭 및 위상과 매치할 수 있고 또는 매치하지 않을 수도 있다. 따라서, VRX+는 VRX-에 매치할 수 있고 매치하지 않을 수도 있다.
차동 모드 신호 VDM은 RX+ 및 RX- 포트들에서 반대 위상들을 가진 신호 컴포넌트들을 포함한다. Ant 포트가 종결되면, 차동 모드 신호 VDM은 다음과 같이 표현될 수 있다:
Figure 112010022822584-pct00001
. 식(1)
공통 모드 신호 VCM은 RX+ 및 RX- 포트들에서 동일한 위상을 가지는 신호 컴포넌트들을 포함한다. Ant 포트가 종결되면, 공통 모드 신호 VCM은 다음과 같이 표현될 수 있다.
Figure 112010022822584-pct00002
. 식(2)
RX+ 및 RX- 포트들에서 송신 신호 컴포넌트들이 동일한 크기 및 위상을 가진다면, 듀플렉서(112)는 송신 신호의 무한(infinite) 차동 모드 감쇠를 제공한다. RX+ 및 RX- 포트들에서 송신 신호 컴포넌트들이 동일한 크기 그러나 반대 위상들을 가진다면, 듀플렉서(112)는 송신 신호의 무한 공통 모드 감쇠를 제공한다. 일반적으로, RX+ 포트에서 송신 신호 컴포넌트는 RX- 포트에서의 송신 신호 컴포넌트와는 상대적인 임의의 크기 및 위상을 가질 수 있다.
송신 신호에 대한 차동 모두 감쇠(DMA)의 양 및 공통 모드 감쇠(CMA)의 양은 데시벨(dB)의 단위로, 다음과 같이 주어질 수 있다.
Figure 112010022822584-pct00003
, 및 식(3)
Figure 112010022822584-pct00004
. 식(4)
이상적으로, 적은 양의 송신 신호만이 RX+ 및 RX- 포트들에서 나타나도록 하기 위해, 차동 듀플렉서(112)는 매우 높은 DMA 및 매우 높은 CMA 모두를 제공해야 한다. 그러나, 큰(large) 송신 신호 컴포넌트들이 RX+ 및 RX- 포트들에서 존재할 때 조차, 차동 듀플렉서(112)는 매우 높은 DMA 또는 매우 높은 CMA를 가질 수 있다. 높은 DMA는 큰 송신 신호 컴포넌트들이 동일한 위상을 가질 때 얻을 수 있고, 높은 CMA는 큰 송신 컴포넌트들이 반대 위상들을 가질 때 얻을 수 있다. 임의의 형태의(공통 모드 또는 차동 모드, 또는 그 둘의 조합) 큰 송신 신호 컴포넌트들은 수신기(120)에 대한 재머(jammer)들로서 동작할 수 있다. 재머들은 요구되는 신호의 대역폭 밖에 존재하는 큰 진폭의 요구되지 않은 신호들이다. 그러나, 수신기(120)의 비-선형성은 재머들로 인한 상호변조(intermodulation) 왜곡(distortion)을 발생시킬 수 있고, 상호변조 왜곡은 요구되는 신호 대역폭 내에 속하여 성능을 떨어뜨릴 수 있다. 따라서, 수신기(120)는 송신 신호로부터의 재머들의 존재 시에도 작은 요구되는 신호를 수신 가능할 필요가 있을 것이다.
차동 듀플렉서(112)는 상업적으로 이용가능한 듀플렉서일 수 있고 상대적으로 높은 DMA, 그러나 상대적으로 낮은 CMA를 가질 수 있다. 낮은 CMA로 인한 수신기(120)의 입력에서 상대적으로 큰 공통 모드(CM) 송신 신호 컴포넌트들의 존재는 차동 모드(DM) 송신 신호 컴포넌트들의 존재만큼 해로울 수 있다. 특히, 큰 CM 신호 컴포넌트들은 IP2, IP3, 트리플 비트, 이득 포화 등에 대한 선형성 요건들을 통과하는 것을 어렵게 할 수 있다. 이 선형성 요건들은 코드 분할 다중 접속(CDMA) 시스템에 대해 특히 엄격(stringent)할 수 있다.
CM 송신 신호 컴포넌트들은 양호한 성능을 달성하기 위해 감쇠되어야 한다. 밸룬 또는 트랜스포머가 듀플렉서(112)의 RX+ 및 RX- 포트들로 커플링될 수 있고 CM 송신 신호 컴포넌트들을 감쇠시키기 위해 이용될 수 있다. 그러나, 이는 비용을 증가시키고 차동 듀플렉서를 이용하기 위한 주요 이유들 중 하나를 헛되게 할 것이며, 이는 밸룬을 제거할 것이다. 대안적으로, 진정한(truly) 차동 LNA 및 후속(subsequent) 회로 블록들을 가진 진정한 차동 수신기가 이용될 수 있다. 이 경우, 공통 모드 이득은 차동 모드 이득보다 매우 작을 수 있다. CM 신호 컴포넌트들이 크기는 CM 신호 컴포넌트들이 수신기를 통해 진행하면서 감소될 수 있다. 그러나, 그러한 진정한 차동 수신기는 더 복잡하고, 더 비싸고, 더 많은 전력을 소모할 수 있다.
일 양상으로, 듀플렉서(112)의 RX+ 및 RX- 포트들로부터의 공통 모드 신호는 매칭 네트워크(112) 내의 공통 모드 트랩을 이용해서 감쇠될 수 있다. 공통 모드 트랩은 수동 회로 컴포넌트들을 이용해서 구현될 수 있고 직렬 LC 회로들을 포함할 수 있으며, 각각은 커패시터("C")와 직렬로 커플링된 인덕터("L")를 가진다. 공통 모드 트랩은 듀플렉서(112)의 차동 성능에 최소한의 영향을 주는 한편, 광범위한 주파수들에 걸쳐 CM 송신 신호 컴포넌트들뿐만 아니라 다른 CM 신호 컴포넌트들을 감쇠시킬 수 있다.
도 3은 도 1의 임피던스 매칭 네트워크(122)의 일 설계인, 임피던스 매칭 네트워크(122a)의 개략도를 도시한다. 본 설계에서, 매칭 네트워크(122a)는 커패시터들(322a 및 322b) 및 인덕터(324)를 포함한다. 커패시터(322a)는 CS의 값을 가지고 듀플렉서의 RX+ 포트 및 노드 A 사이에서 커플링된다. 커패시터(322b)는 또한 CS의 값을 가지고 듀플렉서(112)의 RX- 포트 및 노드 B 사이에서 커플링된다. 인덕터(324)는 LP의 값을 가지고 노드들 A 및 B 사이에서 커플링된다. 커패시터들(322a 및 322b)은 직렬 회로 컴포넌트들이고, 인덕터(324)는 션트 회로 컴포넌트이다. 커패시터들(322a 및 322b)의 값들 및 인덕터(324)의 값은 노드들 A 및 B에 커플링된 LNA(124)의 차동 입력 듀플렉서(112)의 RX+ 및 RX- 포트들에 대해 요구되는 임피던스 매칭을 획득하기 위해 선택될 수 있다.
도 4는 도 1의 임피던스 매칭 네트워크(122)의 다른 설계인, 임피던스 매칭 네트워크(122b)의 개략도를 도시한다. 매칭 네트워크(122b)는 듀플렉서(112)의 RX+ 및 RX- 포트들로부터의 공통 모드 신호를 감쇠시키기 위해 공통 모드 트랩을 포함한다. 도 4에 도시된 설계에서, 매칭 네트워크(122b)는 커패시터들(422a, 422b 및 426) 및 인덕터들(424b 및 424b)을 포함한다. 커패시터(422a)는 CS의 값을 가지고 RX+ 포트 및 노드 A 사이에서 커플링된다. 커패시터(422b)는 또한 CS의 값을 가지고 RX- 포트 및 노드 B 사이에서 커플링된다. 인덕터(424a)는 LP/2의 값을 가지고 노드 A 및 공통 노드 C 사이에서 커플링된다. 인덕터(424b)는 또한 LP/2의 값을 가지고 노드 B 및 공통 노드 C 사이에서 커플링된다. 커패시터(426)는 CCM의 값을 가지고 공통 노드 C 및 회로 접지 사이에서 커플링된다.
도 4의 매칭 네트워크(122b)는 도 3의 매칭 네트워크(122a)처럼 임피던스 매칭을 위한 동일한 회로 컴포넌트들을 필수적으로 포함한다. 매칭 네트워크(122a)에서 션트 인덕터(324)는 인덕터(324)의 인덕턴스의 절반을 각각 가지는 두 개의 인덕터들(424a 및 424b)로 분리된다. 공통 노드 C는 인덕터들(424a 및 424b)의 중점(center point)에 있으며 가상 접지(virtual ground)이다. 따라서, 커패시터(426)과 같은 회로 컴포넌트는 매칭 네트워크(122b)의 차동 성능을 변경하지 않고 공통 모드 C에 커플링될 수 있다.
공통 모드 트랩은 인덕터들(424a and 424b) 및 커패시터(426)를 이용해서 구현될 수 있다. 공통 모드 트랩은 (i) 인덕터(424a) 및 커패시터(426)에 의해 형성되고 노드 A에서 CM 신호 컴포넌트들을 감쇠시키기 위해 이용되는 제 1 직렬 LC 회로 및 (ii) 인덕터(424b) 및 커패시터(426)에 의해 형성되고 노드 B에서 CM 신호 컴포넌트를 감쇠시키기 위해 이용되는 제 2 직렬 LC 회로를 포함한다. 커패시터(426)는 직렬 LC 회로들 모두에 의해 공유된다. 두 개의 직렬 LC 회로들은 동일하거나 가능한 근접하게 매치되어야 한다.
차동 모드 신호 VDM에 대해, RX+ 포트에서 DM 신호 컴포넌트는 RX- 포트에서 DM 신호와 동일한 크기 그러나 반대 위상을 가진다. 커패시터(422a) 및 인덕터(424a)는 커패시터(422b) 및 인덕터(424b)와 동일한 값들을 가지기 때문에, 공통 모드 C에서 RX+ 포트로부터의 DM 신호 컴포넌트는 RX- 포트로부터의 DM 신호 컴포넌트와 동일한 크기 그러나 반대 위상을 가진다. 따라서, RX+ 및 RX- 포트들로부터의 DM 신호 컴포넌트들은 차동 모드 신호에 가상 접지되는, 공통 모드 C에서 서로 상쇄된다. 커패시터(426)는 차동 모드 신호에 영향을 미치지 않는다.
공통 모드 신호 VCM에 대해, RX+ 포트에서의 CM 신호 컴포넌트는 RX- 포트에서의 CM 신호 컴포넌트와 동일한 크기 및 위상을 가진다. 커패시터(422a) 및 인덕터(424a)는 커패시터(422b) 및 인덕터(424b)와 동일한 값들을 가지기 때문에, 공통 노드 C에서 RX+ 포트로부터의 CM 신호 컴포넌트는 RX- 포트로부터의 CM 신호 컴포넌트와 동일한 크기 및 위상을 가지는다. 따라서, RX+ 및 RX- 포트들로부터의 CM 신호 컴포넌트들은 공통 노드 C에서 합쳐진다. 커패시터(426)는 노드들 A 및 B에서 CM 신호 컴포넌트들에 대한 저 임피던스를 제공하기 위해 이용될 수 있다.
직렬 LC 회로의 공진 주파수는 다음과 같이 표현될 수 있다:
Figure 112010022822584-pct00005
. 식(5)
식(5)에서 도시된 바와 같이, 공진 주파수는 인덕터(424a) 및 커패시터(426)의 값들에 의해 결정되고 커패시터(422a)의 값에 의존하지 않는다. 인덕터(424a)의 값은 요구되는 임피던스 매칭에 의해 결정될 수 있다. 그리고나서 커패시터(426)의 값은 공진 주파수가 요구되는 주파수에 존재하도록 선택될 수 있다.
도 5는 직렬 LC 임피던스 ZLC의 플롯을 도시하며, 이는 도 4의 노드 A로 들여다본 인덕터(424a) 및 커패시터(426)에 의해 형성된 직렬 LC 회로의 임피던스이다. 본 예시에서, 공진 주파수 fR은 835 MHz로 세팅되며, 이는 대략적으로 셀룰러(cellular) 대역에 대한 825 내지 849 MHZ의 송신 주파수 범위의 중심이다. 직렬 LC 임피던스는 공진 주파수 fR에서 최소값을 가지며 공진 주파수로부터 점진적으로 더 큰 주파수 오프셋에 대해 단조(monotonically) 증가한다.
노드 A에서 CM 신호 컴포넌트는 공진 주파수에서 최대로 감쇠될 수 있다. 송신기로부터 CM 송신 신호 컴포넌트를 감쇠시키기 위해 공진 주파수는 특정 송신 주파수에 또는 송신 주파수 범위의 중심에 존재하도록 선택될 수 있다. 또한 공진 주파수는 일부 다른 주파수일 수 있는데, 이는 송신 주파수 범위 외 일 수 있다.
직렬 LC 임피던스는 상대적으로 광범위한 주파수들에 걸쳐 상당히 낮은, 예를 들어, 약 수십 옴일 수 있다. LNA(124)의 입력 임피던스는 수백 옴일 수 있다. 따라서 직렬 LC 임피던스는 LNA 입력 임피던스보다 훨씬 더 작을 수 있다. 뿐만 아니라, 인덕터(424a) 및 커패시터(426)는 상대적으로 큰 품질 계수(Q: Quality factor)들을 가지는 외장 이산 회로 컴포넌트들일 수 있다. 따라서 직렬 LC 임피던스는 예를 들어 도 5에서 도시된 바와 같이 송신 주파수 범위뿐만 아니라 광범위한 주파수들에 걸쳐서 LNA 입력 임피던스에 비해 낮을 수 있다. 따라서 광대역 공통 모드 감쇠는 직렬 LC 회로를 이용해서 달성될 수 있다.
도 4는 듀플렉서(112)의 RX+ 및 RX- 포트들로부터 CM 신호 컴포넌트들의 감쇠시키기 위한 직렬 LC 회로들로 구성된 공통 모드 트랩의 설계를 도시한다. 일반적으로, 직렬 LC 회로들은 매칭 네트워크에서 임의의 션트 회로 컴포넌트에 기초하여 형성될 수 있다. 매칭 네트워크 내의 션트 회로 컴포넌트(예를 들어, L 또는 C)의 타입에 따라, 하나 또는 그 이상의 상보적인 회로 컴포넌트들(예를 들어, C 또는 L)이 CM 신호 컴포넌트들에 대해 적은 임피던스를 제공하기 위해 매칭 네트워크에 추가될 수 있는 한편, DM 신호 컴포넌트들에 대해서는 투명(transparent)하다.
도 6은 도 1의 임피던스 매칭 네트워크(122)의 또 다른 설계인, 임피던스 매칭 네트워크(122c)의 개략도를 도시한다. 또한 매칭 네트워크(122c)는 듀플렉서(112)의 RX+ 및 RX- 포트들로부터의 CM 신호 컴포넌트들을 감쇠할 수 있다. 도 6에서 도시된 설계에서, 매칭 네트워크(122c)는 수동 회로들(622a 및 622b), 인덕터들(624b 및 624b), 및 커패시터(626)를 포함한다. 수동 회로(622a)는 ZS의 임피던스를 가지며 RX+ 포트 및 노드 A 사이에서 커플링된다. 수동 회로(622b) 또한 ZS의 임피던스를 가지며 RX- 포트 및 노드 B 사이에서 커플링된다. 수동 회로들(622a 및 622b)은 각각 하나 또는 그 이상의 인덕터들, 커패시터들, 저항들, 등을 포함한다. 인덕터(624a)는 LP/2의 값을 가지고 노드 A 및 공통 노드 C 사이에서 커플링된다. 인덕터(624a) 또한 LP/2의 값을 가지고 노드 B 및 공통 노드 C 사이에서 커플링된다. 인덕터들(624a 및 624b)은 노드들 A 및 B 사이에서 LP의 결합 값을 가진다. 커패시터(626)는 CCM의 값을 가지고 공통 노드 C 및 회로 접지 사이에서 커플링된다.
공통 모드 트랩은 인덕터(624a)와 커패시터(626)에 의해 형성된 제 1 직렬 LC 회로 및 인덕터(624b)와 커패시터(626)에 의해 형성된 제 2 직렬 LC 회로를 포함한다. 커패시터(626)의 값은 직렬 LC 회로들에 대해 요구되는 공진 주파수를 획득하기 위해 선택될 수 있다. 식(5)에서 도시된 바와 같이, 각각의 직렬 LC 회로의 공진 주파수는 수동 회로(622a 또는 622b)의 임피던스 ZS에 의존하지 않는다.
도 7은 도 1의 임피던스 매칭 네트워크(122)의 또 다른 설계인, 임피던스 매칭 네트워크(122d)의 개략도를 도시한다. 또한 매칭 네트워크(122d)는 듀플렉서(112)의 RX+ 및 RX- 포트들로부터의 CM 신호 컴포넌트들을 감쇠할 수 있다. 도 7에서 도시된 설계에서, 매칭 네트워크(122d)는 수동 회로들(722a 및 722b), 커패시터들(724b 및 724b), 및 인덕터(726)를 포함한다. 수동 회로(722a)는 ZS의 임피던스를 가지며 RX+ 포트 및 노드 A 사이에서 커플링된다. 수동 회로(722b) 또한 ZS의 임피던스를 가지며 RX- 포트 및 노드 B 사이에서 커플링된다. 수동 회로들(722a 및 722b)은 각각 하나 또는 그 이상의 인덕터들, 커패시터들, 저항들, 등을 포함한다. 커패시터(724a)는 2CP의 값을 가지며 노드 A 및 공통 노드 C 사이에서 커플링된다. 커패시터(724a) 또한 2CP의 값을 가지며 노드 B 및 공통 노드 C 사이에서 커플링된다. 커패시터들(724a 및 724b)은 노드들 A 및 B 사이에서 CP의 결합 값을 가진다. 인덕터(726)는 LCM의 값을 가지고 공통 노드 C 및 회로 접지 사이에서 커플링된다.
공통 모드 트랩은 커패시터(724a)와 인덕터(726)에 의해 형성된 제 1 직렬 LC 회로 및 커패시터(724b)와 인덕터(726)에 의해 형성된 제 2 직렬 LC 회로를 포함한다. 인덕터(726)의 값은 직렬 LC 회로들에 대해 요구되는 공진 주파수를 획득하기 위해 선택될 수 있다.
여기에서 기재된 공통 모드 트랩은 션트 회로 컴포넌트를 가지는 다양한 매칭 네트워크들에 대해 이용될 수 있다. 이러한 매칭 네트워크들은 상이한 토폴로지(topology)들을 가질 수 있고, 도 6 및 7의 임피던스 ZS는 임의의 함수(function)에 의해 정의될 수 있다. 션트 회로 컴포넌트는 인덕터 또는 커패시터일 수 있다. 션트 회로 컴포넌트가 LP의 값을 가진 인덕터이면, 이 인덕터는 도 6에서 도시된 바와 같이, LP/2의 값들을 가지는 두 개의 인덕터들로 분리될 수 있다. 커패시터는 공통 노드 C 및 회로 접지 사이에서 추가될 수 있다. 션트 회로 컴포넌트가 CP의 값을 가진 커패시터이면, 이 커패시터는 도 7에서 도시된 바와 같이, 2CP의 값들을 가지는 두 개의 커패시터들로 분리될 수 있다. 그리고나서 인덕터는 공통 노드 C 및 회로 접지 사이에서 추가될 수 있다.
일반적으로, 임피던스 매칭 네트워크는 차동 수신된 신호를 듀플렉서의 차동 수신 포트들로부터 LNA로 커플링할 수 있다. 차동 수신된 신호는 차동 모드 신호 및 공통 모드 신호를 포함할 수 있다. 임피던스 매칭 네트워크는 공통 모드 신호를 감쇠시키기 위한 공통 모드 트랩을 포함할 수 있다. 공통 모드 트랩은 송신 주파수 범위 내에서 또는 일부 다른 주파수에 위치한 공진 주파수를 가질 수 있다.
일 설계로, 장치는 제 1 노드(예를 들어, 노드 A) 및 공통 노드(예를 들어, 노드 C) 사이에서 커플링된 제 1 회로 컴포넌트, 제 2 노드(예를 들어, 노드 B) 및 공통 노드 사이에서 커플링된 제 2 회로 컴포넌트, 및 공통 노드 및 회로 접지 사이에서 커플링된 제 3 회로 컴포넌트를 포함한다. 제 1, 2 및 3 회로 컴포넌트들은 듀플렉서의 차동 수신 포트들로부터 제 1 및 2 노드들에서 수신되는 공통 모드 신호에 대한 저 임피던스 경로를 제공한다. LNA는 제 1 및 2 노드들로 커플링된 차동 입력을 가질 수 있다.
일 설계로, 예를 들어 도 6에 도시된 바와 같이, 제 1 및 2 회로 컴포넌트들은 인덕터들일 수 있고, 제 3 회로 컴포넌트는 커패시터일 수 있다. 다른 설계로, 예를 들어 도 7에서 도시된 바와 같이, 제 1 및 2 회로 컴포넌트들은 커패시터들일 수 있고, 제 3 회로 컴포넌트는 인덕터일 수 있다. 제 1 및 3 회로 컴포넌트들은 제 1 공진 주파수를 가질 수 있다. 제 2 및 3 회로 컴포넌트들은 제 1 공진 주파수와 매칭하는 제 2 공진 주파수를 가질 수 있다. 듀플렉서는 송신 포트로부터 안테나 포트로 송신 주파수 범위 내의 송신 신호를 커플링할 수 있다. 제 1 및 2 공진 주파수들은 송신 주파수 범위 내 일 수 있다.
제 1 수동 회로(예를 들어, 회로(622a 또는 722a)는 제 1 노드 및 듀플렉서의 제 1 수신 포트 사이에서 커플링될 수 있다. 제 2 수동 회로(예를 들어, 회로(622b 또는 722b)는 제 2 노드 및 듀플렉서의 제 2 수신 포트 사이에서 커플링될 수 있다. 제 1 및 제 2 수동 포트들은 듀플렉서의 차동 수신 포트들에 대응할 수 있다. 제 1 및 2 수동 회로들과 제 1 및 2 회로 컴포넌트들은 듀플렉서의 차동 수신 포트들에 대한 임피던스 매칭 네트워크의 일부분일 수 있다.
여기에 기재된 공통 모드 트랩은 상기에서 언급한 것들에 추가하여 다양한 이점들을 제공할 수 있다. 첫째, 직렬 LC 회로들은 LO 생성기(158)에서 노드들 A 및 B로 커플링된 CM LO 신호 컴포넌트들을 감쇠할 수 있다. 안테나(102)에서 LO 신호의 최대량 상의 규격이 있을 수 있다. 직렬 LC 회로들에 의한 CM LO 신호 컴포넌트들의 감쇠는 본 규격을 만족시키는데 조력할 수 있다. 둘째, 직렬 LC 회로들은 수신 주파수 범위를 포함할 수 있는 광범위한 주파수들에 걸쳐 듀플렉서의 "차동성(differentiality)"을 향상시킬 수 있다. LNA(124)의 차동 입력에서 신호 컴포넌트들 사이의 위상차는 직렬 LC 회로들과 180도에 가까울 수 있다.
여기에서 기재된 공통 모드 트랩은 코드 분할 다중 접속(CDMA) 시스템들, 시 분할 다중 접속(TDMA) 시스템들, 주파수 분할 다중 접속(FDMA) 시스템들, 직교 FDMA(OFDMA) 시스템들, 및 단일-반송파 FDMA(SC-FDMA) 시스템들과 같은 다양한 무선 통신 시스템들 내의 무선 디바이스들에 대해 이용될 수 있다. 무선 디바이스들은 CDMA에 대해 Universal Terrestrial Radio Access(UTRA) 및 cdma2000과 같은 다양한 무선 기술을 지원할 수 있다. UTRA는 wideband-CDMA(WCDMA) 및 Low Chip Rate(LCR)를 포함한다. cdma2000은 IS-2000, IS-95 및 IS-856 표준들을 커버(cover)한다. 또한 무선 디바이스들은 OFDMA에 대해 Evolved UTRA (E-UTRA) 및 Ultra Mobile Broadband(UMB)와 같은 무선 기술들을 지원할 수 있다. 무선 디바이스들은 (824 내지 849 MHz 송신 범위 및 869 내지 894 MHz 수신 범위를 가지는) 셀룰러 대역, (1850 내지 1910 MHz 송신 범위 및 1930 내지 1990 MHz 수신 범위를 가지는) 개인 휴대 통신(Personal Communication Service;PCS) 대역, (1920 내지 1980 MHz 송신 범위 및 2110 내지 2170 MHz 수신 범위를 가지는) IMT-2000 대역, 다양한 UMTS 대역들, 등과 같은 다양한 주파수 대역들에서 동작할 수 있다.
여기에서 기재된 공통 모드 트랩은 인쇄 회로 기판(PCB) 상에서 이산 회로 컴포넌트들(예를 들어, 인덕터들 및 커패시터들)을 이용해서 구현될 수 있고 IC 또는 RFIC에 외장될 수 있다. 이 이산 회로 컴포넌트들은 듀플렉서에 의해 커버되는(cover) 주파수 대역 에 의존할 수 있는, 적절한 값들의 상업적으로 이용가능한 컴포넌트들일 수 있다. 또한 공통 모드 트랩은 IC, RFIC, 혼합-신호 IC, ASIC, 등에서 구현될 수 있다. 공통 모드 트랩은 상보성 금속 산화막 반도체(CMOS), N-채널 MOS(N-MOS), P-채널 MOS(P-MOS), 바이폴라 트랜지스터(BJT), 바이폴라-CMOS (BiCMOS), 실리콘 게르마늄(SiGe), 갈륨 비소(GaAs), 등과 같은 다양한 IC 프로세스 기술들을 이용하여 제조되는 다른 회로 블록들(예를 들어, LNA)와 함께 이용될 수 있다. 또한 공통 모드 트랩은 임의의 이 IC 프로세스 기술들을 이용해서 제조될 수 있다.
여기에서 기재된 공통 모드 트랩을 구현하는 장치는 독립형(stand-alone) 디바이스일 수 있고 또는 더 큰 디바이스의 일부분일 수 있다. 디바이스는 (i) 독립형 IC, (ii) 데이터 및/또는 명령들을 저장하기 위해 메모리 IC들을 포함할 수 있는 하나 또는 그 이상의 IC들의 세트, (iii) RF 수신기(RFR) 또는 RF 송신기/수신기(RTR)와 같은 RFIC, (iv) 이동 기지국 모뎀(mobile station modem;MSM)과 같은 ASIC, (v) 다른 디바이스들에 내장(embedded)될 수 있는 모듈, (vi) 인쇄 회로 기판, (vii) 수신기, 휴대 전화, 무선 디바이스, 핸드세트, 또는 모바일 유닛, (viii) 등 일 수 있다.
본 개시물의 상기 기재는 당업자가 본 개시물을 구현하거나 이용하게 하기 위해 제공된다. 본 개시물에 대한 다양한 수정(modification)들이 당업자들에게 용이하게 명백할 것이며, 여기에서 정의된 포괄적인 원리들은 본 발명의 범위를 이탈함이 없이 다른 변형(variation)들에 적용될 수 있다. 따라서, 본 개시물은 여기에 기재된 예시들 및 설계들에 제한되는 것으로 의도된 것은 아니며, 여기에 공개된 원리들 및 신규한 특성들과 일관되는 최광의의 범위에서 해석되어야 한다.

Claims (26)

  1. 차동 듀플렉서로부터 불요(undersired) 신호 컴포넌트들을 감쇠시키기 위한 장치로서,
    제 1 노드 및 공통 노드 사이에서 커플링된 제 1 회로 컴포넌트(component);
    제 2 노드 및 상기 공통 노드 사이에서 커플링된 제 2 회로 컴포넌트; 및
    상기 공통 노드 및 회로 접지 사이에서 커플링된 제 3 회로 컴포넌트를 포함하며, 상기 제 1, 2 및 3 회로 컴포넌트들은 듀플렉서(duplexer)의 차동(differential) 수신 포트들로부터 상기 제 1 및 2 노드들에서 수신되는 공통 모드 신호에 대해 저(low) 임피던스 경로를 제공하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  2. 제 1항에 있어서,
    상기 제 1 및 2 회로 컴포넌트들은 인덕터들을 포함하고 상기 제 3 회로 컴포넌트는 커패시터를 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  3. 제 1항에 있어서,
    상기 제 1 및 2 회로 컴포넌트들은 커패시터들을 포함하고 상기 제 3 회로 컴포넌트는 인덕터를 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  4. 제 1항에 있어서,
    상기 제 1 노드 및 상기 듀플렉서의 제 1 수신 포트 사이에서 커플링된 제 1 수동 회로; 및
    상기 제 2 노드 및 상기 듀플렉서의 제 2 수신 포트 사이에서 커플링된 제 2 수동 회로를 더 포함하며, 상기 제 1 및 2 수신 포트들은 상기 듀플렉서의 상기 차동 수신 포트들에 대응하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  5. 제 4항에 있어서,
    상기 제 1 및 2 회로 컴포넌트들은 인덕터들을 포함하고, 상기 제 3 회로 컴포넌트는 커패시터를 포함하며, 그리고 상기 제 1 및 2 수동 회로들은 커패시터들을 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  6. 제 4항에 있어서,
    상기 제 1 및 2 수동 회로들과 상기 1 및 2 회로 컴포넌트들은 상기 듀플렉서의 상기 차동 수신 포트들에 대해 임피던스 매칭을 제공하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  7. 제 1항에 있어서,
    상기 제 1 및 2 노드들에 커플링된 차동 입력을 가지는 저잡음 증폭기(low noise amplifier;LNA)를 더 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  8. 제 1항에 있어서,
    상기 제 1 및 3 회로 컴포넌트들은 제 1 공진 주파수를 갖고, 그리고 상기 제 2 및 3 회로 컴포넌트들은 상기 제 1 공진 주파수에 매칭(matching)하는 제 2 공진 주파수를 가지는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  9. 제 8항에 있어서,
    상기 듀플렉서는 송신 주파수 범위 내의 송신 신호를 송신 포트로부터 안테나 포트로 커플링하고, 그리고 상기 제 1 및 2 공진 주파수들은 상기 송신 주파수 범위 내인,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  10. 제 1항에 있어서,
    상기 듀플렉서는 셀룰러(cellular) 대역 또는 개인 휴대 통신(Personal Communication Services;PCS) 대역에서 동작하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  11. 제 1항에 있어서,
    상기 제 1, 2 및 3 회로 컴포넌트들은 무선 주파수 집적 회로(RFIC)에 외부의 이산(discrete) 회로 컴포넌트들인,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  12. 제 1항에 있어서,
    상기 제 1, 2 및 3 회로 컴포넌트들은 무선 주파수 집적 회로(RFIC) 내부에서 구현되는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  13. 차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 무선 통신 디바이스로서,
    차동 수신 포트들을 가지는 듀플렉서;
    상기 차동 수신 포트들 중의 제 1 포트 및 제 1 노드 사이에서 커플링된 제 1 수동 회로;
    상기 차동 수신 포트들 중의 제 2 포트 및 제 2 노드 사이에서 커플링된 제 2 수동 회로;
    상기 제 1 노드 및 공통 노드 사이에서 커플링된 제 1 회로 컴포넌트;
    상기 제 2 노드 및 상기 공통 노드 사이에서 커플링된 제 2 회로 컴포넌트; 및
    상기 공통 노드 및 회로 접지 사이에서 커플링된 제 3 회로 컴포넌트를 포함하며, 상기 제 1, 2 및 3 회로 컴포넌트들은 상기 듀플렉서의 상기 차동 수신 포트들로부터 상기 제 1 및 2 노드들에서 수신되는 공통 모드 신호에 대한 저 임피던스 경로를 제공하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 무선 통신 디바이스.
  14. 제 13항에 있어서,
    상기 제 1 및 2 회로 컴포넌트들은 인덕터들을 포함하고 상기 제 3 회로 컴포넌트는 커패시터를 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 무선 통신 디바이스.
  15. 제 13항에 있어서,
    상기 제 1 및 2 회로 컴포넌트들은 커패시터들을 포함하고 상기 제 3 회로 컴포넌트는 인덕터를 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 무선 통신 디바이스.
  16. 제 13항에 있어서,
    상기 제 1 및 2 노드들에 커플링된 차동 입력을 가지는 저잡음 증폭기(LNA)를 더 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 무선 통신 디바이스.
  17. 제 16항에 있어서,
    상기 LNA는 무선 주파수 집적 회로(RFIC) 내에 구현되고, 그리고 상기 듀플렉서, 상기 제 1 및 2 수동 회로들, 및 상기 제 1, 2 및 3 회로 컴포넌트들은 상기 RFIC 외부에 존재하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 무선 통신 디바이스.
  18. 차동 듀플렉서로부터 불요(undersired) 신호 컴포넌트들을 감쇠시키기 위한 장치로서,
    차동 수신된 신호를 듀플렉서의 차동 수신 포트들로부터 저잡음 증폭기(LNA)로 커플링하기 위한 임피던스 매칭 네트워크를 포함하고, 상기 차동 수신된 신호는 차동 모드 신호 및 공통 모드 신호로 분리되고(decomposed), 상기 임피던스 매칭 네트워크는 공통 노드를 통해 상기 공통 모드 신호를 감쇠(attenuate)시키기 위한 공통 모드 트랩을 포함하고, 상기 공통 모드 트랩은 상기 공통 노드 및 회로 접지 간에 커플링되는 공통 회로 컴포넌트를 포함하고,
    상기 임피던스 정합 네트워크는 상기 임피던스 정합 네트워크 내의 상기 공통 회로 컴포넌트를 제외한 다른 회로 컴포넌트들을 이용하여 상기 LNA로 상기 차동 모드 신호를 커플링하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  19. 제 18항에 있어서,
    상기 듀플렉서는 송신 주파수 범위 내의 송신 신호를 송신 포트로부터 안테나 포트로 커플링하고, 그리고
    상기 공통 모드 트랩은 상기 송신 주파수 범위 내의 공진 주파수를 가지는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  20. 제 18항에 있어서,
    상기 LNA는 상기 듀플렉서로부터의 상기 차동 모드 신호를 증폭하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  21. 차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 방법으로서,
    차동 수신된 신호를 듀플렉서의 차동 수신 포트들로부터 임피던스 매칭 네트워크를 통해 저잡음 증폭기(LNA)로 커플링하는 단계 ? 상기 차동 수신된 신호는 차동 모드 신호 및 공통 모드 신호로 분리됨 ? ; 및
    상기 임피던스 매칭 회로 내의 공통 모드 트랩을 이용해서 공통 노드를 통해 상기 공통 모드 신호를 감쇠시키는 단계 ? 상기 공통 모드 트랩은 상기 공통 노드 및 회로 접지 간에 커플링되는 공통 회로 컴포넌트를 포함함 ? 를 포함하고,
    상기 차동 수신된 신호를 커플링하는 단계는 상기 임피던스 정합 네트워크 내의 상기 공통 회로 컴포넌트를 제외한 다른 회로 컴포넌트들을 이용하여 상기 LNA로 상기 차동 모드 신호를 커플링하는 단계를 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 방법.
  22. 제 21항에 있어서,
    상기 공통 모드 트랩의 공진 주파수를 상기 듀플렉서에 대한 송신 주파수 범위 내에 있도록 설정하는 단계를 더 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 방법.
  23. 제 21항에 있어서,
    상기 LNA를 이용해서 상기 차동 모드 신호를 증폭하는 단계를 더 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 방법.
  24. 차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치로서,
    차동 수신된 신호를 듀플렉서의 차동 수신 포트들로부터 임피던스 매칭 네트워크를 통해 저잡음 증폭기(LNA)로 커플링하기 위한 수단 ? 상기 차동 수신된 신호는 차동 모드 신호 및 공통 모드 신호로 분리됨 ? ; 및
    상기 임피던스 매칭 회로 내의 공통 모드 트랩을 이용해서 상기 공통 모드 신호를 감쇠시키기 위한 수단 ? 상기 공통 모드 트랩은 상기 공통 노드 및 회로 접지 간에 커플링되는 공통 회로 컴포넌트를 포함함 ? 을 포함하고,
    상기 차동 수신된 신호를 커플링하기 위한 수단은 상기 임피던스 정합 네트워크 내의 상기 공통 회로 컴포넌트를 제외한 다른 회로 컴포넌트들을 이용하여 상기 LNA로 상기 차동 모드 신호를 커플링하기 위한 수단을 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  25. 제 24항에 있어서,
    상기 공통 모드 트랩의 공진 주파수를 상기 듀플렉서에 대한 송신 주파수 범위 내에 있도록 설정하기 위한 수단을 더 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
  26. 제 24항에 있어서,
    상기 LNA를 이용하여 상기 차동 모드 신호를 증폭하기 위한 수단을 더 포함하는,
    차동 듀플렉서로부터 불요 신호 컴포넌트들을 감쇠시키기 위한 장치.
KR1020107007820A 2007-09-10 2008-09-10 차동 듀플렉서를 위한 공통 모드 신호 감쇠 KR101134812B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US97120707P 2007-09-10 2007-09-10
US60/971,207 2007-09-10
US11/864,338 US7848713B2 (en) 2007-09-10 2007-09-28 Common mode signal attenuation for a differential duplexer
US11/864,338 2007-09-28
PCT/US2008/075881 WO2009036080A1 (en) 2007-09-10 2008-09-10 Common mode signal attenuation for a differential duplexer

Publications (2)

Publication Number Publication Date
KR20100061529A KR20100061529A (ko) 2010-06-07
KR101134812B1 true KR101134812B1 (ko) 2012-04-13

Family

ID=40432383

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107007820A KR101134812B1 (ko) 2007-09-10 2008-09-10 차동 듀플렉서를 위한 공통 모드 신호 감쇠

Country Status (13)

Country Link
US (1) US7848713B2 (ko)
EP (1) EP2186208B1 (ko)
JP (2) JP2010539798A (ko)
KR (1) KR101134812B1 (ko)
CN (1) CN101803215B (ko)
AT (1) ATE497654T1 (ko)
BR (1) BRPI0816745A2 (ko)
CA (1) CA2697906C (ko)
DE (1) DE602008004843D1 (ko)
ES (1) ES2360690T3 (ko)
RU (1) RU2461123C2 (ko)
TW (1) TWI380605B (ko)
WO (1) WO2009036080A1 (ko)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7986924B2 (en) * 2007-10-31 2011-07-26 Lg Electronics Inc. Impedance control apparatus and method for portable mobile communication terminal
US8369250B1 (en) * 2009-10-07 2013-02-05 Rf Micro Devices, Inc. Multi-mode split band duplexer architecture
US8886135B2 (en) * 2010-05-24 2014-11-11 Nokia Corporation Apparatus, methods, computer programs and computer readable storage mediums for wireless communications
US8923168B2 (en) 2010-06-03 2014-12-30 Broadcom Corporation Front end module with an antenna tuning unit
US8655299B2 (en) 2010-06-03 2014-02-18 Broadcom Corporation Saw-less receiver with RF frequency translated BPF
US20110299436A1 (en) 2010-06-03 2011-12-08 Broadcom Corporation Front end module with scalable impedance balancing
KR101663010B1 (ko) 2010-11-09 2016-10-06 삼성전자주식회사 Rf용 매칭 세그먼트 회로 및 이를 이용한 rf통합 소자
US8843081B2 (en) 2011-05-16 2014-09-23 Qualcomm Incorporated Receiver with transmit signal cancellation
CN103022732A (zh) * 2011-09-23 2013-04-03 富港电子(东莞)有限公司 天线阻抗匹配方法
US9083441B2 (en) * 2011-10-26 2015-07-14 Qualcomm Incorporated Impedance balancing for transmitter to receiver rejection
WO2013109653A1 (en) * 2012-01-16 2013-07-25 Maxim Integrated Products, Inc. Integrated standard-compliant data acquisition device
CN103248214A (zh) * 2012-02-09 2013-08-14 武汉洪山电工科技有限公司 大型功率整流柜脉冲远程传输装置
CN103248393B (zh) * 2012-02-14 2015-06-17 英特尔移动通信有限责任公司 Rf二阶互调失真的消除
US8975966B2 (en) 2012-03-07 2015-03-10 Qualcomm Incorporated Shared bypass capacitor matching network
US20130259099A1 (en) 2012-03-30 2013-10-03 Qualcomm Incorporated Tunable notch filter using feedback through an existing feedback receiver
US8971219B2 (en) * 2012-03-30 2015-03-03 Qualcomm Incorporated Hybrid transformer based integrated duplexer for multi-band/multi-mode radio frequency (RF) front end
JP6084030B2 (ja) * 2012-12-27 2017-02-22 ルネサスエレクトロニクス株式会社 半導体装置およびフィルタ回路の調整方法
US8948707B2 (en) * 2013-01-07 2015-02-03 Google Technology Holdings LLC Duplex filter arrangements for use with tunable narrow band antennas having forward and backward compatibility
US9444559B2 (en) 2013-06-03 2016-09-13 Futurewei Technologies, Inc. Second order intercept point (IP2) calibration for wireless receivers
JP2015043509A (ja) * 2013-08-26 2015-03-05 ソニー株式会社 無線通信装置
JP6166154B2 (ja) * 2013-11-08 2017-07-19 日本航空電子工業株式会社 コネクタ及びこれを用いた信号伝送方法
CN104243062B (zh) * 2014-08-27 2017-05-10 京信通信系统(中国)有限公司 上行系统以及改善上行系统性能的方法和系统
CN108028248B (zh) * 2015-07-17 2020-12-25 无锡中感微电子股份有限公司 低共模耦合效应的集成电路
SE539353C2 (en) * 2015-11-18 2017-07-25 Optistring Tech Ab Combined common mode inductor and differential signal 12
US11012104B2 (en) 2017-03-03 2021-05-18 Analog Devices, Inc. Apparatus and methods for calibrating radio frequency transmitters to compensate for common mode local oscillator leakage
EP3652805B1 (en) * 2017-07-11 2023-05-17 Commscope Technologies LLC Apparatus for power combining
CN111543007A (zh) * 2018-04-13 2020-08-14 华为技术有限公司 一种信号衰减网络和无线信号接收机
CN108563279A (zh) * 2018-07-11 2018-09-21 重庆线易电子科技有限责任公司 稳压滤波电路及信号检测电路
JP7023814B2 (ja) * 2018-08-29 2022-02-22 株式会社東芝 アイソレータ及び通信システム
CN113475002B (zh) * 2019-02-14 2023-05-09 瑞典爱立信有限公司 差分组合电路
CN114745016B (zh) * 2020-12-23 2024-04-16 瑞昱半导体股份有限公司 收发电路
US20230208380A1 (en) * 2021-12-23 2023-06-29 Ritesh Bhat Interstage matching network attenuator
CN115296783B (zh) * 2022-08-08 2023-07-21 慷智集成电路(上海)有限公司 全双工发射接收电路、解串电路芯片、电子设备及车辆

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040192230A1 (en) 2000-11-09 2004-09-30 Intel Corporation Duplexer structure for coupling a transmitter and a receiver to a common antenna
KR20040097301A (ko) * 2002-04-09 2004-11-17 코닌클리즈케 필립스 일렉트로닉스 엔.브이. 무선 단말기 및 무선 단말기용 모듈
KR20040097303A (ko) * 2002-04-08 2004-11-17 노키아 코포레이션 다중 대역 이동 단말기들을 위한 다목적 rf 프론트-엔드

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10313226A (ja) * 1997-05-12 1998-11-24 Fujitsu Ltd 送受分波器および送受分波器を搭載した無線通信装置
US6122488A (en) * 1998-03-05 2000-09-19 Motorola, Inc. Method and apparatus for increasing an output impedance of a transmit amplifier during receive mode of a two-way communication unit
RU2142195C1 (ru) * 1998-06-08 1999-11-27 Самарский государственный аэрокосмический университет им.С.П.Королева Устройство для подавления помех в линии передачи бинарных сигналов
JP2002171198A (ja) * 2000-11-30 2002-06-14 Kyocera Corp 送受信制御回路
JP2006129131A (ja) * 2004-10-29 2006-05-18 Matsushita Electric Ind Co Ltd 平衡型高周波フィルタ、アンテナ共用器、及び平衡型高周波回路
KR101031692B1 (ko) * 2002-12-18 2011-04-29 파나소닉 주식회사 무선 통신 장치, 무선 통신 방법, 안테나 장치 및 제 1듀플렉서
EP1851854A1 (en) * 2005-02-09 2007-11-07 Nxp B.V. Receiver comprising an amplifier
RU2278466C1 (ru) * 2005-02-22 2006-06-20 ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ЮРГУЭС) Дифференциальный усилитель с повышенным ослаблением синфазного сигнала
KR100691378B1 (ko) * 2005-06-21 2007-03-09 삼성전자주식회사 저전압 차동 신호용 송신기와 그를 이용한 반이중 송수신기
US8351978B2 (en) * 2008-08-01 2013-01-08 Aleksandar Tasic Systems and methods for adjusting the gain of a receiver through a gain tuning network

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040192230A1 (en) 2000-11-09 2004-09-30 Intel Corporation Duplexer structure for coupling a transmitter and a receiver to a common antenna
KR20040097303A (ko) * 2002-04-08 2004-11-17 노키아 코포레이션 다중 대역 이동 단말기들을 위한 다목적 rf 프론트-엔드
KR20040097301A (ko) * 2002-04-09 2004-11-17 코닌클리즈케 필립스 일렉트로닉스 엔.브이. 무선 단말기 및 무선 단말기용 모듈

Also Published As

Publication number Publication date
US7848713B2 (en) 2010-12-07
CN101803215B (zh) 2013-06-19
RU2010114275A (ru) 2011-10-20
RU2461123C2 (ru) 2012-09-10
CA2697906C (en) 2014-08-19
ES2360690T3 (es) 2011-06-08
KR20100061529A (ko) 2010-06-07
US20090068963A1 (en) 2009-03-12
EP2186208A1 (en) 2010-05-19
TWI380605B (en) 2012-12-21
CN101803215A (zh) 2010-08-11
JP2010539798A (ja) 2010-12-16
EP2186208B1 (en) 2011-02-02
BRPI0816745A2 (pt) 2015-03-17
CA2697906A1 (en) 2009-03-19
JP2013219793A (ja) 2013-10-24
DE602008004843D1 (de) 2011-03-17
ATE497654T1 (de) 2011-02-15
WO2009036080A1 (en) 2009-03-19
TW200926632A (en) 2009-06-16

Similar Documents

Publication Publication Date Title
KR101134812B1 (ko) 차동 듀플렉서를 위한 공통 모드 신호 감쇠
US8036623B2 (en) Wireless receiver with notch filter to reduce effects of transmit signal leakage
Darabi A blocker filtering technique for SAW-less wireless receivers
US8135348B2 (en) Rejection of transmit signal leakage in wireless communication device
EP2327152B1 (en) High-linearity low-noise receiver with load switching
US8090332B2 (en) Tracking filter for a receiver
US8526903B2 (en) High-linearity receiver with transmit leakage cancellation
EP1813030B1 (en) Adaptive filter for transmit leakage signal rejection
US20140003300A1 (en) Antenna interface circuits for carrier aggregation on multiple antennas
US20080204148A1 (en) Amplifier with integrated filter
EP3342051B1 (en) Low noise amplifier and notch filter
JP2017539151A (ja) 受信機のためのsawレスアーキテクチャー
Vazny et al. An interstage filter-free mobile radio receiver with integrated TX leakage filtering
Manstretta Interferer-Tolerant RX Front-End Architectures
KR100925131B1 (ko) 송신 누설 신호 제거를 위한 적응 필터
Kim et al. A Frequency Selective Feedback Receiver for Multi‐Bands Operation
Beck et al. A multi-band WCDMA SAW-less receivers with frequency selective feedback loop
He et al. A saw-less direct conversion long term evolution receiver with 25% duty-cycle LO in 130 nm CMOS technology
Charlon et al. A dual-mode zero-IF receiver for dual-band CDMA cellular and GPS
Janssens et al. Receiver Architecture and Specifications

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160330

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170330

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180329

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190327

Year of fee payment: 8