KR101066791B1 - 인쇄회로기판 상호간의 결합상태 검출방법 및 장치 - Google Patents

인쇄회로기판 상호간의 결합상태 검출방법 및 장치 Download PDF

Info

Publication number
KR101066791B1
KR101066791B1 KR1020080133570A KR20080133570A KR101066791B1 KR 101066791 B1 KR101066791 B1 KR 101066791B1 KR 1020080133570 A KR1020080133570 A KR 1020080133570A KR 20080133570 A KR20080133570 A KR 20080133570A KR 101066791 B1 KR101066791 B1 KR 101066791B1
Authority
KR
South Korea
Prior art keywords
pcb
sub
connector
coupled
state
Prior art date
Application number
KR1020080133570A
Other languages
English (en)
Other versions
KR20100074993A (ko
Inventor
권효철
홍정기
Original Assignee
주식회사 효성
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 효성 filed Critical 주식회사 효성
Priority to KR1020080133570A priority Critical patent/KR101066791B1/ko
Publication of KR20100074993A publication Critical patent/KR20100074993A/ko
Application granted granted Critical
Publication of KR101066791B1 publication Critical patent/KR101066791B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2815Functional tests, e.g. boundary scans, using the normal I/O contacts
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2806Apparatus therefor, e.g. test stations, drivers, analysers, conveyors
    • G01R31/2808Holding, conveying or contacting devices, e.g. test adapters, edge connectors, extender boards
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2812Checking for open circuits or shorts, e.g. solder bridges; Testing conductivity, resistivity or impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/77Coupling devices for flexible printed circuits, flat or ribbon cables or like structures
    • H01R12/79Coupling devices for flexible printed circuits, flat or ribbon cables or like structures connecting to rigid printed circuits or like structures
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

본 발명은 인쇄회로기판의 결합 오류 검출방법 및 장치에 관한 것이다. 본 발명에는 하나의 메인 PCB(100)와, 상기 메인 PCB(100)에 설치되는 복수의 커넥터(110)(120)와, 상기 커넥터(110)(120)와 결합하는 복수의 서브 PCB(200)(300)로 구성된다. 상기 PCB는 모두 형상이 동일하다. 상기 메인 PCB(100)에는 상기 서브 PCB(200)(300)와 커넥터(110)(120)의 결합상태, 즉 정상상태 또는 오류상태를 판단하는 제어유닛(130)이 구비된다. 상기 제어유닛(130)은 커넥터에 임의의 서브 PCB가 결합하면, 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀이 모두 감지되었는지 검사한다. 상기 검사결과, 모두 감지된 경우에는 상기 제어유닛(130)은 서브 PCB가 자신이 결합할 커넥터와 정상적으로 결합하였다고 판단하고 서브 PCB의 기능을 수행한다. 반면, 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀 중, 적어도 하나의 핀이라도 감지되지 않으면 서브 PCB는 다른 커넥터와 결합하고 있는 상태, 즉 오류상태 (200)(300)가 다른 커넥터와 결합하였다고 판단한다. 이 경우 작업자가 인지할 수 있도록 제어유닛(130)은 알람 신호를 출력한다. 이와 같은 본 발명에 따르면, 복수의 PCB 결합시 결합 오류상태를 손쉽게 검출할 수 있는 이점이 있다.
PCB, 커넥터, PCB 결합, 핀 감지

Description

인쇄회로기판 상호간의 결합상태 검출방법 및 장치{Method and Apparatus for detector of coupling state between PCB}
본 발명은 인쇄회로기판에 관한 것으로, 특히 하나의 메인 인쇄회로기판에 결합하는 복수 개의 서브 인쇄회로기판의 결합상태를 검출하는 방법 및 장치에 관한 것이다.
본 실시 예에서는 설명의 편의를 위해 두 개의 커넥터가 구비된 메인 인쇄회로기판에 두 개의 서브 인쇄회로기판이 결합하는 것을 예를 들어 설명한다.
일반적으로 각종 전기 및 전자장치, 특히 수·배전 판넬에 설치되는 디지털 전기장치에는 적어도 2개 이상의 인쇄회로기판(PCB)이 구비되고 있다. 상기 PCB는 메인 PCB와 서브 PCB로 구분할 수 있으며, 통상 상기 메인 PCB에 소정 개수의 핀으로 이루어진 커넥터가 구비되고, 그 커넥터에 복수의 서브 PCB가 결합하는 형태를 취한다. 상기 서브 PCB는 서로 다른 기능을 갖는다.
이와 같은 구성에서, 상기 메인 PCB에 상기 서브 PCB가 모두 결합해야만 시스템의 전체 동작이 원활하게 이루어진다. 만약 하나의 서브 PCB가 미결합된 상태라면 시스템 운전은 가능하지만 미결합된 서브 PCB가 제공하는 기능은 수행할 수 없게 된다. 그래서 작업자는 상기 메인 PCB에 결합 가능한 모든 서브 PCB가 결합되어 있는지 확인하게 된다.
하지만, 상기 메인 PCB에 서브 PCB가 모두 결합이 되어 있어도, 이들의 결합이 정상적으로 결합이 되어 있는지 확인해야 한다. 즉, 서브 PCB가 결합할 커넥터가 아닌 다른 커넥터와 연결되고 있는 경우가 있기 때문이다. 그리고 문제는 이와 같이 잘못 결합된 경우에도 이의 오류를 검출할 수가 없었다.
비록, 정해진 PCB 이외의 PCB는 결합이 되지 못하도록 PCB의 형태를 달리하고 있는 방안이 제안되고 있지만, 이는 설계가 상당히 어렵기 때문에 효율성이 많이 떨어져서 사용되지 않는 방법이다.
그렇기 때문에, PCB가 잘못 결합되는 경우 오류를 판별하여 작업자가 이를 인지할 수 있도록 한 방안이 필요하다.
본 발명의 목적은 상기한 문제점을 해결하기 위한 것으로, 메인 인쇄회로기판에 결합하는 서브 인쇄회로기판의 결합 상태를 자동으로 검출하도록 하는 것이다.
상기한 목적을 달성하기 위한 본 발명의 특징에 따르면, 메인 PCB; 상기 메인 PCB에 설치되는 복수의 커넥터; 상기 커넥터와 결합하는 복수의 서브 PCB; 그리고, 상기 메인 PCB에 설치되며, 상기 커넥터와 서브 PCB가 결합하면 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀의 사용 여부를 판단하여 상기 커넥터와 서브 PCB의 결합 상태를 검출하는 제어부;를 포함하여 구성된다.
본 발명의 다른 특징에 따르면, 메인 PCB; 상기 메인 PCB에 설치되는 복수의 커넥터; 상기 커넥터와 결합하는 복수의 서브 PCB; 그리고, 상기 서브 PCB에 설치되며, 상기 커넥터와 서브 PCB가 결합하면 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀의 사용 여부를 판단하여 결합상태를 판단하고, 상기 결합상태를 상기 메인 PCB에게 전달하는 제어부;를 포함하여 구성된다.
상기 제어부는, 상기 결합 상태가 정상이면 상기 서브 PCB의 기능이 수행되게 제어하고, 결합 상태가 오류이면 알람 신호를 출력한다.
상기 커넥터는 서로 다른 전기적 연결 구조를 갖도록 구성된다.
본 발명의 또 다른 특징에 따르면, 메인 PCB와 연결된 커넥터에 임의의 서브 PCB가 결합하는 단계; 상기 메인 PCB가 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀이 모두 감지되었는지 검사하는 단계; 그리고, 상기 검사결과에 따라 모두 감지된 경우에는 정상상태로 판단하고, 상기 핀 중에서 적어도 하나의 핀이라도 미감지되면 오류상태로 판단하는 단계;를 포함하여 구성된다.
본 발명의 또 다른 특징에 따르면, 메인 PCB와 연결된 커넥터에 임의의 서브 PCB가 결합하는 단계; 상기 서브 PCB가 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀이 모두 감지되었는지 검사하는 단계; 상기 검사결과 모두 감지되면 상기 서브 PCB는 정상신호를 상기 메인 PCB에 전달하고, 상기 핀 중에서 적어도 하나의 핀이라도 미감지되면 상기 서브 PCB는 오류신호를 상기 메인 PCB에 전달하는 단계; 그리고, 상기 정상신호 또는 오류신호에 의해 상기 메인 PCB는 정상상태 또는 오류상태로 판단하는 단계;를 포함하여 구성된다.
상기 정상상태는, 상기 서브 PCB가 자신이 결합할 커넥터와 결합한 것이고, 상기 오류상태는 상기 서브 PCB가 자신이 결합할 커넥터가 아닌 다른 커넥터와 결합한 것이다.
본 발명에서는, 메인 PCB와 그 메인 PCB와 연결된 복수의 커넥터에 복수의 서브 PCB가 결합하면, 커넥터에 구비된 핀 중에서 사용가능하도록 설정된 핀이 모두 감지된 경우 정상상태로 판단하고, 반면 사용가능하도록 설정된 핀 중 적어도 하나라도 미감지되면 서브 PCB가 자신이 결합해야할 커넥터가 아닌 다른 커넥터와 결합한 것으로 판단하여 오류 신호를 발생시키고 있다. 이에 따라, PCB와 커넥터의 결합시 그 오류 여부를 간단하게 검출할 수 있는 효과가 있다. 또 서브 PCB도 현재 결합하고 있는 커넥터와의 결합의 적합 유무를 판단할 수 있다.
이하에서는 상기한 바와 같은 본 발명에 의한 인쇄회로기판의 결합상태 검출 방법 및 장치의 바람직한 실시 예를 첨부한 도면을 참고하여 상세하게 설명한다.
도 1에는 본 발명의 실시 예에 따른 인쇄회로기판의 결합상태 검출장치를 포함하고 있는 메인 인쇄회로기판과 2개의 서브 인쇄회로기판이 커넥터를 매개로 결합하고 있는 구성도가 도시되어 있다.
도 1을 보면, 메인 PCB(100)가 구비된다. 상기 메인 PCB(100)에는 제 1 서브 PCB(200) 및 제 2 서브 PCB(300)가 결합하는 제 1 커넥터(110) 및 제 2 커넥터(120)가 구비된다. 상기 제 1 커넥터(110) 및 제 2 커넥터(120)는 메인 PCB(100)와 전기적으로 연결된다. 상기 제 1 커넥터(110) 및 제 2 커넥터(120)는 도면에서 메인 PCB(100)의 외부에 있는 것으로 설명하고 있으나, 메인 PCB(100)의 내부에 있어도 된다.
상기 메인 PCB(100)에는 상기 커넥터(110)(120)와 서브 PCB(200)(300)와의 결합상태를 판단하는 제어유닛(130)이 구비된다. 상기 제어유닛(130)에는, 상기 커넥터(110)(120)와 상기 서브 PCB(200)(300)가 결합하면, 상기 커넥터(110)(120)에 제공된 핀 중에서 사용 가능하도록 설정된 핀이 사용되었는지 감지된 신호(이하, '핀 감지신호'라 함)를 입력받는 신호 입력부(132)가 구비된다. 상기 신호 입력부(132)는, 커넥터(110)(120)에 제공된 핀 중에서 사용가능하도록 설정된 핀이 모두 감지되면 정상신호를 입력받고, 적어도 하나의 핀이라도 감지되지 않으면 오류신호를 입력받는다. 상기 핀 감지신호에 의하여 정상결합 또는 비정상결합을 판단하는 메인 제어부(134)가 구비된다. 상기 메인 제어부(134)는 정상결합이면 서브 PCB(200)(300)의 기능이 수행되게 하고, 비정상결합이면 알람신호를 출력하게 제어한다. 상기 메인 제어부(134)는 상기 핀 감지신호에 의해 커넥터(110)(120)와 서브 PCB(200)(300)와의 결합상태를 직접 판단하기도 하지만, 아래에서 설명되는 것과 같이 서브 PCB(200)(300)로부터 전송되는 신호에 따라 커넥터(110)(120)와 서브 PCB(200)(300)와의 결합상태를 판단하기도 한다.
상기 제 1 커넥터(110) 및 제 2 커넥터(120)는 서로 다른 전기적 연결 구조를 갖는다. 실시 예에서 상기 제 1 커넥터(110) 및 제 2 커넥터(120)는 각각 7개의 핀이 구비된다. 상기 제 1 커넥터(110)는 핀 번호의 1, 2, 3, 4, 6번이 사용가능하도록 설정되고, 상기 제 2 커넥터(120)는 핀 번호의 1, 2, 3, 5, 7번이 사용가능하도록 설정된다. 상기 제 1 커넥터(110)와 제 1 서브 PCB(200)가 결합하는 정상상태에서는 상기 1, 2, 3, 4, 6번 핀이 감지되고, 상기 제 1 커넥터(110)와 제 2 서브 PCB(300)가 결합하거나, 상기 제 2 커넥터(120)와 제 1 서브 PCB(200)가 결합하는 비정상결합이면 상기 사용하도록 설정된 핀 중 적어도 하나 이상의 핀이 미감지된다.
상기 제 1 서브 PCB(200) 및 제 2 서브 PCB(300)는 상기 메인 PCB(100)와 결합되면 서로 다른 기능을 수행하게 된다. 즉 어느 하나의 서브 PCB만으로도 소정 동작의 수행이 가능한 것이다. 그리고, 상기 제 1 서브 PCB(200) 및 제 2 서브 PCB(300)는 상기 제 1 커넥터(110) 및 제 2 커넥터(120)와 결합하면, 상기 커넥터(110)(210)에 제공된 핀 중에서 사용가능하도록 설정된 핀의 사용 여부를 판단하여 결합상태를 상기 메인 PCB에게 전달하는 제 1 서브 제어부(210) 및 제 2 서브 제어부(310)가 구비된다.
이어 상기와 같이 구성된 본 발명의 실시 예에 따른 인쇄회로기판의 결합상태를 도면을 참조하여 설명한다. 상기 인쇄회로기판의 결합상태 검출은 상기 메인 PCB 또는 서브 PCB가 각각 수행할 수 있다.
도 2는 본 발명의 실시 예에 따라 메인 PCB가 서브 PCB와 커넥터의 결합상태를 검출하기 위한 흐름도이다.
먼저, 메인 PCB(100)가 장착된 시스템에 전원이 인가되면(s100), 메인 제어부(134)는 시스템 초기화 명령을 실행한다(s110). 상기 시스템은 메인 PCB(100)와 복수의 서브 PCB(200)(300)가 장착된 전기/전자 장치이다. 이는 개인용 컴퓨터에서부터 수·배전 판넬에 설치되는 각종 디지털 전기장치 등도 포함한다. 즉 특정 장치만에 국한하지 않고 복수의 PCB가 설치되는 모든 장치를 포함한다. 그리고 본 실시 예에서 상기 초기화 명령은 상기 메인 PCB(100)가 상기 커넥터(110)(120)와 서브 PCB(200)(300)의 결합 상태를 검출하는 일련의 동작을 말한다.
상기 초기화 동작이 실행되면, 상기 신호 입력부(132)는 상기 제 1 커넥터(110) 및 제 2 커넥터(120)로부터 핀 감지신호를 입력받게 된다(s120). 상기 핀 감지신호에 따라 상기 커넥터(110)(120)와 서브 PCB(200)(300)의 결합상태를 알 수 있다.
예를 들어, 상기 제 1 커넥터(110)에 제 1 서브 PCB(200)가 결합한 경우, 상기 신호 입력부(132)는 상기 제 1 커넥터(110)로부터 정상신호를 입력받는다. 이는 상기 제 1 서브 PCB(200)가 자신에게 할당된 핀이 상기 제 1 커넥터(110)의 핀과 동일하기 때문이다. 즉 상기 제 1 커넥터(110)의 핀 중 사용가능하게 설정된 핀이 모두 감지된 경우이다. 예컨대, 상기 제 1 커넥터(110)는 상기 제 1 서브 PCB(200)와의 결합으로 인해 1, 2, 3, 4, 6번 핀이 모두 감지된다. 이에 정상신호가 상기 신호입력부(132)로 전달된다.
반면 상기 제 1 커넥터(110)에 제 2 서브 PCB(300)가 결합한 경우이다. 이 경우에는 상기 신호입력부(132)는 상기 제 1 커넥터(110)로부터 오류신호를 입력받는다. 즉 상기 제 2 서브 PCB(300)가 자신에게 할당된 핀 정보, 즉 1, 2, 3, 5, 7번이 상기 제 1 커넥터(110)의 핀과 일치하지 않기 때문이다. 따라서 상기 제 1 커넥터(110)는 4, 6번이 미감지된 것으로 나타난다. 이에 상기 제 1 커넥터(110)는 오류신호를 상기 신호 입력부(132)로 전달한다.
그와 같이 신호 입력부(132)가 정상신호 또는 오류신호를 입력받으면, 이를 메인 제어부(134)로 전달하고, 이에 상기 메인 제어부(134)는 서브 PCB(200)(300)와 커넥터(110)(210)와의 결합상태를 검출할 수 있다(s130).
상기 결합상태로서, 상기 메인 제어부(134)가 정상신호를 전달받는 경우이다(s140). 상기 메인 제어부(134)는 상기 제 1 커넥터(110)와 현재 결합하고 있는 서브 PCB가 정상적으로 결합해야하는 제 1 서브 PCB(200)로 판단한다. 그래서 상기 메인 제어부(134)는 상기 제 1 서브 PCB(200)가 제공하는 기능을 수행할 수 있게 제어한다(s150). 반면 상기 메인 제어부(134)가 오류신호를 전달받으면(s160), 상기 메인 제어부(134)는 상기 제 1 커넥터(110)와 결합해야 하는 제 1 서브 PCB(200)가 아닌 다른 서브 PCB 즉 제 2 서브 PCB(300)가 결합하고 있는 것으로 판단하여 알람신호를 출력한다(s170). 이 경우 서브 PCB(200)(300)가 제공하는 어떠한 기능도 수행되지 않게 된다.
도 3은 본 발명의 실시 예에 따라 서브 PCB 자신이 커넥터와의 결합상태를 검출하기 위한 흐름도이다.
도 3은 시스템 운전 상태에서(s200), 서브 PCB(200)(300)의 제어에 의해 시작된다(s210). 즉 메인 PCB(100)의 제 1 커넥터(110) 및 제 2 커넥터(120)에 서브 PCB(200)(300)가 결합한 상태에서, 제 1 서브 제어부(210) 또는 제 2 서브 제어부(310)에 의해 초기화 명령이 실행된다. 상기 초기화 명령은 상기 제 1 서브 PCB(200) 및 제 2 서브 PCB(300)가 커넥터(110)(120)와의 결합 오류를 검사하는 것이다.
상기 초기화 명령이 실행되면, 상기 제 1 서브 PCB(200)의 제 1 서브 제어부(210) 또는 제 2 서브 PCB(300)의 제 2 서브 제어부(310)는 현재 자신이 결합하고 있는 커넥터로부터 핀 감지 여부를 검사한다(s220).
상기 핀 감지 여부에 대해 보다 구체적으로 설명한다.
먼저, 상기 제 1 서브 PCB(200)가 제 1 커넥터(110)와 결합한 경우이다. 이때는 상기 제 1 서브 제어부(210)는 상기 제 1 커넥터(110)의 1, 2, 3, 4, 6번 핀을 모두 감지할 수 있다. 그래서 상기 제 1 서브 제어부(210)는 자신의 PCB, 즉 제 1 서브 PCB(200)에게 할당된 모든 핀을 감지하면(s230), 자신의 PCB(200)가 결합해야할 커넥터, 즉 제 1 커넥터(110)와 정상적으로 결합하고 있다라고 판단하다. 이에 상기 제 1 서브 제어부(210)는 정상 결합하였다는 정상신호를 상기 신호입력부(132)를 매개하여 상기 메인 제어부(134)로 전송한다(s240). 따라서, 상기 메인 제어부(134)는 상기 제 1 서브 PCB(200)가 제공하는 기능을 수행한다(s250).
반면, 상기 제 1 서브 PCB(200)가 제 2 커넥터(120)와 결합한 경우이다. 이때는 상기 제 1 서브 제어부(210)는 자신의 PCB 즉 제 1 서브 PCB(200) 에 할당된 핀 번호와 상기 제 2 커넥터(120)가 사용되는 핀 번호가 일치하지 않기 때문에, 상기 제 2 커넥터(120)의 핀을 모두 감지할 수 없다. 즉 1, 2, 3번은 감지 가능하나 나머지 4, 5, 6, 7번은 감지가 불가능하다. 그래서 상기 제 1 서브 제어부(210)는 자신의 PCB, 즉 제 1 서브 PCB(200)가 결합해야할 커넥터, 즉 제 1 커넥터(110)와 정상적으로 결합하지 못한 상태로 판단한다. 따라서 상기 비정상적 결합으로 상기 제 1 서브 제어부(210)는 오류신호를 발생하고, 이를 상기 신호입력부(132)를 매개하여 상기 메인 제어부(134)로 전송한다(s260). 이때 상기 오류신호는 상기 제 2 커넥터(120)의 1, 2, 3번 중 데이터 전송과 관련된 핀이 있는 경우 해당되는 핀을 통해 전송하게 된다. 만약 데이터 전송과 관련된 핀이 활성화 상태가 아닌 경우에는, 상기 메인 제어부(134)가 초기화 명령 후 소정 시간 이내에 오류신호를 전송받지 못하면 비정상 결합으로 판단하도록 한다. 상기 메인 제어부(134)는 상기 오류 신호를 전달받고, 이를 작업자가 인지할 수 있도록 알람 신호로 출력한다(s270). 작업자는 PCB 연결에 오류가 있음을 인지하고 PCB 결합을 다시 하게 된다.
이상에서 설명한 바와 같이 본 발명은 메인 PCB와 복수의 서브 PCB가 결합하는 경우, 서브 PCB의 결합 오류를 검출할 수 있다. 이와 같은 PCB 결합 오류는, 시스템 운전 전뿐만 아니라, 시스템이 운전중일 경우에도 메인 PCB 또는 서브 PCB의 초기화 명령으로 간단하게 실행할 수 있다. 그리고 결합 오류는 커넥터 핀의 조합으로 검출하고 있다.
본 발명의 권리범위는 위에서 설명된 실시 예에 한정되지 않고 청구범위에 기재된 바에 의해 정의되며, 본 발명의 기술분야에서 통상의 지식을 가진 자가 청구범위에 기재된 권리범위 내에서 다양한 변형과 개작을 할 수 있다는 것은 자명하다.
즉 본 실시 예에서는 메인 PCB에 복수의 서브 PCB가 결합하는 것으로 설명하고 있으나, 본 발명은 플랫 케이블(Flat Cable)에 복수의 커넥터가 구비되고 그 복수의 커넥터에 임의의 서브 PCB가 결합한 경우에도 결합 오류 여부를 검출할 수 있다.
도 1은 본 발명의 실시 예에 따른 인쇄회로기판의 결합상태 검출장치를 포함하고 있는 메인 인쇄회로기판과 2개의 서브 인쇄회로기판이 커넥터를 매개하여 서로 결합한 것을 보인 구성도
도 2는 본 발명의 실시 예에 따라 메인 PCB가 서브 PCB와 커넥터의 결합상태를 검출하기 위한 흐름도
도 3은 본 발명의 실시 예에 따라 서브 PCB 자신이 커넥터와의 결합상태를 검출하기 위한 흐름도
*도면의 주요 부분에 대한 부호의 설명*
100 : 메인 PCB 110 : 제 1 커넥터
120 : 제 2 커넥터 130 : 제어유닛
132 : 신호 입력부 134 : 메인제어부
200 : 제 1 서브 PCB 210 : 제 1 서브 제어부
300 : 제 2 서브 PCB 310 : 제 2 서브 제어부

Claims (7)

  1. 메인 PCB;
    상기 메인 PCB에 설치되는 복수의 커넥터;
    상기 커넥터와 각각 결합하여 서로 다른 기능을 수행하는 복수의 서브 PCB; 그리고
    상기 메인 PCB에 설치되며, 상기 복수의 커넥터에 각각 결합한 서브 PCB가 자신의 기능을 정상적으로 수행할 수 있는지 상기 커넥터와 서브 PCB간의 결합 상태를 검출하는 제어부;를 포함하여 구성됨을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출장치.
  2. 메인 PCB;
    상기 메인 PCB에 설치되는 복수의 커넥터;
    상기 커넥터와 결합하는 복수의 서브 PCB; 그리고, 상기 서브 PCB에 설치되며, 상기 커넥터와 서브 PCB가 결합하면 상기 커넥터에 제공된 핀 중에서 사용가능하도록 설정된 핀의 사용 여부를 판단하여 결합상태를 판단하고, 상기 결합상태를 상기 메인 PCB에게 전달하는 제어부;를 포함하여 구성됨을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출장치.
  3. 제 1항 또는 제 2항에 있어서,
    상기 제어부는, 상기 결합 상태가 정상이면 상기 서브 PCB의 기능이 수행되 게 제어하고, 결합 상태가 오류이면 알람 신호를 출력함을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출장치.
  4. 제1항 또는 제2항에 있어서,
    상기 커넥터의 각 단자와 상기 메인 PCB에 연결된 각 단자간의 연결방법이 서로 다르게 연결 구성됨을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출장치.
  5. 메인 PCB와 연결된 커넥터에 임의의 서브 PCB가 결합하는 단계;
    상기 메인 PCB가 상기 커넥터와 결합하는 서브 PCB가 정상적으로 기능을 수행할 수 있도록 상기 커넥터 및 서브 PCB의 기 설정된 핀이 서로 일치하는 지를 검사하는 단계; 그리고
    상기 커넥터 및 서브 PCB의 기 설정된 핀이 서로 일치하면 정상상태로 판단하고, 일치하지 않으면 오류 상태로 판단하는 단계를 포함하여 구성됨을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출방법.
  6. 메인 PCB가 연결된 커넥터에 임의의 서브 PCB가 결합하는 단계;
    상기 서브 PCB가 상기 커넥터에 결합하여 정상적으로 소정 기능을 수행할 수 있는지 상기 커넥터 및 서브 PCB의 기 설정된 핀이 서로 일치하는 지를 검사하는 단계;
    상기 커넥터 및 서브 PCB의 기 설정된 핀이 서로 일치하면 상기 서브 PCB는 정상신호를 상기 메인 PCB에 전달하고, 서로 일치하지 않으면 상기 서브 PCB는 오류 신호를 상기 메인 PCB에 전달하는 단계; 그리고
    상기 정상신호 또는 오류신호에 의해 상기 메인 PCB는 정상상태 또는 오류상태로 판단하는 단계를 포함하여 구성됨을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출방법.
  7. 제 5항 또는 제 6항에 있어서,
    상기 정상상태는, 상기 서브 PCB가 자신이 결합할 커넥터와 결합한 상태이고, 상기 오류상태는 상기 서브 PCB가 자신이 결합할 커넥터가 아닌 다른 커넥터와 결합한 상태인 것을 특징으로 하는 인쇄회로기판 상호간의 결합상태 검출방법.
KR1020080133570A 2008-12-24 2008-12-24 인쇄회로기판 상호간의 결합상태 검출방법 및 장치 KR101066791B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080133570A KR101066791B1 (ko) 2008-12-24 2008-12-24 인쇄회로기판 상호간의 결합상태 검출방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080133570A KR101066791B1 (ko) 2008-12-24 2008-12-24 인쇄회로기판 상호간의 결합상태 검출방법 및 장치

Publications (2)

Publication Number Publication Date
KR20100074993A KR20100074993A (ko) 2010-07-02
KR101066791B1 true KR101066791B1 (ko) 2011-09-23

Family

ID=42637459

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080133570A KR101066791B1 (ko) 2008-12-24 2008-12-24 인쇄회로기판 상호간의 결합상태 검출방법 및 장치

Country Status (1)

Country Link
KR (1) KR101066791B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102627633B1 (ko) * 2019-02-21 2024-01-22 삼성전자 주식회사 커넥터의 연결 상태를 판단하기 위한 로직 회로를 포함하는 전자 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04194672A (ja) * 1990-11-27 1992-07-14 Okuma Mach Works Ltd プリント基板の誤接続検出装置
KR20010105029A (ko) * 2000-05-18 2001-11-28 송재인 회로기판의 검사 시스템
JP2005069945A (ja) 2003-08-26 2005-03-17 Seiko Epson Corp 半導体装置の検査方法
KR20080113610A (ko) * 2007-06-25 2008-12-31 (주)씨앤에스 테크놀로지 반도체부품의 결합 체크 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04194672A (ja) * 1990-11-27 1992-07-14 Okuma Mach Works Ltd プリント基板の誤接続検出装置
KR20010105029A (ko) * 2000-05-18 2001-11-28 송재인 회로기판의 검사 시스템
JP2005069945A (ja) 2003-08-26 2005-03-17 Seiko Epson Corp 半導体装置の検査方法
KR20080113610A (ko) * 2007-06-25 2008-12-31 (주)씨앤에스 테크놀로지 반도체부품의 결합 체크 방법

Also Published As

Publication number Publication date
KR20100074993A (ko) 2010-07-02

Similar Documents

Publication Publication Date Title
US9013204B2 (en) Test system and test method for PCBA
JP6801185B2 (ja) 検知装置、検知システム及び検知方法
CN108804261B (zh) 连接器的测试方法及装置
US20080315902A1 (en) Test device, test card, and test system
KR101066791B1 (ko) 인쇄회로기판 상호간의 결합상태 검출방법 및 장치
CN112380066B (zh) 一种基于国产平台的服务器维护调试装置及服务器
JPWO2012063290A1 (ja) 周辺機器およびパラレルバスシステム
CN109992551B (zh) Usb c型接口信息读取方法和信息读取电路
JP2010008178A (ja) コネクタ接続制御装置、コネクタ接続制御方法およびコネクタ接続制御プログラム
US7970569B2 (en) Apparatus and method for connection test on printed circuit board
KR101539579B1 (ko) Rs232c 직렬 통신 하드웨어 이상 감지 처리장치 및 그 방법
JP2010238000A (ja) モジュールのバス接続/切り離し装置
KR19990006984A (ko) 블라인드 오토도크의 전기접속 장치 및 방법
JP7371260B2 (ja) 電子機器、及び接続検査方法
JP2009187284A (ja) ボード間接続監視装置
KR20150021797A (ko) Usb 접속장치 및 그의 전원 제어방법
CN218158232U (zh) 一种pcb功能检测装置
US20130326287A1 (en) Programmable logic controller
CN110011130B (zh) 插卡、插卡连接组件、插卡状态检测方法及装置
KR20110001654A (ko) 차량용 인쇄회로기판의 체결 확인 장치 및 이를 이용한 ecu 모듈
CN113407470B (zh) 少针脚型接口和通用异步收发器接口复用方法、装置、设备
CN117596811A (zh) 智能线缆拓扑检测
CN210427775U (zh) 一种连接检测装置、电子设备
JP2011242243A (ja) 配線診断システム
JPH05134790A (ja) ケーブルの誤接続防止回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140711

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee