KR101042235B1 - 삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로 - Google Patents

삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로 Download PDF

Info

Publication number
KR101042235B1
KR101042235B1 KR1020080093821A KR20080093821A KR101042235B1 KR 101042235 B1 KR101042235 B1 KR 101042235B1 KR 1020080093821 A KR1020080093821 A KR 1020080093821A KR 20080093821 A KR20080093821 A KR 20080093821A KR 101042235 B1 KR101042235 B1 KR 101042235B1
Authority
KR
South Korea
Prior art keywords
triangular wave
pulse
period
triangular
reference pulse
Prior art date
Application number
KR1020080093821A
Other languages
English (en)
Other versions
KR20090034732A (ko
Inventor
히로토시 츠치야
신지 야에자와
유야 하시모토
토루 나카모리
타츠야 키시이
Original Assignee
야마하 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마하 가부시키가이샤 filed Critical 야마하 가부시키가이샤
Publication of KR20090034732A publication Critical patent/KR20090034732A/ko
Application granted granted Critical
Publication of KR101042235B1 publication Critical patent/KR101042235B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation

Landscapes

  • Amplifiers (AREA)
  • Dc-Dc Converters (AREA)

Abstract

[과제] 마스터 및 슬레이브간에 있어서 스펙트럼 확산된 삼각파를 동기하여 동일한 파고값으로 생성할 수 있는 삼각파 동기 생성 회로를 제공한다.
[해결 수단] 본 발명의 삼각파 동기 생성 시스템은 파고값이 동일하고, 다른 주기의 삼각파를 설정된 순으로 시계열로 생성하는 삼각파 생성부와, 삼각파의 주기의 삼각파 기준 펄스를 생성하는 동기 펄스 생성부와, 삼각파 기준 펄스의 복수의 주기에 있어서 기준 주기로 설정한 삼각파 기준 펄스의 펄스폭을 다른 주기에 비교하여 다르게 하여 삼각파 기준 재생 펄스로 출력하는 듀티 제어부와, 삼각파 기준 재생 펄스로부터 삼각파 기준 펄스를 재생하는 기준 펄스 재생부와, 삼각파 기준 재생 펄스로부터 펄스폭의 차이에 의해 기준 주기의 삼각파 기준 펄스를 검출하는 기준 주기 검출부와, 기준 주기의 삼각파 기준 펄스를 기준으로 해서 삼각파 기준 펄스에 대응하는 주기의 삼각파를 재생하는 삼각파 재생부를 구비한다.
Figure R1020080093821
삼각파 동기 생성 시스템, 삼각파 동기 생성 회로

Description

삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로{TRIANGULAR WAVE SYNCHRONIZING GENERATION SYSTEM AND TRIANGULAR WAVE SYNCHRONIZING GENERATION CIRCUIT TO BE USED FOR THE SAME}
본 발명은 PWM 제어에 사용하는 소정 폭의 펄스를 생성하는 펄스폭 변조를 행하기 위한 삼각파를 다른 장치간에 있어서 동기를 취하여 생성하는 삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로에 관한 것이다.
본원은 2007년 10월 3일에 출원된 일본국 특허 출원 제2007-260262호에 의거해 우선권을 주장하고, 그 내용을 여기에 인용한다.
종래, 대상으로 하는 앰플리파이어 탑재형의 스피커 장치간에 있어서, 스테레오 스피커로 하기 위해서 스피커 구동의 PWM 신호의 펄스폭을 제어하는 삼각파를 동기해서 생성할 때, 도 13에 도시된 바와 같이, 작성하는 삼각파와 동일한 주파수에서 듀티를 50:50으로 하여 한쪽의 장치(마스터)로부터 다른쪽의 장치(슬레이브)에 대하여 삼각파 기준 펄스를 송신하고, 슬레이브측이 그 삼각파 기준 펄스를 이용해서 삼각파를 생성하고 있다.
그런데, 장치의 구동 제어에 대한 디지탈화의 일환으로서 스피커 구동이나 모터 및 전원 회로의 구동에 PWM 제어가 사용된 경우, 동일 주기의 삼각파를 사용하여 PWM 신호의 펄스폭 변조를 행하면 구동부에 있어서 스위칭 잡음이 발생하고, 이 잡음이 배선 패턴 등을 통해 방사 전자 잡음(EMI)이 다른 기기에 대하여 악영향을 준다.
따라서, 앰플리파이어를 내장해서 스피커 구동을 PWM 제어로 행할 때 상술한 EMI의 문제가 발생한다.
따라서, PWM 신호의 펄스폭 변조를 행하는 삼각파를 스펙트럼 확산시킴으로써 PWM 변조에 있어서의 스위칭에서의 EMI의 주파수 분포를 스펙트럼 확산하고, 피크값을 저감하여 EMI의 시간적인 평균치를 낮게 억제함으로써 다른 기기에 대한 노이즈의 영향을 저감시키는 것이 행해지고 있다(예를 들면, 특허문헌 1 참조).
마찬가지로, 스피커의 구동에 있어서도 PWM 신호의 펄스폭을 제어하는 삼각파에 대하여 스펙트럼 확산을 행하여 생성되는 PWM 신호의 펄스폭을 제어함으로써 EMI의 영향을 저감시킬 수 있다.
[특허문헌 1] 일본 특허 3952970호 공보
그러나, 스펙트럼 확산한 삼각파를 사용할 때 상술한 종래예를 삼각파를 생성하는 삼각파 기준 펄스에 사용할 경우 슬레이브와 동기를 취하기 위해서 마스터가 출력하는 삼각파 기준 펄스를, 도 14에 도시된 바와 같이, 복수의 주파수의 펄스로 해서 단발에 연속해서 송출하게 된다.
따라서, 슬레이브측은 삼각파 기준 펄스의 주기가 각각 스펙트럼 확산되어 있기 때문에 입력되는 삼각파 기준 펄스의 각각의 주기를 검출하는 것이 불가능하고, 주기가 다른 삼각파 기준 펄스에 대응한 삼각파의 재생 처리를 행하면 주기에 대응한 전류를 흘려보냄으로써 삼각파를 생성하기 때문에 파고값이 다른 삼각파를 생성하게 된다.
예를 들면, 상기 도 14에 있어서는 삼각파 기준 펄스에 관해서 250㎑를 중심으로 해서 상하로 40㎑ 호핑(hopping)한 210㎑ 및 290㎑의 3종류의 주파수의 펄스를 사용해서 스펙트럼 확산하고 있다.
이 경우, 주파수 210㎑의 삼각파 기준 펄스를 주파수 250㎑의 삼각파 기준 펄스로 해서 삼각파를 생성하면 주기가 길기 때문에 공급되는 전하량이 많아지므로 파고값이 기준값(점선)보다 높아진다(A점).
한편, 주파수 290㎑의 삼각파 기준 펄스를 주파수 250㎑의 삼각파 기준 펄스로 해서 삼각파를 생성하면 주기가 짧기 때문에 공급되는 전하량이 적어지므로 파고값이 기준값보다 낮아진다(B점).
후의 제어에 있어서 삼각파의 파고값이 제어의 기준이 되므로 마스터와 슬레 이브 사이에서 다른 삼각파가 사용되기 때문에 삼각파의 스펙트럼 확산의 동기가 없어지지 않고, 마스터 및 슬레이브가 스테레오 앰플리파이어 탑재의 스피커 등에 있어서의 경우 음성의 재생 특성이 다르게 된다.
본 발명은 이러한 사정을 감안하여 이루어진 것으로, 마스터 및 슬레이브간에 있어서 스펙트럼 확산된 삼각파를 동기하여 동일한 파고값에서 생성할 수 있는 삼각파 동기 생성 회로를 제공하는 것을 목적으로 한다.
본 발명의 삼각파 동기 생성 시스템은 마스터측이 슬레이브측에 대하여 쌍방이 동기한 동일 파고값의 삼각파를 생성하기 위한 삼각파 기준 펄스를 송신하고, 상기 마스터측과 상기 슬레이브측이 동기해서 상기 삼각파를 생성하는 삼각파 동기 생성 시스템이며, 상기 마스터측은 파고값이 동일하고 다른 주기의 삼각파를 미리 설정된 순으로 시계열로 생성하는 삼각파 생성부와, 상기 삼각파의 주기에 대응한 주기의 상기 삼각파 기준 펄스를 생성하는 주기 펄스 생성부와, 상기 삼각파 기준 펄스의 복수의 주기에 있어서 기준 주기로 설정한 상기 삼각파 기준 펄스의 펄스폭을 다른 주기에 비해 다르게 하여 삼각파 기준 재생 펄스로 해서 출력하는 듀티 제어부를 구비하고, 상기 슬레이브측은 상기 삼각파 기준 재생 펄스로부터 삼각파 기준 펄스를 재생하는 기준 펄스 재생부와, 상기 삼각파 기준 재생 펄스로부터 상기 펄스폭의 차이에 의해 상기 기준 주기의 상기 삼각파 기준 펄스를 검출하는 기준 주기 검출부와, 상기 기준 주기의 상기 삼각파 기준 펄스를 기준으로 해서 상기 미리 설정된 순의 주기로 순차 입력되는 상기 삼각파 기준 펄스에 대응하는 주기의 삼각파를 재생하는 삼각파 재생부를 구비하는 것을 특징으로 한다.
본 발명의 삼각파 동기 생성 시스템은 상기 듀티 제어부가 상기 기준 주기로 한 상기 삼각파 기준 펄스의 H 레벨의 폭을 다른 상기 삼각파 기준 펄스의 H 레벨의 폭에 비교해 길게 설정하는 것을 특징으로 한다.
본 발명의 삼각파 동기 생성 시스템은 상기 기준 주기 검출부는 입력되는 상기 삼각파 기준 펄스와, 이 삼각파 기준 펄스를 지연시킨 신호의 논리곱을 얻고, 이 논리곱 결과를 기준 주기의 검출 신호로 하는 것을 특징으로 한다.
본 발명의 삼각파 동기 생성 시스템은 상기 기준 주기의 상기 삼각파 기준 펄스에 있어서의 H 레벨의 폭을 상기 지연시키는 시간보다 크게 하고, 상기 기준 주기 이외의 상기 삼각파 기준 펄스에 있어서의 H 레벨의 폭을 상기 지연시키는 시간보다 작게 하는 것을 특징으로 한다.
본 발명의 삼각파 동기 생성 회로는 마스터측이 슬레이브측에 대하여 쌍방이 동기한 동일한 파고값의 삼각파를 생성하기 위한 삼각파 기준 펄스를 송신하고, 상기 마스터측과 상기 슬레이브측이 동기해서 상기 삼각파를 생성하는 삼각파 동기 생성 시스템에 있어서 상기 마스터측 및 슬레이브측에서 사용하는 삼각파 동기 생성 회로이며, 파고값이 동일하고 다른 주기의 삼각파를 미리 설정된 순으로 시계열로 생성하는 삼각파 생성부와, 상기 삼각파의 주기에 대응한 주기의 상기 삼각파 기준 펄스를 생성하는 동기 펄스 생성부와, 상기 삼각파 기준 펄스의 복수의 주기에 있어서 기준 주기로 설정한 상기 삼각파 기준 펄스의 듀티를 다른 주기에 비교해 다르게 하여 삼각파 기준 재생 펄스로 해서 출력하는 듀티 제어부와, 상기 삼각파 기준 재생 펄스로부터 삼각파 기준 펄스를 재생하는 기준 펄스 재생부와, 상기 삼각파 기준 재생 펄스로부터 상기 듀티의 상위에 의해 상기 기준 주기의 상기 삼각파 기준 펄스를 검출하는 기준 주기 검출부와, 상기 기준 주기의 상기 삼각파 기준 펄스를 기준으로 해서 상기 미리 설정된 순의 주기로 순차 입력되는 상기 삼각파 기준 펄스에 대응하는 주기의 삼각파를 재생하는 삼각파 재생부를 구비하는 것을 특징으로 한다.
[발명의 효과]
이상 설명한 바와 같이, 본 발명에 의하면, 마스터 및 슬레이브간에 있어서 스펙트럼 확산된 삼각파를 동기해서 생성하는 삼각파 기준 펄스를 슬레이브측에 통신할 때 기준 주기의 삼각파 기준 펄스의 "H" 레벨의 펄스폭과 기준 주기 이외의 삼각파 기준 펄스의 "H" 레벨의 펄스폭을 다르게 한 삼각파 기준 재생 펄스로 해서 송신하기 때문에 기준 주기의 삼각파 기준 펄스를 검출하고, 그 삼각파 기준 펄스를 기준으로 해서 미리 설정한 주기의 변화 순번에 대응해서 각각의 삼각파 기준 펄스의 주기에 대응해서 삼각파를 재생하기 때문에 동기가 없어진 동일한 파고값의 스펙트럼 확산된 삼각파를 마스터측 및 슬레이브측에서 얻는 것이 가능하게 되는 효과를 얻을 수 있다.
이하, 본 발명의 제 1 실시형태에 의한 삼각파 동기 생성 시스템을 도면을 참조해서 설명한다.
도 1은 동 실시형태에 의한 삼각파 동기 생성 시스템의 구성예를 나타낸 블록도이다.
예를 들면, 상기 삼각파 동기 생성 시스템을 스테레오 스피커로 사용할 경우 스피커에 탑재된 스피커 구동을 PWM 제어로 행하는 PWM 제어 회로(도시되지 않음)에 부여하는 구성으로 한다. 이 경우, 마스터 장치(1)는 주기가 스펙트럼 확산된 삼각파를 생성하고, 자신의 PWM 제어에 사용함과 아울러 슬레이브 장치(2)에 대하여 생성한 삼각파를 재생하기 위한 삼각파 기준 펄스를 송신한다. 이에 따라, 슬레이브 장치(2)는 입력되는 삼각파 기준 펄스에 의해 마스터 장치(1)과 동기를 취하여 동일 주기의 삼각파를 재생한다.
이 도면에 있어서, 마스터 장치는 제어부(11), 삼각파 생성부(12), 동기 펄스 생성부(13), 듀티 제어부(14) 및 송신부(15)를 구비하고 있다.
제어부(11)는 미리 설정된 순으로 삼각파 생성부(12)에 대하여 다른 주기의 삼각파를 생성하는 주기 제어 신호를 출력하고, 삼각파 생성부(12)로 스펙트럼 확산한 주기의 삼각파를 생성시킨다.
삼각파 생성부(12)는 제어부(11)로부터 입력되는 상기 주기 제어 신호에 의해 복수의 주기, 예를 들면 주기 T1, T2 및 T3의 3종류의 삼각파를 미리 설정한 순번으로 시계열로 반복해서 생성한다.
동기 펄스 생성부(13)는 상기 삼각파에 대응한 주기이며, 듀티 50:50의 삼각파 기준 펄스를 생성한다.
듀티 제어부(14)는 복수의 주기에 있어서 기준 주기로 설정된 주기의 삼각파 기준 펄스의 듀티와 다른 주기의 삼각파 기준 펄스의 듀티를 다르게 하여 삼각파 기준 재생 펄스로 해서 송신부(15)를 통해 슬레이브 장치(2)로 출력한다.
한편, 슬레이브 장치(2)는 수신부(21), 기준 펄스 재생부(22), 기준 주기 검출부(23) 및 삼각파 재생부(24)를 구비하고 있다.
기준 펄스 재생부(22)는 수신부(21)를 통해 입력되는 상기 삼각파 기준 재생 펄스로부터 삼각파를 재생하기 위한 상기 삼각파 기준 펄스를 재생한다.
기준 주기 검출부(23)는 수신부(21)를 통해 입력되는 상기 삼각파 기준 재생 펄스로부터 각각의 듀티의 차이에 의해 기준 주기의 삼각파 기준 펄스에 대응한 삼각파 기준 재생 펄스를 검출하고, 검출 신호를 출력한다.
삼각파 재생부(24)는 기준 주기의 삼각파 기준 펄스를 검출함으로써 상기 미리 설정된 순번[마스터 장치(1)에서 설정되어 있는 순번과 동일]으로 각각의 삼각파 기준 펄스의 주기에 대응한 삼각파를 생성한다.
이어서, 상기 삼각파 생성부(12)의 구성을 도 2를 참조해서 설명한다. 도 2는 본 실시형태에 의한 삼각파 생성부(12)의 구성예를 나타낸 블록도이다.
삼각파 생성부(12)는 출력 단자(TOUT)와 접지점의 사이에 삽입된 커패시터를 전원과 출력 단자(TOUT)의 사이에 설치된 정전류원에 의한 정전류에 의해 충전하고, 또한 출력 단자(TOUT)와 접지점의 사이에 설치된 정전류원에 의한 정전류에 의해 방전함으로써 삼각파를 생성하고 있다. 이 충방전에 사용하는 정전류가 동일한 정전류원을 쌍으로 사용함으로써 상승 시간과 하강 시간이 동일한 삼각파를 생성할 수 있다.
본 실시형태에 있어서는 각각 전류값이 다른 복수의 정전류원의 페어(pair)를 스위치와 직렬로 설치하고, 삼각파의 주기를 다르게 하는 스펙트럼 확산을 행하 는 구성으로 되어 있다. 이하의 실시형태의 설명에 있어서는 일례로서 3개의 다른 길이의 주기(3개의 다른 주파수)로 스펙트럼 확산을 행하고, 각각의 주기의 삼각파를 시계열로 1주기씩 반복해서 생성하는 구성으로 한다.
즉, 삼각파 생성부(12)는 제어부(1)로부터 입력되는 상기 주기 제어 신호에 의해 복수의 주기로서, 상술한 바와 같이, 3개의 주기, 예를 들면 주기 T0, T1 및 T2의 3종류의 삼각파를 생성한다. 여기서, 폭은 T1<T2<T0의 관계로 한다.
예를 들면, 삼각파 생성부(12)는 전원과 출력 단자(TOUT)의 사이에 있어서, 스위치(SW11)와 직렬로 접속된 정전류원(51)과, 스위치(SW12)와 직렬로 접속된 정전류원(52)과, 스위치(SW13)와 직렬로 접속된 정전류원(53)을 구비하고, 출력 단자(TOUT)와 접지점의 사이에 있어서, 스위치(SW21)와 직렬로 접속된 정전류원(61)과, 스위치(SW22)와 직렬로 접속된 정전류원(62)과, 스위치(SW23)과 직렬로 접속된 정전류원(63)을 구비하고, 출력 단자(TOUT) 및 접지점 사이에 삽입된 커패시터(C)로 구성되어 있다.
정전류원(51)과 정전류원(61)은 동일한 전류값(I1)의 전류를 흘려보내고, 정전류원(52)과 정전류원(62)은 동일한 전류값(I2)의 전류를 흘려보내고, 정전류원(53)과 정전류원(63)은 동일한 전류값(I3)의 전류를 흘려보내고, 각각 정전류원쌍을 구성하고 있다. 여기서, 전류값 I1, I2 및 I3의 관계는 I1<I2<I3로 설정되어 있다.
또한, 도 2에는 명시하지 않고 있지만 삼각파 생성부(12)는 출력 단자(TOUT)로부터 출력되는 삼각파의 중심 전압을 설정하는 바이어스 회로를 포함하고 있다.
또한, 후술하는 슬레이브 장치(2)에 있어서의 삼각파 재생부(24)도 상술한 삼각파 생성부(12)와 마찬가지 구성에 의해 스펙트럼 확산된 주기의 삼각파를 생성하고 있다.
이어서, 상기 주기 펄스 생성부(13)의 구성을 도 3을 참조해서 설명한다. 도 3은 본 실시형태에 의한 동기 펄스 생성부(13)의 구성예를 나타낸 블록도이다.
동기 펄스 생성부(13)는 콤퍼레이터(41), 콤퍼레이터(42) 및 래치(43)로 구성되어 있다.
콤퍼레이터(41)는 비반전 입력 단자에 삼각파의 신호 전압이 입력되고, 반전 입력 단자에 생성하는 삼각파의 최대치인 역치 전압(TRIH)이 입력되어 있다. 콤퍼레이터(41)는 삼각파의 신호 전압이 상기 역치 전압(TRIH)을 초과하는(상회하는) "H" 레벨의 리셋 신호를 출력한다.
또한, 콤퍼레이터(42)는 반전 입력 단자에 삼각파의 신호 전압이 입력되고, 비반전 입력 단자에 삼각파의 최소값인 역치 전압(TRIL)이 입력되어 있다. 콤퍼레이터(42)는 삼각파의 신호 전압이 상기 역치 전압(TRIL)보다 낮아지는(밑도는) "H" 레벨의 세트 신호를 출력한다.
래치(43)는 set 단자에 "H" 레벨의 세트 신호가 입력되면 출력 단자로부터 삼각파 기준 펄스로 해서 "H" 레벨을 출력하고, 한편, rset 단자에 "H" 레벨의 리셋 신호가 입력되면 삼각파 기준 펄스를 "H" 레벨로부터 "L" 레벨로 변이시킨다.
따라서, 동기 펄스 생성부(13)는 삼각파의 상승 과정에 있어서 "H" 레벨의 삼각파 기준 펄스를 출력하고, 한편, 삼각파의 하강 과정에 있어서 "L" 레벨의 삼 각파 기준 펄스를 출력한다.
이어서, 상기 듀티 제어부(14)의 구성을 도 4 및 도 5를 참조해서 설명한다. 도 4는 본 실시형태에 의한 듀티 제어부(14)의 구성예를 나타낸 블록도이다. 도 5는 듀티 제어부(14)의 각 부의 동작을 설명하는 타이밍 차트이다.
듀티 제어부(14)는 스위칭부(71), 폭 조정부(72), 폭 조정부(73) 및 논리합(OR) 회로(74)로 구성되어 있다.
스위칭부(71)는 동기 펄스 생성부(13)로부터 입력되는 삼각파 기준 펄스를 폭 조정부(72) 및 폭 조정부(73) 중 어느 하나에 입력시킬지의 스위칭을 제어부(11)로부터 입력되는 기준 선택 신호에 의해 행한다. 여기서, 상기 제어부(11)는 기준이 되는 주기의 삼각파를 생성할 때에 기준 선택 신호를 듀티 제어부(14)로 출력한다.
스위칭부(71)는, 도 5에 도시된 바와 같이, 기준 선택 신호가 입력되어 있지 않을 경우, 입력되는 삼각파 기준 펄스를 폭 조정부(72)로 출력하고, 기준 선택 신호가 입력되어 있을 경우 입력되는 삼각파 기준 펄스를 폭 조정부(73)로 출력한다.
폭 조정부(72)는 입력되는 삼각파 기준 펄스의 "H" 레벨의 상승 및 하강의 타이밍에서 펄스폭이 시간(TPN)의 "H" 레벨의 펄스를 출력한다.
또한, 폭 조정부(73)는 입력되는 삼각파 기준 펄스의 "H" 레벨의 상승 및 하강의 타이밍에서 펄스폭이 시간(TPW)의 "H" 레벨의 펄스를 출력한다.
여기서, 상기 시간(TPN)과 시간(TPW)의 관계는 TPN<TPW이다.
논리합 회로(74)는 폭 조정부(72) 및 폭 조정부(73)로부터 각각 출력되는 펄 스폭이 변조된(듀티가 조정된) 삼각파 기준 펄스를 합성하여 삼각파 기준 재생 펄스로 해서 출력한다.
이어서, 상기 기준 펄스 재생부(22)의 구성을 도 6 및 도 7을 참조해서 설명한다. 도 6은 본 실시형태에 의한 기준 펄스 재생부(22)의 구성예를 나타낸 블록도이다. 도 7은 기준 펄스 재생부(22)의 각 부의 동작을 설명하는 타이밍 차트이다.
기준 펄스 재생부(22)는, 도 6에 도시된 바와 같이, 예를 들면 출력 단자(QB)가 입력 단자(D)에 접속된 D 플립플롭(75)으로 형성되어 있다. 여기서, 재생된 삼각파 기준 펄스는 출력 단자(Q)로부터 출력된다.
기준 펄스 재생부(22)는 클럭 단자(CK)에 삼각파 기준 재생 펄스가 입력되면 이 삼각파 기준 재생 펄스의 상승에 의해 출력 단자(QB)의 출력 데이터를 순차 출력 단자(Q)로부터 출력하기 때문에, 도 7에 도시된 바와 같이, 삼각파 기준 펄스가 재생된다.
이어서, 상기 기준 주기 검출부(23)의 구성을 도 8 및 도 9을 참조해서 설명한다. 도 8은 본 실시형태에 의한 기준 주기 검출부(23)의 구성예를 나타낸 블록도이다. 도 9는 기준 주기 검출부(23)의 각 부의 동작을 설명하는 타이밍 차트이다.
기준 주기 검출부(23)는, 예를 들면 지연부(76) 및 논리곱(AND) 회로(77)로 구성되어 있다.
지연부(76)는 입력되는 삼각파 기준 재생 펄스를 시간(TPD)만큼 지연시켜서 출력한다. 여기서, 시간(TPD)은 TPN<TPD<TPW로 설정된다.
논리곱 회로(77)는 입력되는 삼각파 기준 재생 펄스와, 지연부(76)로부터 입 력되는 지연된 삼각파 기준 재생 펄스의 논리곱을 얻고, 논리곱의 결과를 검출 신호로 해서 출력한다.
이때, 논리곱 회로(77)는 상기 지연 시간(TPD)보다 긴 시간(TPW)의 기준 주기의 삼각파 기준 재생 펄스일 때에만 "H" 레벨의 신호를 출력하는 것으로 된다.
이어서, 상기 삼각파 재생부(24)의 구성을 도 10 및 도 11을 참조해서 설명한다. 도 10은 본 실시형태에 의한 삼각파 재생부(24)의 구성예를 나타낸 블록도이다. 도 11은 본 실시형태에 의한 삼각파 재생부(24)의 동작예를 설명하는 타이밍 차트이다.
삼각파 재생부(24)는 예를 들면, 도 10에 도시된 바와 같이, 카운터(81), 선택 제어부(82) 및 삼각파 생성부(83)로 구성되어 있다. 이 삼각파 생성부(83)는 도 2에 도시된 삼각파 생성부(12)와 마찬가지 구성이다.
카운터(81)는 삼각파 기준 펄스가 클럭 단자(CLK)에 입력되고, "H" 레벨의 상승에 의해 펄스수의 카운팅을 행하고, 카운팅 값을 선택 제어부(82)에 대하여 출력한다. 또한, 카운터(81)는 검출 신호가 리셋 단자(R)에 입력되면 카운팅 값을 "0"으로 리셋한다.
이에 따라, 카운팅 값은 기준 주기의 삼각파 기준 펄스가 입력되면 "0"으로 리셋되어 …→"0"→"1"→"2"→"0"→"1"→…이 되고, "0"∼"2"을 순환하는 것으로 된다.
이 카운팅 값은 "0"이 주기(T0)의 삼각파 기준 펄스를 생성하는 모드를 나타내고, "1"이 주기(T1)의 삼각파 기준 펄스를 생성하는 모드를 나타내고, "2"가 주 기(T2)의 삼각파 기준 펄스를 생성하는 모드를 나타내고 있다.
선택 제어부(82)는 입력되어 있는 카운팅수에 대응한 주기의 삼각파를 생성하는 모드로 되고, 입력되는 삼각파 기준 펄스로부터 생성한 제어 신호를 삼각파 생성부(83)가 대응하는 스위치로 출력한다.
예를 들면, 주기(T1)의 삼각파를 생성하기 위해서는 전류값(I3) 및 전류값(I2)을 가산한 전류값에 의해 커패시터의 충방전을 행한다. 또한, 주기(T2)의 삼각파를 생성하기 위해서는 전류값(I2) 및 전류값(I1)을 가산한 전류값에 의해 커패시터의 충방전을 행한다. 또한, 주기(T0)의 삼각파를 생성하기 위해서는 전류값(I3)에 의해 커패시터의 충방전을 행한다.
여기서, 선택 제어부(82)는 주기(T0)의 삼각파를 생성하는 모드로 되어 있을 경우 주기(T0)의 삼각파 기준 펄스의 "H" 레벨의 기간, 스위치(SW11, SW12, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW13)를 온 상태로 하는 제어 신호를 삼각파 생성부(83)에 대하여 출력한다.
이에 따라, 삼각파 생성부(83)는 스위치(SW11, SW12, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW13)를 온 상태로 해서 정전류원(53)로부터 전류값(I3)의 전류를 흘려보내고, 커패시터(C)에 전하를 축적하고, 전압을 선형적으로 상승시켜서 삼각파의 상승 영역의 파형을 생성한다.
한편, 선택 제어부(82)는 주기(T0)의 삼각파를 생성하는 모드로 되어 있을 경우 주기(T0)의 삼각파 기준 펄스의 "L" 레벨의 기간, 스위치(SW11, SW12, SW13, SW21, SW22)를 오프 상태로 하고, 스위치(SW23)를 온 상태로 하는 제어 신호를 삼 각파 생성부(83)에 대하여 출력한다.
이에 따라, 삼각파 생성부(83)는 스위치(SW11, SW12, SW13, SW21, SW22)를 오프 상태로 하고, 스위치(SW23)를 온 상태로 하여 정전류원(63)으로부터 전류값(I3)의 전류를 흘려보내고, 커패시터(C)로부터 전하를 방전하고, 전압을 선형적으로 하강시켜서 삼각파의 하강 영역의 파형을 생성한다. 이에 따라, 주기(T0)의 삼각파가 생성된다.
또한, 선택 제어부(82)는 주기(T1)의 삼각파를 생성하는 모드로 되어 있을 경우 주기(T1)의 삼각파 기준 펄스의 "H" 레벨의 기간, 스위치(SW11, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW12, SW13)를 온 상태로 하는 제어 신호를 삼각파 생성부(83)에 대하여 출력한다.
이에 따라, 삼각파 생성부(83)는 스위치(SW11, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW12, SW13)를 온 상태로 해서 정전류원(52 및 53)으로부터 전류값(I2+I3)의 전류를 흘려보내고, 커패시터(C)에 전하를 축적하고, 전압을 선형적으로 상승시켜서 삼각파의 상승 영역의 파형을 생성한다.
한편, 선택 제어부(82)는 주기(T1)의 삼각파를 생성하는 모드로 되어 있을 경우 주기(T1)의 삼각파 기준 펄스의 "L" 레벨의 기간, 스위치(SW11, SW12, SW13, SW21)를 오프 상태로 하고, 스위치(SW22, SW23)를 온 상태로 하는 제어 신호를 삼각파 생성부(83)에 대하여 출력한다.
이에 따라, 삼각파 생성부(83)는 스위치(SW11, SW12, SW13, SW21)를 오프 상태로 하고, 스위치(SW22, SW23)를 온 상태로 해서 정전류원(62 및 63)으로 전류 값(I2+I3)의 전류를 흘려보내고, 커패시터(C)로부터 전하를 방전하고, 전압을 선형적으로 하강시켜서 삼각파의 하강 영역의 파형을 생성한다. 이에 따라, 주기(T1)의 삼각파가 생성된다.
또한, 선택 제어부(82)는 주기(T2)의 삼각파를 생성하는 모드로 되어 있을 경우 주기(T2)의 삼각파 기준 펄스의 "H" 레벨의 기간, 스위치(SW13, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW11, SW12)를 온 상태로 하는 제어 신호를 삼각파 생성부(83)에 대하여 출력한다.
이에 따라, 삼각파 생성부(83)는 스위치(SW13, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW11, SW12)를 온 상태로 해서 정전류원(51 및 52)으로부터 전류값(I1+I2)의 전류를 흘려보내고, 커패시터(C)에 전하를 축적하고, 전압을 선형적으로 상승시켜서 삼각파의 상승 영역의 파형을 생성한다.
한편, 선택 제어부(82)는 주기(T2)의 삼각파를 생성하는 모드로 되어 있을 경우 주기(T2)의 삼각파 기준 펄스의 "L" 레벨의 기간, 스위치(SW11, SW12, SW13, SW23)를 오프 상태로 하고, 스위치(SW21, SW22)를 온 상태로 하는 제어 신호를 삼각파 생성부(83)에 대하여 출력한다.
이에 따라, 삼각파 생성부(83)는 스위치(SW11, SW12, SW13, SW23)를 오프 상태로 하고, 스위치(SW21, SW22)를 온 상태로 해서 정전류원(61 및 62)으로 전류값(I1+I2)의 전류를 흘려보내고, 커패시터(C)로부터 전하를 방전하고, 전압을 선형적으로 하강시켜서 삼각파의 하강 영역의 파형을 생성한다. 이에 따라, 주기(T2)의 삼각파가 생성된다.
이어서, 도 1∼도 12를 참조하여 본 실시형태에 의한 삼각파 동기 생성 시스템의 동작을 설명한다. 도 12는 마스터 장치측에서 삼각파를 생성하는 동작을 설명하는 파형도이다.
제어부(11)는 삼각파 생성부(12)에 대하여 주기 T0, T1 및 T2의 순으로 1주기씩 주기가 다른 삼각파를 생성시키는 모드로 된다.
즉, 제어부(11)는 주기(T0)의 삼각파를 생성하는 모드로 되어 있을 경우 스위치(SW11, SW12, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW13)를 온 상태로 하는 제어 신호를 삼각파 생성부(12)에 대하여 출력한다.
이에 따라, 삼각파 생성부(12)는 정전류원(53)으로부터 전류값(I3)의 전류를 흘려보내고, 커패시터(C)에 전하의 축적을 행하고, 삼각파의 상승 영역에 있어서의 파형의 생성을 행한다.
그리고, 동기 펄스 생성부(13)는 삼각파 신호의 전압이 역치 전압(TRIH)을 초과하면 리셋 신호를 제어부(11)로 출력한다.
제어부(11)는 상기 리셋 신호를 입력하면 스위치(SW11, SW12, SW13, SW21, SW22)를 오프 상태로 하고, 스위치(SW23)를 온 상태로 하는 제어 신호를 삼각파 생성부(12)에 대하여 출력한다.
이에 따라, 삼각파 생성부(12)는 스위치(SW11, SW12, SW13, SW21, SW22)를 오프 상태로 하고, 스위치(SW23)를 온 상태로 해서 정전류원(63)으로부터 전류값(I3)의 전류를 흘려보내고, 커패시터(C)로부터 전하를 방전하고, 전압을 선형적으로 하강시켜서 삼각파의 하강 영역의 파형을 생성한다. 이에 따라, 주기(T0)의 삼각파가 생성된다.
그리고, 동기 펄스 생성부(13)는 삼각파의 신호 전압이 역치 전압(TRIL)을 밑돌면 세트 신호를 제어부(11)로 출력한다.
이 세트 신호를 입력하면 제어부(11)는 주기(T1)의 삼각파를 생성하는 모드로 이행하고, 스위치(SW11, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW12, SW13)를 온 상태로 하는 제어 신호를 삼각파 생성부(12)에 대하여 출력한다.
이에 따라, 삼각파 생성부(12)는 스위치(SW11, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW12, SW13)를 온 상태로 해서 정전류원(52 및 53)으로부터 전류값(I2+I3)의 전류를 흘려보내고, 커패시터(C)에 전하를 축적하고, 전압을 선형적으로 상승시켜서 삼각파의 상승 영역의 파형을 생성한다.
그리고, 동기 펄스 생성부(13)는 삼각파의 신호 전압이 역치 전압(TRIH)을 초과하면 리셋 신호를 제어부(11)로 출력한다.
제어부(11)는 상기 리셋 신호를 입력하면 주기(T1)의 삼각파를 생성하는 모드이기 때문에 스위치(SW11, SW12, SW13, SW21)를 오프 상태로 하고, 스위치(SW22, SW23)를 온 상태로 하는 제어 신호를 삼각파 생성부(12)에 대하여 출력한다.
이에 따라, 삼각파 생성부(12)는 스위치(SW11, SW12, SW13, SW21)를 오프 상태로 하고, 스위치(SW22, SW23)를 온 상태로 해서 정전류원(62 및 63)으로 전류값(I2+I3)의 전류를 흘려보내고, 커패시터(C)로부터 전하를 방전하고, 전압을 선형적으로 하강시켜서 삼각파의 하강 영역의 파형을 생성한다. 이에 따라, 주기(T1)의 삼각파가 생성된다.
그리고, 동기 펄스 생성부(13)는 삼각파의 신호의 전압이 역치 전압(TRIL)을 밑돌면 세트 신호를 제어부(11)로 출력한다.
세트 신호가 입력되면 제어부(11)는 주기(T2)의 삼각파를 생성하는 모드로 변이하고, 스위치(SW13, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW11, SW12)를 온 상태로 하는 제어 신호를 삼각파 생성부(12)에 대하여 출력한다.
이에 따라, 삼각파 생성부(12)는 스위치(SW13, SW21, SW22, SW23)를 오프 상태로 하고, 스위치(SW11, SW12)를 온 상태로 해서 정전류원(51 및 52)으로부터 전류값(I1+I2)의 전류를 흘려보내고, 커패시터(C)에 전하를 축적하고, 전압을 선형적으로 상승시켜서 삼각파의 상승 영역의 파형을 생성한다.
그리고, 동기 펄스 생성부(13)는 삼각파의 신호 전압이 역치 전압(TRIH)을 초과하면 리셋 신호를 제어부(11)로 출력한다.
제어부(11)는 상기 리셋 신호를 입력하면 주기(T2)의 삼각파를 생성하는 모드이기 때문에 스위치(SW11, SW12, SW13, SW23)를 오프 상태로 하고, 스위치(SW21, SW22)를 온 상태로 하는 제어 신호를 삼각파 생성부(12)에 대하여 출력한다.
이에 따라, 삼각파 생성부(12)는 스위치(SW11, SW12, SW13, SW23)를 오프 상태로 하고, 스위치(SW21, SW22)를 온 상태로 해서 정전류원(61 및 62)으로 전류값(I1+I2)의 전류를 흘려보내고, 커패시터(C)로부터 전하를 방전하고, 전압을 선형적으로 하강시켜서 삼각파의 하강 영역의 파형을 생성한다. 이에 따라, 주기(T2)의 삼각파가 생성된다.
그리고, 동기 펄스 생성부(13)는 삼각파의 신호의 전압이 역치 전압(TRIL)을 밑돌면 세트 신호를 제어부(11)로 출력한다.
이에 따라, 제어부(11)는 주기(T0)의 삼각파를 생성하는 모드로 변이하고, 상술한 주기(T0, T1 및 T2)의 삼각파를 삼각파 생성부(12)에 대하여 시계열로 순차 생성시킨다.
상술한 삼각파의 생성 과정에 있어서, 동기 펄스 생성부(13)는 내부에서 생성하는 세트 신호 및 리셋 신호에 의해, 이미 설명한 바와 같이, 세트 신호에서 신호를 "H" 레벨로 변이시켜서 리셋 신호에 의해 신호를 "L" 레벨로 변이시킴으로써 각 삼각파의 주기(T0, T1 및 T2)에 대응한 삼각파 기준 펄스를 생성한다.
그리고, 듀티 제어부(14)는 상기 삼각파 기준 펄스로부터, 도 5에 도시된 바와 같이, 삼각파 기준 재생 펄스를 생성하고, 송신부를 통해 슬레이브 장치(2)에 대하여 송신한다. 이때, 듀티 제어부(14)는 기준 주기로서 설정된 주기(T0)의 삼각파 기준 펄스에 대응하는 삼각파 기준 재생 펄스의 펄스폭을 다른 주기의 삼각파 기준 펄스에 비교해 긴 시간으로 하여(보다 넓은 펄스폭으로 하여) 출력한다.
이어서, 슬레이브 장치(2)에 있어서 기준 펄스 재생부(22)는 내부의 D 플립플롭(75)에 CK 단자로 입력되는 삼각파 기준 재생 펄스의 상승 에지에 의해 "H" 레벨 및 "L" 레벨 출력을 교대로 생성하여 이것을 삼각파 기준 펄스로 해서 출력한다. 동작 시작시에 있어서 D 플립플롭(75)은 리셋되어 출력 단자(Q)가 "L" 레벨, 출력 단자(QB)가 "H" 레벨로 되어 있다.
그리고, 기준 주기 검출부(23)는 삼각파 기준 재생 펄스가 기준 주기의 펄스일 경우 지연된 삼각파 기준 재생 펄스의 "H" 레벨의 영역이 지연되어 있지 않은 삼각파 기준 재생 펄스의 "H" 레벨의 영역과, 기준 주기의 삼각파 기준 재생 펄스의 시간(TPW)이 지연부(76)의 지연 시간(TPD)보다 길기 때문에 겹치고, 검출 신호를 출력한다.
한편, 기준 주기 검출부(23)는 삼각파 기준 재생 펄스가 기준 주기의 펄스가 아닐 경우 지연된 삼각파 기준 재생 펄스의 "H" 레벨의 영역이 지연되어 있지 않은 삼각파 기준 재생 펄스의 "H" 레벨의 영역과, 기준 주기의 삼각파 기준 재생 펄스의 시간(TPN)이 지연부(76)의 지연 시간(TPD)보다 짧기 때문에 겹쳐지지 않고, 검출 신호를 출력하지 않는다.
삼각파 재생부(24)는 재생된 삼각파 기준 펄스와 상기 검출 신호에 의해 도 11에 있어서의 동작으로 삼각파의 생성을 행한다.
상술한 처리에 의해 본 실시형태에 의한 삼각파 동기 생성 시스템은 스펙트럼 확산된 삼각파를 동기해서 생성하는 삼각파 기준 펄스를 슬레이브측에 통신할 때 마스터 장치(1)가 기준 주기의 삼각파 기준 펄스의 "H" 레벨의 펄스폭과, 기준 주기 이외의 삼각파 기준 펄스의 "H" 레벨의 펄스폭을 다르게 한 삼각파 기준 재생 펄스로 해서 송신하기 때문에 슬레이브 장치(2)에서 기준 주기의 삼각파 기준 펄스를 검출하고, 그 삼각파 기준 펄스를 기준으로 해서 미리 설정한 주기 변화의 순번에 대응해서 각각의 삼각파 기준 펄스의 주기에 대응해서 삼각파를 재생하기 때문에 동기가 없어진 동일한 파고값의 스펙트럼 확산된 삼각파를 마스터측 및 슬레이브측에서 얻는 것이 가능하게 되는 효과가 얻어진다.
또한, 상술한 마스터 장치(1)에 있어서의 제어부(11), 삼각파 생성부(12), 동기 펄스 생성부(13), 듀티 제어부(14) 및 송신부(15)와, 슬레이브 장치(2)에 있어서의 수신부(21), 기준 펄스 재생부(22), 기준 주기 검출부(23) 및 삼각파 재생부(24)를 동일한 장치에 탑재시켜서 슬레이브 장치 및 마스터 장치를 임의로 변경하는 시스템을 구성해도 좋다.
또한, 상술함에 있어서 삼각파의 동기를 3종류의 구성으로 해서 설명했지만, 이 예에 한정되는 것이 아니고, 복수의 삼각파의 동기를 취하는 구성으로 해도 좋다.
또한, 선택 제어부(82)에 의한 SW11∼SW13 및 SW21∼SW23 각각의 스위칭 동작도 상술한 예에 한정되는 것이 아니라 임의로 설정할 수 있는 것이다.
또한, 도 3에 도시된 콤퍼레이터에 있어서의 비반전 입력 단자 및 반전 입력 단자의 관계를 역으로 하고, 설정 전압을 역으로 하는 구성으로 해도 좋다.
또한, 도 4에 도시된 듀티 제어부(14)에 있어서, 스위칭부(71)을 폭 조정부(72 및 73)의 후단에 배치해도 좋다.
또한, 삼각파 생성부는 커패시터 및 저항을 사용한 시정수 회로에 의해 구성해도 좋다.
도 1은 본 발명의 제 1 실시형태에 의한 삼각파 동기 생성 시스템의 구성예를 나타낸 블록도이다.
도 2는 도 1에 있어서의 삼각파 생성부(12)의 구성예를 나타낸 블록도이다.
도 3은 도 1에 있어서의 동기 펄스 생성부(13)의 구성예를 나타낸 블록도이다.
도 4는 도 1에 있어서의 듀티 제어부(14)의 구성예를 나타낸 블록도이다.
도 5는 도 4의 듀티 제어부(14)의 동작예를 설명하는 타이밍 차트이다.
도 6은 도 1에 있어서의 기준 펄스 재생부(22)의 구성예를 나타낸 블록도이다.
도 7은 도 6의 기준 펄스 재생부(22)의 동작예를 설명하는 타이밍 차트이다.
도 8은 도 1에 있어서의 기준 주기 검출부(23)의 구성예를 나타낸 블록도이다.
도 9는 도 8의 기준 주기 검출부(23)의 동작예를 설명하는 타이밍 차트이다.
도 10은 도 1에 있어서의 삼각파 재생부(24)의 구성예를 나타낸 블록도이다.
도 11은 도 10의 삼각파 재생부(24)의 동작예를 설명하는 파형도이다.
도 12는 본 실시형태에 의한 마스터 장치(1)측에서 삼각파를 생성하는 동작예를 설명하는 파형도이다.
도 13은 종래예에 있어서의 삼각파의 생성을 설명하기 위한 파형도이다.
도 14는 스펙트럼 확산한 삼각파에 대응하는 삼각파 기준 펄스의 재생에 있 어서의 결점을 설명하는 파형도이다.
[부호의 설명]
1 : 마스터 장치 2 : 슬레이브 장치
11 : 제어부 12 : 삼각파 생성부
13 : 동기 펄스 생성부 14 : 듀티 제어부
15 : 송신부 21 : 수신부
22 : 기준 펄스 재생부 23 : 기준 주기 검출부
24 : 삼각파 재생부 41, 42 : 콤퍼레이터
43 : 래치 51, 52, 53, 61, 62, 63 : 정전류원
71 : 스위칭부 72, 73 : 폭 조정부
74 : 논리합 회로 75 : D 플립플롭
76 : 지연부 77 : 논리곱 회로
81 : 카운터 82 : 선택 제어부
83 : 삼각파 생성부 C : 커패시터
SW11, SW12, SW13, SW21, SW22, SW23 : 스위치

Claims (5)

  1. 마스터측이 슬레이브측에 대하여 쌍방이 동기한 동일한 파고값의 삼각파를 생성하기 위한 삼각파 기준 펄스를 송신하고, 상기 마스터측과 상기 슬레이브측이 동기해서 상기 삼각파를 생성하는 삼각파 동기 생성 시스템으로서:
    상기 마스터측은,
    파고값이 동일하고 다른 주기의 삼각파를 미리 설정된 순으로 시계열로 생성하는 삼각파 생성부와,
    상기 삼각파의 주기에 대응한 주기의 상기 삼각파 기준 펄스를 생성하는 동기 펄스 생성부와,
    상기 삼각파 기준 펄스의 복수의 주기에 있어서 기준 주기로 설정한 상기 삼각파 기준 펄스에 근거한 제 1 펄스의 폭을 다른 주기의 삼각파 기준 펄스에 근거한 제 2 펄스의 폭과 다르게 하고, 상기 제 1 펄스와 상기 제 2 펄스를 미리 설정된 주기 변화의 순서로 삼각파 기준 재생 펄스로 해서 출력하는 듀티 제어부를 구비하고;
    상기 슬레이브측은,
    상기 삼각파 기준 재생 펄스로부터 삼각파 기준 펄스를 재생하는 기준 펄스 재생부와,
    상기 삼각파 기준 재생 펄스로부터 상기 제 1 펄스와 상기 제 2 펄스의 펄스폭의 차이에 의해 상기 기준 주기의 상기 삼각파 기준 펄스를 검출하는 기준 주기 검출부와,
    상기 기준 주기의 상기 삼각파 기준 펄스를 기준으로 해서 상기 미리 설정된 순의 주기로 순차 입력되는 상기 삼각파 기준 펄스에 대응하는 주기의 삼각파를 재생하는 삼각파 재생부를 포함하는 것을 특징으로 하는 삼각파 동기 생성 시스템.
  2. 제 1 항에 있어서,
    상기 듀티 제어부는 상기 기준 주기로 한 상기 삼각파 기준 펄스의 H 레벨의 폭을 다른 상기 삼각파 기준 펄스의 H 레벨의 폭에 비교해 길게 설정하는 것을 특징으로 하는 삼각파 동기 생성 시스템.
  3. 제 2 항에 있어서,
    상기 기준 주기 검출부는 입력되는 상기 삼각파 기준 펄스와 상기 삼각파 기준 펄스를 지연시킨 신호의 논리곱을 얻고, 상기 논리곱 결과를 기준 주기의 검출 신호로 하는 것을 특징으로 하는 삼각파 동기 생성 시스템.
  4. 제 3 항에 있어서,
    상기 기준 주기의 상기 삼각파 기준 펄스에 있어서의 H 레벨의 폭을 상기 지연시키는 시간보다 크게 하고, 상기 기준 주기 이외의 상기 삼각파 기준 펄스에 있어서의 H 레벨의 폭을 상기 지연시키는 시간보다 작게 하는 것을 특징으로 하는 삼각파 동기 생성 시스템.
  5. 마스터측이 슬레이브측에 대하여 쌍방이 동기한 동일한 파고값의 삼각파를 생성하기 위한 삼각파 기준 펄스를 송신하고, 상기 마스터측과 상기 슬레이브측이 동기해서 상기 삼각파를 생성하는 삼각파 동기 생성 시스템에 있어서 상기 마스터측 및 슬레이브측에서 사용하는 삼각파 동기 생성 회로로서:
    파고값이 동일하고 다른 주기의 삼각파를 미리 설정된 순으로 시계열로 생성하는 삼각파 생성부와,
    상기 삼각파의 주기에 대응한 주기의 상기 삼각파 기준 펄스를 생성하는 동기 펄스 생성부와,
    상기 삼각파 기준 펄스의 복수의 주기에 있어서 기준 주기로 설정한 상기 삼각파 기준 펄스에 근거한 제 1 펄스의 듀티를 다른 주기의 삼각파 기준 펄스에 근거한 제 2 펄스의 듀티와 다르게하고, 상기 제 1 펄스와 상기 제 2 펄스를 미리 설정된 주기 변화의 순서로 삼각파 기준 재생 펄스로 해서 출력하는 듀티 제어부와,
    상기 삼각파 기준 재생 펄스로부터 삼각파 기준 펄스를 재생하는 기준 펄스 재생부와,
    상기 삼각파 기준 재생 펄스로부터 상기 제 1 펄스와 상기 제 2 펄스의 듀티의 차이에 의해 상기 기준 주기의 상기 삼각파 기준 펄스를 검출하는 기준 주기 검출부와,
    상기 기준 주기의 상기 삼각파 기준 펄스를 기준으로 해서 상기 미리 설정된 순의 주기로 순차 입력되는 상기 삼각파 기준 펄스에 대응하는 주기의 삼각파를 재생하는 삼각파 재생부를 포함하는 것을 특징으로 하는 삼각파 동기 생성 회로.
KR1020080093821A 2007-10-03 2008-09-24 삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로 KR101042235B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007260262A JP5130858B2 (ja) 2007-10-03 2007-10-03 三角波同期生成システム及びそれに用いる三角波同期生成回路
JPJP-P-2007-00260262 2007-10-03

Publications (2)

Publication Number Publication Date
KR20090034732A KR20090034732A (ko) 2009-04-08
KR101042235B1 true KR101042235B1 (ko) 2011-06-17

Family

ID=40538376

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080093821A KR101042235B1 (ko) 2007-10-03 2008-09-24 삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로

Country Status (3)

Country Link
JP (1) JP5130858B2 (ko)
KR (1) KR101042235B1 (ko)
CN (1) CN101404488B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8604845B2 (en) 2011-07-25 2013-12-10 Electronics And Telecommunications Research Institute Triangular wave generator and method generating triangular wave thereof

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102175898B (zh) * 2010-12-31 2013-05-29 东莞市新铂铼电子有限公司 一种高电压三角电压波发生器的制作方法及一种高电压三角电压波发生器
JP5928788B2 (ja) * 2012-02-22 2016-06-01 富士電機株式会社 誘導加熱装置
KR101412807B1 (ko) * 2012-11-13 2014-06-27 삼성전기주식회사 삼각파 발생 장치
CN106877846B (zh) * 2017-03-28 2023-06-16 杰华特微电子(张家港)有限公司 一种脉冲产生电路、开关电源电路及平均电流计算方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08293767A (ja) * 1995-04-19 1996-11-05 Toyota Autom Loom Works Ltd 三角波発振回路
KR20050096934A (ko) * 2003-02-04 2005-10-06 로무 가부시키가이샤 삼각파 신호의 위상 동기 방법, 및 그 시스템
KR20060043423A (ko) * 2004-03-10 2006-05-15 루센트 테크놀러지스 인크 네트워크 단말기들의 클록 동기화를 위한 방법 및 시스템
JP2007274743A (ja) 2007-07-26 2007-10-18 Renesas Technology Corp 発振回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5291562A (en) * 1990-01-22 1994-03-01 Fuji Photo Film Co., Ltd. Image signal processing apparatus producing a narrowed pulse width modulated signal using an asymmetrically centered triangle reference waveform
JP4017537B2 (ja) * 2003-02-12 2007-12-05 株式会社ルネサステクノロジ 発振回路
JP4685602B2 (ja) * 2005-11-16 2011-05-18 ローム株式会社 三角波発生回路、それを用いたインバータ、発光装置、液晶テレビ
TWI297974B (en) * 2006-02-08 2008-06-11 Beyond Innovation Tech Co Ltd Control circuit, loading system therewith and amplitude-frequency adjustable triangle wave generator
JP2007266908A (ja) * 2006-03-28 2007-10-11 Aisin Seiki Co Ltd パルス信号生成回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08293767A (ja) * 1995-04-19 1996-11-05 Toyota Autom Loom Works Ltd 三角波発振回路
KR20050096934A (ko) * 2003-02-04 2005-10-06 로무 가부시키가이샤 삼각파 신호의 위상 동기 방법, 및 그 시스템
KR20060043423A (ko) * 2004-03-10 2006-05-15 루센트 테크놀러지스 인크 네트워크 단말기들의 클록 동기화를 위한 방법 및 시스템
JP2007274743A (ja) 2007-07-26 2007-10-18 Renesas Technology Corp 発振回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8604845B2 (en) 2011-07-25 2013-12-10 Electronics And Telecommunications Research Institute Triangular wave generator and method generating triangular wave thereof

Also Published As

Publication number Publication date
JP2009094567A (ja) 2009-04-30
CN101404488A (zh) 2009-04-08
KR20090034732A (ko) 2009-04-08
JP5130858B2 (ja) 2013-01-30
CN101404488B (zh) 2011-01-05

Similar Documents

Publication Publication Date Title
KR101042235B1 (ko) 삼각파 동기 생성 시스템 및 그것에 사용하는 삼각파 동기 생성 회로
US7576620B2 (en) Pseudo random clock generator
JP4660076B2 (ja) クロック発生回路
US7746130B2 (en) Triangular wave generating circuit having synchronization with external clock
US20200296813A1 (en) Modular lighting application
WO2004107565A1 (en) Filterless class d amplifiers using spread spectrum pwm modulation
EP2800273A1 (en) Device and method for use in controlling pulse output
CN102025330A (zh) D类放大器
KR20160145590A (ko) 펄스-폭 변조 데이터 디코더
JP5951119B2 (ja) バッテリーコネクションを介したデータ伝送方法およびデータ伝送装置
JP2003324944A (ja) 電源回路
KR101998908B1 (ko) 차량 내 제어 장치용 수신 어셈블리 및 동기화 펄스를 발생시키기 위한 방법
CN114336274A (zh) 激光器驱动电路及激光器
US20100271096A1 (en) Waveform processing circuit
US7102405B2 (en) Pulse-width modulation circuit and switching amplifier using the same
US9300281B2 (en) Triangular wave generating circuit to provide clock synchronization
US7463309B2 (en) Data slicer for generating a reference voltage
JP4288232B2 (ja) アクチュエータを制御するための方法および所属の制御装置
US20120081082A1 (en) Frequency generator with frequency jitter
TW200514361A (en) Data slicer capable of calibrating current mismatch
JP2002271180A (ja) クロック信号デューティ比補正回路及び補正方法
Steinecke Low-jitter frequency-modulated PLL
US6133717A (en) Methods and apparatus for synchronizing a plurality of power supplies
RU2468525C1 (ru) Устройство формирования спектрально-эффективных сигналов
JPH08307216A (ja) タイミングパルス生成回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140516

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee