KR101004988B1 - 수신된 신호들에서의 dc 오프셋 추정 - Google Patents
수신된 신호들에서의 dc 오프셋 추정 Download PDFInfo
- Publication number
- KR101004988B1 KR101004988B1 KR1020077007508A KR20077007508A KR101004988B1 KR 101004988 B1 KR101004988 B1 KR 101004988B1 KR 1020077007508 A KR1020077007508 A KR 1020077007508A KR 20077007508 A KR20077007508 A KR 20077007508A KR 101004988 B1 KR101004988 B1 KR 101004988B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal burst
- received signal
- burst
- offset
- training sequence
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
- H04L25/062—Setting decision thresholds using feedforward techniques only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/42—Systems providing special services or facilities to subscribers
- H04M3/46—Arrangements for calling a number of substations in a predetermined sequence until an answer is obtained
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0202—Channel estimation
- H04L25/0212—Channel estimation of impulse response
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Dc Digital Transmission (AREA)
Abstract
Description
Claims (19)
- 특정 채널을 통해 획득된 수신된 신호 버스트에서 DC 오프셋을 도출하는 장치로서,상기 수신된 신호 버스트는 전송된 신호 버스트에 대응하고, 상기 장치는,상기 수신된 신호 버스트의 적어도 일부인 제 1 신호를 등화하여, 등화된 신호(equalized signal)를 생성하는 등화 수단(equalising means),상기 등화된 신호가 상기 전송된 신호 버스트의 대응 부분의 위치에서 상기 채널을 통한 통과(passage)에 의해 어떻게 영향을 받을 것인지를 모델링(modelling)하는 테스트 신호를 생성하기 위해 상기 채널의 임펄스 응답 추정(impulse response estimate)을 이용하는 모델링 수단(modelling means), 및상기 수신된 신호 버스트에 존재하는 DC 오프셋(DC offset)을 도출하기 위해 상기 수신된 신호 버스트의 대응 부분과 상기 테스트 신호를 비교하고, 상기 DC 오프셋을 이용하여 상기 수신된 신호 버스트의 신규 버전(refined version)을 생성하는 평가 수단을 포함하며상기 등화 수단은 상기 수신된 신호 버스트의 나머지 부분인 상기 수신된 신호 버스트의 신규 버전을 등화하여 등화된 신호를 생성하는 것을 특징으로 하는, DC 오프셋 도출 장치.
- 제 1 항에 있어서, 상기 전송된 신호 버스트는 트레이닝 시퀀스를 포함하고, 상기 제 1 신호는 상기 트레이닝 시퀀스로부터 상기 수신된 신호 버스트의 단부를 향해 연장하는 상기 전송된 버스트의 일부에 대응하는 상기 수신된 신호 버스트의 일부인, DC 오프셋 도출 장치.
- 제 1 항에 있어서, 상기 전송된 신호 버스트는 트레이닝 시퀀스를 포함하고, 상기 제 1 신호는 상기 트레이닝 시퀀스로부터 상기 수신된 신호 버스트의 단부를 향해 연장하는 상기 전송된 신호 버스트의 제 1 부분에 대응하는 상기 수신된 신호 버스트의 일부인 제 1 부분을 가지며,상기 트레이닝 시퀀스로부터 상기 수신된 신호 버스트의 다른 단부를 향해 연장하는 상기 전송된 신호 버스트의 제 1 부분에 대응하는 상기 수신된 신호 버스트의 일부인 제 2 부분을 가지는, DC 오프셋 도출 장치.
- 제 1 항에 있어서, 상기 전송된 신호 버스트는 트레이닝 시퀀스를 포함하고, 상기 제 1 신호는 상기 트레이닝 시퀀스에 대응하는 상기 수신된 신호 버스트의 상기 일부인, DC 오프셋 도출 장치.
- 특정 채널을 통해 획득된 수신된 신호 버스트에서 DC 오프셋을 도출하는 장치로서, 상기 수신된 신호 버스트는 트레이닝 시퀀스를 포함하는 것으로 알려진 전송된 신호 버스트에 대응하고, 상기 장치는 ,상기 수신된 신호 버스트의 적어도 일부분을 등화하여 등화된 신호를 생성하는 등화 수단,상기 등화된 신호에 포함된 상기 트레이닝 시퀀스의 카피(copy)가 상기 전송된 신호 버스트의 대응 부분의 위치에서 상기 채널을 통한 통과에 의해 어떻게 영향을 받을 것인지를 모델링하는 테스트 신호를 생성하기 위해 상기 채널의 임펄스 응답 추정을 이용하는 모델링 수단, 및상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위해 상기 수신된 신호 버스트의 대응 부분과 상기 테스트 신호를 비교하고, 상기 DC 오프셋을 이용하여 상기 수신된 신호 버스트의 신규 버전(refined version)을 생성하는 평가 수단을 포함하며,상기 등화 수단은 상기 수신된 신호 버스트의 나머지 부분인 상기 수신된 신호 버스트의 신규 버전을 등화하여 등화된 신호를 생성하는 것을 특징으로 하는, DC 오프셋 도출 장치.
- 상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위한 제 1 항 내지 제 5 항 중 어느 한 항의 장치, 상기 수신된 신호 버스트의 모두로부터 상기 도출된 DC 오프셋을 제거하는 소거(cancellation) 수단 및 결과로 얻어진 신호를 등화하는 수단을 포함하는, 신호 처리 시스템.
- 상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위한 제 1 항 내지 제 5 항 중 어느 한 항의 장치, 상기 DC 오프셋을 도출하는 데 사용되지 않는 상기 수신된 신호 버스트의 일부로부터 상기 도출된 DC 오프셋을 제거하는 소거 수단(cancellation means) 및 결과로 얻어진 신호를 등화하는 수단을 포함하는, 신호 처리 시스템.
- 특정 채널을 통해 획득된 수신된 신호 버스트에서 DC 오프셋을 도출하는 방법으로서,상기 수신된 신호 버스트는 전송된 신호 버스트에 대응하고, 상기 방법은.상기 수신된 신호 버스트의 적어도 일부인 제 1 신호를 등화하여 등화된 신호를 생성하는 제1 등화 단계,상기 등화된 신호가 상기 전송된 신호 버스트의 대응 부분의 위치에서 상기 채널을 통한 통과에 의해 어떻게 영향을 받을 것인지를 모델링하는 테스트 신호를 생성하기 위해 상기 채널의 임펄스 응답 추정을 이용하는 것을 포함하는 모델링 단계,상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위해 상기 수신된 신호 버스트의 대응 부분과 상기 테스트 신호를 비교하고, 상기 DC 오프셋을 이용하여 상기 수신된 신호 버스트의 신규 버전을 생성하는 것을 포함하는 평가 단계, 및상기 수신된 신호 버스트의 나머지 부분인 상기 수신된 신호 버스트의 신규 버전을 등화하여 등화된 신호를 생성하는 것을 포함하는 제2 등화 단계를 포함하는, DC 오프셋 도출 방법.
- 제 8 항에 있어서, 상기 전송된 신호 버스트는 트레이닝 시퀀스를 포함하고, 상기 제 1 신호는 상기 트레이닝 시퀀스로부터 상기 수신된 신호 버스트의 단부를 향해 연장하는 상기 전송된 버스트의 일부에 대응하는 상기 수신된 신호 버스트의 일부인, DC 오프셋 도출 방법.
- 제 8 항에 있어서, 상기 전송된 신호 버스트는 트레이닝 시퀀스를 포함하고, 상기 제 1 신호는 상기 트레이닝 시퀀스로부터 상기 수신된 신호 버스트의 단부를 향해 연장하는 상기 전송된 신호 버스트의 제 1 부분에 대응하는 상기 수신된 신호 버스트의 일부인 제 1 부분을 가지며,상기 트레이닝 시퀀스로부터 상기 수신된 신호 버스트의 다른 단부를 향해 연장하는 상기 전송된 신호 버스트의 제 1 부분에 대응하는 상기 수신된 신호 버스트의 일부인 제 2 부분을 가지는, DC 오프셋 도출 방법.
- 제 8 항에 있어서, 상기 전송된 신호 버스트는 트레이닝 시퀀스를 포함하고, 상기 제 1 신호는 상기 트레이닝 시퀀스에 대응하는 상기 수신된 신호 버스트의 상기 일부인, DC 오프셋 도출 방법.
- 특정 채널을 통해 획득된 수신된 신호 버스트에서 DC 오프셋을 도출하는 방법으로서,상기 수신된 신호 버스트는 트레이닝 시퀀스를 포함하는 것으로 알려진 전송된 신호 버스트에 대응하고, 상기 방법은,상기 수신된 신호 버스트의 적어도 일부를 등화하여 등화된 신호를 생성하는 것을 포함하는 제1 등화 단계,상기 등화된 신호에 포함된 상기 트레이닝 시퀀스의 카피가 상기 전송된 신호 버스트의 대응 부분의 위치에서 상기 채널을 통한 통과에 의해 어떻게 영향을 받을 것인지를 모델링하는 테스트 신호를 생성하기 위해 상기 채널의 임펄스 응답 추정을 이용하는 것을 포함하는 모델링 단계,상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위해 상기 수신된 신호 버스트의 대응 부분과 상기 테스트 신호를 비교하고, 상기 DC 오프셋을 이용하여 상기 수신된 신호의 신규 버전을 생성하는 것을 포함하는 평가 단계, 및상기 수신된 신호 버스트의 나머지 부분인 상기 수신된 신호 버스트의 신규 버전을 등화하여 등화된 신호를 생성하는 것을 포함하는 제2 등화 단계를 포함하는, DC 오프셋 도출 방법.
- 상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위한 제 8 항 내지 제 12 항 중 어느 한 항의 방법, 상기 수신된 신호 버스트의 모두로부터 상기 도출된 DC 오프셋을 제거하는 것을 포함하는 소거 단계 및 결과로 얻어진 신호를 등화하는 것을 포함하는 등화 단계를 포함하는, 신호 처리 방법.
- 상기 수신된 신호 버스트에 존재하는 DC 오프셋을 도출하기 위한 제 8 항 내지 제 12 항 중 어느 한 항의 방법, 상기 DC 오프셋을 도출하는 데 사용되지 않는 상기 수신된 신호 버스트의 일부로부터 상기 도출된 DC 오프셋을 제거하는 것을 포함하는 소거 단계 및 결과로 얻어진 신호를 등화하는 것을 포함하는 등화 단계를 포함하는, 신호 처리 방법.
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GBGB0419487.4A GB0419487D0 (en) | 2004-09-02 | 2004-09-02 | DC estimation in received signals |
GB0419487.4 | 2004-09-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070070168A KR20070070168A (ko) | 2007-07-03 |
KR101004988B1 true KR101004988B1 (ko) | 2011-01-04 |
Family
ID=33155912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020077007508A KR101004988B1 (ko) | 2004-09-02 | 2005-08-15 | 수신된 신호들에서의 dc 오프셋 추정 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8139627B2 (ko) |
EP (1) | EP1784960A1 (ko) |
KR (1) | KR101004988B1 (ko) |
CN (1) | CN101010921B (ko) |
GB (1) | GB0419487D0 (ko) |
TW (1) | TWI321933B (ko) |
WO (1) | WO2006024817A1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8565351B2 (en) | 2011-04-28 | 2013-10-22 | Mediatek Singapore Pte. Ltd. | Channel impulse response (CIR)/DC offset (DCO) joint estimation block and method |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2287620B (en) | 1994-03-10 | 1998-12-16 | Roke Manor Research | A digital cellular mobile radio receiver |
US5684827A (en) * | 1995-10-04 | 1997-11-04 | Zenith Electronics Corporation | System for controlling the operating mode of an adaptive equalizer |
US6504884B1 (en) * | 1999-05-12 | 2003-01-07 | Analog Devices, Inc. | Method for correcting DC offsets in a receiver |
US6449320B1 (en) * | 1999-07-02 | 2002-09-10 | Telefonaktiebolaget Lm Ericsson (Publ) | Equalization with DC-offset compensation |
WO2001031867A1 (en) * | 1999-10-27 | 2001-05-03 | Nokia Corporation | Dc offset correction in a mobile communication system |
GB2355900B (en) * | 1999-10-29 | 2004-03-17 | Ericsson Telefon Ab L M | Radio receiver |
KR100708070B1 (ko) * | 2000-01-10 | 2007-04-17 | 삼성전자주식회사 | 데이터 검출기에서 사용되는 결정 레벨을 조정하여 검출성능을 높이는 데이터 재생 장치 및 방법 |
GB2370469B (en) | 2000-09-07 | 2004-10-27 | Nec Corp | Improvements in CDMA receivers |
US7349469B1 (en) * | 2001-08-17 | 2008-03-25 | Ati Research, Inc. | DC offset correction for constant modulus equalization |
GB0123290D0 (en) | 2001-09-27 | 2001-11-21 | Nokia Corp | DC offset correction in a mobile communication system |
EP1337083A1 (en) | 2002-02-13 | 2003-08-20 | Agere Systems Limited | DC offset and channel impulse response estimation |
US7349495B2 (en) * | 2003-09-25 | 2008-03-25 | Intel Corporation | Soft bits normalization apparatus, method, and system |
US7266160B2 (en) * | 2003-10-20 | 2007-09-04 | Analog Devices, Inc. | Method for joint DC offset correction and channel coefficient estimation in a receiver |
JP4773294B2 (ja) * | 2006-07-14 | 2011-09-14 | ルネサスエレクトロニクス株式会社 | 適応等化装置及び受信装置 |
TW201038028A (en) * | 2009-04-10 | 2010-10-16 | Ralink Technology Corp | Carrier recovery device and related method |
-
2004
- 2004-09-02 GB GBGB0419487.4A patent/GB0419487D0/en not_active Ceased
-
2005
- 2005-08-15 EP EP05771794A patent/EP1784960A1/en not_active Withdrawn
- 2005-08-15 CN CN2005800293285A patent/CN101010921B/zh not_active Expired - Fee Related
- 2005-08-15 KR KR1020077007508A patent/KR101004988B1/ko active IP Right Grant
- 2005-08-15 US US11/661,632 patent/US8139627B2/en not_active Expired - Fee Related
- 2005-08-15 WO PCT/GB2005/003203 patent/WO2006024817A1/en active Application Filing
- 2005-08-16 TW TW094127858A patent/TWI321933B/zh not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
semi-blind mimo channel identification based on error adjustment, IEEE,2003-12-14. 1부. |
Also Published As
Publication number | Publication date |
---|---|
US8139627B2 (en) | 2012-03-20 |
KR20070070168A (ko) | 2007-07-03 |
GB0419487D0 (en) | 2004-10-06 |
US20080192862A1 (en) | 2008-08-14 |
TWI321933B (en) | 2010-03-11 |
EP1784960A1 (en) | 2007-05-16 |
CN101010921B (zh) | 2012-03-21 |
TW200620918A (en) | 2006-06-16 |
CN101010921A (zh) | 2007-08-01 |
WO2006024817A1 (en) | 2006-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100770924B1 (ko) | 무선 통신 시스템에서 주파수 오차 보상 장치 및 방법 | |
KR970007362B1 (ko) | 수신기에서의 손상된 신호 등화 장치 및 방법 | |
US8837616B2 (en) | Equalization of a distributed pilot OFDM signal | |
JPH11508113A (ja) | ディジタル伝送装置における受信機のための拡張されたチャンネル推定付きイコライザ | |
JP4903026B2 (ja) | 遅延プロファイル解析回路及びそれを用いた装置 | |
JP2004508771A (ja) | モバイル無線受信器の自動周波数補正 | |
WO2007149630A2 (en) | An efficient doppler compensation method and receiver for orthogonal-frequency-division-multiplexing (ofdm) systems | |
KR100626103B1 (ko) | 디지털 전송 시스템용 수신기 | |
US7317767B2 (en) | DC offset correction in a mobile communication system | |
EP1685685A1 (en) | Improved method for joint dc offset correction and channel coefficient estimation in a receiver | |
KR101004988B1 (ko) | 수신된 신호들에서의 dc 오프셋 추정 | |
WO2001017149A1 (fr) | Appareil de communication ofdm et procede d'estimation du chemin de propagation | |
KR101314776B1 (ko) | 이동통신 시스템에서 주파수 옵셋을 보상하기 위한 장치 및방법 | |
US20070002979A1 (en) | Iterative channel estimation using pilot signals | |
EP1130866A1 (en) | Correction of quadrature and gain errors in homodyne receivers | |
KR100958508B1 (ko) | 수신기, 수신 방법 및 주파수 보정 방법 | |
KR100948511B1 (ko) | 디맵퍼의 하드 디시젼을 이용한 채널 추정장치 및 채널 추정방법과 그 추정장치를 포함한 ofdm 수신장치 | |
EP1337083A1 (en) | DC offset and channel impulse response estimation | |
KR100452619B1 (ko) | I/q부정합의 추정 및 보상방법과 그 장치, i/q부정합과 dc옵셋의 추정 및 보상방법과 그 장치 | |
KR101364559B1 (ko) | Ofdm 수신 장치 및 수신 신호 처리 방법 | |
KR100978703B1 (ko) | 디지털 통신 시스템의 dc 오프셋 보상을 위한 방법 및 장치 | |
KR100874011B1 (ko) | 무선 통신 시스템에서의 주파수 옵셋 보상 장치 및 방법 | |
JP4795274B2 (ja) | 適応等化装置 | |
KR20160116994A (ko) | 샘플링 클락 옵셋을 보상하는 방법 및 그 장치 | |
JP4438914B2 (ja) | 無線通信波の復調装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20131004 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20141128 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20150930 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20161125 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20170929 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20180928 Year of fee payment: 9 |