KR100999010B1 - 라인 온 글래스형 액정표시장치 - Google Patents

라인 온 글래스형 액정표시장치 Download PDF

Info

Publication number
KR100999010B1
KR100999010B1 KR1020030099935A KR20030099935A KR100999010B1 KR 100999010 B1 KR100999010 B1 KR 100999010B1 KR 1020030099935 A KR1020030099935 A KR 1020030099935A KR 20030099935 A KR20030099935 A KR 20030099935A KR 100999010 B1 KR100999010 B1 KR 100999010B1
Authority
KR
South Korea
Prior art keywords
line
gate
glass
wiring
data
Prior art date
Application number
KR1020030099935A
Other languages
English (en)
Other versions
KR20050070423A (ko
Inventor
최철웅
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020030099935A priority Critical patent/KR100999010B1/ko
Publication of KR20050070423A publication Critical patent/KR20050070423A/ko
Application granted granted Critical
Publication of KR100999010B1 publication Critical patent/KR100999010B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 라인 온 글래스형 액정표시장치에 관한 것이다.
최근 어레이 기판 상에서 게이트 구동회로와 데이터 구동회로를 직접 연결하는 라인 온 글라스(LOG) 방법이 제안되어 이용되고 있는데, 기판의 가장자리에서 미세한 틈이 발생할 경우 기판 가장자리에 인접한 LOG 배선이 단선되는 문제가 있다.
본 발명에서는 게이트 구동신호를 전달하기 위한 LOG 배선군을 어레이 기판 상에 형성하는 데 있어서, 도전 패턴을 이용하여 기판 가장자리에 인접한 두 LOG 배선군의 배선을 연결함으로써, 기판 가장자리에 위치하는 LOG 배선이 단선되더라도 도전 패턴을 통해 게이트 구동신호가 전달되도록 한다. 따라서, 신호의 단선을 방지할 수 있다.

Description

라인 온 글래스형 액정표시장치{line on glass-type liquid crystal display device}
도 1은 종래의 라인 온 글래스 방식을 이용한 액정표시장치를 개략적으로 도시한 도면.
도 2는 도 1에서 C영역을 확대 도시한 평면도.
도 3은 본 발명의 실시예에 따른 라인 온 글래스형 액정표시장치를 개략적으로 도시한 도면.
도 4는 도 3에서 D 영역을 확대하여 개략적으로 도시한 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
110 : 하부 기판 112 : 게이트 배선
114 : 데이터 배선 116 : 박막 트랜지스터
118 : 액정 커패시터 120 : 상부 기판
130 : 게이트 TCP 132 : 게이트 드라이브 IC
134 : 게이트 출력 단자 136 : 신호 전송배선
140 : 데이터 TCP 142 : 데이터 드라이브 IC
144 : 데이터 입력 단자 146 : 데이터 출력 단자
148 : 게이트 신호 전송배선 150 : 데이터 PCB
162, 164, 166 : 제 1 내지 제 3 LOG 배선군
본 발명은 액정표시장치에 관한 것으로서, 더욱 상세하게는 라인 온 글래스형 액정표시장치에 관한 것이다.
최근 정보화 사회로 시대가 급발전함에 따라 박형화, 경량화, 저 소비전력화 등의 우수한 특성을 가지는 평판 표시 장치(flat panel display)의 필요성이 대두되었는데, 이 중 액정표시장치(liquid crystal display)가 해상도, 컬러표시, 화질 등에서 우수하여 노트북이나 데스크탑 모니터에 활발하게 적용되고 있다.
일반적으로 액정표시장치는 전극이 각각 형성되어 있는 두 기판을 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 주입한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
이러한 액정표시장치는 두 기판 사이에 액정이 주입되어 있는 액정 패널과 액정 패널 하부에 배치되고 광원으로 이용되는 백라이트, 그리고 액정 패널 외곽에 위치하며 액정 패널을 구동시키기 위한 구동부로 이루어진다.
여기서, 구동부는 액정 패널의 배선에 신호를 인가하기 위한 구동회로(이하 드라이브 IC(drive integrated circuit)라고 함)를 포함하는데, 드라이브 IC를 액정 패널에 실장(packaging)시키는 방법에 따라, 칩 온 글래스(COG : chip on glass), 테이프 캐리어 패키지(TCP : tape carrier package), 칩 온 필름(COF : chip on film) 등으로 나누어진다.
이 중 COG 방식은 액정표시장치의 어레이 기판에 드라이버 IC를 접착시켜, 드라이버 IC의 출력 전극을 어레이 기판 상의 배선 패드에 직접 연결하는 방법으로서, 구조가 간단하여 공정이 단순하고, 제조 비용이 적게 드는 장점이 있다. 한편, COG 방식을 이용하는 경우, 에프피씨(FPC : flexible printed circuit)의 구조와 제조 공정을 간소화하기 위해, 어레이 기판 상에서 게이트 드라이버 IC와 데이터 드라이버 IC를 직접 연결하는 라인 온 글라스(lines on glass : 이하 LOG라고 함) 방법이 제안되어 이용되고 있다.
최근에는 TCP를 TAB(tape automated bonding) 방식으로 액정 패널에 연결한 경우에도 LOG 방식이 이용되어, 게이트 인쇄회로기판(PCB : printed circuit board)을 제거함으로써 액정표시장치가 더욱 박형화될 수 있도록 한다.
이러한 LOG 방식을 이용한 액정표시장치의 구조에 대하여 도 1에 도시하였다. 도시한 바와 같이, 액정표시장치는 화상이 표현되는 표시영역(A)과 표시영역(A) 주변의 비표시영역(B)이 정의되어 있는 하부 기판(10)과 상부 기판(20)을 포함하고, 하부 기판(10)과 상부 기판(20) 사이에는 액정층(도시하지 않음)이 삽입되어 있다. 또한, 액정표시장치는 하부 기판(10)의 일측에 부착된 다 수의 게이트 TCP(30)와 다른 일측에 부착된 다수의 데이터 TCP(40) 및 데이터 TCP(40)와 연결되어 있는 데이터 PCB(50)를 포함한다.
표시영역(A)의 하부 기판(10) 상에는 가로 방향의 게이트 배선(12)과 세로 방향의 데이터 배선(14)이 형성되어 있으며, 게이트 배선(12)과 데이터 배선(14)은 교차하여 화소 영역을 정의한다. 게이트 배선(12)과 데이터 배선(14)이 교차하는 부분에는 박막 트랜지스터(16)가 형성되어 게이트 배선(12) 및 데이터 배선(14)과 연결되어 있으며, 화소 영역에는 박막 트랜지스터(16)와 연결되어 있는 화소 전극이 형성되어 있다. 화소 전극은 액정 커패시터(18)의 일 전극이 된다.
비표시영역(B)의 하부 기판(10) 상에는 게이트 배선(12) 및 데이터 배선(14)으로부터 연장된 게이트 패드 및 데이터 패드가 형성되어 있으며, 또한 게이트 드라이브 IC(32)에 게이트 구동신호를 전송하기 위한 제 1 내지 제 3 LOG 배선군(62, 64, 66)이 형성되어 있다.
데이터 TCP(40)에는 데이터 드라이브 IC(42)가 실장되어 있으며, 데이터 드라이브 IC(42)와 전기적으로 연결된 데이터 입력 단자(44) 및 데이터 출력 단자(46)가 형성되어 있다. 데이터 입력 단자(44)는 데이터 PCB(50)의 출력 단자(도시하지 않음)와 전기적으로 연결되어 있으며, 데이터 출력 단자(46)는 하부 기판(10) 상의 데이터 패드와 연결된다. 여기서, 데이터 PCB(50)는 기판 상에 집적회로와 같은 다수의 소자가 형성되어 있는 것으로, 액정 패널을 구동시키기 위한 여러 가지 제어신호 및 데이터신호 등을 생성한다.
한편, 첫번째 데이터 TCP(40)에는 게이트 신호 전송배선(48)이 형성되어 있 는데, 게이트 신호 전송배선(48)은 제 1 LOG 배선군(62)과 연결되어 데이터 PCB(50)로부터 공급되는 게이트 구동신호들을 제 1 LOG 배선군(62)에 전달한다.
게이트 TCP(30)에는 게이트 드라이브 IC(32)가 실장되어 있으며, 게이트 드라이브 IC(32)와 전기적으로 연결된 게이트 출력 단자(34) 및 신호 전송배선(36)이 형성되어 있다. 게이트 출력 단자(34)는 게이트 패드와 전기적으로 연결되고, 신호 전송배선(36)은 LOG 배선군(62, 64, 66)과 전기적으로 연결된다. 따라서, 제 1 LOG 배선군(62)은 데이터 TCP(40)의 게이트 신호 전송배선(48) 및 게이트 TCP(30)의 신호 전송배선(36)과 연결되고, 제 2 및 제 3 LOG 배선군(64, 66)은 게이트 TCP(30) 사이에 위치하여 게이트 TCP(30)의 신호 전송배선(36)과 연결된다.
도 2는 도 1에서 C영역을 확대 도시한 평면도이다. 도시한 바와 같이, 게이트 TCP(도 1의 30) 사이에 위치하는 LOG 배선(64)이 기판(10)의 외곽에 형성되어 있는데, 기판(10)의 가장자리(edge)에서 미세한 틈(crack)이 발생할 경우, 기판(10)의 가장자리와 인접한 부분에 위치하는 LOG 배선(64)에도 틈이 생겨 단선되게 된다. 따라서, 게이트 드라이브 IC(도 1의 32)에 신호가 전달되지 않아 화상 불량이 발생한다.
본 발명은 상기한 종래의 문제점을 해결하기 위해 안출된 것으로서, 본 발명의 목적은 LOG 배선의 단선에 의한 신호의 단선을 보상할 수 있는 라인 온 글래스형 액정표시장치를 제공하는 것이다.
상기한 목적을 달성하기 위한 본 발명에 따른 라인 온 글래스형 액정표시장치는 표시 영역과 비표시 영역으로 정의되는 절연 기판과, 상기 표시 영역 상에 형성되어 있고, 교차하여 화소 영역을 정의하는 다수의 게이트 배선과 데이터 배선, 상기 게이트 배선 및 데이터 배선과 연결되어 있는 박막 트랜지스터, 상기 화소 영역에 위치하며 상기 박막 트랜지스터와 연결되어 있는 화소 전극, 상기 비표시 영역 상에 위치하며, 상기 게이트 배선 및 상기 데이터 배선에 각각 신호를 인가하는 게이트 구동부 및 데이터 구동부, 상기 비표시 영역 상에 위치하고 게이트 구동신호를 상기 게이트 구동부에 전달하는 다수의 라인 온 글래스형 배선군; 상기 다수의 라인 온 글래스형 배선군 중 하나의 라인 온 글래스형 배선군의 배선들을 다른 하나의 라인 온 글래스형 배선군의 배선들에 연결하는 도전 패턴을 포함하며, 상기 도전 패턴에 의해 연결되는 상기 두 개의 라인 온 글래스형 배선군의 배선들은 상기 기판 가장자리에 형성되는 라인 온 글래스형 액정표시장치를 제공한다.
상기 비표시 영역 상에 위치하고 게이트 구동신호를 상기 게이트 구동부에 전달하는 다수의 라인 온 글래스형 배선군;
상기 다수의 라인 온 글래스형 배선군 중 하나의 라인 온 글래스형 배선군의 배선들을 다른 하나의 라인 온 글래스형 배선군의 배선들에 연결하는 도전 패턴을 포함하며,
상기 도전 패턴에 의해 연결되는 상기 두 개의 라인 온 글래스형 배선군의 배선들은 상기 기판 가장자리에 형성되는 라인 온 글래스형 액정표시장치.
여기서, 상기 라인 온 글래스형 배선군의 배선들은 상기 게이트 배선과 동일한 물질로 이루어질 수 있다.
한편, 상기 도전 패턴은 상기 데이터 배선과 동일한 물질로 이루어질 수 있으며, 또는 상기 화소 전극과 동일한 물질로 이루어질 수 있다.
상기 도전 패턴은 콘택홀을 통해 상기 두 개의 라인 온 글래스형 배선군의 배선들과 연결되거나, 레이저에 의해 상기 두 개의 라인 온 글래스형 배선군의 배선들과 단락될 수 있다.
본 발명에서, 상기 도전 패턴은 제 1 및 제 2 패턴으로 이루어질 수 있으며, 이때 상기 제 1 패턴은 상기 기판 가장자리에 인접한 라인 온 글래스형 배선군의 제 1 배선을 연결하고, 상기 제 2 패턴은 상기 제 1 배선에 인접한 제 2 배선을 연결한다.
상기 라인 온 글래스형 배선군은 제 1 내지 제 3 라인 온 글래스형 배선군을 포함할 수 있다.
이와 같이, 본 발명에서는 도전 패턴을 이용하여 기판 가장자리에 인접한 두 라인 온 글래스형 배선군의 배선을 연결함으로써, 기판 가장자리에 위치하는 라인 온 글래스형 배선군의 배선이 단선되더라도 도전 패턴을 통해 게이트 구동신호가 전달되도록 할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세히 설명한다.
도 3은 본 발명의 실시예에 따른 라인 온 글래스형 액정표시장치를 개략적으로 도시한 도면이다. 도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 화상이 표현되는 표시영역(A1)과 표시영역(A1) 주변의 비표시영역(B1)이 정의되어 있는 하부 기판(110)과 상부 기판(120)을 포함하고, 하부 기판(110)과 상부 기판(120) 사이에는 액정층(도시하지 않음)이 삽입되어 있다. 또한, 본 발명의 액정표시장치는 하부 기판(110)의 일측에 부착된 다수의 게이트 TCP(130)와 다른 일측에 부착된 다수의 데이터 TCP(140) 및 데이터 TCP(140)와 연결되어 있는 데이터 PCB(150)를 포함한다.
표시영역(A1)의 하부 기판(110) 상에는 가로 방향의 게이트 배선(112)과 세 로 방향의 데이터 배선(114)이 형성되어 있으며, 게이트 배선(112)과 데이터 배선(114)은 교차하여 화소 영역을 정의한다. 게이트 배선(112)과 데이터 배선(114)이 교차하는 부분에는 박막 트랜지스터(116)가 형성되어 게이트 배선(112) 및 데이터 배선(114)과 연결되어 있으며, 화소 영역에는 박막 트랜지스터(116)와 연결되어 있는 화소 전극이 형성되어 있다. 화소 전극은 액정 커패시터(118)의 일 전극이 된다.
비표시영역(B1)의 하부 기판(110) 상에는 게이트 배선(112) 및 데이터 배선(114)으로부터 연장된 게이트 패드 및 데이터 패드가 형성되어 있으며, 또한 게이트 드라이브 IC(132)에 게이트 구동신호를 전송하기 위한 제 1 내지 제 3 LOG 배선군(162, 164, 166)이 형성되어 있다.
데이터 TCP(140)에는 데이터 드라이브 IC(142)가 실장되어 있으며, 데이터 드라이브 IC(142)와 전기적으로 연결된 데이터 입력 단자(144) 및 데이터 출력 단자(146)가 형성되어 있다. 데이터 입력 단자(144)는 데이터 PCB(150)의 출력 단자(도시하지 않음)와 전기적으로 연결되어 있으며, 데이터 출력 단자(146)는 하부 기판(110) 상의 데이터 패드와 연결된다. 여기서, 데이터 PCB(150)는 기판 상에 집적회로와 같은 다수의 소자가 형성되어 있는 것으로, 액정 패널을 구동시키기 위한 여러 가지 제어신호 및 데이터신호 등을 생성한다.
한편, 첫번째 데이터 TCP(140)에는 게이트 신호 전송배선(148)이 형성되어 있는데, 게이트 신호 전송배선(148)은 제 1 LOG 배선군(162)과 연결되어 데이터 PCB(150)로부터 공급되는 게이트 구동신호들을 제 1 LOG 배선군(162)에 전달한다.
게이트 TCP(130)에는 게이트 드라이브 IC(132)가 실장되어 있으며, 게이트 드라이브 IC(132)와 전기적으로 연결된 게이트 출력 단자(134) 및 신호 전송배선(136)이 형성되어 있다. 게이트 출력 단자(134)는 게이트 패드와 전기적으로 연결되고, 신호 전송배선(136)은 LOG 배선군(162, 164, 166)과 전기적으로 연결된다. 따라서, 제 1 LOG 배선군(162)은 데이터 TCP(140)의 게이트 신호 전송배선(148) 및 게이트 TCP(130)의 신호 전송배선(36)과 연결되고, 제 2 및 제 3 LOG 배선군(164, 166)은 게이트 TCP(130) 사이에 위치하여 게이트 TCP(130)의 신호 전송배선(136)과 연결된다. 본 발명에서는 제 1 내지 제 3 LOG 배선군(162, 164, 166)에 대하여 설명하였으나, LOG 배선군의 개수는 달라질 수 있으며, 게이트 TCP(130) 및 데이터 TCP(140)의 개수도 변경될 수 있다.
제 1 내지 제 3 LOG 배선군(162, 164, 166)은 다수의 신호 배선으로 이루어지며, 각각의 신호 배선은 게이트 하이 전압 신호(VGH)와 게이트 로우 전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압 신호(VCC), 게이트 스타트 펄스(GSP), 개이트 쉬프트 클럭 신호(GSC) 및 게이트 인에이블 신호(GOE)를 전달한다.
이러한 LOG 배선군(162, 164, 166)은 패드들과 함께 표시영역(A1)의 외곽 즉, 비표시영역(B1)에 미세한 패턴으로 형성된다. 일반적으로 FPC는 구리를 이용하여 이루어지는데, 구리는 금속 물질 중 비저항이 매우 작은 물질이다. 따라서, FPC를 대신하는 LOG 배선군(162, 164, 166) 또한 저항이 작은 물질로 이루어져야 하 며, 패턴의 폭은 넓고 길이는 짧게 하는 것이 좋다. 비교적 저항이 작은 물질로는 알루미늄이나 알루미늄 합금 물질이 있는데, 최근 화면이 대형화되면서 알루미늄이나 알루미늄 합금을 이용하여 게이트 배선을 형성하여 신호 지연을 방지하고 있다. 따라서, LOG 배선군(162, 164, 166)의 저항을 작게 하면서 공정수를 감소시키기 위해, LOG 배선군(162, 164, 166)을 게이트 배선과 같은 공정에서 형성한다.
한편, 도전 패턴(172)이 제 2 LOG 배선군(164)의 배선과 제 3 LOG 배선군(166)의 배선을 연결하고 있는데, 이는 하부 기판(10)의 가장자리에서 발생하는 미세한 틈에 의해 제 2 LOG 배선군(164)이 단선되더라도 도전 패턴(172)을 통해 게이트 구동신호가 게이트 드라이브 IC(132)에 전달되도록 한다.
도전 패턴(172)이 형성된 부분을 도 4에 도시하였는데, 도 4는 도 3에서 D 영역을 확대하여 개략적으로 도시한 도면이다. 도시한 바와 같이, 기판(110)의 외곽에 제 2 및 제 3 LOG 배선군(164, 166)이 형성되어 있고, 제 2 및 제 3 LOG 배선군(164, 166) 사이에는 게이트 TCP(130)가 위치한다. 앞서 언급한 바와 같이, 게이트 TCP(130)는 제 2 및 제 3 LOG 배선군(164, 166)과 전기적으로 연결되는 게이트 드라이브 IC(도시하지 않음)를 포함하며, 또한 게이트 드라이브 IC에 연결되는 게이트 출력 단자를 포함한다. 게이트 출력 단자는 게이트 배선(도 3의 112)의 일끝에 위치하는 게이트 패드(112a)와 연결된다.
한편, 도전 패턴(172)이 형성되어 있는데, 도전 패턴(172)은 제 1 콘택홀(182a)을 통해 기판(110)의 가장자리에 인접한 제 2 LOG 배선군(164)의 배선과 연결되고, 제 2 콘택홀(182b)을 통해 기판(110)의 가장자리에 인접한 제 3 배선 군(166)의 배선과 연결된다. 따라서, 기판(110)의 가장자리에서 미세한 틈이 발생하여 제 2 LOG 배선군(164)의 배선이 단선되더라도, 게이트 구동신호가 도전 패턴(172)을 통해 게이트 드라이브 IC에 전달될 수 있도록 한다. 도시한 바와 같이, 도전 패턴(172)은 두 개로 형성될 수 있으며, 제 2 및 제 3 LOG 배선군(164, 166) 중 기판(110)의 가장자리와 가장 가까운 제 1 배선과 제 1 배선에 인접한 제 2 배선을 각각 연결한다.
앞서 언급한 바와 같이, LOG 배선군(164, 166)은 게이트 배선과 같은 물질로 형성할 수 있으며, 도전 패턴(172)은 데이터 배선과 같은 물질로 형성될 수 있고, 또는 화소 전극과 같은 물질로 형성될 수 있다. 한편, 도전 패턴(172)이 콘택홀(182a, 182b)을 통해 LOG 배선군(164, 166)과 연결되는 경우에 대하여 설명하였으나, 콘택홀(182a, 182b)을 형성하지 않고 레이저를 이용하여 단락될 수도 있다.
또한, 본 발명에서는 제 2 및 제 3 LOG 배선군(164, 166) 사이에 도전 패턴(172)을 형성하였으나, 도전 패턴(172)은 제 1 및 제 2 LOG 배선군(162, 164) 사이에 형성될 수도 있고, 제 1 및 제 3 LOG 배선군(162, 166) 사이에 형성될 수도 있다. 또한, 도전 패턴(172)은 제 1 및 제 2 LOG 배선군(162, 164) 사이와 제 2 및 제 3 LOG 배선군(164, 166) 사이에 함께 형성될 수 도 있다. 이와 같이, 도전 패턴(172)은 LOG 배선군의 개수에 따라 그 위치 및 개수가 변경될 수 있다.
본 발명은 상기한 실시예에 한정되지 아니하며, 본 발명의 정신을 벗어나지 않는 이상 다양한 변화와 변형이 가능하다.
본 발명에 따른 라인 온 글래스형 액정표시장치에서는 게이트 구동신호를 전달하기 위한 LOG 배선군을 어레이 기판 상에 형성하여 제조 공정 및 비용을 감소시킬 수 있다. 또한, LOG 배선군 사이에 도전 패턴을 형성하여 연결함으로써, 기판 가장자리에 위치하는 LOG 배선이 단선되더라도 도전 패턴을 통해 게이트 구동신호가 전달되도록 하여, 신호의 단선을 방지하고 정상적인 화면을 표시할 수 있다.

Claims (8)

  1. 표시 영역과 비표시 영역으로 정의되는 절연 기판;
    상기 표시 영역 상에 형성되어 있고, 교차하여 화소 영역을 정의하는 다수의 게이트 배선과 데이터 배선;
    상기 게이트 배선 및 데이터 배선과 연결되어 있는 박막 트랜지스터;
    상기 화소 영역에 위치하며, 상기 박막 트랜지스터와 연결되어 있는 화소 전극;
    상기 비표시 영역 상에 위치하며, 상기 게이트 배선 및 상기 데이터 배선에 각각 신호를 인가하는 게이트 구동부 및 데이터 구동부;
    상기 비표시 영역 상에 위치하고 게이트 구동신호를 상기 게이트 구동부에 전달하는 다수의 라인 온 글래스형 배선군;
    상기 다수의 라인 온 글래스형 배선군 중 하나의 라인 온 글래스형 배선군의 배선들을 다른 하나의 라인 온 글래스형 배선군의 배선들에 연결하는 도전 패턴을 포함하며,
    상기 도전 패턴에 의해 연결되는 상기 두 개의 라인 온 글래스형 배선군의 배선들은 상기 기판 가장자리에 형성되는 라인 온 글래스형 액정표시장치.
  2. 제 1 항에 있어서,
    상기 라인 온 글래스형 배선군의 배선들은 상기 게이트 배선과 동일한 물질 로 이루어진 라인 온 글래스형 액정표시장치.
  3. 제 2 항에 있어서,
    상기 도전 패턴은 상기 데이터 배선과 동일한 물질로 이루어진 라인 온 글래스형 액정표시장치.
  4. 제 2 항에 있어서,
    상기 도전 패턴은 상기 화소 전극과 동일한 물질로 이루어진 라인 온 글래스형 액정표시장치.
  5. 제 1 항에 있어서,
    상기 도전 패턴은 콘택홀을 통해 상기 두 개의 라인 온 글래스형 배선군의 배선들과 연결되는 라인 온 글래스형 액정표시장치.
  6. 제 1 항에 있어서,
    상기 도전 패턴은 레이저에 의해 상기 두 개의 라인 온 글래스형 배선군의 배선들과 단락되는 라인 온 글래스형 액정표시장치.
  7. 제 1 항에 있어서,
    상기 도전 패턴은 제 1 및 제 2 패턴으로 이루어지며, 상기 제 1 패턴은 상기 기판 가장자리에 인접한 라인 온 글래스형 배선군의 제 1 배선을 연결하고, 상기 제 2 패턴은 상기 제 1 배선에 인접한 제 2 배선을 연결하는 라인 온 글래스형 액정표시장치.
  8. 제 1 항에 있어서,
    상기 라인 온 글래스형 배선군은 제 1 내지 제 3 라인 온 글래스형 배선군을 포함하는 라인 온 글래스형 액정표시장치.
KR1020030099935A 2003-12-30 2003-12-30 라인 온 글래스형 액정표시장치 KR100999010B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030099935A KR100999010B1 (ko) 2003-12-30 2003-12-30 라인 온 글래스형 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030099935A KR100999010B1 (ko) 2003-12-30 2003-12-30 라인 온 글래스형 액정표시장치

Publications (2)

Publication Number Publication Date
KR20050070423A KR20050070423A (ko) 2005-07-07
KR100999010B1 true KR100999010B1 (ko) 2010-12-09

Family

ID=37260506

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030099935A KR100999010B1 (ko) 2003-12-30 2003-12-30 라인 온 글래스형 액정표시장치

Country Status (1)

Country Link
KR (1) KR100999010B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101340670B1 (ko) * 2009-06-15 2013-12-12 엘지디스플레이 주식회사 액정표시장치

Also Published As

Publication number Publication date
KR20050070423A (ko) 2005-07-07

Similar Documents

Publication Publication Date Title
KR100453306B1 (ko) 표시 소자 구동 장치 및 이를 이용한 표시 장치
KR100391843B1 (ko) 액정 표시 장치의 실장 방법 및 그 구조
KR100855810B1 (ko) 액정표시장치
KR100450982B1 (ko) 액정표시장치 제조방법
KR100293982B1 (ko) 액정패널
KR100847812B1 (ko) 라인 온 글래스형 액정표시패널
KR20080049912A (ko) 구동회로장치 및 이를 구비한 표시장치
KR100356988B1 (ko) 액정표시장치 및 그 제조방법
KR100825093B1 (ko) 액정 표시 장치
KR101685409B1 (ko) 어레이기판 및 이를 포함하는 액정표시장치
KR100990315B1 (ko) 액정표시장치
KR100381046B1 (ko) 더미부를 가지는 테이프 캐리어 패키지와 이를 이용한 액정표시장치
KR20030051918A (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100999010B1 (ko) 라인 온 글래스형 액정표시장치
KR101033119B1 (ko) 라인 온 글래스형 액정표시장치
KR100734232B1 (ko) 액정표시장치 제조방법
KR101021747B1 (ko) 액정표시장치
KR20070048376A (ko) 액정표시장치
KR100983753B1 (ko) 액정표시장치
KR100912693B1 (ko) 액정표시장치
KR100701895B1 (ko) 테이프 케리어 패키지
KR20040000978A (ko) 라인 온 글래스형 액정표시장치
KR100855494B1 (ko) 라인 온 글래스형 액정표시장치
KR100679514B1 (ko) 액정표시장치
KR100628435B1 (ko) 타일드 액정표시장치 및 타일드 액정표시장치의 조립 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141124

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20181114

Year of fee payment: 9