KR100673802B1 - 전송 방법, 전송 시스템 및 전송기 - Google Patents

전송 방법, 전송 시스템 및 전송기 Download PDF

Info

Publication number
KR100673802B1
KR100673802B1 KR20000054068A KR20000054068A KR100673802B1 KR 100673802 B1 KR100673802 B1 KR 100673802B1 KR 20000054068 A KR20000054068 A KR 20000054068A KR 20000054068 A KR20000054068 A KR 20000054068A KR 100673802 B1 KR100673802 B1 KR 100673802B1
Authority
KR
South Korea
Prior art keywords
data
transmission rate
rate control
transmitted
transmission
Prior art date
Application number
KR20000054068A
Other languages
English (en)
Other versions
KR20010050457A (ko
Inventor
사가모토이치로
이노우에히라쿠
나가사와히로시
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20010050457A publication Critical patent/KR20010050457A/ko
Application granted granted Critical
Publication of KR100673802B1 publication Critical patent/KR100673802B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40058Isochronous transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40065Bandwidth and channel allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40117Interconnection of audio or video/imaging devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)
  • Small-Scale Networks (AREA)

Abstract

IEEE 1394 시스템 등의 네트워크에서, 데이터 전송 레이트는 전송된 데이터를 수신하는 장치에 의해 적절히 제어될 수 있다. 전송 데이터 장치는 제 1 장치로서 설정되며, 제 1 장치로부터 전송된 데이터를 수신하는 하나 또는 그 이상의 장치가 외부 장치로서 설정된다. 상기 데이터가 전송될 외부 장치의 수가 표시된다. 전송 속도는 제어권이 주어진 외부 장치들중의 하나로부터 제어 명령의 수신하면서 변한다. 제어 명령이 상기 데이터가 전송된 외부 장치들로부터 미리 결정된 시간 기간동안 주어지지 않을 때, 상기 제어권이 복귀된다. 제 1 장치로부터 상기 데이터를 수신하는 복수의 장치들이 있다면, 상기 제어권은 제 1 장치로 복귀된다.
제어권, 전송 레이트, 제어 명령, 패킷, 외부 장치

Description

전송 방법, 전송 시스템 및 전송기{Transmitting method transmitting system and transmitter}
도 1는 본 발명에 따른 상기 오디오 시스템의 전체 구조의 예를 도시한 블록도.
도 2는 본 발명에 따른 상기 오디오 시스템의 상세를 도시한 블록도.
도 3는 본 발명에 적용된 등시성(isochronous) 전송 패킷의 패킷 구조의 예를 도시한 도표(diagram).
도 4는 본 발명에 적용된 패킷 구조의 예(비동기 전송 패킷의 예)를 도시하는 도표.
도 5는 본 발명에 따른 비동기 전송 패킷으로서 전송되는 데이터의 예를 도시하는 도표.
도 6는 본 발명에 따른 동기 선택 상태(sync select state)의 예를 도시하는 도표.
도 7는 본 발명에 따른 각각의 장치의 ID 구조의 예를 도시하는 도표.
도 8는 본 발명에 따른 레이트 제어동안의 명령의 예를 도시한 도표.
도 9는 본 발명에 따른 레이트 제어 데이터의 예를 도시한 도표.
도 10는 본 발명에 따른 상기 레이트 제어 상태의 예를 도시한 타이밍 챠트(timing chart).
도 11는 본 발명에 따른 p-to-p 접속 카운터의 데이터 배열의 예를 나타내는 데이터 구조를 도시하는 도표.
도 12는 본 발명에 따라 p-to-p 접속 카운터가 사용되는 제어의 예를 도시한 흐름도.
도 13는 종래의 전송 레이트 제어가 실행되는 구조의 예를 도시한 도표.
도 14는 IEEE 1394 표준에 따라 접속된 장비사이의 주기적인 데이터 전송 구조를 도시하는 도면.
도 15는 본 발명에 따라 규정된 CSR 구조와 대응하는 어드레스 공간(space)를 도시하는 도면.
도 16는 본 발명에 따라 플러그 제어 레지스터(PCR)의 구조를 도시하는 도면.
도 17a 내지 도 17d는 본 발명에 따라 출력 마스터 플러그 레지스터(oMPR), 출력 플러그 제어 레지스터(oPCR), 입력 마스터 플러그 레지스터(iMPR) 및 입력 플러그 제어 레지스터(iPCR)의 구조를 도시하는 도면.
도 18는 본 발명에 따라 플러그 및 플러그 제어 레지스터와 등시성 채널사이의 관계를 도시하는 도면.
도 19는 본 발명에 따라 비동기식으로 전송된 제어 명령 및 응답을 도시하는 도면.
도 20는 본 발명에 따라 도 19에서 도시된 상기 제어 명령과 응답사이의 상 기 관계를 더 자세하게 도시하는 도면.
* 도면의 주요부분에 대한 부호의 설명 *
2: CD 재생장치
3: 디스크 기록 및 재생장치
본 발명은 예컨데, IEEE 1394 시스템 버스를 통해 접속된 장치들 사이의 데이터 전송에 대한 전송 방법 및 전송 시스템, 그리고 전송방법이 적용될 수 있는 전송기에 관한 것이다.
AV 장치들은 IEEE 1394 시스템 직렬 데이터 버스를 사용하는 네트워크를 통해 정보를 상호 전송할 수 있다. 데이터 전송은 그와 같은 버스를 사용하여 등시성(isochronous) 전송 모드에서 실행된다. 이러한 전송 모드는 비교적 많은 양의 데이터를 포함하는 애니메이션 데이터, 오디오 데이터 등을 실시간으로 전송하는데 사용된다. 비동기 전송 모드는 또한 정지 화상, 텍스트 데이터, 제어 명령 등과 같은 비교적 작은 양의 데이터를 전송하는데 사용될 수도 있다. 각각의 전송 모드에서 전송을 위해 특정 주파수 대역(special frequency band)이 사용된다. 그러므로, 하나의 버스상에서 동시에 두가지 모드의 전송 동작이 실행될 수 있다.
비교적 많은 용량을 요구하는 상대적으로 많은 양의 데이터가 그와 같은 버스를 통해 접속된 복수의 장치들 사이에서 등시성 전송 모드로 전송될 때, 수신 장치의 제어하의 전송 소스로부터 상기 데이터의 전송 속도를 제어하는 것이 가능하다. 좀더 명확하게는, 예를 들어 도 13에서 도시되는 것처럼, 디지털 데이터는 전송기(101)로부터 수신기(102)까지 동기적으로 전송된다. 전송기(101)에서 클럭 레이트 및 수신기(102)에서 클럭 레이트가 서로 일치하는 한, 동기화 문제는 없다. 그러나, 각각의 장치에 대한 클럭 레이트는 항상 몇몇 에러를 가지며, 따라서 클럭 레이트들은 항상 정확하게 일치하지 않는다. 그러므로, 상기 클럭 레이트들 사이의 에러들을 없애기 위해 어떤 처리를 수행하는 것이 필요하다. 상기 버퍼(103)가 수신기(102)에 제공된다. 상기 버퍼(103)가 언더플로우(underflows) 또는 오버플로우(overflows)하지 않도록 전송기(101)로부터의 데이터 전송 레이트를 제어 또는 조절하는 제어 명령이 수신기(102)로부터 비동기 전송 모드로 보내진다.
그러므로 전송기(101)로부터 전송된 상기 데이터는 수신기(102)를 통해 정확하게 수신될 수 있다. AV/C 명령 세트는 수신기(102)로부터 전송기(101)로의 전송에 대한 전송 레이트를 제어하도록 사용될 수도 있다. 상기 AV/C 명령 세트는 예를 들어, IEEE 1394 직렬 버스를 통해 접속된 장치를 제어하기 위한 명령어들을 포함한다. 상기 AV/C 명령어 세트는 1394 TA(무역 협회)로 규격화 되고, 상기 AV/C의 상세한 설명은 예컨데, 1394 무연 연합 홈페이지상에 개시되어 있다.
수신기(102)가 전송기(101)로부터의 데이터 전송 레이트를 제어하도록 하기 위해, 각각의 전송기(101)는 오직 하나의 수신기(102)와 대응하는 것이 필요하다. 오직 하나의 수신기(102)만이 특정 전송기(101)로 레이트 제어 명령을 전송할 수 있다. 레이트 제어 명령이 상기 버스에 접속된 임의의 수신기들로부터 보내질 때, 한개 이상의 수신기가 상기 버스에 접속된다면, 전송기(101)가 또한 이들로부터 제어 명령들을 수신하고, 적당한 전송 레이트는 임의의 하나 이상의 복수의 수신기들로부터 보내어진 제어 명령에 반응하여 교란될 수 있다. 전송기(101) 및 수신기(102)가 일대일로 대응할 때에만, 그러한 제어가 실행될 수 있다.
또한, 수신기(102)가 에러와 같은 어떠한 이유로 상기 전송 레이트 제어를 정지한다면, 전송기(101)의 전송 레이트 제어가 대응하는 수신기(102)에 의해 실행되지 않을 가능성이 있다. 그런 경우에, 상기 전송은 상기 레이트 제어가 다른 수신기들에 의해 실행될 수 있도록 즉시 정지되어야 한다.
본 발명에 따라, 데이터를 전송하는 장치는 제 1 전송 장치로서 설정된다. 제 1 장치로부터 전송된 데이터를 수신하는 하나 이상의 장치들은 외부 장치로서 작동하도록 각각 설정된다. 상기 데이터가 전송된 외부 장치들의 수는, 제어권(control right)이 주어진 상기 외부 장치로부터 상기 제어 명령을 수신할 때 전송 속도가 변화될 수 있으면 지시된다. 따라서, 단지 한개의 외부 장치만이 설정되면, 상기 전송 속도는 변화되도록 요청될 수 있다. 그러나, 한개 이상의 외부 장치가 설정되도록 지시되면, 상기 전송 속도는 상기 설정된 외부 장치들 중 일부에 의해 변화될 수 없다.
또한, 일반적으로 전송 속도를 현재 제어하는 외부 장치로부터 제어 명령이 미리 결정된 시간동안 송신되지 않을 때, 제어권은 특정 외부 장치로부터 복귀되고, 그 때문에 더이상 활동하지 않는다.
더욱이, 상기 데이터 전송 속도 제어를 제어하는 제어 명령, 또는 다른 목적을 위한 제어 명령이 제 1 장치에 발행(issued)된다면, 그것은 주기적으로 발행된다. 그러므로, 제 1 장치로부터 데이터를 수신하는 복수의 외부 장치들 설정이 있다면, 상기 발행된 제어 명령이 무시되고, 또한 제 1 장치의 동작들 제어하는 제어권이 모든 설정된 외부 장치들로부터 제거되고 배타적으로 제 1 장치로 복귀되도록 부가적인 제어 명령이 실행된다.
그러므로, 본 발명에 따라서, 상기 제 1 장치들 및 외부 장치는 서로 일대일로 대응하지 않을지라도, 제어권을 가지는 단지 하나의 대응하는 외부 장치 및 일대일로 대응하는 제 1 장치가 존재하면, 상기 데이터 전송 레이트는 제어될 수 있다.
도 14-20을 참조하면, IEEE 1394 시스템의 상기 동작 및 구조가 기술된다. 도 14는 IEEE 1394 표준에 따라 접속된 장비사이의 주기적인 데이터 전송 구조를 도시한다. IEEE 1394 표준에 따라서, 데이터는 패킷들로 나누어지며, 125 MS 길이의 사이클 시간(cycle time)을 사용하는 시분할 구성(timesharing scheme)으로 전송된다. 각 사이클의 시작은 사이클-마스터 기능을 가지는 접속된 전자 장비로부터 제공되는 사이클 시작 신호에 의해 지시된다. 상기 사이클의 시작후, 각각의 복수 의 채널들에 대한 데이터 전송은 시분할 전송 구성에 따라 진행한다. (125 MS로서 상기에서 언급된)복수의 고정된 길이의 등시성 패킷들은 각 사이클의 시작부터 데이터의 전송을 위한 각 전송채널에 대한 필요 시간 대역을 보증한다. 따라서, 상기 등시성 전송은 모든 채널 및, 전체 데이터에 대한 고정된 시간 내에 데이터 전송을 보증한다. 그러나, 만일 전송 에러가 발생한다면, 에러 정정 구성 등과 같은 데이터 전송 보호 메커니즘이 없기 때문에 데이터가 손실될 수도 있다.
도 14에서 도시된 것처럼, 각각의 사이클에서 등시성 전송으로 사용되지 않는 시간동안, 표준 중재 구성(standard arbitration scheme)을 사용하는 버스상에서 이동하는 정보를 제어하는 것을 담당하는 부착된(attached) 전자 제어 장치는 전형적으로 제어 명령들 등을 포함하는 비동기식 패킷을 송신할 수 있다. 비동기 전송은 인식(acknowledge) 및 재실행 전송 구성, 또는 또다른 에러 정정 구성을 사용함으로써 안전하고, 에러가 없는(error-free) 전송을 보장한다. 그러나, 이것은 비동기 전송 구성이기 때문에, 상기 전송 타이밍이 불확실할 것이다.
미리 결정된 부착된 전자 장비들이 이러한 등시성 전송 구성에 따라 실행될 수 있도록, 상기 전자 장비들은 표준 등시성 기능 규정(standard isochronous function definition)과 대응해야 한다. 따라서, 상술된 것처럼, 적어도 하나의 부착된 전자 장비들은 시스템 버스의 제어를 조정하는(arbitrating) 제어 장치로서 기능해야 하며, 그러므로 사이클-마스터 기능을 실행한다. 더욱이, IEEE 1394 직렬 버스에 접속된 적어도 하나의 전자 장비들은 등시성-자원-매니저(isochronous-resource-manager) 기능을 실행해야 한다.
상기 IEEE 1394 표준은 ISO/IEC 13213에 의해 규정된 64비트들의 어드레스 공간을 가지는 CSR(제어 및 상태 레지스터(Control & Status Register)) 구조에 기초한다. 도 15는 상기 규정된 CSR 구조에 따라 어드레스 공간의 구조를 도시한다. 어드레스 공간의 상위 16비트들은 IEEE 1394 버스에 부착된 각각의 전자 장비를 확인하는 노드 ID를 형성한다. 상기 어드레스 공간의 나머지 48 비트들은 각각의 부착된 전자 장비를 위해 확보된 어드레스 공간의 부분을 지정하는데 사용된다. ID에 사용되는 상위 16 비트들은 버스 ID의 10비트들 및 물리적 ID(좁은 검지(narrow sense)에서 노드 ID)의 6 비트들로 나누어진다. 이러한 ID들은 1023 버스들 및 각각의 버스에 부착된 63 개의 전자 장비들을 지정할 수 있다. 모든 비트들이 1인 값은 특별한 목적으로 확보된다.
하위 48 비트들 중, 256 테라바이트들의 어드레스공간의 최상위 20 비트들에 의해 규정된 공간은 CSR에만 있는 2048 바이트들의 레지스터를 사용한 시작 레지스터 공간(Initial Register Space), IEEE 1394 등에만 있는 레지스터, 프라이빗 스페이스(Private Space) 및 시작 메모리 공간(Initial Memory Space)으로 나누어진다. 하위 48 비트들 중 하위 28비트들로 규정된 공간은 상위 20 비트들의 규정에 부분적으로 기초하여 규정된다. 상위 20비트들에 의해 규정된 공간이 시작 레지스터 공간에 의해 규정될 때, 하위 28비트들은 CROM(Configuration Read Only Memory), 전자 장비, 플러그 제어 레지스터(PCR들) 등에서만 특별한 목적으로 사용된 시작 유닛 공간(Initial Unit Space)으로 사용된다.
각각의 전자 장비는 도 15에서 도시된 것처럼 CSR을 포함하는 반면에, 대역폭 이용가능 레지스터(bandwidth available register)는 등시성 자원 매니저에만 포함된다. 대역폭이 등시성 통신에 사용되도록 아직 할당되지 않을 때, 상기 최대 값은 대역폭 이용가능 레지스터에 유지된다. 대역이 등시성 통신에 사용되도록 할당될 때마다, 대역폭 이용가능 레지스터에서 상기 값은 할당된 대역의 양과 같은 양을 감소시킨다. 따라서, 상기 대역폭 이용가능 레지스터는 등시성 통신에 사용하기 위해 아직 할당되지 않은 이용가능한 대역의 양을 표시한다.
채널들 이용가능 레지스터는 오프셋(224h과 228h)사이에 위치된다. 상기 레지스터는 채널 번호들(0 내지 63)을 각각 표시하는 값들을 포함할 수 있다. 특정 채널과 대응하는 비트가 0과 같다면, 상기 채널은 이미 할당되어져 있다. 등시성 자원 매니저로서 동작하는 전자 장비의 채널들 이용가능 레지스터 채널들만 유효하다.
인터페이스를 통한 데이터 및 각각의 장비로부터 데이터의 입력 및 출력을 제어하기위해, 각각의 전자 장비는 도 15에서 도시된 시작 유닛 공간내의 어드레스(900h내지 9FFh)에서 IEC 61883에 의해 규정된 PCR(Plug Control Register)을 포함한다. 이러한 방법으로, 플러그는 아날로그 인터페이스와 유사한 신호 경로들을 논리적으로 형성하도록 구체화된다. 도 16은 PCR의 구조를 도시한다. 상기 PCR은 출력 플러그를 나타내는 oPCR(output Plug Control Register) 및 입력 플러그를 나타내는 iPCR(input Control Plug Register)를 가진다. 더욱이, PCR은 출력 플러그 또는 입력 플러그 상의 정보를 표시하는 oMPR(output Master Plug Register) 및 iMPR(input Master Plug Register)을 가진다.
도 17a 내지 도 17d는 oMPR, oPCR, iMPR 및 iPCR의 구조들을 도시한다; 도 17a는 oMPR의 구조를 도시하고: 도 17b는 oPCR의 구조를 도시하고: 도 17c는 iMPR의 구조를 도시하고: 도 17d는 iPCR의 구조를 각각 도시한다. oMPR 및 iMPR의 MSB측상의 두개 비트들의 데이터 레이트 용량의 표시를 기억하는 영역은 상기 장치에 의해 전송 또는 수신될 수 있는 등시성 데이터의 최대 전송 속도를 지시하는 코드를 기억한다. 각각의 장비에만 있는 입력 플러그의 지시를 기억하는 영역이 개시된다. 각각의 장비는 복수의 oMPR 및 iMPR을 가지지 않으나, 각각의 개별적인 플러그와 대응하는 복수의 oPCR 및 iPCR을 가질수 있다. 예로써, 도 16에서 도시된 상기 PCR은 31개의 oPCR 및 iPCR을 각각 포함한다. 등시성 데이터의 흐름은 이러한 플러그들과 대응하는 상기 레지스터를 동작시킴으로써 제어된다. oMPR의 방송 채널 기준(broadcast channel base)은 방송 출력에 사용된 채널 수를 지시한다.
oMPR의 LSB측의 5 비트들을 소비하는 출력 플러그들의 수의 확인을 기억하는 영역은 관련 장치, 즉, PCR의 수에 의해 소유된 출력 플러그들의 수를 지시하는 값을 기억한다. iMPR의 LSB측에서 5 비트들을 소비하는 입력 플러그들 수의 지시를 기억하는 영역은 관련 장치, 즉, iPCR 수에 의해 소유된 입력 플러그들의 수를 지시하는 값을 기억한다. 비영속(non-persistent) 확장 범위 및 영속 확장 범위의 영역들은 장래의 확장을 위해 규정된 것들이다.
oPCR 및 iPCR의 MSB측상에서 특정 플러그가 온라인(on-line)인지의 여부의 지시를 기억하는 각각의 영역은 대응하는 플러그의 사용 상태를 보여준다. 상기 값이 1일때, 이것은 상기 플러그가 온라인(on-line)인 것을 보여준다. 상기 값이 0일때, 이것은 상기 플러그가 오프라인(off-line)인 것을 보여준다. oPCR 및 iPCR의 방송 접속 카운터는 또한 기억되고, 상기 방송 접속이 현재(또한 상기 값이 1인)인지 아닌지(상기 값이 0인)의 여부를 지시한다. 각각의 포인트-투-포인트 접속을 지시를 기억하는 영역은 oPCR 및 iPCR의 6비트들 범위를 소비한다. 이러한 영역에서 값은 대응하는 관련 플러그에 의해 소유된 포인트-투-포인트 접속들의 수를 지시한다. 각각의 채널 수의 지시를 기억하는 영역은 oPCR 및 iPCR의 6비트들을 소비하며, 또한 대응하는 관련 플러그가 접속되는 등시성 채널 수를 지시한다. 상기 데이터 레이트의 지시를 기억하는 영역은 2 비트들의 oPCR를 소비하며, 또한 대응하는 관련 플러그에 의해 출력될 등시성 데이터 패킷의 실제 전송 속도를 지시한다. 오버해드(overhead) ID 영역의 지시를 기억하는 영역은 4 비트들의 oPCR을 소비하고, 등시성 통신의 오버헤드 대역폭을 나타낸다. 페이로드(payload) 값의 지시를 기억하는 영역은 10 비트들의 oPCR을 소비하며, 대응하는 관련 플러그가 취급할 수 있는 등시성 패킷에 포함된 데이터의 최대 값을 나타낸다.
도 18는 플러그, 플러그 제어 레지스터 및 등시성 채널사이의 관계를 도시한다. AV장치들(50, 51 및 52)은 IEEE 1394 직렬 버스에 의하여 서로 접속된다. 채널이 oPCR[0] 내지 oPCR[2] 중에 oPCR[1]의해 지정되고, 전송 속도 및 AV 장치(52)의 oMPR들에 의한 oPCR들의 수가 규정되는 등시성 데이터가 IEEE 1394 직렬 버스의 채널(1)로 송신된다. AV 장치(50)는 IEEE 1394 직렬 버스의 채널(1)로 송신된 등시성 데이터를 판독하고 기억한다. 마찬가지로, AV 장치(51)는 oPCR[0]에 의해 지정된 채널(2)로 등시성 데이터를 송신하고, AV 장치(50)는 iPCR[1]에 의해 지정되는 채널(2)로부터 등시성 데이터를 판독하고, 기억한다.
다음은, 본 발명의 오디오 신호를 사용하는 AV/C 명령 세트는 도들(19 및 20)을 참조하여 나타낸다.
도 19는 동기적으로 전송된 제어 명령 및 응답을 도시한다. 도 19에서 도시된 것으로서, 상기 통신의 제어측은 제어기에서 사용되는 것으로 지시되며, 상기 통신의 제어된 측은 타겟(target) 장치에서 사용되는 것으로 지시된다. 제어 명령의 전송 및 응답은 IEEE 1394 표준에 따라 비동기 전송의 기록 트랜잭션(Write Transaction) 규정을 사용하는 전자 장비들 사이에서 실행된다. 상기 타깃에 의해 데이터 수신할 때, 인식(ACK)은 상기 데이터 수신을 확인하는 제어기로 복귀된다.
도 20는 도 19에서 도시된 상기 제어 명령과 응답사이의 좀더 자세한 관계를 도시한다. 전자 장비(A)는 IEEE 1394 버스를 통해 전자 장비(B)와 접속된다. 이 예에서, 상기 전자 장비(A)는 제어기처럼 동작하며, 상기 전자 장비(B)는 상기 목표처럼 동작한다. 상기 전자 장비(A) 및 전자 장비(B) 두가지 모두는 각각 명령 레지스터 및 응답 레지스터를 가지며, 각각 512 바이트들을 소비한다. 도 20에서 도시되는 것처럼, 상기 제어기는 상기 타겟의 명령 레지스터(123)로 명령 메세지를 기록함으로써 명령을 전달한다. 역으로, 상기 타겟은 제어기의 응답 레지스터(122)에 응답 메세지를 기록함으로써 제어기로 응답을 전달한다. 따라서, 상기 제어 정보는 한쌍처럼 두개의 메세지들에 의해 교환된다.
IEEE 1394 시스템 등의 네트워크에서 수신측상의 전송 레이트를 제어하는 것이 본 발명의 목적이다.
하나 이상의 장치가 IEEE 1394 시스템 등의 네트워크 등에서 전송된 데이터를 수신해야 할 때, 데이터의 적절한 전송 레이트를 보장하는 것이 본 발명의 다른 목적이다.
전송 장치의 데이터 전송 속도를 제어하는 수신 장치가 에러를 가지면, 상기 전송 속도 제어가 전송 장치로 복귀되는 것을 보장하는 것이 본 발명의 또다른 목적이다.
본 발명의 실시예는 도 1 내지 도12를 참조하여 기술된다.
도 1는 본 발명의 실시예에 따라 오디오 시스템의 전체 구조를 도시한 블록도이다. 오디오 시스템(1)은 콤팩트 디스크 재생 장치(2)에 의해 재생되는 디지털 오디오 신호를 디스크 기록 및 재생 장치(3)로 전송한다. 기록 및 재생 장치 장치는 미니 디스크 등으로 부르며, 광 자기 디스크(또는 광 디스크)를 사용하여 수신된 신호를 기록한다. 더욱이, 콤팩트 디스크 재생장치(2)로 재생되는 디지털 오디오 신호는 또한 증폭기(30)로 전송된다. 증폭기 장치(30)는 오디오 신호를 증폭기장치(30)와 접속된 오른쪽 및 왼쪽 스피커 장치(31 및 32)로 송신한다. 콤팩트 디스크 재생장치(2), 디스크 기록 및 재생 장치(3) 및 증폭기 장치(30)는 일반적으로 상기에서 기술된, IEEE 1394 인터페이스 시스템에 의해 규정된 버스 라인들(B1 및 B2)을 통해 접속된다. IEEE 1394 인터페이스 시스템의 경우에, 상기 장치들 사이의 접속들의 시퀀스는 임의의 순서로 실행될 수 있다. 도 1은 단지 접속 시퀀스의 예를 도시한다. 상기 접속을, 또다른 버스 라인(B3)을 통해, 도시되지 않은 다른 오디오 장치들(또는 오디오 신호를 사용하는 비디오 장치 및 컴퓨터 장치)에 실행하는 것이 또한 가능하다.
도 2는 본 발명에 따라 콤팩트 디스크 재생장치(2) 및 디스크 기록 및 재생 장치(3)의 상세한 구조를 도시한 블록도이다. 콤팩트 디스크 재생 장치(2)에서, 디지털 신호 프로세서(DSP)(5)는 회전하며, 호스트 컴퓨터(6)의 제어를 통해, 디지털 오디오 디스크로서 포맷(formatted)되고 기능을 하는 광 디스크(7)를 구동한다. 상기 광 디스크(7)상에 기록되는 디지털 오디오 신호 DA는 재생되며, 출력된다. 디지털 신호 프로세서(5)는 또한 내장(built-in) 수정 발진기(8)에 따라 클럭 WCK를 발생시키며, 발생된 클럭 신호 WCK와 동기적으로 디지털 오디오 신호 DA를 재생한다. 상기 재생된 디지털 오디오 신호 DA는 오디오 링크 블록(9)으로 출력된다. 디지털 신호 프로세서(5)는 호스트 컴퓨터(6)의 명령에 따른 재생 속도로 콤팩트 디스크(7)로부터 기억된 정보를 재생하며, 상기 디지털 오디오 신호 DA를 출력한다. 본 발명에 따라, 정규 재생 속도로 설정되는 것외에, 상기 재생 속도는 2배속, 4배속, 8배속 및 16배속으로 설정될 수 있다. 더욱이, 상기 주목된(noted) 재생 속도들 중 하나로 설정된 후, 1 또는 수 %(예를 들어, 대략 1%)로 변하는 재생 레이트의 미세한 조절이 또한 만들어질 수 있다.
오디오 링크 블록(9)은 호스트 컴퓨터(6)의 제어하에 디지털 오디오 신호 DA의 패킷들을 형성한다. 오디오 링크 블록은 또한 입/출력 회로(10)을 제어하고 디지털 오디오 신호 DA의 패킷들을 디스크 기록 및 재생 장치(3)로 송신한다. 더욱이, 오디오 링크 블록(9)은 입/출력 회로(10)를 통해 인입(incoming)하는 입력 패킷 정보를 얻고, 만일 필요하다면, 패킷들의 콘텐트들을 호스트 컴퓨터(6)로 송신한다.
입력/출력 회로(10)는 오디오 링크 블록(9)로부터 출력될 데이터에 대한 병렬/직렬 변환을 실행한다. 입력/출력 회로(10)는 또한 미리 결정된 데이터를 부가하고, 출력 데이터를 준비하기위해 바이-페이즈 마크(bi-phase mark) 변조를 실행한다. 그 후, 입력/출력 회로(10)는 변조된 데이터를 버스 라인(B1)으로 출력한다. 따라서, 입력/출력 회로(10)는 오디오 링크 블록(9)로부터 패킷 입력상의 수신측에서 패킷의 재생을 위해 필요한 상기 클록 WCK를 부가하며, 동일한 것을 버스"BUS"에 전송한다. 더욱이, 입력/출력 회로(10)는 버스 라인(B1)을 통해 전송된 상기 패킷들을 모니터하며, 수신 장치로서 콤팩트 디스크 재생 장치(2)를 지정하는 어떤 패킷을 얻는다. 입력/출력 회로(10)는 임의의 획득한 패킷을 암호화(decode)하고, 패킷 데이터의 직렬/병렬 변환을 실행하며, 따라서, 오디오 링크 블록(9)이 처리된 패킷을 출력한다.
콤팩트 디스크 재생 장치(2) 및 디스크 기록 및 재생 장치(3)은 IEEE 1394 인터페이스 표준에 의해 규정된 버스 라인(B1)을 통해 서로 접속된다. 오디오 링크 블록(9) 및 입력/출력 회로(10)는 IEEE 1394에 의해 유사하게 규정된 포맷으로 디지털 오디오 신호 DA로부터 데이터 패킷들을 발생시키고, 각각의 패킷에 전송된 데이터를 호스트 컴퓨터(6)에 통지한다. 좀더 명확하게, 디지털 오디오 신호 DA는 IEEE 1394 인터페이스 표준에 의해 규정된 등시성 전송 패킷으로서 지속되는 특성을 실시간으로 전송된다. 다양한 제어 명령들과 같은 다른 데이터는 비동기식 전송 패킷들을 비동기적으로 언제라도 전송된다. 상기 비동기 전송 패킷은 데이터 소스들이 존재하는 전송 및 수신 장치에 대한 어드레스들이 지시되는 두개의 장치들 사이의 일대일통신에 사용된다.
도 3은 오디오 신호의 전송에 사용될 등시성 전송 패킷의 일부분을 도시한 도면이다. 등시성 패킷에 있어서, 등시성 패턴 "sy", 패킷 코드 "tcode", 채널 "channel", 태크 "tag", 데이터 길이 "data length"를 포함하는 헤더 및 에러 정정 코드 CRC는 헤드부부터 32x2 비트까지 할당된다. 미리 결정된 크기를 가지는 데이터가 분할되고, 할당된 각 패킷, 예비 RSV, 소스 패킷 헤더의 존재 지시 마커(marker)SPH, 소스 패킷의 분배(division)들의 수 FN, 데이터 블록 크기 DBS, 자가-확인 코드 SID 등이 다음 32비트들에 할당될 때, 연속적인 패킷들의 카운트 값(count value) DBC은 획득된다. 시간 스탬프(a time stamp)와 같은 기록 영역 SYT, 전송에 대한 데이터 샘플링 주파수 FDF, 전송 포멧 FMT 등은 다음 32 비트들에 할당된다. 소스 데이터를 포함하는, 전송될 데이터는 32비트 유닛들 내의 또다른 다음 영역에 할당된다. 에러 정정 코드 CRC는 상기 등시성 전송 패킷의 이러한 부분의 말단에 부가된다.
본 발명에 따라, 플래그 N은 상기 등시성 전송 패킷(도 3에서 점선으로 둘러싼 부분에서 1 비트) 부분의 데이터 샘플링 주파수 FDF 부분의 8비트 지시에 부가된다. 플래그 N은 오디오 신호의 전송 레이트가 수신 장치에 의해 제어될 수 있도록 지시한다. 상기 플래그 N이 "1"의 신호일 때, 전송 레이트는 제어될 수 있도록 지시된다. 상기 플래그 N이 "0"의 신호일 때, 상기 전송 레이트는 부착된 수신 장치에 의해 제어 또는 조절될 수 없음을 지시한다. 다음의 기술에서, 상기 전송 렝이터를 제어하는 모드 설정(mode set)은 흐름 제어 모드(flow control mode)로서 불린다.
도 4는 버스에 접속된 두개의 장치들 사이의 제어 명령을 통신하도록 비동기 전송 패킷을 도시하는 도면이다. 상기 장치들은 일대일의 관계로 통신한다. 패킷이 전송될 때, 입력-출력 회로(10)는 패킷 상에서 자체 노드 및 버스 수 등을 지시하는 어드레스들 등을 설정한다. 좀더 명확하게는, 패킷의 제 1 32비트들은 패킷 우선 레벨 "priority", 패킷의 코드 "tCode", 패킷의 재실행 코드 "rt", 패킷의 할당된 라벨 "tLabel", 전송 속도 "spd" 및 버스상의 패킷의 수신처 노드를 지시하는 수신처 ID와 연속적인 패킷과의 관계를 지시하는 확인 데이터 "imm"을 지시하는 데이터를 포함한다. 또한, 전송 노드의 어드레스를 지정하는, "수신처 오프셋 하이 및 수신처 오프셋 로(destination Offset High and destination Offset Low)" 데이터와 전송 소스의 노드 및 버스를 지시하는 "소스 ID(source ID)" 데이터가 할당된다. 또한, 전송된 데이터의 데이터 길이 "데이터길이(dataLength)"는 전송될 데이터에 할당된다.
본 발명에 따라, 오디오 링크 블록(9)은 일대일 통신을 위해 다른 접속된 장치를 지시하는 패킷을 입력한다. 상기 패킷은 입력/출력 회로(10)에 의해 수신되며, 패킷내의 데이터의 호스트 컴퓨터(6)에 차례로 통지한다. 따라서, 호스트 컴퓨터(6)는 디스크 기록 및 재생 장치(3)로부터 콤팩트 디스크 재생 장치(2)로 전송된 다양한 제어 명령들을 통지받는다.
호스트 컴퓨터(6)는 콤팩트 디스크 재생 장치(2)의 작동 및 콤팩트 디스크 재생 장치(2)의 동작 패널(panel) 상에 제공된 머니퓰레이터의 조종에 응답하여 디지털 신호 프로세서(5)의 동작을 제어하는 컴퓨터를 포함한다. 따라서, 이러한 방법으로 광 디스크(7)에 기록된 정보는 재생된다.
데이터가 광디스크(7)로부터 재생되고, 상기 재생된 디지털 오디오 신호 DA가 디스크 기록 및 재생 장치(3)에 전송될 때, 호스트 컴퓨터(6)는 오디오 링크 블록(9)를 통해 디스크 기록 및 재생 장치(3)로부터 송신된 제어 명령을 수신할 때 발행된 제어 명령들에 따라 콤팩트 디스크(7)로부터 재생 데이터를 재생하는 동작을 제어한다. 좀더 명확하게, 호스트 컴퓨터(6)가 디스크 기록 및 재생 장치(3)로부터 정보의 재생에 대한 재생 레이트를 미세하게 조절하는 제어 명령을 입력할 때, 디지털 신호 프로세서(5)는 콤팩트 디스크(7)의 재생 상태를 대응하는 상태로 되게하는 명령을 수신한다. 더욱이, 호스트 컴퓨터(6)가 디스크 기록 및 재생 장치(3)의 재생 속도를 스위칭하는 제어 명령을 입력할 때, 디지털 신호 프로세서(5)는 수신된 명령에 따라서 재생 속도를 스위칭하는 명령을 수신한다. 따라서, 콤팩트 디스크 재생 장치(2)는 단위 시간당 재생될 데이터 양을 변화시키고, 또한 디스크 기록 및 재생 장치(3)의 제어하의 디지털 오디오 신호 DA를 전송하도록 작동(serve)한다.
디스크 기록 및 재생 장치(3)의 동작동안, 입력/출력 회로(11)는 버스 라인(B1 및 B2)를 통해 전송된 데이터 패킷들을 모니터하고, 콤팩트 디스크 재생 장치(2)의 입력/출력 회로(10)와 같은 방법으로 수신 장치로서 디스크 기록 및 재생 장치(3)를 지정하는 모니터된 패킷들 중 임의의 하나를 획득한다. 획득된 후에, 입력/출력 회로(11)는 획득된 패킷을 재생하며, 재생된 패킷의 확인 및 정보를 오디오 링크 블록(12)에 알린다. 이 때에, 입력/출력 회로(11)는 미리 결정된 클럭과 동기적으로 버스 라인들(B1 및 B2)로부터 전송된 데이터를 검출하며, 각각의 전송된 패킷들에서 상기 데이터를 재생한다.
오디오 데이터 전송에 사용되는, 등시성 데이터 전송 패킷의 내부에 수신된 오디오 데이터는, 데이터 전송 속도가 제어되지 않는 전송 모드(내부 모드(internal mode))를 수신되고, 상기에서 언급된 흐름 제어 모드가 아닌 경우, 재생 처리는 기록 영역 SYT에서 제공된 시간 스탬프(time stamp)를 참조함으로써 전송된 오디오 데이터와 동기적으로 실행된다. 그러나, 상술된 것처럼, 데이터가 흐름 제어 모드에서 재생될 때, 데이터 재생은 기록 영역 SYT에서 제공된 시간 스탬프 참조 없이 실행될 수 있다. 또한 흐름 제어 모드에서, 데이터 재생은, 동기 처리가 시간 스탬프를 참조함으로써 실행될 수 있을 때, 상기 시간 스탬프를 사용함으로써 실행될 수 있다.
그 후, 디스크 기록 및 재생 장치(3)의 오디오 링크 블록(12)은 입력/출력 회로(11)로부터 수신된 패킷을 획득하며, 메모리(13)내의 상기 디지털 오디오 신호 DA의 기록 영역에 상기 동일한 패킷으로부터 디지털 오디오 신호 DA를 기억한다. 더욱이, 오디오 링크 블록(12)은 메모리(13)에 기억된 디지털 오디오 신호 DA를 호스트 컴퓨터(15)의 제어하의 디지털 신호 프로세서(14) 또는 디지털 아날로그 변환 회로(D/A)(16)로 출력한다. 메모리(13)로부터 디지털 오디오 신호(D/A)를 판독하는 상기 동작은 또한 메모리(13)로부터의 전송시에 멈추어질 수도 있다.
일련의 처리 단계들에 따라, 오디오 링크 블록(12)은 입력 데이터와 중복되는(superimpose) 클럭 WCK에 따라 메모리(13)에서 디지털 오디오 신호 DA를 기록한다. 상기 입력 데이터는 콤팩트 디스크 재생 장치(2)의 클럭 WCK와 동기이며, 그 후 디지털 신호 프로세서(14)로부터의 클럭 RCK 출력과 응답하는 디지털 오디오 신호 DA를 판독하고, 판독된 신호를 출력한다.
기록 블록(18)은 디스크를 회전 및 구동하는 구동 메커니즘, 및 광 픽업(pick-up)과 같은 기록 및 재생 시스템을 포함한다. 상기 기록 및 재생 시스템은 디지털 신호 프로세서(14)로부터 재생 신호 출력과 응답하는 광자기 디스크상의 마크(mark)를 순차적으로 형성한다. 디지털 신호 프로세서(14)는 기록 블록(18)의 동작을 제어하며, 또한 오디오 링크 블록(12)로부터의 디지털 오디오 신호 DA 출력에 응답하는 기록 신호를 발생 및 출력한다. 디스크 기록 및 재생 장치(3)에서, 상기 디지털 오디오 신호 DA는 디지털 신호 프로세서(14) 및 기록 블록(18)을 통해 상기 디스크상에 기록된다.
디지털 신호 프로세서(14)는, 내장 수정 발진기(19)에 따라서, 콤팩트 디스크 재생 장치(2)의 클럭 WCK와 비동기하는 높은 정밀도를 가지는 클럭 RCK를 발생시킨다. 그 후, 디지털 신호 프로세서(14)는 클럭 RCK을 기초로 하여 오디오 링크 블록(12)로부터 상기 디지털 오디오 신호 DA 출력을 처리한다. 클럭 RCK은 또한 기록 블록(18), 디지털 아날로그 변환 회로(16) 및 오디오 링크 블록(12)으로 출력된다.
디지털 아날로그 변환 회로(16)는 PWM 변조 시스템에 따라 디지털 오디오 신호 DA를 아날로그 신호로 변환하는 이른바 1비트 디지털 아날로그 변환 회로를 포함한다. 디지털 아날로그 변환 회로는 아날로그 신호로 변환된 오디오 신호를 발생시키며, 디스크 기록 및 재생 장치에 접속된 스피커(4)를 구동한다.
호스트 컴퓨터(15)는 디스크 기록 및 재생 장치(3)의 동작을 제어하는 컴퓨터를 포함한다. 상기 호스트 컴퓨터는 또한 디스크 기록 및 재생 장치(3)의 동작 패널상에 제공된 메니퓰레이터의 조종에 반응하여 디지털 신호 프로세서(14) 등의 동작을 제어하도록 작동한다. 이러한 방법으로, 디지털 오디오 신호 DA는 상기 디스크에 기록되며, 또는 상기 스피커(4)를 통해 출력된다.
콤팩트 디스크 재생 장치(2)로부터 전송되는 디지털 오디오 신호 DA가 처리될 때, 호스트 컴퓨터(15)는 제어 명령을 메모리(13)에서 기억된 디지털 오디오 신호 DA의 데이터 양과 응답하는 콤팩트 디스크 재생 장치(2)로 전송한다. 따라서, 흐름 제어 처리는 메모리(13)에서 기억된 디지털 오디오 신호 DA의 데이터 양과 응답하는 콤팩트 디스크 재생 장치(2)로부터 전송된 단위 시간당 디지털 오디오 신호 DA의 데이터 양을 다양하게 제어함으로써 실행된다.
삭제
다음에서, 본 발명에 따라 흐름 제어를 실행하는 처리가 기술된다. 콤팩트 디스크(2)에 의해 재생된 오디오 신호가 디스크 기록 및 재생 장치(3)로 전송되고, 디스크 기록 및 재생장치(3)에서 상기 디스크(광 자기 디스크)로 차례대로 기록될 때, 상기 흐름 제어 처리는 상술된 방법으로, 상기 정보의 수신기로서 동작하는 상기 디스크 기록 및 재생 장치(3)의 제어하에 콤팩트 디스크 재생장치(2)로부터 전송될 상기 데이터를 위해 실행되는 것으로 추측된다. 상기 설명의 간략화하면, 콤팩트 디스크 재생 장치(2)는 재생 장치(2)로 불리우고, 기록 및 재생 장치(3)는 기록 장치(3)로 불린다.
삭제
도 5는 흐름 제어 처리를 실행하는데 사용될 제어 데이터의 구조를 도시한다 . 이러한 제어 데이터는 비동기 전송 패킷을 통해 기록 장치(3)로부터 재생 장치(2)로 전송된다. 도 5에서 도시된 상기 데이터는 도 4에서 도시된 비동기 전송 패킷의 블록 데이터(명령)에 대해 준비된 간격으로 제공된다. 상기 데이터는 AV/C 명령 세트로부터 명령을 포함한다. 처음에, 상기 데이터의 전송 레이트(전송 속도)를 제어하는 지시 코드인 레이트 명령[RATE]의 지시 데이터는 상기 명령 데이터의[opcode] 간격에 순차적으로 제공된다. 그 다음에, 동기 선택에 대한 하부기능 [SYNC SELECT]의 지시 데이터는 연산수[0]의 간격으로 제공된다. 제어 결과[result]의 지시 데이터는 연산수[1]의 간격으로 제공된다. 데이터 입력 및 출력 플러그[plug type]의 상세 지시 데이터는 연산수[2]의 간격으로 제공된다. 상기 데이터를 입력 및 출력하는 플러그 ID[plug id]의 지시 데이터는 연산수[3]의 간격으로 제공된다. 전송 속도 제어 [sync select state]의 시작 및 종료의 상세 지시 데이터는 연산수[4]의 간격으로 나누어진다.
연산수[4]의 [sync select state] 데이터내에 포함된 상기 데이터는 내부 모드 [INTERNAL]사이에 토글을 지정하며, 재생 처리는 내부 클럭, 및 흐름 제어 모드[FLOW CONTROL]에 의존하며, 재생 처리는 도 6에서 도시된 것처럼, 또다른 장치에 의해 제공되는 클럭에 의존한다.
데이터 전송 장치로서 동작하는 재생 장치(2)가 흐름 제어 모드가 상기 [sync select state]의 지시 명령으로서 기억된 데이터에 기초하여 지정되는 지시를 받아들일 때, 상기 수신기(기록 장치(3))의 ID는 그에 따라 기록된다. 재생 장치는 기억된 ID로부터 부합하는 ID를 가지는 수신기로부터 전송 속도 제어 지시를 순차적으로 받아들인다. 흐름 제어 모드에 기초한 상기 전송 속도의 제어가 일단 끝나면, 상기 수신기(기록 장치(3))는 상기 전송 장치가 그와 같은 상기 데이터의 지시를 [sync select state] 데이터내에 제공함으로써 내부 전송 모드에 기초한 데이터 재생으로 복귀하는 것을 지정하는 지시를 내린다. 상기 전송기(재생 장치(2))가 지시를 받을 때, 기억된 ID를 폐기되고, 그 결과, 내부적으로 데이터 전송 속도를 제어한다. 따라서, ID가 기억될 때, 상기 전송기는 상기 데이터 전송 속도를 제어하는 제어권을 ID가 전송 장치에 기억된 상기 장치(기록 장치(3))에 준다.
도 7는 전송된 데이터가 포함된 장치 ID의 예를 도시한다. 상기 장치 ID는 10-비트 버스 ID 및 6-비트 노드 ID를 포함한다. 상기 전송기(재생 장치(2))는 전송될 패킷에 포함된 버스 ID 및 노드 ID(또는 이것이 요구되는 모든 것이라면 단지 상기 노드 ID)를 결정한다.
도 8는 흐름 제어 모드가 설정될 때, 비동기의 전송 패킷으로서 전송될 데이터의 구조를 도시한 도표이다. 도 8에서 도시되는 상기 데이터는 도 4에서 도시되는 비동기 전송 패킷의 블록 데이터(명령)로서 제공된다. 상기 데이터는 AV/C 명령 세트로부터 특별한 명령을 포함한다. 먼저, 상기 데이터의 전송 레이트(전송 속도)를 제어하는 레이트 명령 지시[RATE]를 지시하는 데이터는 명령 데이터의 [opcode] 간격으로 제공된다. 다음에, 흐름 제어에 필요한 [FLOW CONTROL]데이터는 연산수[0] 간격으로 제공된다. 전송 속도를 지정하는 [flow control state]을 지시하는 데이터는 연산수[4] 간격으로 제공된다. 도 8에서 제공되는 정보의 나머지는 제어 결과의 지시하는 [result] 데이터가 연산수[1] 간격으로 제공되고, 상기 데이터 입력 및 출력 플러그들을 지정하는 [plug type] 데이터가 연산수[2] 간격으로 제공되고, 데이터를 입력 및 출력하는 플러그 ID를 지시하는 [plug id] 데이터가 연산수[3] 간격으로 제공되는 것이 도 5의 것과 비슷하다.
도 9에서 도시되는 것처럼, 상기 연산수[4] 간격에서 상기 [flow control state] 데이터는 임의의 표준 속도[STANDARD], 표준속도의 +1%의 속도[FAST] 및 상기표준 속도의 -1%의 속도[SLOW]로 설정될 수 있다. 데이터를 전송할 장치인, 재생 장치(2)가 [flow control state] 데이터를 수신할 때, 등시성 전송 패킷을 통해 전송된 오디오 신호의 상기 전송 속도(전송 레이트)는 지정된 흐름 제어에 기초하여 제어된다. 보다 명확하게, [STANDARD] 속도 지시가 포함될 때, 표준 전송 속도가 설정되며, [FAST] 지시가 포함될 때, 상기 표준 속도의 +1%의 속도가 설정되고, [SLOW] 지시가 주어질 때, 표준 속도의 -1%의 속도가 설정된다.
도 10는 본 발명에 따라 상기 수신기(기록 장치(3))로부터 상기 전송기(재생 장치(2))로 전송 속도 지시에 대한 지시 시퀀스의 예를 도시한다. 처음에, 도 5에서 도시된 AV/C 명령은 상기 수신기(기록 장치(3))로부터 송신되며, 상기 흐름 제어 모드 [FLOW CONTROL]의 지시 데이터는 연산수[4]의 [sync select state] 데이터에 따라 설정된다(단계 S11).
상기 제어 데이터가 전송기(재생 장치(2))에 의해 수신되고 받아들여질 때, 재생 장치(2)는 기록 장치(3)의 ID를 기억하고 제어권을 기록 장치(3)로 준다. 따라서, 기록 장치(3)는 제어권을 획득한다. 기록 장치(3)로부터 전송된 오디오 신호를 포함하는 등시성 전송 패킷에서, 미리 결정된 플래그(도 3에서 도시된 패킷에서 플래그 N)에 기초하여, 기록 장치(3)가 상기 제어권을 획득하는 것이 결정된다.
일단, 상기 제어권이 특별한 수신 장치에 의해 획득되면, 도 8에서 도시한 것과 같은 명령이 수신기(기록 장치(3))의 수신 가능한 상태에 기초로 하여 발행된다. 따라서, 표준 속도, 표준 속도 +1%, 또는 표준 속도-1%를 나타내는 지시들이 주어진다. 상기 전송기내의 속도(재생 장치(2))는 조절된다. 상기 제어권이 하나의 특별한 장치에 주어질 때, 상기 버스에 접속된 다른 장치(예를 들어, 도 1에서 도시된 증폭 장치(30))로부터 송신된 어떤 흐름 제어 명령들이 전송기(재생 장치(2))에 의해 거부된다. 상기 흐름 제어 모드가 완료되며, 또한 수신기에서(재생 장치(3)) 끝날 때, 도 5에서 도시되는 것과 같은 명령은 흐름 제어 모드로 끝나고, 상기 흐름 제어를 멈추는 지시를 포함하는 상기 수신기(재생 장치(3))로부터 송신된다(단계 S12). 이때, 전송 속도 제어의 말단을 지정하는 데이터는 도 5에서 도시되는 명령의 [operand 4] 간격으로 제공된다. 따라서 제어 데이터가 전송될 때, 상기 제어권은 기록 장치(3)에 기억된 ID가 폐기되도록 상기 전송기(재생 장치(2))에 복귀한다. 상기 제어권이 복귀하고, 상기 버스에 접속된 또다른 장치는 전송될 상기 오디오 신호의 속도가 다른 장치에 의해 제어될 수 있도록 제어권을 획득할 수 있다.
도 10의 단계 S11 및 S12에서 도시된 것처럼, 흐름 제어 모드가 오랜 시간동안 계속되도록 만들어진다면, 상기 속도 지시는 연속적으로 제공된다. 도 10의 단계 S13에서 도시된 것처럼, 예를 들어, 흐름 제어 모드에 따라 도 5에서 도시된 상기 AV/C 명령은 제어권을 획득하도록 상기 수신기(기록 장치(3))로부터 송신되는 것으로 추정된다. 이때에, 도 8에서 도시되는 것과 같이 속도를 지시하는 명령이 발행되며, 상기 명령이 전송된 후(단계 S14), 프리셋(perset) 기간 T(예를 들어, T는 5초를 지시한다)내의 시간(11)에서 기록 장치(3)부터 재생 장치(2)로 전송된다. 도 10의 예에 있어서, [FAST] 표시는 단계 S14에서 송신되며, 표준 속도의 +1%의 속도가 데이터 전송에 대해 설정된다. 다음의 속도 지시는 프리셋 기간 T내의 시간(t2)(단계 (S15))에서 주어진다(단계 (S15)). 단계(S15)에서 속도 지시는 이전의 속도 지시와 같거나 다를 수 있다. 도 10에서 도시된 예에서, [FAST]의 지시는 연속적으로 주어진다. 그후에, 프리셋 기간 T(단계 (S16))내의 시간(t3)에서 주어진 속도 표시는 표순 속도를 지시한다.
명령이 5초마다 한번씩과 같은 프리셋 기간 T내에 규칙적으로 전송되는 한, 상기 수신기에 의해 얻은 상기 제어권은 수신기에 의해 유지된다. 따라서, 전송될 속도 지시가 이전의 속도 지시와 같을지라도, 제어가 수신기에 의해 유지되도록 수신측상에 기간 T내의 사이클에서 속도 제어 명령을 반복적으로 내리는것이 필요하다.
제어 명령이 도 10의 단계 (s16)에서 전송된 후 상기 기간 T가 종료할 때, 예를 들어, 전송기(재생 장치(2))로부터 수신기에 주어진 상기 제어권은 응답의 부족때문에 취소되며, 상기 제어권은 전송기에 복귀된다. 상기 제어권이 취소될 때, 흐름 제어 모드가 종료되며, 내부 모드는 상기 전송 속도가 전송기(재생 장치(2))에서 처리함으로써 제어되도록 설정된다. 그러므로, 흐름 제어를 종료하고 전송기의 제어권을 복귀하는 처리가 어떤 이유로 수신기측에서 적절히 실행될 수 없다면, 상기 제어권은, 흐름 제어 명령이 수신되지 않는 경과된 미리 결정된 기간에 한번 자동적으로 전송측에 복귀된다. 따라서 필요할 때, 다른 장치는 흐름 제어를 실행할 수 있다.
삭제
전송기(재생 장치(2))부터 상기 버스로 전송된 데이터는 상기 데이터가 전송될 장치의 수를 지시하는 데이터를 포함한다. 도 11에서 도시된 것처럼, 예를 들어, 상기 전송된 데이터는 32비트들을 포함하며, 동기 데이터가 출력될 수 있는지의 여부를 지시하는 [on-line] 데이터, 및 방송이 실행되고 있는지의 여부를 지시하는 [broadcast connection counter] 데이터를 포함한다. 상기 전송된 데이터는 또한 상기 데이터가 일대일 관계로 전송될 장치들의 수를 지시하는 [p-to-p(point-to-point) connection counter] 데이터, 및 출력 동기 데이터에 대한 채널 수를 표시하는 [channel number] 데이터를 포함한다. 상기 전송된 데이터는 전송에 사용될 버스의 전송 용량을 지시하는 [data rate] 데이터, 한개의 동기 데이터 패킷에서 전송될 수 있는 최대 데이터 크기를 지시하는 [payload] 데이터, 및 필요 대역을 지시하는 [overhead ID] 데이터를 포함한다.
상기 p-to-p 접속 카운터의 데이터는 상기 데이터가 일대일 관계로 전송될 장치들의 수를 지시한다. 상기 p-to-p 접속 카운터는 매 시간마다 증가되는 값을 세며, 특별한 데이터 전송을 수신하는 장치의 수는 하나씩 증가한다. 따라서, 상기 카운터 값이 2 이상일 때, 일대일의 관계로 전송된 데이터를 수신하는 수신장치가 2 이상 존재하는 것을 지시한다.
접속 카운터의 데이터를 사용하는 수신기측에서 실행될 처리의 예는 도 12에서 도시된 흐름도를 참조하여 기술된다. 먼저, 상기 수신기는 제어권이 수신 장치에 의해 획득될 때, 상기 전송기로부터 전송되는 데이터에서 p-to-p 접속 카운터내의 기억되는 값을 결정한다(단계(101)). 그 후에, 상기 값이 2 이상인지의 여부를 결정된다(단계 (102)). 상기 값이 2보다 작다면, 시간 흐름 제어가 수신 장치에 의해 실행되는 동안, 미리 결정된 양의 시간이 대기되며, 그후 상기 루틴이 단계(101)의 결정으로 복귀된다.
p-to-p 접속 카운터에서 기억된 값이 단계 (102)에서 2 이상인지를 결정할 때, 내부 모드 [INTERNAL]은 데이터의 전송 속도를 결정하기 위해 상기 전송 장치에 의해 사용되어야 하는지를 지정하는 제어 명령이 발행된다. 따라서, 수신 장치에 의해 데이터 전송 속도를 제어하는 상기 흐름 제어 모드가 종료된다(단계 (104)). 그러므로, 한개 이상의 수신기가 동일하게 전송된 동기 데이터를 수신하도록 결정될 때, 상기 흐름 제어 모드가 종료되며, 내부 모드를 설정하는 지시가 주어진다. 따라서, 동일한 시간에서 복수의 장치들이 동일한 동기 데이터(오디오 신호)를 수신할 때, 단지 한개의 장치의 제어하에 다른 장치들의 부적절한 수신 상태를 방지하는 것이 가능하다. 따라서, 특별한 수신 장치로부터의 특별한 전송 속도에 대한 요청은 허락되지 않는다. 그와 같이 요구된 속도는 다른 수신장치들 중 하나에 의해 수신될 수 없기 때문이다. 더욱이, 다른 장치들은 상기 데이터 수신을 제거되는 것을 방지할 수 있다.
도 1에서 도시된 예에서, 예컨대 일반적으로 기록 장치(3)에 의해 수신되며, 디스크상에 기록되는 동안 재생 장치(2)로부터 재생되고 상기 버스에 전송되는 상기 오디오 신호는, 증폭기 장치(30)에 의해 수신되도록 요청받을 때, 상기 흐름 제어 모드가 동일한 오디오 신호가 에러 없이 기록 장치(3) 및 증폭 장치(30) 양쪽 모두에 의해 수신받을 수 있도록 해제된다.
오디오 신호가 상기 기술된 실시예에서 전송될 때, 상기 전송 속도는 제어되는 반면에, 상기 동일한 제어가, 비디오 신호와 같은 다른 데이터가 전송되어지는 경우 및 단위 시간당 데이터 전송양이 제어되는 경우에서 또한 실행될 수 있는 것은 당연하다.
IEEE 1394 시스템 버스를 이용하는 네트워크의 경우가 상기 실시예에서 기술되는 동안, 본 발명은 또한, 동일한 데이터 전송이 다른 네트워크 구조들을 사용하는 장치들 사이에서 실행되는 것이 적용될 수 있다.
그러므로, 본 발명에 따라, 버스에 전송되는 데이터를 수신하는 복수의 장치들이 존재할 때, 수신측상의 하나의 장치가 전송 레이트를 제어하도록 허용하지 않는다. 오히려, 표준 전송 레이트는 수신측의 각각의 장치가 전송된 데이터를 정확하게 수신할 수 있도록 사용된다. 더욱이 제어권을 가지는 상기 장치가 에러를 가진 경우에, 전송측의 상기 장치는 내부 재어 상태로 복귀한다. 그러므로, 수신측상의 모든 장치들은 전송된 데이터를 정확하게 수신할 수 있다.
버스에 전송되는 데이터를 수신하는 복수의 장치들이 존재할 때, 수신측상의 하나의 장치가 전송 레이트를 제어하도록 허용하지 않으며, 표준 전송 레이트는 수신측의 각각의 장치가 전송된 데이터를 정확하게 수신할 수 있도록 사용된다. 또한, 제어권을 가지는 상기 장치가 에러를 가진 경우에, 전송측의 상기 장치는 내부 제어 상태로 복귀하므로, 수신측상의 모든 장치들은 전송된 데이터를 정확하게 수신한다.

Claims (35)

  1. 버스 라인에 접속된 장치들 사이에서 가변 전송 레이트로 데이터를 전송하는 데이터 전송 방법에 있어서,
    상기 버스 라인에 접속된 상기 장치들 중 한 장치를 포함하는 전송 장치에서 전송 레이트 제어 명령을 수신하는 단계;
    상기 전송 레이트 제어 명령은 전송 레이트 제어가 제공된 특정의 미리 결정된 수신 장치로부터만 송신되는지를 결정하는 단계로서, 상기 특정의 미리 결정된 수신 장치는 상기 버스에 접속된 상기 장치들 중에 있는, 상기 결정 단계; 및
    상기 전송 레이트 제어 명령 데이터가 상기 전송 레이트 제어가 제공된 특정의 미리 결정된 수신 장치로부터 송신된 것으로 결정되면, 상기 전송된 전송 레이트 제어 명령에 특정된 전송 레이트에 기초한 전송 레이트로 상기 버스 라인상에서 데이터를 전송하는 단계를 포함하는, 데이터 전송 방법.
  2. 제 1 항에 있어서,
    상기 버스 라인에 접속된 장치들 중 하나의 장치에만 상기 전송 레이트 제어 명령을 제공하는 단계를 더 포함하는, 데이터 전송 방법.
  3. 제 2 항에 있어서,
    상기 전송 레이트 제어 명령 데이터가 전송된 후 상기 장치들 중 한 장치로부터 전송 레이트 제어권(transmission rate control right)을 검색하는 단계를 더 포함하는, 데이터 전송 방법.
  4. 제 2 항에 있어서,
    상기 전송 레이트 제어 명령 데이터가 미리 결정된 시간 기간 동안 상기 장치들 중 한 장치로부터 수신되지 않으면, 상기 장치들 중 한 장치로부터 전송 제어권을 자동적으로 제거하는 단계를 더 포함하는, 데이터 전송 방법.
  5. 제 2 항에 있어서,
    데이터의 레이트를 제어할 필요가 있는 한 복수의 각 미리 결정된 기간들 동안 상기 전송 레이트 제어 명령 데이터가 상기 전송 장치로 송신되는, 데이터 전송 방법.
  6. 제 1 항에 있어서,
    전송된 데이터를 수신하기 위한 상기 버스 라인에 접속된 장치들 중에 적어도 또 하나의 수신 장치가 있는 지를 검출하는 단계를 더 포함하는, 데이터 전송 방법.
  7. 제 6 항에 있어서,
    상기 전송된 데이터를 수신하기 위한 버스 라인에 접속된 상기 장치들 사이에 적어도 또 하나의 수신 장치가 있음이 검출되면, 상기 전송 장치에 의해 수신된 어떤 레이트 제어 명령 데이터와도 상관없이 미리 결정된 레이트로 데이터가 전송되는, 데이터 전송 방법.
  8. 제 6 항에 있어서,
    상기 전송된 데이터를 수신하기 위한 또 다른 수신 장치가 검출되면 상기 특정한 미리 결정된 수신 장치의 전송 레이트 제어권을 취소하는 단계를 더 포함하는, 데이터 전송 방법.
  9. 제 1 항에 있어서,
    전송될 데이터를 패킷화하는 단계; 및
    상기 전송 레이트 제어 명령 데이터가 패킷화된 데이터를 전송할 전송 장치에 의해 수용되는지를 나타내는 데이터를 부가하는 단계를 더 포함하는, 데이터 전송 방법.
  10. 제 1 항에 있어서,
    상기 전송 장치로부터 전송될 데이터의 레이트가 제어되어야될 때 상기 수신 장치에서 전송 레이트 제어권을 얻는 단계; 및
    상기 전송 레이트 제어권이 수신된 후 상기 전송 레이트 제어 명령 데이터를 상기 전송 장치로 송신하는 단계를 더 포함하는, 데이터 전송 방법.
  11. 버스 라인에 접속된 장치들 사이에서 가변 전송 레이트로 데이터를 전송하는 데이터 전송 시스템에 있어서,
    전송 레이트 제어 명령이 제공되는 상기 버스 라인에 접속된 장치들 중에 있는 수신 장치로서, 상기 버스 라인에 전송 레이트 제어 명령 데이터를 송신하는 상기 수신 장치; 및
    상기 버스 라인에 접속된 장치들 중에 있는 전송 장치로서, 상기 전송 레이트 제어 명령 데이터를 수신하며, 상기 버스 라인상에서 데이터를 전송하는, 상기 전송 장치를 포함하며,
    상기 전송 장치는,
    상기 전송 레이트 제어 명령은 전송 레이트 제어가 제공된 특정의 미리 결정된 수신 장치로부터만 송신되는지를 결정하는 결정 수단으로서, 상기 특정의 미리 결정된 수신 장치는 상기 버스에 접속된 상기 장치들 사이에 있는, 상기 결정 수단; 및
    상기 전송 레이트 제어 명령 데이터가 전송 레이트 제어가 제공된 상기 특정의 미리 결정된 수신 장치로부터 송신된 것으로 결정되면, 상기 전송된 전송 레이트 제어 명령에 특정된 전송 레이트에 기초한 레이트로 상기 버스 라인상에서 데이터를 전송하는 전송 수단을 포함하는, 데이터 전송 시스템.
  12. 제 11 항에 있어서,
    상기 전송 장치는 상기 버스 라인에 접속된 수신 장치들 중 하나의 장치에만 상기 전송 레이트 제어 명령을 제공하는 제어 수단을 더 포함하는, 데이터 전송 시스템.
  13. 제 12 항에 있어서,
    상기 전송 장치는 상기 전송 레이트 제어 명령 데이터가 수신된 후 상기 장치들 중 한 장치로부터 전송 레이트 제어권을 검색하는 검색 수단을 더 포함하는, 데이터 전송 시스템.
  14. 제 12 항에 있어서,
    상기 전송 레이트 제어 명령 데이터가 미리 결정된 시간 기간 동안 상기 수신 장치들 중 한 장치로부터 수신되지 않으면, 상기 수신 장치들 중 한 장치로부터 상기 전송 제어권을 자동적으로 제거하는 경과 수단을 더 포함하는, 데이터 전송 시스템.
  15. 제 12 항에 있어서,
    명령 송신 수단은 데이터의 레이트를 제어할 필요가 있는 복수의 각 미리 결정된 기간들 동안 상기 전송 레이트 제어 명령 데이터를 상기 전송 장치에 송신하는, 데이터 전송 시스템.
  16. 제 11 항에 있어서,
    상기 전송된 데이터를 수신하기 위한 상기 버스 라인에 접속된 장치들 중에 적어도 또 하나의 수신 장치가 있는지를 검출하는 수신 장치 검출 수단을 더 포함하는, 데이터 전송 시스템.
  17. 제 16 항에 있어서,
    상기 전송 수단은 상기 수신 장치 검출 수단이 상기 전송된 데이터를 수신하기 위한 상기 버스 라인에 접속된 상기 장치들 사이에 적어도 또 하나의 수신 장치가 있음을 검출하면, 상기 전송 장치에 의해 수신된 어떤 레이트 제어 명령 데이터와도 상관없이 미리 결정된 레이트로 상기 데이터를 전송하는, 데이터 전송 시스템.
  18. 제 16 항에 있어서,
    상기 전송된 데이터를 수신하기 위한 또 다른 수신 장치가 상기 수신 장치 검출 수단에 의해 검출되면 상기 특정의 미리 결정된 수신 장치의 전송 레이트 제어권을 취소하는 취소 수단을 더 포함하는, 데이터 전송 시스템.
  19. 제 11 항에 있어서,
    전송될 데이터를 패킷화하는 패킷화 수단을 더 포함하며, 상기 전송 장치의 전송 수단은 상기 전송된 데이터로서 상기 패킷화된 데이터를 전송하는, 데이터 전송 시스템.
  20. 제 19 항에 있어서,
    상기 패킷화 수단은 상기 전송 레이트 제어 명령 데이터가 상기 패킷화된 데이터를 전송할 상기 전송 장치에 의해 수용됨을 나타내는 것을 부가하는, 데이터 전송 시스템.
  21. 제 11 항에 있어서,
    상기 전송 장치로부터 전송될 데이터의 레이트가 제어되어야될 때 상기 수신 장치에서 상기 전송 레이트 제어권을 얻는 획득 수단; 및
    상기 전송 레이트 제어권이 수신된 후 상기 전송 레이트 제어 명령 데이터를 상기 전송 장치로 송신하는 명령 송신 수단을 더 포함하는, 데이터 전송 시스템.
  22. 버스 라인을 통하여 적어도 하나의 장치에 가변 전송 레이트로 데이터를 전송하는 데이터 전송 장치에 있어서,
    상기 버스 라인상의 데이터를 수신하는 데이터 수신 수단;
    전송 레이트 제어 명령 데이터는 전송 레이트 제어가 제공된 특정의 미리 결정된 수신 장치로부터만 송신되는지를 결정하는 결정 수단; 및
    상기 전송 레이트 제어 명령 데이터가 전송 레이트 제어가 제공된 상기 특정의 미리 결정된 수신 장치로부터 송신된 것으로 결정되면, 상기 전송된 전송 레이트 제어 명령에 특정된 전송 레이트에 기초한 전송 레이트로 상기 버스 라인상에서 데이터를 전송하는 전송 수단을 포함하는, 데이터 전송 장치.
  23. 제 22 항에 있어서,
    상기 버스 라인에 접속된 복수의 장치들 중 하나의 장치에만 상기 전송 레이트 제어 명령을 제공하는 제어 수단을 더 포함하는, 데이터 전송 장치.
  24. 제 23 항에 있어서,
    상기 전송 레이트 제어 명령 데이터가 전송된 후 적어도 하나의 장치로부터 상기 전송 레이트 제어권을 검색하는 검색 수단을 더 포함하는, 데이터 전송 장치.
  25. 제 24 항에 있어서,
    상기 검색 수단은 상기 전송 레이트 제어 명령 데이터가 수신된 후 미리 결정된 시간 기간 내에 상기 적어도 하나의 수신 장치로부터 상기 전송 레이트 제어권을 검색하지 않는, 데이터 전송 장치.
  26. 제 25 항에 있어서,
    상기 검색 수단은 상기 데이터 수신 수단이 상기 전송 레이트 제어 명령 데이터를 주기적으로 수신하는 한 상기 수신 장치로부터 상기 전송 레이트 제어권을 검색하지 않는, 데이터 전송 장치.
  27. 제 23 항에 있어서,
    상기 제어 수단은 상기 복수의 장치들 중 상기 한 장치에 전송 레이트 제어권을 중지하는 명령을 제공하는, 데이터 전송 장치.
  28. 제 22 항에 있어서,
    상기 전송 레이트 제어 명령 데이터가 미리 결정된 시간 기간 동안 적어도 하나의 장치로부터 수신되지 않으면, 상기 적어도 하나의 장치로부터 상기 전송 제어권을 자동적으로 제거하는 경과 수단을 더 포함하는, 데이터 전송 장치.
  29. 제 22 항에 있어서,
    상기 전송된 데이터를 수신하기 위한 상기 버스 라인에 접속된 장치들 중에 적어도 또 하나의 수신 장치가 있는지를 검출하는 수신 장치 검출 수단을 더 포함하는, 데이터 전송 장치.
  30. 제 29 항에 있어서,
    상기 전송 수단은, 상기 전송된 데이터를 수신하기 위한 상기 버스 라인에 접속된 상기 장치들 사이에 적어도 또 하나의 수신 장치가 있음이 검출되면, 상기 전송 장치에 의해 수신된 어떤 레이트 제어 명령 데이터와도 상관없이 미리 결정된 레이트로 상기 데이터를 전송하는, 데이터 전송 장치.
  31. 제 29 항에 있어서,
    상기 전송된 데이터를 수신하기 위한 또 다른 수신 장치가 상기 수신 장치 검출 수단에 의해 검출되면 상기 적어도 하나의 수신 장치의 전송 레이트 제어권을 취소하는 검색 수단을 더 포함하는, 데이터 전송 장치.
  32. 제 22 항에 있어서,
    전송될 데이터를 패킷화하는 패킷화 수단을 더 포함하며, 상기 전송 수단은 상기 데이터로서 패킷화된 데이터를 전송하는, 데이터 전송 장치.
  33. 제 32 항에 있어서,
    상기 패킷화 수단은 상기 전송 레이트 제어 명령 데이터가 상기 패킷화된 데이터를 전송할 상기 전송 장치에 의해 수용됨을 나타내는 데이터를 부가하는, 데이터 전송 장치.
  34. 버스 라인을 통하여 하나의 장치에 의해 전송된 데이터를 수신하는 데이터 수신 장치에 있어서,
    상기 장치에 의해 전송된 데이터를 수신하는 데이터 수신 수단;
    상기 장치로부터 전송될 데이터의 레이트가 제어되어야될 때 상기 장치에 의해 전송될 데이터의 전송 레이트를 제어하도록 전송 레이트 제어권을 얻는 제어권 획득 수단; 및
    상기 전송 레이트 제어권이 획득되면 상기 장치에 의해 전송될 데이터의 전송 레이트를 제어하는 전송 레이트 제어 명령 데이터를 상기 데이터 수신 장치로 전송하는 명령 전송 수단을 포함하는, 데이터 수신 장치.
  35. 제 34 항에 있어서,
    상기 명령 전송 수단은 상기 데이터의 레이트를 제어할 필요가 있는 한 복수의 각 미리 결정된 기간 동안 상기 전송 레이트 제어 명령 데이터를 상기 전송 장치에 전송하는, 데이터 수신 장치.
KR20000054068A 1999-09-14 2000-09-14 전송 방법, 전송 시스템 및 전송기 KR100673802B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP99-260908 1999-09-14
JP26090899 1999-09-14
JP2000199056A JP2001156807A (ja) 1999-09-14 2000-06-30 伝送方法、伝送システム及び伝送装置
JP2000-199056 2000-06-30

Publications (2)

Publication Number Publication Date
KR20010050457A KR20010050457A (ko) 2001-06-15
KR100673802B1 true KR100673802B1 (ko) 2007-01-25

Family

ID=26544812

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20000054068A KR100673802B1 (ko) 1999-09-14 2000-09-14 전송 방법, 전송 시스템 및 전송기

Country Status (7)

Country Link
US (1) US7016303B1 (ko)
EP (1) EP1085709B1 (ko)
JP (1) JP2001156807A (ko)
KR (1) KR100673802B1 (ko)
CN (1) CN1152528C (ko)
DE (1) DE60019218T2 (ko)
TW (1) TW502517B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7068674B1 (en) 1999-08-23 2006-06-27 Lg Electronics Inc. Method of controlling connection between nodes in digital interface
JP3633507B2 (ja) * 2001-05-25 2005-03-30 ソニー株式会社 データ転送処理装置、データ転送方法およびデータ転送プログラム
WO2003030165A2 (en) * 2001-09-27 2003-04-10 Matsushita Electric Industrial Co., Ltd. Transmission method, sending device and receiving device
US8234399B2 (en) * 2003-05-29 2012-07-31 Seagate Technology Llc Method and apparatus for automatic phy calibration based on negotiated link speed
CA2509001A1 (en) * 2004-06-22 2005-12-22 Textron Inc. Blind bolt installation tool
US8543723B2 (en) * 2004-07-27 2013-09-24 Sony Corporation Home network system with transmission error recovery
US20070146158A1 (en) * 2005-12-22 2007-06-28 Samsung Electronics Co., Ltd. Networked digital audio amplifier
CN104866475A (zh) * 2014-02-20 2015-08-26 联想(北京)有限公司 一种数据处理方法及电子设备

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5982778A (en) * 1996-08-30 1999-11-09 Advanced Micro Devices, Inc. Arrangement for regulating packet flow rate in shared-medium, point-to-point, and switched networks
JPH10154373A (ja) 1996-09-27 1998-06-09 Sony Corp データデコードシステムおよびデータデコード方法、伝送装置および方法、並びに、受信装置および方法
US5995488A (en) * 1996-10-08 1999-11-30 Advanced Micro Devices, Inc. Method and apparatus for regulating data flow in networks
JP3442593B2 (ja) * 1996-11-20 2003-09-02 株式会社東芝 ネットワーク接続装置及びネットワーク接続方法
US6084934A (en) * 1997-03-06 2000-07-04 International Business Machines Corporation Natural throttling of data transfer across asynchronous boundaries
US5958027A (en) * 1997-08-05 1999-09-28 Advanced Micro Devices, Inc. Method and system for optimizing the flow of isochronous data and clock rate information
US6229801B1 (en) * 1997-09-26 2001-05-08 International Business Machines Corporation Delivery of MPEG2 compliant table data

Also Published As

Publication number Publication date
EP1085709A3 (en) 2003-09-24
DE60019218D1 (de) 2005-05-12
CN1152528C (zh) 2004-06-02
CN1289197A (zh) 2001-03-28
KR20010050457A (ko) 2001-06-15
US7016303B1 (en) 2006-03-21
TW502517B (en) 2002-09-11
DE60019218T2 (de) 2006-03-09
EP1085709A2 (en) 2001-03-21
EP1085709B1 (en) 2005-04-06
JP2001156807A (ja) 2001-06-08

Similar Documents

Publication Publication Date Title
USRE45120E1 (en) Digital signal transmission method, digital signal transmission system, digital signal transmitting apparatus and recording medium
US7561576B2 (en) Apparatus for and method of predictive time stamping of isochronous data packets transmitted over an IEEE 1394-1995 serial bus network
KR100373942B1 (ko) 신호처리시스템
US6928126B2 (en) Reception interface unit in transmission system
US20050002402A1 (en) Real-time transport protocol
EP1102455A1 (en) Digital signal processing device and method, digital signal processing system
US6363428B1 (en) Apparatus for and method of separating header information from data in an IEEE 1394-1995 serial bus network
KR100673802B1 (ko) 전송 방법, 전송 시스템 및 전송기
US6633578B1 (en) Transmission interface unit in transmission system
KR100511695B1 (ko) 직렬인터페이스회로및그의신호처리방법
EP1085724B1 (en) Communication system in audio and music data transmission
JP2001057567A (ja) 伝送路間のブリッジシステム及び方法
JP4032543B2 (ja) 信号処理回路
KR20010050416A (ko) 포맷 정보를 저장하는 컨피규레이션 롬을 갖는 장치
US7130906B2 (en) Data communicating device and data communicating method
US20040088595A1 (en) Circuit arrangement and method for synchronised transmission of audio data streams in a bus system
JP3977594B6 (ja) データフレームの表示時間算出方法及びデータストリーム送信装置
JP2000151719A (ja) データ処理回路およびデータ伝送システム
JP2002218007A (ja) 伝送チェック方法及び伝送チェック装置
JP2004248221A (ja) 通信方法及び通信装置
JP2000278353A (ja) パケット転送装置
JP2005267653A (ja) パケット転送装置、及びデータ記録媒体

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee