KR100660434B1 - 제어 신호 비트스트림을 생성하기 위한 방법 및 장치 - Google Patents

제어 신호 비트스트림을 생성하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR100660434B1
KR100660434B1 KR1020027000028A KR20027000028A KR100660434B1 KR 100660434 B1 KR100660434 B1 KR 100660434B1 KR 1020027000028 A KR1020027000028 A KR 1020027000028A KR 20027000028 A KR20027000028 A KR 20027000028A KR 100660434 B1 KR100660434 B1 KR 100660434B1
Authority
KR
South Korea
Prior art keywords
signal
uart
level period
logic
control signal
Prior art date
Application number
KR1020027000028A
Other languages
English (en)
Other versions
KR20020028202A (ko
Inventor
아아론 핼 딘위드다이
Original Assignee
톰슨 라이센싱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 라이센싱 filed Critical 톰슨 라이센싱
Publication of KR20020028202A publication Critical patent/KR20020028202A/ko
Application granted granted Critical
Publication of KR100660434B1 publication Critical patent/KR100660434B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/20Adaptations for transmission via a GHz frequency band, e.g. via satellite
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • H04H40/18Arrangements characterised by circuits or components specially adapted for receiving
    • H04H40/27Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
    • H04H40/90Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for satellite broadcast receiving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Optical Communication System (AREA)
  • Selective Calling Equipment (AREA)
  • Details Of Television Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Communication Control (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmitters (AREA)

Abstract

본 발명은 적외선 구동기(110) 및/또는 디지털 위성 장치 제어(DiSEqC) 구동기(112) 둘 모두에 대한 제어 신호를 생성하기 위한 방법 및 장치에 관한 것이다. 범용의 비동기적인 수/송신기(UART)를 사용함으로써, UART(110)는 적절한 디바이스를 위한 반송파를 변조하는데 사용되는 적절한 비트스트림을 생성하기 위해서 프로그래밍될 수 있다. 즉, IR은 적외선 구동기나 DiSEqC 구동기이다. 연속적인 비트스트림을 생성하기 위해서 UART를 사용하는 것은 중앙 처리 유닛(102) 상의 오버헤드(overhead)를 감소시킨다. 대안적으로, UART는 DiSEqC 신호를 직접 생성하기 위해서 프로그래밍될 수 있다.

Description

제어 신호 비트스트림을 생성하기 위한 방법 및 장치{METHOD AND APPARATUS FOR GENERATING A CONTROL SIGNAL BITSTREAM}
본 발명은 텔레비전 수신기에 관한 것으로서, 더 상세히는, 외부 디바이스를 제어하기 위한 회로를 구비하는 셋톱 단말기에 관한 것이다.
현재의 텔레비전 및 위성 셋톱 박스(셋톱 단말기로도 알려져 있음)는 점차적으로 외부 디바이스를 제어하도록 기능을 하여야 한다. 셋톱 단말기에 의해서 일반적으로 제어되는 디바이스는 비디오 카세트 레코더, 위성 수신기 스위치, 위성 수신기 안테나 지향 제어 시스템 등을 포함하지만, 그것들로 제한되지는 않는다. 이러한 외부 디바이스는 명령 신호가 변조된 반송파의 형태로 셋톱 단말기로부터 디바이스에 전송되는 것을 필요로 한다. 전형적으로, 이러한 변조된 반송파는 펄스 폭 키 코딩된 신호(비동기적인 제어 비트스트림)의 형태이다. 그러한 펄스 폭 키 코딩된 신호를 생성하기 위해서, 추가적인 하드웨어 및 소프트웨어가 여러 디바이스를 제어하는데 적절한 신호를 생성하기 위해 셋톱 단말기 내에서 필요하다. 때때로, 제어 신호는 셋톱 단말기 내의 프로세서로 하여금 제어 신호를 생성하기 위해 수신된 비디오 신호를 디코딩하는 것을 정지하도록 야기할 수 있는 실질적인 계산을 필요로 한다.
DiSEqC 사양은 1996년 3월 22일 날짜로 유럽 전기 통신 위성 기구(European Telecommunications Satellite Organization)에서 공표한 "Technical Recommendations for Manufacturers of DTH and SMATV Receiving Equipment-DiSEqC Version 4.0-Bus Functional Specification"에 설명되어 있다.
EP-A-0 665 502에서는 마스터 상태 머신, 수신 FIFO, 및 송신 FIFO에 연결된 UART를 사용하여 직렬 데이터를 수신 및 송신하기 위한 시스템을 개시하고 있다. 이 참조문헌은 반송파 신호를 변조하기 위한 엔밸로프를 생성하기 위해서 UART의 출력을 사용하는 것을 개시하는 것으로 보인다. 이 참조문헌에서, 메시지 부분과 UART에 의해 생성된 시작 및 정지 비트는 직렬 데이터의 특징적인 부분이다.
그러므로, 특히 마이크로프로세서의 오버헤드(overhead)를 감소시키는 것에 대해서 제어 신호를 생성하기 위한 개선된 방법 및 장치가 종래 기술 분야에서 요구된다.
본 발명은 범용의 비동기적인 수/송신기(UART : Universal Asynchronous Receiver Transmitter)를 사용하여 적외선 구동기 및/또는 디지털 위성 장치 제어(DiSEqC) 구동기 둘 모두에 대한 제어 신호 비트스트림을 생성하기 위한 방법 및 장치를 제공한다. UART는, 특정 디바이스, 즉 IR 적외선 구동기나 DiSEqC 구동기를 제어하기 위한 반송파를 변조하는데 사용되는 적절한 비트스트림을 생성하도록 프로그래밍될 수 있다. 대안적으로, UART는 DiSEqC 신호를 직접 생성하도록 프로그래밍될 수 있다. 본 발명에서 UART를 사용하는 것은 마이크로프로세서에 의해 처리되는 인터럽트(interrupt)를 감소시킴으로써, 마이크로프로세서 오버헤드를 감소시킨다.
본 발명의 가르침이 첨부 도면과 관련하여 설명된다.
도 1은 본 발명을 포함하는 셋톱 단말기의 블록도.
도 2는 IR 구동기를 조정하기 위한 범용의 비동기적인 수/송신기(UART)에 의해서 생성되는 0 비트 및 1 비트를 나타내는 도면.
도 3은 DiSEqC 구동기를 조정하기 위한 UART에 의해서 생성되는 0 비트 및 1 비트를 나타내는 도면.
도 4는 본 발명에 따라 생성된 비트스트림을 나타내는 도면.
도 5는 시작/정지 비트에 의해 프로그래밍되는 UART에 의해서 생성되는 비트스트림을 나타내는 도면.
이해를 쉽게 하기 위해서, 가능하면, 도면들에서 공통 요소를 지정하는데 동일한 참조번호가 사용되고 있다.
도 1은 본 발명에 따라 동작하는 셋톱 단말기(100)의 블록도를 도시하고 있다. 셋톱 단말기(100)는 중앙 처리 유닛(102)과, 신호 프로세서(104)와, 메모리(106)와, 범용의 비동기적인 수/송신기(UART)(108)와, 적외선 구동기(110)와, 디지털 위성 장치 제어(DiSEqC) 구동기(112)를 포함한다. 여러 성분들의 구조 및 동작에 대한 상세 사항은 당업자들에게 잘 알려져 있으므로 본 명세서에서는 논의되지 않을 것이다. 프로세서(102)는 해당 기술 분야에서 잘 알려져 있는 방식으로 시청각 신호(audio visual signal)를 수신 및 복조하기 위해서 신호 프로세서(104) 및 메모리(106)와 연계하여 동작한다.
신호 프로세서(104)는 튜너, RF 및 IF 필터링부, 및 기저대역 비디오 신호를 생성하는데 필요한 다른 신호 처리 성분을 포함한다. 셋톱 단말기(100)는 케이블 텔레비전 신호, 고선명 텔레비전 신호, 위성 텔레비전 신호, 또는 셋톱 단말기를 필요로 하는 임의의 다른 종류의 신호를 수신하는데 사용될 수 있다. 또한, 셋톱 단말기(100)는 독립형의 디바이스가 아니고 텔레비전 세트나 다른 가전제품에 내장될 수 있다.
프로세서(102)는 셋톱 단말기에 의해 제어되는 외부 디바이스를 위한 제어 신호를 생성하는 것뿐만 아니라 시청각 신호를 디코딩하는 것 모두를 위해서 사용된다. 본 발명에 따른 제어 신호의 생성을 용이하게 하기 위해서, 메모리(106)와 연계하여 프로세서(102)는 UART(108)에 연결되는 경로(114) 상에 명령을 발생시킨다. 당업자들에게 잘 알려져 있는 바와 같이, UART(108)는 경로(114) 상의 병렬 신호를 경로(116) 상의 직렬 비트스트림으로 변환한다. 직렬 비트스트림은 적외선 구동기(110)에서 반송파를 변조하기 위해 본 발명의 제 1 실시예에서 사용된다. 적외선 신호는 적외선 구동기(110)에 의해서 생성되고, 셋톱 단말기(100)에 의해 제어될 디바이스 내의 적외선 구동기에 송신 모드를 통해서 연결된다. 그러한 디바이스는 비디오 카세트 레코더, 디지털 비디오 디스크 플레이어 및 레코더 등을 포함한다. 본 발명의 제 2 실시예에서, UART(108)에 의해서 경로(116) 상에 생성되는 직렬 비트스트림은 디지털 위성 장치 제어(DiSEqC) 구동기(112)에 연결된다. DiSEqC 구동기(112)는 제어 신호를 생성하는데, 상기 제어 신호는, 동축 케이블에 의해서, 위성 수신기 안테나 지향기, 여러 위성 안테나 중에서 선택하기 위한 위성 접시형 안테나 스위치 박스 등과 같은 종속 디바이스(slave device)에 전달된다.
적외선 구동기 소스 신호로써 사용될 때, 적외선 신호를 적외선 수신기를 구비한 여러 가전 디바이스에 전송하기 위한 기술은 적외선(IR) 블래스팅(blasting)으로써 알려져 있다. IR 블래스팅은 IR 코드를 수신용 디바이스의 포맷으로 송신하는 동작이다. 레코드 성능을 갖는 셋톱 단말기 제품의 경우에, 각 제조사의 제품을 위한 수백 개의 IR 코드로 이루어진 대형 표(table)가 메모리(106)에 저장된다. 비록 코드 각각은 약간씩 다르지만, 상기 코드는 많은 공통적인 특징을 공유한다. 각각의 코드는 각 제조사를 위한 각 명령을 구성하는 미리 결정된 0 및 1 비트 시퀀스로 구성된다. 각각의 IR 코드 포맷은, 궁극적으로 반송파 주파수의 존재나 부재 중 어느 하나를 의미하는 복수의 기호인 동기 비트 O, 1 등을 포함한다.
각각의 코드 포맷은 또한 O 비트 및 1 비트를 나타내는 신호 구조를 명시한다. 예를 들어, 도 2는 한 타입의 IR 코드와 연관된 O 비트 및 1 비트 구조를 도시하고 있다. 각 비트의 길이는 1.5 ㎳인데, 여기서 O 비트는 반송파 주파수의 0.5 ㎳ 존재를 포함하고, 1 비트는 반송파 주파수의 1 ㎳ 존재를 포함한다. 각각의 비트는, 0 이든지 1 이든지에 상관없이, 0.5 ㎳ 동안의 로우(low) 레벨로 시작한다. 신호 레벨은 두 번째 O.5 ㎳ 동안 하이(high) 레벨, 즉 반송파 주파수의 존재로 전환하거나, 또는 비트가 0 비트인지 또는 1 비트인지에 따라 두 번째 0.5 ㎳ 동안 로우 레벨로 머무른다. 그런 후에, 신호 레벨은 마지막 0.5 ㎳가 양 비트에 대해 하이(HIGH)인 채로 끝난다. 이러한 비트의 시퀀스는 상기 비트 시퀀스를 나타내는 변조 패턴을 갖는 적외선 신호를 생성하기 위해서 적외선 구동기(110)를 구동시키는데 사용된다.
이 비트 구조는, 비트가 도 3에 도시된 바와 같이 반전되는 것을 제외하곤 DiSEqC 구동기(112)에 대해서도 유사하다. 도 1에서는, UART(108)가 반전된 신호를 직접 생성할 수 있거나, 또는 반전기(118)가 UART(108)와 DiSEqC 구동기(112) 사이에 사용될 수 있다.
적절한 비트스트림을 생성하기 위해서, UART(108)는 적절한 시작 및 정지 비트를 사용하여 프로그래밍되어야 한다. UART 송신은 시작 비트(논리적으로 로우)로 시작하고, 그 다음에 프로그램가능한 몇 개의 비트가 후속하며, 정지 비트(논리적으로 하이)로 종료하는 것으로서 표현된다. 따라서, 110011001010000111로 구성되는 18 비트의 DiSEqC 신호는 다음과 같이 형성될 것이다. 시작 및 정지 비트는 항상 파형의 정확한 논리 상태에 해당하는데, 그 이유는 출력 신호의 극성에 대해 어떠한 제어도 없기 때문이다. 0 또는 1 비트에 대한 위의 정의를 사용하면, 두 비트 타입은, 논리적으로 로우인 0.5 ㎳로 시작하고, 이어서 논리적으로 하이이거나 논리적으로 로우인 0.5 ㎳가 후속하며, 그 다음에 하이인 0.5 ㎳가 후속한다. 이를테면, 0 또는 1은 0X1로서 표현될 수 있다(여기서, 각각의 심볼은 0.5 ㎳의 지속기간이고, 0 비트가 생성될 때에는 X는 0 이며, 1 비트가 생성될 때는 X는 1이다). 그러므로, 18 비트의 길이를 갖는 일반적인 DiSEqC 명령은 도 5에 도시된 바와 같이 표현될 것이다.
본 예에서, UART(108)는 O.5 ㎳/비트의 보드율(baud rate)로 1 시작 비트, 7 데이터 비트, 1 정지 비트를 위해 초기화되었다. 6 UART 바이트를 송신함으로써, 어떤 임의의 18 비트 IR 구동기 명령이 표현될 수 있다. UART의 출력단에서 반전기를 사용함으로써, 임의의 DiSEqC 명령이 표현될 수 있다. 위에서 제시된 18 비트 DiSEqC 신호를 송신하기 위해서, 다음의 시퀀스가 UART(108)로부터 출력될 것이다:
011 011 001 001 011 011 001 001 011 001 011 001 001 001 001 011 011 011
여기서, 다음의 6개의 바이트는 UART(108)에 기록된다(시작 및 정지 비트는 괄호 안에 표시되었다):
(0)1101100(1), (0)0101101(1), (0)0100101(1), (0)0101100(1), (0)0100100(1),
Ox6c, 0x2d, 0x27, 0x2c, 0x24,
(0)1101101(1)
0x6d
동축 케이블을 통해 종속 디바이스로 송신하기 위한 DiSEqC 신호를 생성하기 위해서, 반전기에 의해 생성된 비트스트림은 DiSEqC 시스템 내의 종속 디바이스를 제어하기에 적절한 펄스폭 키(PWK) 코딩된 신호를 생성하기 위해서 22 kHz 반송파 신호를 변조하는데 사용된다. 적외선 시스템에서, UART에 의해 생성된 비트스트림은 적외선 다이오드의 출력을 직접적으로 제어하는데 사용된다.
본 발명에 따라 제어 신호를 생성하기 위한 장치의 큰 장점은, UART(108)가 구동기(들)로 비트를 시프트 아웃(shift out)하고, 마이크로프로세서(102)는 전 바이트(full byte)가 시프트 아웃된 후에만 인터럽트된다는 것이다. 이것은, 인터럽트가 종래 기술의 "비트뱅(bitbang)" 접근법에서 요구되는 매 0.5 ㎳ 대신에 단지 4.5 ㎳ 마다 발생할 것이기 때문에, 1/9 만큼 마이크로프로세서(102)의 오버헤드를 감소시킨다. 게다가, UART(108)는 전형적으로 1 바이트를 래치할 수 있는 한편 이전 바이트는 클럭 아웃(clock out)되기 때문에, 시스템의 실시간 제약은 크게 감소되는데, 왜냐하면 마이크로프로세서(102)는, 인터럽트가 UART(108)에 기록되는 그 다음 바이트를 획득하기 위해서 발생할 때, 추가된 4.5 ㎳의 추가 래이턴시(latency)를 갖기 때문이다.
본 발명의 또 다른 실시예에서, UART(108)는 변조된 DiSEqC 신호를 직접 생성하는데 사용될 수 있다. 이러한 장치에서는, 주파수를 생성하기 위한 회로{구동기(112)}가 제거된다. UART에 따라서, 반전기는 정확한 DiSEqC 신호를 생성하는데 사용될 수 있다. 그 경우에, UART(108)는 8 데이터 비트에 대해 위에서 논의된 바와 정확히 동일하게 설정되는 한편, 보드율은 반송파 주파수로 설정되는데, 즉, DiSEqC 신호에 대해 22 kHz로 설정된다. 그리하여, 더욱 많은 바이트가 이러한 접근법을 이용하여 UART(108)에 완전히 기록되도록 요구된다. UART(108)는 22 kHz로 설정된 보드율로 O.5 ㎳ 동안 연속적인 0을 송신함으로써 논리 0을 제공한다. 이것은 결국 논리적으로 하이인 1 비트가 후속하여 논리적으로 로우인 9 비트가 시프트 아웃되는데(시작 비트 플러스(+) 8 데이터 비트), 이것은 원하는 바는 아니지만 용인가능한데, 그 이유는 1 비트가 종속 디바이스 내의 수신기 내에 있는 엔밸로프 검출기(evnelope detector)의 저역 통과 필터에 의해 롤 오프(roll off)되기 때문이다. UART(108)는 논리적으로 하이인 0.5 ㎳ 동안 0xCC(이진수 10101010)을 기록함으로써 논리 1을 제공한다. 시작 비트와 정지 비트를 포함하는 UART(108)로부터 출력되는 전체 패턴은 완전한 반송파 주파수를 생성하는 0(시작)101010101(정지)이다.
도 4는 DiSEqC 종속 디바이스를 직접 구동시키기 위해 UART(108)-즉, UART(108)는 범용 프로그래밍가능한 타이머로서 사용된다-에 의해서 생성된 22 kHz 반송파를 갖는 직접 생성된 비트스트림의 형태를 나타내고 있다. 비트스트림(400)은 로우 레벨 신호를 갖는 제 1 비트(402)를 포함하고, 그 다음에 0 비트를 생성하기 위해서 0.5 ㎳ 기간 동안 22 kHz 반송파 버스트(burst)를 포함한다. 이것은 제 1 비트(402)와 동일한 비트(404)가 후속하고, 그 다음에는 비트(406)에서 1 비트가 후속하며, 이어서 비트(408)에서 또 다른 1 비트가 후속한다. 1 비트는 로우 레벨 신호로 시작하고, 그런 후에 22 kHz 반송파 신호의 1㎳ 버스트가 후속된다.
반전기를 사용하지 않고도 표준 DiSEqC 신호를 생성하기 위해서, UART(108)는 20 kHz로 보드율을 설정하고 더미 비트(dummy bit)를 시프트 아웃시킴으로써 0.5 ㎳ 인터럽트를 생성하는데 사용된다. 0.5 ㎳ 마다, I/O 라인은 정확한 DiSEqC 파형을 생성하기 위해서 적절하게 토글된다(toggled).
비록 본 발명의 가르침을 병합한 다양한 실시예가 본 명세서에서 도시되고 설명되었지만, 당업자들은 이러한 가르침을 역시 병합한 많은 다른 변형된 실시예를 쉽게 안출할 수 있다.
상술한 바와 같이, 본 발명은 텔레비전 수신기, 더 상세하게는 외부 디바이스를 제어하기 위한 회로를 구비하는 셋톱 단말기에 이용가능하다.

Claims (20)

  1. 신호 송신기에 연결되는 범용의 비동기적인 수/송신기(UART)를 사용하여 제어 신호를 생성하는 방법으로서,
    상기 제어 신호와 연관된 비트스트림을 상기 UART에 로딩하는 단계와;
    상기 UART로부터 출력 비트스트림 시퀀스를 순차적으로 판독하는 단계와;
    펄스폭 키(PWK) 코딩된 신호를 생성하기 위해서 상기 순차적으로 판독된 비트스트림 시퀀스를 사용하여 반송파 신호를 변조하는 단계를
    포함하는, 제어 신호를 생성하는 방법으로서,
    상기 로딩 단계는 상기 제어 신호를 생성하는데 필요한 모든 비트보다 적은 비트를 포함하는 비트스트림을 로딩하는 단계를 포함하고, 여기서 상기 비트스트림은, 상기 UART에 의해 생성된 시작 비트와 정지 비트가 상기 제어 신호의 메시지 부분에 포함되도록, 상기 제어 신호를 나타내는 상기 출력 비트스트림을 형성하기 위해서 상기 UART에 의해 생성된 상기 시작 및 정지 비트와 결합되는 것을 특징으로 하는, 제어 신호를 생성하는 방법.
  2. 제 1 항에 있어서, 상기 PWK 코딩된 신호는 각각 폭이 1.5 ㎳인 비트를 포함하는, 제어 신호를 생성하는 방법.
  3. 제 2 항에 있어서, 각각의 비트는 논리 1 또는 0 중 어느 하나를 나타내고, 여기서 논리 1은 500 ㎳의 로우(low) 신호 레벨 기간과 1000 ㎳의 하이(high) 신호 레벨 기간을 포함하며, 논리 0은 1000 ㎳의 로우 신호 레벨 기간과 500 ㎳의 하이 신호 레벨 기간을 포함하는, 제어 신호를 생성하는 방법.
  4. 제 2 항에 있어서, 각각의 비트는 논리 1 또는 0 중 어느 하나를 나타내고, 여기서 논리 0은 500 ㎳의 로우 신호 레벨 기간과 1000 ㎳의 하이 신호 레벨 기간을 포함하며, 논리 1은 1000 ㎳의 로우 신호 레벨 기간과 500 ㎳의 하이 신호 레벨 기간을 포함하는, 제어 신호를 생성하는 방법.
  5. 제 1 항에 있어서, 상기 반송파 신호는 적외선 신호인, 제어 신호를 생성하는 방법.
  6. 제 1 항에 있어서, 상기 반송파 신호는 22 KHz 신호인, 제어 신호를 생성하는 방법.
  7. 제 1 항에 있어서, 상기 제어 신호는 DiSEqC 표준을 따르는, 제어 신호를 생성하는 방법.
  8. 제어 신호를 생성하기 위한 장치로서,
    상기 제어 신호와 연관된 비트스트림 시퀀스를 생성하기 위한 프로세서(102)와;
    상기 프로세서에 연결되고, 상기 비트스트림 시퀀스를 수신하여 출력 비트스트림을 제공하는 범용의 비동기적인 수/송신기(UART)(108)와;
    상기 UART에 연결되고, 펄스폭 키(PWK) 코딩된 신호를 생성하기 위해서 상기 출력 비트스트림으로 반송파를 변조하기 위한 구동기를 포함하는, 제어 신호를 생성하기 위한 장치에 있어서,
    상기 비트스트림 시퀀스는 상기 제어 신호를 생성하는데 필요한 모든 비트 보다 적은 비트를 포함하고, 여기서 상기 UART는, 상기 UART에 의해 생성된 시작 및 정지 비트가 상기 제어 신호의 메시지 부분에 포함되도록, 상기 제어 신호를 나타내는 상기 출력 비트스트림을 형성하기 위해서 상기 비트스트림 시퀀스를 상기 시작 비트와 정지 비트와 결합시키는 것을 특징으로 하는, 제어 신호를 생성하기 위한 장치.
  9. 제 8 항에 있어서, 상기 PWK 코딩된 신호는 각각의 폭이 1.5 ㎳인 비트를 포함하는, 제어 신호를 생성하기 위한 장치.
  10. 제 8 항에 있어서, 각각의 비트는 논리 1 또는 0 중 어느 하나를 나타내고, 여기서 논리 1은 500 ㎳의 로우 신호 레벨 기간과 1000 ㎳의 하이 신호 레벨 기간을 포함하며, 논리 0은 1000 ㎳의 로우 신호 레벨 기간과 500 ㎳의 하이 신호 레벨 기간을 포함하는, 제어 신호를 생성하기 위한 장치.
  11. 제 8 항에 있어서, 각각의 비트는 논리 1 또는 0 중 어느 하나를 나타내고, 여기서 논리 0은 500 ㎳의 로우 신호 레벨 기간과 1000 ㎳의 하이 신호 레벨 기간을 포함하며, 논리 1은 1000 ㎳의 로우 신호 레벨 기간과 500 ㎳의 하이 신호 레벨 기간을 포함하는, 제어 신호를 생성하기 위한 장치.
  12. 제 8 항에 있어서, 상기 반송파 신호는 적외선 신호인, 제어 신호를 생성하기 위한 장치.
  13. 제 8 항에 있어서, 상기 반송파 신호는 22 KHz 신호인, 제어 신호를 생성하기 위한 장치.
  14. 제 10 항에 있어서, 상기 구동기는 DiSEqC 구동기인, 제어 신호를 생성하기 위한 장치.
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
KR1020027000028A 1999-07-16 2000-06-16 제어 신호 비트스트림을 생성하기 위한 방법 및 장치 KR100660434B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14433799P 1999-07-16 1999-07-16
US60/144,337 1999-07-16

Publications (2)

Publication Number Publication Date
KR20020028202A KR20020028202A (ko) 2002-04-16
KR100660434B1 true KR100660434B1 (ko) 2006-12-22

Family

ID=22508145

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020027000028A KR100660434B1 (ko) 1999-07-16 2000-06-16 제어 신호 비트스트림을 생성하기 위한 방법 및 장치

Country Status (9)

Country Link
EP (1) EP1196854B1 (ko)
JP (1) JP4731772B2 (ko)
KR (1) KR100660434B1 (ko)
CN (1) CN1169062C (ko)
AU (1) AU5620300A (ko)
DE (1) DE60001953T2 (ko)
ES (1) ES2195903T3 (ko)
MX (1) MXPA02000551A (ko)
WO (1) WO2001006379A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030073640A (ko) * 2002-03-12 2003-09-19 주식회사 디지털앤디지털 톤 신호 발생 제어장치
US7336706B2 (en) * 2002-08-08 2008-02-26 Broadcom Corporation Programmable integrated DiSEqC transceiver
GB2403613B (en) * 2003-07-04 2005-07-06 Motorola Inc Cartesian loop transmitter and method of adjusting an output level of such transmitter
WO2006052450A1 (en) 2004-11-03 2006-05-18 Thomson Licensing Data receiving circuit with current mirror and data slicer
JP4847533B2 (ja) 2005-09-19 2011-12-28 トムソン ライセンシング 通信モード/プロトコルに依存するlnb電力供給出力に対する適応インピーダンス
JP4685072B2 (ja) * 2007-08-13 2011-05-18 シャープ株式会社 衛星装置の制御方法、および衛星装置
CN101383819B (zh) * 2007-09-05 2012-02-01 迈普通信技术股份有限公司 异步串行数据线信息收发方法及异步串行收发器
CN112422930B (zh) * 2019-08-23 2024-01-19 深圳Tcl数字技术有限公司 Unicable设备识别方法、装置、电视机及介质
CN110910629B (zh) * 2019-11-04 2020-11-20 杭州海兴电力科技股份有限公司 基于单片机的红外遥控信号解码方法、系统及计量装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06244874A (ja) * 1993-02-15 1994-09-02 Opt Kk ディジタル通信における符号化方式
KR100306864B1 (ko) * 1993-07-09 2001-11-30 이데이 노부유끼 전화시스템및원거리통신방법
DE69430793T2 (de) * 1994-01-27 2003-02-20 Sun Microsystems Inc Asynchrone serielle kommunickationsschaltung
JP3324671B2 (ja) * 1995-05-16 2002-09-17 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ・システム
US5815297A (en) * 1995-10-25 1998-09-29 General Instrument Corporation Of Delaware Infrared interface and control apparatus for consumer electronics
JPH1013391A (ja) * 1996-06-20 1998-01-16 Nec Telecom Syst Ltd 情報通信装置

Also Published As

Publication number Publication date
DE60001953D1 (de) 2003-05-08
JP4731772B2 (ja) 2011-07-27
EP1196854B1 (en) 2003-04-02
DE60001953T2 (de) 2003-12-11
JP2003505955A (ja) 2003-02-12
CN1361888A (zh) 2002-07-31
WO2001006379A1 (en) 2001-01-25
MXPA02000551A (es) 2002-07-02
CN1169062C (zh) 2004-09-29
ES2195903T3 (es) 2003-12-16
EP1196854A1 (en) 2002-04-17
AU5620300A (en) 2001-02-05
KR20020028202A (ko) 2002-04-16
WO2001006379A9 (en) 2002-05-02

Similar Documents

Publication Publication Date Title
CA1231434A (en) Remote control switching of television sources
US4638359A (en) Remote control switching of television sources
JP2522507B2 (ja) テレビジョン放送番組設定のための方法及び装置
KR100246281B1 (ko) 신호 전송 시스템
JPS6373779A (ja) サテライトtv放送録画装置
KR100660434B1 (ko) 제어 신호 비트스트림을 생성하기 위한 방법 및 장치
US5077552A (en) Interface for coupling audio and video equipment to computer
AU656873B2 (en) System for broadband descrambling of sync suppressed television signals
US4751574A (en) Electronic apparatus control system
EP0448152B1 (en) Remote control system, and transmitter and receiver for such a system
JPH027236B2 (ko)
JP3217218B2 (ja) ワイヤレスコントローラ
US4672440A (en) Scrambled signal detector
WO1995017057A2 (en) Local communication system including means for dividing messages into display field portions
KR20060128891A (ko) 자동화된 신호 선택
US5343528A (en) Procedure and decoder for decrypting a coded video signal
WO1998037463A1 (en) A system and method for controlling a peripheral device
JP2002125157A (ja) 情報処理装置および方法、並びに記録媒体
KR100498281B1 (ko) 네트워크인터페이스회로
JPH04144443A (ja) 伝送データの同期方式
EP0432487A2 (en) Data transmission system for catv systems
KR0148497B1 (ko) 영상신호 암호화 회로
KR0176385B1 (ko) 브이시알의 케이블 티브이 예약오동작 제어처리 방법
JPH0783319B2 (ja) テレビジヨン信号衛星通信システム
JPS59219085A (ja) 有料テレビジヨンシステム

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121119

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131119

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141124

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee