KR100567315B1 - 반도체 디스플레이 소자의 평탄화 방법 - Google Patents
반도체 디스플레이 소자의 평탄화 방법 Download PDFInfo
- Publication number
- KR100567315B1 KR100567315B1 KR1020030042301A KR20030042301A KR100567315B1 KR 100567315 B1 KR100567315 B1 KR 100567315B1 KR 1020030042301 A KR1020030042301 A KR 1020030042301A KR 20030042301 A KR20030042301 A KR 20030042301A KR 100567315 B1 KR100567315 B1 KR 100567315B1
- Authority
- KR
- South Korea
- Prior art keywords
- diffusion barrier
- metal
- layer
- substrate
- display device
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 51
- 239000004065 semiconductor Substances 0.000 title claims abstract description 23
- 239000000126 substance Substances 0.000 title 1
- 229910052751 metal Inorganic materials 0.000 claims abstract description 57
- 239000002184 metal Substances 0.000 claims abstract description 57
- 239000000758 substrate Substances 0.000 claims abstract description 39
- 238000009792 diffusion process Methods 0.000 claims abstract description 37
- 230000004888 barrier function Effects 0.000 claims abstract description 36
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 16
- 238000000059 patterning Methods 0.000 claims abstract description 8
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 5
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 3
- 229910052782 aluminium Inorganic materials 0.000 claims description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 3
- 229910052802 copper Inorganic materials 0.000 claims description 3
- 239000010949 copper Substances 0.000 claims description 3
- 239000000203 mixture Substances 0.000 claims description 3
- 150000004767 nitrides Chemical class 0.000 claims description 3
- 229910052697 platinum Inorganic materials 0.000 claims description 3
- 229910052709 silver Inorganic materials 0.000 claims description 3
- 239000004332 silver Substances 0.000 claims description 3
- 238000004519 manufacturing process Methods 0.000 abstract description 10
- 238000009413 insulation Methods 0.000 abstract description 8
- 239000011248 coating agent Substances 0.000 abstract description 7
- 238000000576 coating method Methods 0.000 abstract description 7
- 229920002120 photoresistant polymer Polymers 0.000 description 10
- 238000005498 polishing Methods 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000001878 scanning electron micrograph Methods 0.000 description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 2
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 2
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 238000002310 reflectometry Methods 0.000 description 1
- 239000002002 slurry Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/32115—Planarisation
- H01L21/3212—Planarisation by chemical mechanical polishing [CMP]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/7684—Smoothing; Planarisation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체 디스플레이 소자의 평탄화 방법에 관한 것으로, 보다 자세하게는 평판 디스플레이 제작 시 상위 금속 위에 액정을 코팅하는 과정에서 발생하는 단차피복성을 개선하기 위해 에치백 공정 대신 Al CMP를 이용한 디스플레이 소자의 평탄화 방법에 관한 것이다.
본 발명의 상기 목적은 소정의 구조물이 형성된 반도체기판상에 확산 방지막을 형성하고 상기 확산 방지막이 금속층 형성 영역에만 남도록 패터닝하는 제 1공정, 상기 확산 방지막을 포함한 상기 기판에 절연막을 형성하고 상기 절연막이 상기 확산 방지막이 형성되지 않은 기판 상부에만 남도록 패터닝하는 제 2공정, 상기 절연막과 확산 방지막을 포함한 기판 상부에 금속층을 형성하는 제 3공정, 상기 절연막을 종료점으로하여 상기 금속층을 평탄화하는 제 4공정 및 상기 절연막과 금속막을 포함한 기판의 상부에 액정층을 형성하는 제 5공정을 포함하는 것을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법에 의해 달성된다.
따라서, 본 발명의 반도체 디스플레이 소자의 평탄화 방법은 평판 디스플레이 제작 시 액정을 코팅하는 과정에서 발생하는 단차피복성을 개선하기 위해 에치백 공정 대신 금속 CMP 공정을 이용하여 금속 에치시 발생하는 단차를 극복하여 반도체 디스플레이 소자의 기능 및 신뢰도를 향상시키는 효과가 있다.
Oxide Etch Back , Liquid Crystal Coating , Al CMP
Description
도 1은 종래기술에 의한 반도체 소자의 단면 SEM 이미지.
도 2는 종래기술에 의한 반도체 소자의 평면 SEM 이미지.
도 3a 내지 도 3f는 종래기술에 의한 반도체 소자의 제조 방법.
도 4a 내지 도 4f는 본 발명에 의한 반도체 소자의 제조 방법.
본 발명은 반도체 디스플레이 소자의 평탄화 방법에 관한 것으로, 보다 자세하게는 평판 디스플레이 제작 시 상위 금속 위에 액정을 코팅하는 과정에서 발생하는 단차피복성을 개선하기 위해 에치백 공정 대신 Al CMP를 이용한 디스플레이 소자의 평탄화 방법에 관한 것이다.
이하 도 3a 내지 도 3f의 도면을 통한 종래의 반도체 소자의 제조방법을 설명한다.
도 3a는 소정의 하부구조물이 형성된 반도체기판 상부에, 절연막(11), 확산 방지막(12), 금속층(13) 및 포토레지스트층(14)이 형성된 공정 단면도이다.
상기 확산 방지막은 금속(metal)과 질화물(nitride)의 2원계 또는 3원계 혼합물을 사용하는데, 바람직하게는 텅스텐질화막(WN), 티타늄질화막(TiN), 탄탈륨질화막(TaN) 등을 사용할 수 있다.
상기 금속층은 알루미늄, 백금, 구리 및 은과 같은 반사 금속을 포함한 금속이다.
도 3b는 상기 기판을 패터닝된 포토레지스트를 이용하여 식각한 공정단면도이다. 도 3a에서 패터닝된 포토레지스트(14)를 이용하여 상기 확산방지막(12) 및 금속층(13)을 식각하고 포토레지스트를 제거한다. 상기 기판을 식각시 하부구조물도 같이 식각되는 경우(15)가 발생한다.
도 3c는 금속과 금속사이의 갭필을 위하여 HDP(16)를 3000Å이상 증착하고, 이어 TEOS(17)를 5000Å으로 증착한다.
삭제
도 3e는 절연층이 형성된 기판에 에치백 공정을 행하는 공정단면도이다.
절연층이 형성된 기판에 블랭킷 에치백(blanket etch back) 공정으로 상기 금속층상의 절연막을 제거한다. 이때 상기 금속층 사이의 갭에 형성된 절연막(18)이 상기 금속층과 단차(19)를 가지면서 식각된다.
도 3f는 에치백 공정이 끝난 기판에 액정을 형성하는 공정단면도이다.
에치백 공정으로 절연막이 제거되고 평탄화된 기판에 액정(20)을 코팅하여 디스플레이 소자를 제작한다.
상기와 같은 공정은 금속 오버 에치시 발생되는 하부 절연막층의 산화물 손실 때문에 액정 코팅시 코팅이 불균일하게 이루어져 디스플레이에 문제가 발생한다. 상기의 문제를 해결하기 위해 현재 금속 에치 후 HDP 및 TEOS를 다시 증착하여 에치백 공정을 실시하는데 이러한 기술 역시 금속간의 산화물 손실을 극복하는데는 한계가 있다. 도1 및 도2는 종래기술에 의한 반도체 소자의 SEM 이미지이다.
따라서, 본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위한 것으로, 평판 디스플레이 제작 시 액정을 코팅하는 과정에서 발생하는 단차피복성을 개선하기 위해 에치백 공정 대신 금속 CMP 공정을 이용하여 금속 에치시 발생하는 단차를 극복한 반도체 디스플레이 소자의 평탄화 방법을 제공함에 본 발명의 목적이 있다.
본 발명의 상기 목적은 소정의 구조물이 형성된 반도체기판상에 확산 방지막을 형성하고 상기 확산 방지막이 금속층 형성 영역에만 남도록 패터닝하는 제 1공정, 상기 확산 방지막을 포함한 상기 기판에 절연막을 형성하고 상기 절연막이 상기 확산 방지막이 형성되지 않은 기판 상부에만 남도록 패터닝하는 제 2공정, 상기 절연막과 확산 방지막을 포함한 기판 상부에 금속층을 형성하는 제 3공정, 상기 절 연막을 종료점으로하여 상기 금속층을 평탄화하는 제 4공정 및 상기 절연막과 금속막을 포함한 기판의 상부에 액정층을 형성하는 제 5공정을 포함하는 것을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법에 의해 달성된다.
본 발명의 상기 목적과 기술적 구성 및 그에 따른 작용효과에 관한 자세한 사항은 본 발명의 바람직한 실시예를 도시하고 있는 도면을 참조한 이하 상세한 설명에 의해 보다 명확하게 이해될 것이다.
본 발명은 소정의 구조물이 형성된 반도체기판상에 확산 방지막을 형성하고 상기 확산 방지막이 금속층 형성 영역에만 남도록 패터닝하고 상기 확산 방지막을 포함한 상기 기판에 절연막을 형성하고 상기 절연막이 상기 확산 방지막이 형성되지 않은 기판 상부에만 남도록 패터닝하고 상기 절연막과 확산 방지막을 포함한 기판 상부에 금속층을 형성하고 상기 절연막을 종료점으로하여 상기 금속층을 평탄화 및 상기 절연막과 금속막을 포함한 기판의 상부에 액정층을 형성하는 공정으로 진행된다.
도 4a 내지 도 4f는 본 발명에 따른 반도체 디스플레이 소자의 제조 공정도이다.
우선, 도 4a에서 보면, 소정의 구조물이 형성된 반도체기판상에, 절연막(21), 확산 방지막(22)을 형성하고 포토레지스트층(23)을 형성한 후 패터닝하여 상기 패터닝된 포토레지스트층을 식각마스크로 하여 상기 확산방지막을 식각한다. 상기 확산 방지막은 후 공정에서 생성되는 금속층 형성 영역에만 남도록 패터닝 한다.
상기 확산 방지막은 금속과 질화물의 2원계 또는 3원계 혼합물을 사용하는 데, 바람직하게는 텅스텐질화막(WN), 티타늄질화막(TiN), 탄탈륨질화막(TaN) 등을 사용할 수 있다.
또한 상기 확산 방지막은 화학적 기상증착법(chemical vapor deposition : CVD)또는 물리적 기상증착법(physical vapor deposition : PVD)으로 형성하고, 그 증착 두께는 500~700Å로 하는 것이 바람직하다.
이어, 도 4b와 같이, 절연막(25)을 형성하고 포토레지스트층(26)을 형성한후 패터닝한다. 상기 확산 방지막을 포함한 상기 기판에 절연막을 형성하고 상기 절연막이 상기 확산 방지막이 형성되지 않은 기판 상부에만 남도록 패터닝한다.
상기 절연막은 산화물이 바람직하며, 상기 산화물은 형성하고자 하는 상부 금속의 두께보다 약간 두껍게 증착하며 바람직하게는 1500~2500Å의 두께로 형성한다.
상기 산화물 상에 형성된 상기 포토레지스트층은 패터닝할때 상기 확산방지막이 식각된 부위보다 약간더 넓은 폭을 가질수 있도록 디자인한다.
이어, 도 4c와 같이, 상기 패터닝된 포토레지스트를 이용하여 상기 절연막(27)을 식각하고 상기 포토레지스트를 제거한다.
상기 산화물을 식각할때 하부 확산방지층과 식각선택비가 좋은 방법을 이용하여 하부 확산방지층이 식각되지 않도록 한다.
이어, 도 4d와 같이, 기판상에 금속층(28)을 형성한다.
상기 절연막과 확산 방지막을 포함한 기판 상부에 금속층을 형성한다.
상기 금속층(28)은 상기 산화물(27)이 충분히 덥힐 수 있도록 증착하며, 바람직하게는 3000~3500Å의 두께로 증착한다.
상기 금속층은 알루미늄, 백금, 구리 또는 은을 포함하는 반사 금속이다.
이어, 도 4e와 같이, 상기 금속층을 평탄화한다.
상기 금속층이 형성된 기판에 상기 절연막이 드러나도록 CMP 공정을 진행하여 평탄화한다. 상기 금속층을 CMP시 산화물이 검출되는 시점을 CMP의 엔드포인트로 잡아서 CMP 공정을 진행한다.
종래기술에서는 에치백 공정에 의하여 상기 금속층 사이의 갭에 형성된 절연막이 상기 금속층과 단차를 가진다. 산화물 엔드포인트 에치 진행 시 금속층위에 산화물이 남지 않을 정도로 에치를 진행하므로 갭필된 산화물의 손실이 발생하게 된다. 만약 금속층 표면에 산화물이 잔류하게 되면 반사도에 영향을 주어 디스플레이 기능을 수행할 수 없으므로 충분히 에치를 진행하고 산화물의 손실이 900Å 이상이 되지 않도록 제어하고 있다.
하지만 본 발명에 따른 공정은 금속층과 산화막과의 단차를 최소화할 수 있다. CMP 공정은 연마장치 내로 작업하려고 하는 기판을 로딩시킨 후, 기판의 피연마면과 연마장치 내에 설치된 패드를 접촉시킨 후 이들 사이로 슬러리를 공급하면서 서로 상대적으로 회전시키면서 연마공정을 수행하는 것으로써, 피연마면의 표면으로부터 거의 동일한 높이를 유지하면서 연마가 되게 하는 것으로 상기 산화물과 금속층이 단차없이 동일한 수준으로 평탄화가 가능하다.
이어, 도 4f와 같이, 평탄화된 기판의 상부에 액정층(29)을 코팅한다.
상기 절연막과 금속막을 포함한 기판의 상부에 액정층(29)을 형성한다. 평탄화된 표면에 코팅된 액정은 디스플레이 소자의 신뢰도를 향상시킨다.
상세히 설명된 본 발명에 의하여 본 발명의 특징부를 포함하는 변화들 및 변형들이 당해 기술 분야에서 숙련된 보통의 사람들에게 명백히 쉬워질 것임이 자명하다. 본 발명의 그러한 변형들의 범위는 본 발명의 특징부를 포함하는 당해 기술 분야에 숙련된 통상의 지식을 가진 자들의 범위 내에 있으며, 그러한 변형들은 본 발명의 청구항의 범위 내에 있는 것으로 간주된다.
따라서, 본 발명의 반도체 디스플레이 소자의 평탄화 방법은 평판 디스플레이 제작 시 액정을 코팅하는 과정에서 발생하는 단차피복성을 개선하기 위해 에치백 공정 대신 금속 CMP 공정을 이용하여 금속 에치시 발생하는 단차를 극복하여 반도체 디스플레이 소자의 기능 및 신뢰도를 향상시키는 효과가 있다.
Claims (5)
- 소정의 구조물이 형성된 반도체기판상에 확산 방지막을 형성하고 상기 확산 방지막이 금속층 형성 영역에만 남도록 패터닝하는 제 1공정;상기 확산 방지막을 포함한 상기 기판에 절연막을 형성하고 상기 절연막이 상기 확산 방지막이 형성되지 않은 기판 상부에만 남도록 패터닝하는 제 2공정;상기 절연막과 확산 방지막을 포함한 기판 상부에 금속층을 형성하는 제 3공정;상기 절연막을 종료점으로하여 상기 금속층을 평탄화하는 제 4공정; 및상기 절연막과 금속막을 포함한 기판의 상부에 액정층을 형성하는 제 5공정을 포함하는 것을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법.
- 제 1항에 있어서,상기 확산 방지막은 금속과 질화물의 2원계 또는 3원계 혼합물을 사용하는 것을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법.
- 제 1항에 있어서,상기 절연막은 상기 확산방지막이 식각된 부위보다 넓은 폭을 가지도록 패터 닝하는 것을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법.
- 제 1항에 있어서,상기 금속층은 알루미늄, 백금, 구리 또는 은을 포함하는 반사 금속인것을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법.
- 제 1항에 있어서,상기 제 4공정에서 평탄화 공정은 CMP 공정임을 특징으로 하는 반도체 디스플레이 소자의 평탄화 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030042301A KR100567315B1 (ko) | 2003-06-27 | 2003-06-27 | 반도체 디스플레이 소자의 평탄화 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030042301A KR100567315B1 (ko) | 2003-06-27 | 2003-06-27 | 반도체 디스플레이 소자의 평탄화 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050002950A KR20050002950A (ko) | 2005-01-10 |
KR100567315B1 true KR100567315B1 (ko) | 2006-04-03 |
Family
ID=37218202
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030042301A KR100567315B1 (ko) | 2003-06-27 | 2003-06-27 | 반도체 디스플레이 소자의 평탄화 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100567315B1 (ko) |
-
2003
- 2003-06-27 KR KR1020030042301A patent/KR100567315B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20050002950A (ko) | 2005-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6004188A (en) | Method for forming copper damascene structures by using a dual CMP barrier layer | |
US6114243A (en) | Method to avoid copper contamination on the sidewall of a via or a dual damascene structure | |
US6706632B2 (en) | Methods for forming capacitor structures; and methods for removal of organic materials | |
JP2702398B2 (ja) | 半導体構造物上に平坦な表面を形成する方法 | |
US5923993A (en) | Method for fabricating dishing free shallow isolation trenches | |
JP4049978B2 (ja) | メッキを用いた金属配線形成方法 | |
EP0848419A1 (en) | Method of making an aluminum contact | |
JP2001176879A (ja) | 半導体基板の表面上における銅のデュアル・ダマシン構造体の表面を処理する方法 | |
US5776833A (en) | Method for forming metal plug | |
US6274485B1 (en) | Method to reduce dishing in metal chemical-mechanical polishing | |
JP3907022B2 (ja) | 半導体素子のコンタクトプラグ形成方法 | |
KR20030005111A (ko) | 반도체 장치의 제조 방법 및 반도체 장치 | |
KR100350111B1 (ko) | 반도체 장치의 배선 및 이의 제조 방법 | |
US6723655B2 (en) | Methods for fabricating a semiconductor device | |
JPH08222630A (ja) | 多層配線形成方法 | |
US6355554B1 (en) | Methods of forming filled interconnections in microelectronic devices | |
US20020142582A1 (en) | Method for forming copper lines for semiconductor devices | |
KR100567315B1 (ko) | 반도체 디스플레이 소자의 평탄화 방법 | |
KR100301530B1 (ko) | 반도체소자의 층간 절연막 형성방법 | |
JPH09167768A (ja) | 半導体装置の製造方法 | |
US6455432B1 (en) | Method for removing carbon-rich particles adhered on a copper surface | |
JPH08222632A (ja) | 多層配線形成方法および構造 | |
JP2006202968A (ja) | 半導体装置の製造方法 | |
US20020180052A1 (en) | Polish or etch stop layer | |
US20030003712A1 (en) | Methods for fabricating a semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120221 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |