KR100545855B1 - 데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법 - Google Patents

데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법 Download PDF

Info

Publication number
KR100545855B1
KR100545855B1 KR1020030065636A KR20030065636A KR100545855B1 KR 100545855 B1 KR100545855 B1 KR 100545855B1 KR 1020030065636 A KR1020030065636 A KR 1020030065636A KR 20030065636 A KR20030065636 A KR 20030065636A KR 100545855 B1 KR100545855 B1 KR 100545855B1
Authority
KR
South Korea
Prior art keywords
data
osd
line
algibi
unit
Prior art date
Application number
KR1020030065636A
Other languages
English (en)
Other versions
KR20050029385A (ko
Inventor
구용근
김상후
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030065636A priority Critical patent/KR100545855B1/ko
Priority to US10/827,931 priority patent/US7295219B2/en
Priority to TW093114702A priority patent/TWI316183B/zh
Priority to CNB2004100620602A priority patent/CN100550093C/zh
Priority to JP2004262142A priority patent/JP2005099796A/ja
Publication of KR20050029385A publication Critical patent/KR20050029385A/ko
Application granted granted Critical
Publication of KR100545855B1 publication Critical patent/KR100545855B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/42Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of patterns using a display memory without fixed position correspondence between the display memory contents and the display position on the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42653Internal components of the client ; Characteristics thereof for processing graphics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/10Mixing of images, i.e. displayed pixel being the result of an operation, e.g. adding, on the corresponding input pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

칩의 사이즈를 줄이기 위해, 알지비 데이터부는 제공된 알지비 데이터를 라인 단위의 데이터로 변환한다. 오에스디 데이터부는 제공된 제 1 오에스디 데이터를 저장하며, 상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 제 2 오에스디 데이터를 발생시킨다. 혼합부는 상기 제 2 오에스디 데이터와 상기 변환된 알지비 데이터를 혼합하여 혼합 데이터를 발생시킨다. 선택부는 디스플레이 제어 신호를 이용하여 상기 변환된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하고, 상기 선택된 데이터를 출력한다. 디스플레이부는 상기 선택된 데이터에 상응하는 화상을 디스플레이한다. 상기 알지비 데이터를 저장하는 메모리가 존재하지 않으므로, 상기 칩의 사이즈가 줄어든다.
알지비 데이터, 오에스디

Description

데이터 디스플레이를 위한 구동 회로 및 이를 이용한 데이터 디스플레이를 위한 구동 방법{DRIVER CIRCUIT FOR DISPLAYING DATA AND METHOD OF DRIVING FOR DISPLAYING THE DATA USING THE SAME}
도 1은 본 발명의 바람직한 일 실시예에 따른 데이터 디스플레이를 위한 구동 회로의 구성을 도시한 블록도이다.
도 2는 본 발명의 바람직한 일 실시예에 따른 알지비 데이터부를 도시한 블록도이다.
도 3a는 본 발명의 바람직한 일 실시예에 따른 오에스디 데이터부를 도시한 블록도이다.
도 3b는 본 발명의 바람직한 일 실시예에 따른 제 1 오에스디 데이터를 도시한 개략적인 블록도이다.
도 4는 본 발명의 바람직한 일 실시예에 따른 선택부를 도시한 블록도이다.
도 5는 본 발명의 바람직한 일 실시예에 따른 데이터 디스플레이를 위한 구동 회로의 화상 디스플레이 과정을 도시한 개략적인 평면도이다.
도 6은 본 발명의 바람직한 일 실시예에 따른 화상 디스플레이 과정의 신호 흐름을 도시한 개략적인 평면도이다.
도 7은 본 발명의 바람직한 일 실시예에 따른 오에스디 디스플레이 과정을 도시한 순서도이다.
도 8은 본 발명의 바람직한 일 실시예에 따른 상세한 오에스디 디스플레이 과정을 도시한 순서도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 알지비 데이터부 30 : 오에스디 데이터부
50 : 혼합부 70 : 선택부
90 : 디스플레이부
본 발명은 데이터 디스플레이를 위한 구동 회로 및 이를 이용한 데이터 디스플레이를 위한 구동 방법에 관한 것으로, 더욱 상세하게는 칩 사이즈를 줄일 수 있는 데이터 디스플레이를 위한 구동 회로 및 이를 이용한 데이터 디스플레이를 위한 구동 방법에 관한 것이다.
데이터 디스플레이를 위한 구동 회로는 알지비 데이터뿐만 아니라 오에스디 데이터에 상응하는 화상을 디스플레이하는 회로를 의미한다. 종래의 데이터 디스플레이를 위한 구동 회로는 상기 알지비 데이터를 저장하는 알지비 메모리와 상기 오 에스디 데이터를 저장하는 오에스디 모메리를 각기 가지고 있었다. 상기 알지비 메모리의 사이즈는 다른 부분과 비교하여 상대적으로 크다.
모발일용 LDI 드라이버 칩에 사용되는 경우, 상기 데이터 디스플레이를 위한 구동 회로는 칩의 사이즈가 중요하다.
종래의 오에스디 디스플레이 회로가 상기 알지비 메모리를 포함하고 있으므로, 종래의 데이터 디스플레이를 위한 구동 회로를 포함하는 상기 칩의 사이즈가 컸다. 그러므로, 종래의 데이터 디스플레이를 위한 구동 회로는 소형화가 요구되는 상기 모발일용 LDI 드라이버 칩에는 적합하지 않았다.
그러므로, 상기 알지비 데이터 및 상기 오에스디 데이터에 상응하는 화상을 디스플레이하면서 상기 칩의 사이즈를 줄일 수 있는 데이터 디스플레이를 위한 구동 회로가 요구된다. 특히, 상기 모바일용 LDI 드라이버 칩에 적합한 오데이터 디스플레이를 위한 구동 회로가 요구된다.
본 발명의 제 1 목적은 알지비 데이터 및 오에스디 데이터에 상응하는 화상을 디스플레이하면서 칩의 사이즈를 줄일 수 있는 데이터 디스플레이를 위한 구동 방법을 제공하는 것이다.
본 발명의 제 2 목적은 상기 데이터 디스플레이를 위한 구동 방법을 수행하는데 특히 적합한 위상 비교기를 제공하는 것이다.
삭제
본 발명의 오에스디 디스플레이 장치는 알지비 데이터를 저장하는 메모리를 포함하고 있지 않으므로, 칩의 사이즈를 줄일 수 있다.
이하에서는 첨부된 도면을 참조하여 본 발명에 따른 데이터 디스플레이를 위한 구동 회로 및 이를 이용한 데이터 디스플레이를 위한 구동 방법의 바람직한 실시예를 자세히 설명하도록 한다.
도 1은 본 발명의 바람직한 일 실시예에 따른 데이터 디스플레이를 위한 구동 회로의 구성을 도시한 블록도이다.
도 1을 참조하면, 본 발명의 데이터 디스플레이를 위한 구동 회로는 알지비 데이터부(10), 오에스디 데이터부(30), 혼합부(50), 선택부(70) 및 디스플레이부(90)를 포함한다.
오에스디(on screen display, 이하 "OSD"라 함) 디스플레이 회로는 알지비 데이터에 상응하는 화상을 디스플레이할 뿐만 아니라 오에스디 데이터에 상응하는 화상을 디스플레이할 수 있는 회로를 의미한다. 즉, 상기 데이터 디스플레이를 위한 구동 회로는 상기 알지비 데이터에 상응하는 화상 위에 상기 오에스디 데이터에 상응하는 화상을 디스플레이한다.
일반적으로, 상기 알지비 데이터는 알지비 인터페이스(RGB interface)를 통하여 제공된다. 반면에, 상기 오에스디 데이터는 마이크로 처리부(microprocessing unit, 이하 "MPU"라 함, 미도시) 인터페이스를 통하여 제공된다. 이는 동영상 데이터와 같이 용량이 큰 상기 알지비 데이터를 효율적으로 처리하기 위한 것이다.
본 발명의 일 실시예에 따른 데이터 디스플레이를 위한 구동 회로는 모바일용 LDI 드라이버 칩에 사용될 수 있다.
알지비 데이터부(10)는 제 1 알지비(RGB) 데이터를 수신하고, 상기 수신된 제 1 알지비 데이터를 라인 단위의 데이터로 변환한다. 예를 들어, 알지비 데이터부(10)가 640 픽셀에 상응하는 데이터를 가지는 상기 제 1 알지비 데이터를 수신하고, 화면의 한 라인이 320 픽셀인 경우, 알지비 데이터부(10)는 640 픽셀에 상응하는 데이터를 가지는 상기 제 1 알지비 데이터를 2라인(320×2)의 데이터로 변환한다. 이하, 상기 라인 단위로 변환된 데이터를 제 2 알지비 데이터라 하겠다.
이하, 상기 화면의 크기를 320×데이터×240으로 하겠다. 즉, 상기 화면은 320픽셀이고, 240라인이다.
상기 제 1 알지비 데이터는 레드에 상응하는 데이터, 그린에 해당하는 데이터 및 블루에 해당하는 데이터를 포함한다. 본 발명의 일 실시예에 따른 상기 제 1 알지비 데이터는 픽셀당 18비트일 수 있다. 즉, 상기 레드에 상응하는 데이터는 6비트이고, 상기 그린에 해당하는 데이터는 6비트이며, 상기 블루에 상응하는 데이터는 6비트이다.
상기 제 2 알지비 데이터는 레드에 상응하는 데이터, 그린에 해당하는 데이 터 및 블루에 해당하는 데이터를 포함한다.
알지비 데이터부(10)는 상기 제 2 알지비 데이터를 혼합부(50) 및 선택부(70)에 전송한다.
본 발명의 일 실시예에 따른 알지비 데이터부(10)는 메모리를 포함하고 있지 않다. 그러므로, 본 발명의 데이터 디스플레이를 위한 구동 회로는 칩 사이즈를 종래의 데이터 디스플레이를 위한 구동 회로보다 줄일 수 있다.
오에스디 데이터부(30)는 제 1 오에스디 데이터를 수신하고, 상기 수신된 제 1 오에스디 데이터를 저장장치에 저장한다. 또한, 오에스디 데이터부(30)는 상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 제 2 오에스디 데이터를 발생시킨다. 예를 들어, 오에스디 데이터부(30)가 640 픽셀에 상응하는 데이터를 가지는 상기 제 1 오에스디 데이터를 수신하고, 화면의 한 라인이 320 픽셀인 경우, 오에스디 데이터부(30)는 640 픽셀에 상응하는 데이터를 가지는 상기 제 1 오에스디 데이터를 라인 단위로 리드하여 2라인을 가지는 상기 제 2 오에스디 데이터를 발생시킨다.
오에스디 데이터부(30)는 상기 저장장치를 포함한다. 상기 저장장치는 오에스디 데이터를 저장하는 오에스디 메모리일 수 있다. 상기 오에스디 메모리는 종래의 데이터 디스플레이를 위한 구동 회로의 기본 메모리(상기 알지비 데이터를 저장하는 메모리)에 비하여 크기가 작다.
본 발명의 일 실시예에 따른 상기 제 1 오에스디 데이터는 상기 제 1 알지비 데이터와 같은 비트인 픽셀당 18비트일 수 있다. 즉, 상기 레드에 상응하는 데이터 는 6비트이고, 상기 그린에 해당하는 데이터는 6비트이며, 상기 블루에 상응하는 데이터는 6비트이다.
혼합부(50)는 상기 제 2 알지비 데이터 및 상기 제 2 오에스디 데이터를 이용하여 혼합 데이터를 발생시킨다. 상세하게는, 상기 제 2 오에스디 데이터에 포함된 혼합 비율 정보에 따라 상기 제 2 알지비 데이터와 상기 제 2 오에스디 데이터를 혼합한다. 본 발명의 일 실시예에 따른 혼합부(50)는 상기 제 2 알지비 데이터와 상기 제 2 오에스디 데이터를 알파 블렌딩(α-blending)한다.
본 발명의 일 실시예에 따르면, 상기 제 2 알지비 데이터, 상기 제 2 오에스디 데이터 및 상기 혼합 데이터의 비트수는 실질적으로 동일하다.
선택부(70)는 디스플레이 제어 신호를 이용하여 상기 제 2 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택한다. 또한, 선택부(70)는 상기 선택된 데이터를 디스플레이부(90)에 전송한다. 상세하게는, 본 발명의 일 실시예에 따르면, 선택부(70)는 상기 MPU로부터 제공된 선택에 대한 정보를 가지는 상기 디스플레이 제어 신호를 이용한다.
상기 제 1 오에스디 데이터에 상응하는 화상이 디스플레이되어야 하는 경우, 상기 MPU(미도시)는 상기 디스플레이 제어 신호를 선택부(70)에 전송하여 선택부(70)가 상기 혼합 데이터를 선택하게 한다. 반면에, 상기 제 1 알지비 데이터에 상응하는 화상이 디스플레이되어야 하는 경우, 상기 MPU는 상기 디스플레이 제어 신호를 선택부(70)에 전송하여 선택부(70)가 상기 제 2 알지비 데이터를 선택하게 한다.
디스플레이부(90)는 선택부(70)에 의해 선택된 상기 데이터에 상응하는 화상을 디스플레이한다.
본 발명의 데이터 디스플레이를 위한 구동 회로는 종래의 데이터 디스플레이를 위한 구동 회로와 비교하여 상기 제 1 알지비 데이터를 저장하는 메모리를 가지고 있지 않다. 그러므로, 상기 데이터 디스플레이를 위한 구동 회로를 포함하는 칩의 사이즈가 줄어든다.
도 2는 본 발명의 바람직한 일 실시예에 따른 알지비 데이터부를 도시한 블록도이다.
도 2를 참조하면, 알지비 데이터부(10)는 라인 제어부(100) 및 알지비 라인부(120)를 포함한다.
라인 제어부(100)는 상기 제 1 알지비 데이터를 라인 단위의 데이터로 변환시키는 라인 제어 신호를 알지비 라인부(120)에 전송한다. 본 발명의 일 실시예에 따른 라인 제어부(100)는 쉬프트 레지스터일 수 있다. 또한, 본 발명의 일 실시예에 따른 상기 라인 제어 신호는 복수의 클록 신호들을 포함할 수 있다.
알지비 라인부(120)는 상기 라인 제어 신호를 이용하여 상기 제 1 알지비 데이터를 상기 제 2 알지비 데이터로 변환한다. 본 발명의 일 실시예에 따른 알지비 라인부(120)는 복수의 래치들을 포함할 수 있다.
예를 들어, 알지비 라인부(120)가 320개의 래치들을 포함하는 경우, 라인 제어부(100)는 320개의 클록 신호들을 포함하는 상기 라인 제어 신호를 발생시킨다. 알지비 라인부(120)는 상기 클록 신호들에 상응하여 상기 제 1 알지비 데이터 중 320개의 데이터를 상기 래치들에 저장한다. 상기 모든 래치들이 각기 상기 제 1 알지비 데이터를 저장하는 경우, 한 라인의 데이터를 발생시킨다. 그런 후, 알지비 라인부(120)는 상기 제 1 알지비 데이터중 321번째 데이터부터 320개의 데이터를 상기 래치들에 저장하여 다른 라인의 데이터를 발생시킨다. 알지비 라인부(120)는 상기 과정들을 반복하여 상기 제 1 알지비 데이터를 상기 제 2 알지비 데이터로 변환한다.
도 3a는 본 발명의 바람직한 일 실시예에 따른 오에스디 데이터부를 도시한 블록도이다.
도 3a를 참조하면, 오에스디 데이터부(30)는 오에스디 메모리(200) 및 오에스디 라인부(220)를 포함한다.
오에스디 메모리(200)는 상기 제 1 오에스디 데이터를 저장한다.
오에스디 라인부(220)는 오에스디 메모리(200)로부터 상기 제 1 오에스디 데이터를 라인 단위로 리드하여 상기 제 2 오에스디 데이터를 발생시킨다.
예를 들어, 상기 화면이 320 픽셀인 경우, 오에스디 라인부(220)는 오에스디 메모리(200)로부터 상기 제 1 오에스디 데이터 중 320개의 데이터를 리드하여 한 라인의 데이터를 발생시킨다. 그런 후, 오에스디 라인부(220)는 오에스디 메모리(200)로부터 상기 제 1 오에스디 데이터 중 321번째 데이터로부터 320개의 데이터를 리드하여 다른 라인의 데이터를 발생시킨다. 오에스디 데이터부(30)는 상기 과정들을 반복하여 상기 제 1 오에스디 데이터를 이용하여 상기 제 2 오에스디 데이터를 발생시킨다.
도 3b는 본 발명의 바람직한 일 실시예에 따른 제 1 오에스디 데이터를 도시한 개략적인 블록도이다.
도 3b를 참조하면, 본 발명의 일 실시예에 따른 상기 제 1 오에스디 데이터는 픽셀당 18비트를 가지는 데이터를 포함하고 있다. 상기 제 1 오에스디 데이터는 상기 18비트 중 3비트에 상응하는 혼합 비율에 대한 정보를 가지는 상기 혼합 비율 정보와 상기 레드, 그린 및 블루에 상응하는 15비트 데이터를 포함하고 있다. 상세하게는, 상기 제 1 오에스디 데이터는 상기 혼합 비율 정보를 3비트를 가지는 데이터로 포함할 수도 있고, 1비트를 가지는 3개의 데이터로 포함할 수도 있다.
혼합부(50)는 상기 혼합 비율 정보에 따라 상기 제 2 알지비 데이터와 상기 제 2 오에스디 데이터를 혼합한다. 예를 들어, 상기 제 2 알지비 데이터와 상기 제 2 오에스디 데이터의 혼합 비율을 50%라 하자. 상기 레드에 상응하는 데이터를 예로 한 경우, 혼합부(50)는 상기 제 2 알지비 데이터에 포함된 상기 레드에 해당하는 데이터 중 최하위비트(low significant bit)에 해당하는 데이터의 비트를 제외한 나머지 5비트의 데이터와 상기 제 2 오에스디 데이터에 포함된 상기 레드에 해당하는 5비트의 데이터를 혼합한다. 또한, 혼합부(50)는 이와 같은 방식으로 상기 그린 및 상기 블루에 상응하는 데이터를 혼합하여 18비트를 가지는 상기 혼합 데이터를 발생시킨다.
본 발명의 일 실시예에 따르면, 상기 혼합 데이터는 상기 제 2 오에스디 데이터만을 포함할 수 잇다. 즉, 상기 혼합 비율이 0% 또는 100%이다.
도 4는 본 발명의 바람직한 일 실시예에 따른 선택부를 도시한 블록도이다.
도 4를 참조하면, 선택부(70)는 디스플레이 제어부(300) 및 데이터 선택부(300)를 포함한다.
디스플레이 제어부(300)는 상기 MPU로부터 상기 디스플레이 제어 신호를 수신하고, 상기 수신된 디스플레이 제어 신호를 이용하여 선택 신호를 발생시킨다. 상세하게는, 상기 제 1 오에스디 데이터에 상응하는 화상을 디스플레이해야 하는 경우, 디스플레이 제어부(300)는 상기 혼합 데이터를 선택하는 상기 선택 신호를 발생시킨다. 반면에, 상기 제 1 알지비 데이터에 상응하는 화상만을 디스플레이해야 하는 경우, 디스플레이 제어부(300)는 상기 제 2 알지비 데이터를 선택하는 상기 선택 신호를 발생시킨다.
데이터 선택부(320)는 상기 선택 신호를 이용하여 상기 제 2 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택한다.
본 발명의 일 실시예에 따른 선택부(70)는 멀티플렉서일 수 있다.
도 5는 본 발명의 바람직한 일 실시예에 따른 데이터 디스플레이를 위한 구동 회로의 화상 디스플레이 과정을 도시한 개략적인 평면도이다.
도 5에 도시된 바와 같이, RGB 가 1이고 OSD가 1인 경우, 상기 제 1 알지비 데이터와 상기 제 1 오에스디 데이터에 상응하는 화상이 디스플레이된다. 또한, 상기 RGB가 0이고 상기 OSD가 1인 경우, 상기 제 1 오에스디 데이터에 상응하는 화상이 디스플레이된다. 상기 RGB가 1이고 상기 OSD가 0인 경우, 상기 제 1 알지비 데이터에 상응하는 화상이 디스플레이된다. 상기 RGB는 상기 제 1 알지비 데이터에 상응하는 디스플레이 데이터를 의미한다. 또한, 상기 OSD는 상기 제 1 오에스디 데 이터에 상응하는 디스플레이 데이터를 의미한다.
도 6은 본 발명의 바람직한 일 실시예에 따른 화상 디스플레이 과정의 신호 흐름을 도시한 개략적인 평면도이다.
도 6에 도시된 바와 같이, 혼합부(50)는 상기 제 1 오에스디 데이터와 상기 제 1 알지비 데이터에 상응하는 상기 혼합 데이터를 발생시킨다.
제 1 영역의 경우, 디스플레이부(90)는 상기 제 1 알지비 데이터에 상응하는 화상을 디스플레이한다. 제 2 영역의 경우, 디스플레이부(90)는 상기 혼합 데이터에 상응하는 화상을 디스플레이한다. 또한, 제 3 영역의 경우, 디스플레이부(90)는 상기 제 1 알지비 데이터에 상응하는 화상을 디스플레이한다.
디스플레이부(90)는 화면 신호, 라인 신호, 픽셀 신호 및 선택부(70)에 의해 선택된 데이터를 수신한다. 상기 화면 신호는 전체 화면에 상응하는 신호이다. 상기 라인 신호는 상기 화면의 라인에 해당하는 신호이고, 상기 픽셀 신호는 상기 화면의 픽셀에 해당하는 신호이다.
상기 화면의 크기가 320×데이터×240인 경우, 한 주기의 상기 화면 신호는 240주기의 상기 라인 신호에 상응한다. 또한, 한 주기의 상기 라인 신호는 320주기의 상기 픽셀 신호에 상응한다.
디스플레이부(90)는 상기 혼합 데이터를 320픽셀에 상응하여 동기시키고, 상기 동기된 데이터를 240라인에 상응하여 동기시킨다. 그 결과, 디스플레이부(90)는 320픽셀과 240라인에 상응하는 데이터를 상기 화면에 디스플레이한다.
도 7은 본 발명의 바람직한 일 실시예에 따른 오에스디 디스플레이 과정을 도시한 순서도이다.
도 7을 참조하면, 알지비 데이터부(10)는 상기 제 1 알지비 데이터를 수신하고, 오에스디 데이터부(30)는 상기 제 1 오에스디 데이터를 수신한다(S100).
계속하여, 오에스디 데이터부(30)는 상기 수신된 제 1 오에스디 데이터를 상기 오에스디 메모리에 저장한다(S120).
이어서, 상기 제 1 오에스디 데이터에 포함된 상기 혼합 비율 정보가 검출된다(S140).
계속하여, 혼합부(50)는 상기 혼합 비율 정보에 따라 상기 제 1 알지비 데이터와 상기 제 1 오에스디 데이터에 상응하는 화상을 디스플레이한다(S160).
도 8은 본 발명의 바람직한 일 실시예에 따른 상세한 오에스디 디스플레이 과정을 도시한 순서도이다.
도 8을 참조하면, 알지비 데이터부(10)는 상기 제 1 알지비 데이터를 수신하고, 오에스디 데이터부(30)는 상기 제 1 오에스디 데이터를 수신한다(S200).
계속하여, 오에스디 데이터부(30)는 상기 수신된 제 1 오에스디 데이터를 저장한다(S220).
이어서, 알지비 데이터부(10)는 상기 제 1 알지비 데이터를 라인 단위의 데이터로 변환시킨다(S240).
계속하여, 오에스디 데이터부(30)는 상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 상기 제 2 오에스디 데이터를 발생시킨다(S260).
이어서, 혼합부(50)는 상기 제 2 알지비 데이터와 상기 제 2 오에스디 데이 터를 혼합하여 상기 혼합 데이터를 발생시킨다(S280).
계속하여, 선택부(70)는 상기 제 2 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택한다(S300).
이어서, 선택부(70)에 의해 선택된 신호가 혼합 데이터인지의 여부가 판단된다(S320).
계속하여, 상기 선택된 신호가 상기 혼합 데이터가 아닌 경우, 디스플레이부(90)는 상기 제 2 알지비 데이터에 상응하는 화상을 디스플레이한다(S340).
이어서, 상기 선택된 신호가 상기 혼합 데이터인 경우, 디스플레이부(90)는 상기 혼합 데이터에 상응하는 화상을 디스플레이한다(S360).
상기한 본 발명의 바람직한 실시예는 예시의 목적을 위해 개시된 것이고, 본 발명에 대한 통상의 지식을 가지는 당업자라면 본 발명의 사상과 범위 안에서 다양한 수정, 변경, 부가가 가능할 것이며, 이러한 수정, 변경 및 부가는 하기의 특허청구범위에 속하는 것으로 보아야 할 것이다.
이상에서 설명한 바와 같이, 본 발명에 따른 데이터 디스플레이를 위한 구동 회로는 알지비 데이터를 저장하는 메모리를 포함하고 있지 않으므로, 상기 오에스디 디스플레이 회로를 포함하는 칩의 사이즈가 줄어들 수 있는 장점이 있다.
아울러, 본 발명에 따른 데이터 디스플레이를 위한 구동 회로 및 이를 이용 한 데이터 디스플레이를 위한 구동 방법은 알지비 데이터를 저장하지 않고 화상을 디스플레이하므로, 알지비 데이터 및 오에스디 데이터에 상응하는 화상을 실시간적으로 디스플레이할 수 있는 장점이 있다.

Claims (28)

  1. 알지비 데이터를 수신하고, 상기 수신된 알지비 데이터를 라인 단위의 데이터로 변환하는 알지비 데이터부;
    제 1 오에스디 데이터를 수신하고, 상기 수신된 제 1 오에스디 데이터를 저장하며, 상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 라인 단위의 데이터인 제 2 오에스디 데이터를 발생시키는 오에스디 데이터부;
    상기 제 2 오에스디 데이터와 상기 변환된 알지비 데이터를 혼합하여 혼합 데이터를 발생시키는 혼합부; 및
    디스플레이 제어 신호를 이용하여 상기 변환된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하고, 상기 선택된 데이터를 출력하는 선택부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  2. 제 1 항에 있어서, 상기 선택된 데이터에 상응하는 화상을 디스플레이하는 디스플레이부를 더 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  3. 제 1 항에 있어서, 상기 알지비 데이터부는,
    상기 알지비 데이터를 라인 단위의 데이터로 변환시키는 라인 제어 신호를 발생시키는 라인 제어부; 및
    상기 라인 제어 신호 및 상기 알지비 데이터를 이용하여 상기 변환된 알지비 데이터를 발생시키는 알지비 라인부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  4. 제 3 항에 있어서, 상기 라인 제어부는 쉬프트 레지스터인 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  5. 제 4 항에 있어서, 상기 라인 제어 신호는 복수의 클록 신호들을 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  6. 제 4 항에 있어서, 상기 알지비 라인부는 복수의 래치들을 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  7. 제 6 항에 있어서, 상기 각 클록 신호들은 상기 래치들에 각기 대응하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  8. 제 1 항에 있어서, 상기 오에스디 데이터부는,
    상기 제 1 오에스디 데이터를 저장하는 오에스디 메모리부; 및
    상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하는 오에스디 라인부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  9. 제 1 항에 있어서, 상기 선택부는,
    상기 디스플레이 제어 신호를 이용하여 상기 변환된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하는 선택 신호를 발생시키는 디스플레이 제어부; 및
    상기 선택 신호를 이용하여 상기 변환된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하고, 상기 선택된 데이터를 발생시키는 데이터 선택부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  10. 제 1 항에 있어서, 상기 알지비 데이터는 18비트인 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  11. 제 10 항에 있어서, 상기 제 2 오에스디 데이터는 18비트인 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  12. 제 11 항에 있어서, 상기 제 1 오에스디 데이터는 상기 변환된 알지비 데이터와 상기 제 2 오에스디 데이터의 혼합 비율에 대한 정보를 가지는 3비트의 혼합 비율 정보를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  13. 제 12 항에 있어서, 상기 혼합 데이터의 비트수는 18비트인 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  14. 알지비 데이터를 수신하고, 복수의 클록 신호들을 이용하여 상기 수신된 알지비 데이터를 라인 단위로 래치시키고, 상기 래치된 알지비 데이터를 발생시키는 알지비 데이터부;
    제 1 오에스디 데이터를 수신하고, 상기 수신된 제 1 오에스디 데이터를 이용하여 라인 단위의 데이터인 제 2 오에스디 데이터를 발생시키는 오에스디 데이터부;
    상기 래치된 알지비 데이터와 상기 제 2 오에스디 데이터를 혼합하여 혼합 데이터를 발생시키는 혼합부; 및
    디스플레이 제어 신호를 이용하여 상기 래치된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하고, 상기 선택된 데이터를 출력하는 선택부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  15. 제 14 항에 있어서, 상기 선택된 데이터에 상응하는 화상을 디스플레이하는 디스플레이부를 더 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  16. 제 14 항에 있어서, 상기 알지비 데이터부는,
    상기 클록 신호들을 발생시키는 라인 제어부; 및
    상기 클록 신호들을 이용하여 상기 알지비 데이터를 라인 단위로 래치시키는 알지비 라인부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  17. 제 14 항에 있어서, 상기 오에스디 데이터부는,
    상기 수신된 제 1 오에스디 데이터를 저장하는 오에스디 메모리; 및
    상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 상기 제 2 오에스디 데이터를 발생시키는 오에스디 라인부를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 회로.
  18. 알지비 데이터를 수신하는 단계;
    상기 수신된 알지비 데이터를 라인 단위의 데이터로 변환하는 단계;
    제 1 오에스디 데이터를 수신하는 단계;
    상기 수신된 제 1 오에스디 데이터를 저장하는 단계;
    상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 제 2 오에스디 데이터를 발생시키는 단계;
    상기 변환된 알지비 데이터와 상기 제 2 오에스디 데이터를 혼합하여 혼합 데이터를 발생시키는 단계; 및
    디스플레이 제어 신호를 이용하여 상기 변환된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하는 단계를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  19. 제 18 항에 있어서, 상기 선택된 데이터에 상응하는 화상을 디스플레이하는 단계를 더 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  20. 제 18 항에 있어서, 상기 알지비 데이터는 18비트인 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  21. 제 20 항에 있어서, 상기 알지비 데이터는 레드에 상응하는 6비트의 데이터, 그린에 상응하는 6비트의 데이터 및 블루에 상응하는 6비트의 데이터를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  22. 제 19 항에 있어서, 상기 제 2 오에스디 데이터는 18비트인 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  23. 제 21 항에 있어서, 상기 변환된 알지비 데이터와 상기 제 2 오에스디 데이터의 혼합 비율에 대한 정보를 가지는 3비트의 혼합 비율 정보를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  24. 제 23 항에 있어서, 상기 혼합 데이터는 18비트인 것을 특징으로 하는 데이 터 디스플레이를 위한 구동 방법.
  25. 제 18 항에 있어서, 상기 변환하는 단계는,
    상기 알지비 데이터를 라인 단위의 데이터로 변환시키는 라인 제어 신호를 발생시키는 단계; 및
    상기 라인 제어 신호 및 상기 알지비 데이터를 이용하여 상기 변환된 알지비 데이터를 발생시키는 단계를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  26. 제 25 항에 있어서, 상기 라인 제어 신호는 복수의 클록 신호들을 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  27. 알지비 데이터를 수신하는 단계;
    복수의 클록 신호들을 이용하여 상기 수신된 알지비 데이터를 라인 단위로 래치시키는 단계;
    상기 래치된 알지비 데이터를 발생시키는 단계;
    제 1 오에스디 데이터를 수신하는 단계;
    상기 수신된 제 1 오에스디 데이터를 저장하는 단계;
    상기 저장된 제 1 오에스디 데이터를 라인 단위로 리드하여 제 2 오에스디 데이터를 발생시키는 단계;
    상기 래치된 알지비 데이터와 상기 제 2 오에스디 데이터를 혼합하여 혼합 데이터를 발생시키는 단계; 및
    디스플레이 제어 신호를 이용하여 상기 래치된 알지비 데이터와 상기 혼합 데이터 중 하나의 데이터를 선택하는 단계를 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
  28. 제 27 항에 있어서, 상기 선택된 데이터에 상응하는 화상을 디스플레이하는 단계를 더 포함하는 것을 특징으로 하는 데이터 디스플레이를 위한 구동 방법.
KR1020030065636A 2003-09-22 2003-09-22 데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법 KR100545855B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020030065636A KR100545855B1 (ko) 2003-09-22 2003-09-22 데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법
US10/827,931 US7295219B2 (en) 2003-09-22 2004-04-20 Display driver chips and methods having reduced storage of image data and/or on-screen display (OSD) data
TW093114702A TWI316183B (en) 2003-09-22 2004-05-25 Display driver chips and methods having reduced storage of image data and/or on-screen display (osd) data
CNB2004100620602A CN100550093C (zh) 2003-09-22 2004-06-28 具有减少数据存储和/或屏上数据的显示器驱动芯片和方法
JP2004262142A JP2005099796A (ja) 2003-09-22 2004-09-09 イメージデータ及び/又はosdデータの保存空間節約型ディスプレイ駆動チップ、及びその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030065636A KR100545855B1 (ko) 2003-09-22 2003-09-22 데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법

Publications (2)

Publication Number Publication Date
KR20050029385A KR20050029385A (ko) 2005-03-28
KR100545855B1 true KR100545855B1 (ko) 2006-01-24

Family

ID=34309486

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030065636A KR100545855B1 (ko) 2003-09-22 2003-09-22 데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법

Country Status (4)

Country Link
US (1) US7295219B2 (ko)
KR (1) KR100545855B1 (ko)
CN (1) CN100550093C (ko)
TW (1) TWI316183B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI308308B (en) * 2005-08-12 2009-04-01 Au Optronics Corp Driving circuits and driving modules, display systems and electronic devices using the same
KR101041178B1 (ko) * 2008-05-21 2011-06-13 삼성전자주식회사 전자기기에서 영상 녹화 방법 및 장치
JP5408906B2 (ja) * 2008-05-28 2014-02-05 キヤノン株式会社 画像処理装置
US8264612B2 (en) * 2009-09-10 2012-09-11 Ali Corporation Method of raster-scan search for multi-region on-screen display and system using the same
KR102549463B1 (ko) * 2016-08-30 2023-06-30 삼성전자주식회사 이미지 처리 방법 및 이를 지원하는 전자 장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5640502A (en) * 1994-08-05 1997-06-17 Thomson Consumer Electronics, Inc. Bit-mapped on-screen-display device for a television receiver
US6351292B1 (en) * 1996-10-16 2002-02-26 Thomson Licensing S.A. Apparatus and method for generating on-screen-display messages using line doubling
JPH1145081A (ja) * 1997-07-24 1999-02-16 Mitsubishi Electric Corp オンスクリーンディスプレイ装置および画像表示方法
USRE38954E1 (en) * 1997-09-26 2006-01-31 Matsushita Electric Industrial Co., Ltd. Television signal processor that is operable to generate a television signal broadcast waves with a plurality of different broadcast standards
JP2000224477A (ja) * 1999-02-02 2000-08-11 Matsushita Electric Ind Co Ltd 映像表示装置および方法
WO2001054400A1 (en) * 2000-01-24 2001-07-26 Matsushita Electric Industrial Co., Ltd. Image synthesizing device, recorded medium, and program

Also Published As

Publication number Publication date
CN100550093C (zh) 2009-10-14
CN1601586A (zh) 2005-03-30
US20050062754A1 (en) 2005-03-24
KR20050029385A (ko) 2005-03-28
US7295219B2 (en) 2007-11-13
TW200512586A (en) 2005-04-01
TWI316183B (en) 2009-10-21

Similar Documents

Publication Publication Date Title
US6664970B1 (en) Display apparatus capable of on-screen display
JP3385135B2 (ja) オン・スクリーン・ディスプレイ装置
US6380944B2 (en) Image processing system for processing image data in a plurality of color modes
JPS63282790A (ja) 表示制御装置
JPH08202318A (ja) 記憶性を有する表示装置の表示制御方法及びその表示システム
US5479184A (en) Videotex terminal system using CRT display and binary-type LCD display
JP4263190B2 (ja) 映像合成回路
US20070057961A1 (en) Data transfer apparatus
US20020039105A1 (en) Color display driving apparatus in a portable mobile telephone with color display unit
KR100545855B1 (ko) 데이터 디스플레이를 위한 구동 회로 및 이를 이용한데이터 디스플레이를 위한 구동 방법
US6928118B1 (en) Device and method for displaying video
US5867137A (en) Display control device and method for generating display data to display images in gray scale
CA2017600C (en) Apparatus for superimposing character patterns in accordance with dot-matrix on video signals
US6327005B1 (en) Display device and method in digital TV
EP0593157B1 (en) Image processing apparatus
US20030160748A1 (en) Display control circuit, semiconductor device, and portable device
JPH08137444A (ja) 液晶マルチスキャン表示方法及びその装置
JP3986038B2 (ja) 信号処理装置
KR100468696B1 (ko) 2차원프린지검출및라인별색상표시기능을갖는온스크린디스플레이장치및방법
US20060221089A1 (en) Memory controller, image processing controller, and electronic instrument
US6710779B2 (en) Image conversion apparatus for converting a screen signal
JP2001169311A (ja) 画像比較装置
KR100252648B1 (ko) 그래픽스시스템및그래픽스드로잉방법
KR19990000156A (ko) 그래픽 osd 장치
JPH02251780A (ja) レーダ表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130102

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140103

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee