KR100518369B1 - 컴퓨터 시스템 전원을 차단하지 않고 컴퓨터 시스템 버스에이전트를 분리하거나 설치하는 방법 및 장치 - Google Patents

컴퓨터 시스템 전원을 차단하지 않고 컴퓨터 시스템 버스에이전트를 분리하거나 설치하는 방법 및 장치 Download PDF

Info

Publication number
KR100518369B1
KR100518369B1 KR10-2003-7002488A KR20037002488A KR100518369B1 KR 100518369 B1 KR100518369 B1 KR 100518369B1 KR 20037002488 A KR20037002488 A KR 20037002488A KR 100518369 B1 KR100518369 B1 KR 100518369B1
Authority
KR
South Korea
Prior art keywords
bus agent
presence detection
detection signal
replaceable
bus
Prior art date
Application number
KR10-2003-7002488A
Other languages
English (en)
Other versions
KR20030029143A (ko
Inventor
헤이콕매튜
셀프키이스
Original Assignee
인텔 코오퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코오퍼레이션 filed Critical 인텔 코오퍼레이션
Publication of KR20030029143A publication Critical patent/KR20030029143A/ko
Application granted granted Critical
Publication of KR100518369B1 publication Critical patent/KR100518369B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Hardware Redundancy (AREA)
  • Power Sources (AREA)
  • Multi Processors (AREA)
  • Small-Scale Networks (AREA)

Abstract

시스템의 전원을 차단하지 않고, 분리 또는 설치할 수 있는 교체가능 에이전트를 포함하는 컴퓨터 시스템의 일실시예는 고정 버스 에이전트 및 교체가능 버스 에이전트를 포함한다. 고정 버스 에이전트 및 교체가능 버스 에이전트는 존재 검출 신호, 동기화 신호 및 데이터 버스에 의해 함께 전기적으로 연결된다. 존재 검출 신호의 표명해제는 교체가능한 버스 에이전트가 접속해제되어, 더 이상 고정 버스 에이전트에 전기적으로 연결되지 않는다는 것을 고정 버스 에이전트에 지시한다. 고정 버스 에이전트는 그 출력을 3상 출력하고, 또한 잠재적인 무효 데이터가 고정 버스 에이전트의 코어 회로로 전달되는 것을 방지한다. 존재 검출 신호의 표명은 교체가능 버스 에이전트가 고정 버스 에이전트에 전기적으로 연결되었음을 고정 버스 에이전트에 지시한다. 존재 검출 신호의 표명에 응답하여, 고정 버스 에이전트 및 교체가능 버스 에이전트가 리셋 주기로 진입한다. 리셋 주기 후에 각 버스 에이전트가 서로 다른 에이전트와 통신하도록 준비된 경우, 고정 버스 에이전트 및 교체가능 버스 에이전트는, 각각이 데이터 버스를 통해 통신을 시작할 준비가 되었음을 동기화 신호를 통해 서로에게 신호한다.

Description

컴퓨터 시스템 전원을 차단하지 않고 컴퓨터 시스템 버스 에이전트를 분리하거나 설치하는 방법 및 장치{METHOD AND APPARATUS FOR REMOVING AND INSTALLING A COMPUTER SYSTEM BUS AGENT WITHOUT POWERING DOWN THE COMPUTER SYSTEM}
본 발명은 컴퓨터 시스템 분야에 관한 것으로, 특히, 컴퓨터 시스템이 전원을 공급받으면서 버스 에이전트를 분리하거나 설치하는 것에 관한 것이다.
서버 컴퓨터 시스템은 거의 일정하게 기능할 필요가 있다. 서버 시스템은 가능한 한 큰 시간 비율로 동작할 수 있게 하는 것이 중요하다. 서버 컴퓨터 시스템의 서브시스템이 고장나면, 서버는 통상적으로 전원이 차단되고, 전문가가 고장난 서브시스템을 분리하고 기능(functional) 서브시스템을 설치한다. 이러한 유지 보수를 필요로 하는 서브시스템의 형태들은 프로세서, 주변 구성요소, 메모리 장치, 메모리 컨트롤러 및 그 밖의 서브시스템 형태를 포함할 수 있다. 서브시스템의 분리 및 설치는 고장이 검출될 때마다 발생할 수 있거나, 또는 유지 보수가 규칙적인 스케줄에 따라 발생할 수 있다. 어떤 경우라도, 서버의 전원 차단은 서버를 일정 시간 주기동안 이용할 수 없도록 만드는 결과를 초래한다. 이러한 이용 불가능한 주기는 많은 경우에 중요한 네트워크 서비스를 방해할 수 있기 때문에 바람직하지 않다.
도1은 양방향 버스 포트, 동기화 회로, 초기화 회로 및 코어 로직 회로를 포함하는 버스 에이전트의 일실시예를 도시한 블록도.
도2는 고정 서브시스템 및 교체가능 서브시스템을 포함하는 컴퓨터 시스템의 일실시예를 도시한 블록도.
도3은 고정 서브시스템 및 교체가능 서브시스템을 포함하는 컴퓨터 시스템의 다른 실시예를 도시한 블록도.
도4는 교체가능 버스 에이전트를 분리하기 위한 방법의 일실시예를 도시한 순서도.
도5는 교체가능 버스 에이전트를 설치하기 위한 방법의 일실시예를 도시한 순서도.
시스템의 전원을 차단하지 않고, 분리 또는 설치할 수 있는 분리가능한(removable) 에이전트를 포함하는 컴퓨터 시스템의 일실시예는 고정 버스 에이전트(fixed bus agent) 및 교체가능 버스 에이전트(replaceable bus agent)를 포함한다. 고정 버스 에이전트 및 교체가능 버스 에이전트는 존재 검출 신호(presence detect signal), 동기화 신호 및 데이터 버스에 의해 함께 전기적으로 연결된다. 여기서 사용된 "고정 버스 에이전트"라는 용어는 교체가능 버스 에이전트의 분리 또는 설치 동안에 전력 공급을 지속하는 모든 버스 에이전트를 포함하는 의미이다.
교체가능 버스 에이전트의 분리에 있어서, 존재 검출 신호의 표명해제(deassertion)는 교체가능한 버스 에이전트가 접속해제되어, 더 이상 고정 버스 에이전트에 전기적으로 연결되지 않는다는 것을 고정 버스 에이전트에 지시한다. 그러면, 고정 버스 에이전트는 그 출력을 3상 출력하고(tri-states), 또한, 잠재적인 무효 데이터가 고정 버스 에이전트의 코어 회로로 전달되는 것을 방지한다. 잠재적인 무효 데이터는 교체가능 버스 에이전트의 접속해제에 의해 초래될 수 있는 데이터상의 노이즈의 결과로서 발생한다.
교체가능 버스 에이전트의 설치에 있어서, 존재 검출 신호의 표명은 교체가능 버스 에이전트가 고정 버스 에이전트에 전기적으로 연결되었음을 고정 버스 에이전트에 지시한다. 존재 검출 신호의 표명에 응답하여, 고정 버스 에이전트 및 교체가능 버스 에이전트는 초기화 프로세스를 시작한다. 각 버스 에이전트가 다른 에이전트와 통신하도록 준비된 경우, 고정 버스 에이전트 및 교체가능 버스 에이전트는, 각각이 데이터 버스를 통해 통신을 시작할 준비가 되었음을 동기화 신호를 통해 서로에게 신호한다. 교체가능 버스 에이전트는 교체가능 버스 에이전트의 전원이 안정될 때까지 존재 검출 신호 표명을 인식할 수 없기 때문에, 고정 버스 에이전트는 교체가능 버스 에이전트보다 먼저 통신을 시작할 준비를 할 수 있다.
도1은 버스 에이전트(100)의 블록도이다. 버스 에이전트(100)는 프로세서, 주변 장치, 메모리 컨트롤러, 메모리 장치, 또는 그 밖의 컴퓨터 서브시스템 형태일 수 있다. 버스 에이전트(100)는 양방향 버스(170)에 연결된 양방향 포트를 포함한다. 양방향 버스(170)는 2개의 버스 에이전트가 버스를 통해 동시에 데이터를 전송할 수 있는 동시 양방향 버스(simultaneous bi-directional bus)일 수 있다. 다른 형태의 버스를 사용하는 다른 구현예도 가능하다.
버스 에이전트(100)는 동기화 신호(Sync)(180)에 연결되는 동기화 회로(120)를 더 포함하고, 또한, 존재 검출 신호(Present)(190)에 연결되는 초기화 회로(130)를 포함한다. 버스 에이전트는 추가로 코어 로직 회로(140)를 포함한다.
버스 에이전트(100)는 (컴퓨터 시스템이 동작하는 동안 항상 전력이 공급되는) 고정 버스 에이전트 또는 교체가능 버스 에이전트로 구현될 수 있다. 버스 에이전트(100)가 고정 버스 에이전트로 구현되는 경우, 존재 검출 신호(Present)(190)가 표명되지 않으면, 양방향 포트(110)는 그 출력을 3상 출력한다. 또한, 양방향 포트(110)로부터 어떤 데이터도 코어 로직(140)으로 전달되지 않는다. 또한, 동기화 회로(120)는 표명해제(deasserted) 상태를 나타내는 논리 전압 레벨로 동기화 신호(180)를 풀링(pulling)한다.
버스 에이전트(100)가 고정 버스 에이전트이고, 교체가능 버스 에이전트가 고정 버스 에이전트에 연결되어 있음을 나타내는 존재 검출 신호(Present)(190)가 표명된 경우, 초기화 회로(130)는 재-초기화(re-initialization) 프로세스를 시작한다. 소정의 리셋 주기 후에, 동기 회로(120)는 표명 상태를 나타내는 논리 전압 레벨로 동기화 신호(Sync)(180)를 풀링함으로써, 교체가능 버스 에이전트와의 통신을 시도한다.
버스 에이전트(100)가 교체가능 버스 에이전트로 구현된 경우, 존재 검출 신호(Present)(190)가 표명되면, 초기화 프로세스가 시작된다. 교체가능 버스 에이전트와 다음의 초기화 주기에서 전력이 안정화된 후에, 동기화 회로(120)는, 표명 상태를 나타내는 논리 전압 레벨로 동기화 신호(Sync)(180)를 풀링함으로써, 고정 버스 에이전트와의 통신을 시도한다. 고정 버스 에이전트 및 교체가능 버스 에이전트 모두가 표명 상태로 동기화 신호(Sync)(180)를 풀링하는 경우에만, 동기화 신호(180)가 표명되고, 각 버스 에이전트는 다른 버스 에이전트가 양방향 버스(170)를 통해 통신을 시작할 준비가 되었음을 알 수 있다.
도2는 고정 서브시스템(200) 및 교체가능 서브시스템(220)을 포함하는 컴퓨터 시스템의 블록도이다. 핀(222, 224, 226, 228)을 소켓(202, 204, 206, 208)에 밀어 넣음으로써, 교체가능 서브시스템(220)이 도2의 컴퓨터 시스템에 설치된다. 통상적인 구현예는 보다 많은 핀과 소켓을 포함할 수 있다. 예를 들면, 도2는 버스(203)에 대한 단일 핀과 소켓을 보여준다. 그러나, 일실시예는 버스(203)에 대해 64개만큼의 핀과 소켓을 포함할 수 있다. 다른 구현예는 다른 양의 핀과 소켓을 사용하는 것이 가능하다. 또한, 다른 실시예는 도2에 도시된 여러 신호 및 버스들을 연결하기 위한 장치 또는 다른 기술을 이용하는 것이 가능하다.
고정 서브시스템(200)은 버스(203), 동기화 신호(Sync)(205) 및 존재 검출 신호(Present)(207)에 연결되는 고정 버스 에이전트(210)를 포함한다. 버스 에이전트(210)는 도1과 관련하여 전술된 버스 에이전트와 유사할 수 있다. 버스(203)는 소켓(204)에 연결되고, 동기화 신호(Sync)(205)는 소켓(206)에 연결되고, 존재 검출 신호(Present)(207)는 소켓(208)에 연결된다. 존재 검출 신호(207)는 풀-다운(pull-down) 저항(209)을 통해 낮은 논리 전압 레벨(약 0V)로 고정된다. 다른 저항값을 사용하는 다른 구현예들도 가능하지만, 풀-다운 저항(209)은 약 50kOhms값을 가질 수 있다. 교체가능 서브시스템(220)이 설치되지 않은 동안에, 풀-다운 저항(109)은 존재 검출 신호(Present)(207)가 표명해제 상태로 남아 있는 것을 보장한다, 존재 검출 신호(Present)(190)가 표명되지 않으면, 고정 버스 에이전트(210)는 그 출력을 3상 출력하고, 버스 에이전트(210)의 코어 로직으로 어떤 데이터도 전달하지 않는다. 또한, 존재 검출 신호(Present)(207)가 표명되지 않은 경우, 고정 버스 에이전트(210)는 표명해제 상태로 동기화 신호(Sync)(205)를 풀링한다.
고정 서브시스템(200)은 또한 높은 논리 전압 레벨로 소켓(202)에 결합되는 풀-업 저항(201)을 포함할 수 있다. 높은 논리 전압 레벨은 약 1.3V이고, 다른 전압 레벨을 사용하는 다른 구현예들도 가능하다. 풀-업 저항(201)은 약 2kOhms의 저항값을 가질 수 있지만, 다른 저항값도 가능하다.
교체가능 서브시스템(220)은 버스(2230), 동기화 신호(Sync)(225) 및 존재 검출 신호(Present)(227)를 포함할 수 있다. 교체가능 버스 에이전트(230)는 도1과 관련하여 상술된 버스 에이전트와 유사하다. 버스(223)는 핀(224)에 연결되고, 동기화 신호(Sync)(225)는 핀(226)에 연결되고, 존재 검출 신호(227)는 핀(228)에 연결된다. 존재 검출 신호(Present)(227)는 풀-다운 저항(229)을 통해 낮은 논리 전압 레벨(0V)로 결합된다. 풀-다운 저항(229)은 약 50kOhms값을 가질 수 있지만, 다른 구현예들은 다른 저항값을 사용하는 것이 가능하다. 풀-다운 저항(229)은, 교체가능 서브시스템(220)이 설치되지 않는 동안에, 존재 검출 신호(227)가 표명상태로 남아있음을 보장한다. 존재 검출 신호(Present)(207)가 표명되지 않은 경우, 교체가능 버스 에이전트(220)는 그 출력을 3상 출력한다. 또한, 존재 검출 신호(Present)(227)가 표명되지 않은 경우, 교체가능 버스 에이전트(230)는 표명해제 상태로 동기화 신호(Sync)(225)를 풀링한다.
교체가능 서브시스템(220)이 설치되면, 존재 검출 신호(207, 227)는 함께 연결되고, 풀-업 저항(201)을 통해 높은 논리 전압 레벨로 풀링된다. 풀-업 저항(201)은 그 값에서 풀-다운 저항(209, 229)보다 훨씬 작기 때문에, 풀-업 저항(201)은 존재 검출 신호(207, 227)를 표명 상태로 풀링할 수 있다. 교체가능 버스 에이전트는, 교체가능 에이전트에서 전원이 안정화되고 교체가능 에이전트가 리셋될 때까지, 존재 검출 신호(227)의 표명에 응답할 수 없기 때문에, 고정 버스 에이전트가 교체가능 에이전트보다 더 빨리 그 프로세스를 시작하고, 존재 검출 신호(207, 227)의 표명은 고정 버스 에이전트(210) 및 교체가능 버스 에이전트(230)로 하여금 초기화 프로세스를 시작하도록 야기한다. 존재 검출 신호(207) 다음의 시간 주기 후에, 고정 버스 에이전트(210)는 동기화 신호(205, 225)를 표명 상태로 풀링한다. 또한, 존재 검출 신호(227) 다음의 시간 주기 후에, 교체가능 버스 에이전트(230)는 동기화 신호(225, 205)를 표명 상태로 풀링한다. 고정 버스 에이전트(210) 및 교체가능 버스 에이전트(230)는, 고정 버스 에이전트(210) 및 교체가능 버스 에이전트(230)가 표명 상태로 풀링할 때에만, 동기화 신호(205, 225)가 실제로 표명되도록 하는 방식으로 구성된다. 버스 에이전트(210 또는 230)의 하나가 동기화 신호(205, 225)를 표명해제 상태로 풀링하는 경우, 동기화 신호(205, 225)는 표명해제 상태로 남을 것이다. 이 방식에서, 동기화 신호(205, 225)가 표명되면, 고정 버스 에이전트(210) 및 교체가능 버스 에이전트(230)는 각각 다른 버스 에이전트가 버스(203, 223)를 통해 통신을 시작할 준비가 되었음을 알게 된다. 버스(203, 223)는 동시 양방향 버스일 수 있다.
도2의 컴퓨터 시스템에서, 핀(222)은 핀(224, 226, 228) 보다 짧다. 이것은 존재 검출 신호(207, 227)가 표명되기 전에, 핀(224, 226, 228)이 소켓(204, 206, 208)에 체결되는 것을 보장한다. 이 구성은, 교체가능 버스 에이전트(230)가 고정 버스 에이전트(210)에 접속되는, 존재 검출 신호(207, 227)에 의한 지시를 버스 에이전트(210, 230)가 수신하기 전에, 버스(203/223) 및 동기화 신호(205, 225)가 전기적으로 접속되는 것을 보장하기 때문에 유익하다. 유사하게, 교체가능 서브시스템이 분리되면, 핀(222)은 그 소켓과 접속이 끊기는 첫 번째 핀이 되고, 버스(203, 223) 및 동기화 신호(205, 225)가 접속해제되기 전에, 존재 검출 신호(207, 227)가 표명해제된다. 이 구성은 고정 버스 에이전트가, 버스(203)상에서 발생하는 무효 데이터가 고정 버스 에이전트(210)의 코어 로직으로 전송되지 않도록 금지할 수 있게 한다.
도3은 고정 서브시스템(300) 및 교체가능 서브시스템(320)을 포함하는 컴퓨터 시스템의 블록도이다. 도3의 컴퓨터 시스템은 전술된 도2의 시스템과 거의 유사하다. 핀(322, 324, 326, 328)을 소켓(302, 304, 306, 308)에 밀어 넣음으로써, 교체가능 서브시스템(320)이 도3의 컴퓨터 시스템에 설치된다. 통상적인 구현예는 보다 많은 핀과 소켓을 포함할 수 있다. 예를 들면, 도3은 버스(303/323)에 대한 단일 핀 및 소켓만을 보여준다. 그러나, 일실시예는 버스(303/323)에 대해 64개만큼의 핀과 소켓을 포함할 수 있다. 다른 구현예는 다른 양의 핀과 소켓을 사용하는 것이 가능하다. 또한, 다른 실시예는 도3에 도시된 여러 신호 및 버스들을 연결하기 위한 장치 또는 다른 기술을 이용하는 것이 가능하다.
고정 서브시스템(300)은 버스(303), 동기화 신호(Sync)(305) 및 존재 검출 신호(Present)(307)에 연결되는 고정 버스 에이전트(310)를 포함한다. 버스 에이전트(310)는 도1과 관련하여 전술된 버스 에이전트와 유사할 수 있다. 버스(303)는 소켓(304)에 연결되고, 동기화 신호(Sync)(305)는 소켓(306)에 연결되고, 존재 검출 신호(Present)(307)는 소켓(308)에 연결된다. 존재 검출 신호(307)는 풀-다운(pull-down) 저항(309)을 통해 낮은 논리 전압 레벨(0V)로 결합된다. 다른 저항값을 사용하는 다른 구현예들도 가능하지만, 풀-다운 저항(309)은 약 50kOhms 값을 가질 수 있다. 교체가능 서브시스템(320)이 설치되지 않은 동안에, 풀-다운 저항(309)은 존재 검출 신호(Present)(307)가 표명해제 상태로 남아 있는 것을 보장한다, 존재 검출 신호(Present)(307)가 표명되지 않으면, 고정 버스 에이전트(310)는 그 출력을 3상 출력하고, 버스 에이전트(310)의 코어 로직으로 어떤 데이터도 전달하지 않는다. 또한, 존재 검출 신호(Present)(307)가 표명되지 않은 경우, 고정 버스 에이전트(310)는 표명해제 상태로 동기화 신호(Sync)(305)를 풀링한다.
고정 서브시스템(300)은 또한 높은 논리 전압 레벨로 소켓(302)을 결합하는 풀-업 저항(301)을 포함할 수 있다. 높은 논리 전압 레벨은 약 1.3V이지만, 다른 전압 레벨을 사용하는 다른 구현예들도 가능하다. 풀-업 저항(301)은 약 2kOhms의 저항값을 가질 수 있지만, 다른 저항값도 가능하다.
교체가능 서브시스템(320)은 버스(330), 동기화 신호(Sync)(325) 및 존재 검출 신호(Present)(327)에 연결되는 교체가능 버스 에이전트(330)를 포함한다. 교체가능 버스 에이전트(330)는 도1과 관련하여 전술된 버스 에이전트와 유사하다. 버스(323)는 핀(324)에 연결되고, 동기화 신호(Sync)(325)는 핀(326)에 연결되고, 존재 검출 신호(327)는 핀(328)에 연결된다. 존재 검출 신호(Present)(327)는 풀-다운 저항(329)을 통해 낮은 논리 전압 레벨(0V)로 구속된다. 풀-다운 저항(329)은 약 50kOhms 값을 가질 수 있지만, 다른 구현예들은 다른 저항값을 사용하는 것이 가능하다. 풀-다운 저항(329)은, 교체가능 서브시스템(320)이 설치되지 않는 동안에, 존재 검출 신호(327)가 표명해제 상태로 남아있음을 보장한다. 존재 검출 신호(Present)(327)가 표명되지 않으면, 교체가능 버스 에이전트(320)가 그 출력을 3상 출력한다. 또한, 존재 검출 신호(Present)(327)가 표명되지 않은 경우, 교체가능 버스 에이전트(330)는 표명해제 상태로 동기화 신호(Sync)(325)를 풀링한다.
교체가능 서브시스템(320)이 설치되면, 존재 검출 신호(307, 327)가 함께 연결되고, 풀-업 저항(301)을 통해 높은 논리 전압 레벨로 끌어당긴다. 풀-업 저항(301)은 그 값에서 풀-다운 저항(309, 329)보다 훨씬 작기 때문에, 풀-업 저항(301)은 존재 검출 신호(307, 327)를 표명 상태로 풀링할 수 있다. 존재 검출 신호(307, 327)의 표명은 고정 버스 에이전트(310) 및 교체가능 버스 에이전트(330)로 하여금 초기화 프로세스를 시작하도록 야기한다. 존재 검출 신호(307)의 표명 다음의 시간 주기 후에, 고정 버스 에이전트(310)는 동기화 신호(305, 325)를 표명 상태로 풀링한다. 또한, 존재 검출 신호(327)의 표명 다음의 시간 주기 후에, 교체가능 버스 에이전트(330)는 동기화 신호(325, 305)를 표명 상태로 풀링한다. 교체가능 버스 에이전트는, 교체가능 버스 에이전트에서 전원이 안정화될 때까지 존재 검출 신호(327)에 응답할 수 없다는 사실로 인해, 고정 에이전트보다 늦은 시간에 표명상태로 동기화 신호(325)를 풀링한다. 고정 버스 에이전트(310) 및 교체가능 버스 에이전트(330)는, 고정 버스 에이전트(310) 및 교체가능 버스 에이전트(330) 모두가 표명 상태로 풀링될 때에만, 동기화 신호(305, 325)가 실제로 표명되도록 하는 방식으로 구성된다. 버스 에이전트(310 또는 330)의 하나가 동기화 신호(305, 325)를 표명해제 상태로 풀링하는 경우, 동기화 신호(305, 325)는 표명해제 상태로 남을 것이다. 이 방식에서, 동기화 신호(305, 325)가 표명되면, 고정 버스 에이전트(310) 및 교체가능 버스 에이전트(330)는 각각 다른 버스 에이전트가 버스(303, 323)를 통해 통신을 시작할 준비가 되었음을 알게 된다. 버스(303, 323)는 동시 양방향 버스일 수 있다.
도3의 컴퓨터 시스템에서, 핀(322)은 핀(324, 326, 328)과 동일한 길이이다. 그러나, 스위치(332)가 핀(322)과 존재 검출 신호(327) 사이에 포함된다. 스위치는 교체가능 서브시스템이 실질적으로 설치되고, 핀(304, 306)이 소켓(324, 326)과 접속한 후에 닫혀진다. 이것은 존재 검출 신호(307, 327)가 표명되기 전에, 핀(324, 326, 328)이 소켓(304, 306, 308)에 체결되는 것을 보장한다. 이 구성은, 교체가능 버스 에이전트(330)가 고정 버스 에이전트(310)에 접속되는, 존재 검출 신호(307, 327)를 이용한 지시를 버스 에이전트(310, 330)가 수신하기 전에, 버스(303/323) 및 동기화 신호(305, 325)가 전기적으로 접속되는 것을 보장하기 때문에 유익하다. 유사하게, 교체가능 서브시스템이 분리되면, 스위치가 오픈되고, 버스(303, 323) 및 동기화 신호(305, 325)가 접속해제되기 전에, 존재 검출 신호(307, 327)가 표명해제된다. 이 구성은 고정 버스 에이전트가, 버스(303)상에서 발생하는 무효 데이터가 고정 버스 에이전트(310)의 코어 로직으로 전송되지 않도록 금지할 수 있게 한다.
도4는 컴퓨터 시스템의 전원을 차단하지 않고 교체가능 버스 에이전트를 분리하는 방법의 일실시예를 도시한 순서도이다. 블록(410)에서, 존재 검출 신호가 표명해제되는데, 이것은 교체가능한 버스 에이전트가 고정 버스 에이전트로부터 접속해제되었음을 지시한다. 존재 검출 신호의 표명해제 후에, 블록(420)에서 고정 버스 에이전트는 그 출력을 3상 출력한다. 블록(430)에서, 고정 버스 에이전트는 무효 데이터가 고정 버스 에이전트의 코어 로직으로 전달되지 않도록 한다.
도5는 컴퓨터 시스템의 전원을 차단하지 않고 교체가능 버스 에이전트를 설치하는 방법의 일실시예를 도시한 순서도이다. 블록(510)에서, 존재 검출 신호가 표명되어, 교체가능한 버스 에이전트가 고정 버스 에이전트에 연결되었음을 지시한다. 블록(520)에서, 고정 버스 에이전트와 교체가능 버스 에이전트 사이에 통신이 수립된다. 통신은 존재 검출 신호의 표명 다음의 초기화 주기 후에, 동기화 신호를 이용하여 발생한다.
이상에서, 본 발명은 특정한 예시적인 실시예를 참조하여 설명되었다. 그러나, 첨부된 청구범위에 기재된 본 발명의 보다 넓은 사상 및 범위에서 벗어나지 않는 한, 여러 가지 변형 및 수정이 이루어질 수 있다는 것이 명백할 것이다. 따라서, 본 명세서 및 도면은 제한적이라기 보다는 예시적인 의미로 간주되어야 한다.
명세서에서 "실시예", "일실시예", "일부 실시예" 또는 "다른 실시예"라는 언급은, 그 실시예와 관련하여 설명된 특정한 형태, 구조 또는 특징들이 적어도 일부 실시예들에 포함된다는 의미이며, 반드시 본 발명의 모든 실시예에 포함되는 것은 아니다. "실시예", "일실시예" 또는 "일부 실시예"의 다양한 형태들은 반드시 동일한 실시예에 모두 관련되는 것은 아니다.

Claims (19)

  1. 버스 인터페이스;
    존재 검출 신호를 수신하기 위한 존재 검출 신호 입력 회로 - 여기서, 상기 존재 검출 신호의 표명(assertion)은 교체가능 버스 에이전트가 상기 버스 인터페이스에 연결되었음을 나타냄 - ;
    상기 존재 검출 신호의 표명에 응답하여, 동기화 신호를 통해 상기 교체가능 버스 에이전트와의 통신을 수립하기 위한 동기화 신호 입/출력 회로; 및
    소정의 초기화 주기가 경과되기 전에, 상기 동기화 신호 입/출력 회로가 상기 교체가능 버스 에이전트와의 통신을 수립하는 것을 방지하는 초기화 회로 - 여기서, 상기 소정의 초기화 주기는 상기 존재 검출 신호의 표명에서 시작함 -
    를 포함하는 장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 존재 검출 신호의 표명해제(deassertion)는 상기 교체가능 버스 에이전트가 상기 버스 인터페이스에 연결되지 않았음을 나타내는
    장치.
  4. 제3항에 있어서,
    코어 로직 회로
    를 더 포함하고,
    상기 버스 인터페이스는 상기 존재 검출 신호의 표명해제 후에 무효 데이터가 상기 로직 회로로 전달되는 것을 방지하는
    장치.
  5. 제4항에 있어서,
    상기 버스 인터페이스는 동시 양방향 버스 포트(simultaneous bi-directional bus port)를 포함하는
    장치.
  6. 교체가능 버스 에이전트에 있어서,
    버스 인터페이스;
    존재 검출 신호를 수신하기 위한 존재 검출 신호 입력 회로 - 여기서, 상기 존재 검출 신호의 표명은 상기 교체가능 버스 에이전트가 고정 버스 에이전트에 연결되었음을 나타냄 - ;
    상기 존재 검출 신호의 표명에 응답하여, 동기화 신호를 통해 상기 고정 버스 에이전트와의 통신을 수립하기 위한 동기화 신호 입/출력 회로; 및
    소정의 초기화 주기가 경과되기 전에, 상기 동기화 신호 입/출력 회로가 상기 고정 버스 에이전트와의 통신을 수립하는 것을 방지하는 초기화 회로 - 여기서, 상기 소정의 초기화 주기는 상기 존재 검출 신호의 표명에서 시작함 -
    를 포함하는 교체가능 버스 에이전트.
  7. 삭제
  8. 제6항에 있어서,
    상기 존재 검출 신호의 표명해제는 상기 교체가능 버스 에이전트가 상기 고정 버스 에이전트에 연결되지 않았음을 나타내는
    교체가능 버스 에이전트.
  9. 제8항에 있어서,
    상기 버스 인터페이스는 동시 양방향 버스 포트를 포함하는
    교체가능 버스 에이전트.
  10. 고정 서브시스템; 및
    교체가능 서브 시스템
    을 포함하고,
    여기서, 상기 고정 서브시스템은,
    버스 인터페이스, 존재 검출 신호 입력 회로, 및 동기화 신호 입/출력 회로를 포함하는 고정 버스 에이전트;
    상기 고정 버스 에이전트의 존재 검출 신호 입력 회로에 연결되는 존재 검출 신호 소켓;
    상기 존재 검출 신호 소켓과 낮은 논리 전압 레벨 사이에 연결되는 풀-다운 저항;
    상기 고정 버스 에이전트의 동기화 신호 입/출력 회로에 연결되는 동기화 신호 소켓;
    풀-업 저항을 통해 높은 논리 전압 레벨에 연결되는 풀-업 전압 소켓; 및
    상기 버스 인터페이스에 연결되는 적어도 하나의 버스 소켓을 포함하고,
    상기 교체가능 서브시스템은,
    버스 인터페이스, 존재 검출 신호 입력 회로, 및 동기화 신호 입/출력 회로를 포함하는 교체가능 버스 에이전트;
    상기 교체가능 버스 에이전트의 존재 검출 신호 입력 회로에 연결되는 존재 검출 신호 핀 - 상기 존재 검출 신호 핀이 상기 존재 검출 신호 소켓에 삽입되는 경우, 상기 존재 검출 신호 핀은 상기 고정 버스 에이전트의 존재 검출 신호 입력 회로와의 전기적 경로를 제공함 - ;
    상기 존재 검출 신호 핀과 낮은 논리 전압 레벨 사이에 연결되는 풀-다운 저항;
    상기 교체가능 버스 에이전트의 동기화 신호 입/출력 회로에 연결되는 동기화 신호 핀 - 상기 동기화 신호 핀이 상기 동기화 신호 소켓에 삽입되는 경우, 상기 동기화 신호 핀은 상기 고정 버스 에이전트의 동기화 신호 입/출력 회로와의 전기적 경로를 제공함 -;
    상기 존재 검출 신호 입력 회로에 연결되는 풀-업 전압 핀 - 상기 풀-업 전압 핀이 상기 풀-업 전압 소켓에 삽입되는 경우, 상기 풀-업 전압 핀은 상기 풀-업 저항을 통해 높은 논리 전압 레벨과의 전기적 경로를 제공함 - ; 및
    버스 핀이 상기 버스 소켓에 삽입되는 경우, 상기 교체가능 버스 에이전트의 버스 인터페이스와 상기 고정 버스 에이전트의 버스 인터페이스 사이에 전기적 접속을 제공하기 위한 적어도 하나의 버스 핀을 포함하는
    시스템.
  11. 제10항에 있어서,
    상기 존재 검출 신호 핀이 상기 존재 검출 신호 소켓에 삽입되지 않은 경우, 상기 고정 서브시스템의 풀-다운 저항은 상기 고정 버스 에이전트의 존재 검출 신호 입력 회로에 상기 낮은 논리 전압 레벨을 제공하고, 상기 교체가능 서브시스템의 풀-다운 저항은 상기 교체가능 버스 에이전트의 존재 검출 신호 입력 회로에 상기 낮은 논리 전압 레벨을 제공하는
    시스템.
  12. 제11항에 있어서,
    상기 풀-업 저항은 상기 고정 서브 시스템의 풀-다운 저항과 상기 교체가능 서브시스템의 풀-다운 저항보다 그 값이 더 작고,
    상기 풀-업 전압 핀이 상기 풀-업 전압 소켓에 삽입되는 경우, 상기 풀-업 저항은 상기 고정 버스 에이전트 및 교체가능 버스 에이전트의 존재 검출 신호 입력 회로에 상기 높은 논리 전압 레벨을 제공하고,
    상기 높은 논리 전압 레벨은 상기 교체가능 버스 에이전트가 상기 고정 버스 에이전트에 연결되었음을 상기 고정 버스 에이전트 및 상기 교체가능 버스 에이전트에 지시하는
    시스템.
  13. 제12항에 있어서,
    상기 고정 버스 에이전트 및 상기 교체가능 버스 에이전트는, 상기 존재 검출 신호에서의 높은 논리 전압 레벨에 응답하여, 상기 동기화 신호를 통해 서로와의 통신을 수립하는
    시스템.
  14. 제13항에 있어서,
    상기 존재 검출 신호가 상기 높은 논리 전압 레벨로 풀-업되기 전에, 상기 동기화 신호 핀이 상기 동기화 신호 소켓에 삽입되었음을 보장하기 위해, 상기 풀-업 전압 핀은 상기 존재 검출 신호 핀 및 상기 동기화 신호 핀보다 그 길이가 더 짧은
    시스템.
  15. 제13항에 있어서,
    상기 풀-업 전압 소켓과 상기 교체가능 존재 검출 신호 핀 사이에 직렬로 배치되는 스위치 - 상기 스위치는 상기 풀-업 전압 핀이 상기 풀-업 전압 소켓에 실질적으로 체결될 때에 닫혀지고, 상기 스위치는 상기 높은 논리 전압 레벨이 상기 존재 검출 신호에 인가되기 전에, 상기 동기화 신호 핀이 체결되었음을 보장함 -
    를 더 포함하는 시스템.
  16. 삭제
  17. 삭제
  18. 교체가능 버스 에이전트가 고정 버스 에이전트에 접속되었음을 나타내기 위해 존재 검출 신호를 표명하는 단계; 및
    상기 존재 검출 신호의 표명 다음의 초기화 주기 후에, 동기화 신호를 통해 상기 고정 버스 에이전트와 상기 교체가능 버스 에이전트 사이에 통신을 수립하는 단계
    를 포함하고,
    여기서, 상기 고정 버스 에이전트와 상기 교체가능 버스 에이전트 사이에 통신을 수립하는 단계는, 상기 고정 버스 에이전트가 상기 고정 버스 에이전트 초기화 주기 후에 상기 동기화 신호를 제1 논리 전압 레벨로 풀링(pulling)하는 단계, 및 상기 교체가능 버스 에이전트가 상기 교체가능 버스 에이전트 초기화 주기 후에 상기 동기화 신호를 상기 제1 논리 전압 레벨로 풀링하는 단계를 포함하고,
    상기 동기화 신호는, 상기 고정 버스 에이전트와 상기 교체가능 버스 에이전트가 동시에 상기 동기화 신호를 상기 제1 논리 전압 레벨로 풀링할 때까지 제2 논리 전압 레벨로 유지하는
    방법.
  19. 삭제
KR10-2003-7002488A 2000-08-21 2001-08-10 컴퓨터 시스템 전원을 차단하지 않고 컴퓨터 시스템 버스에이전트를 분리하거나 설치하는 방법 및 장치 KR100518369B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/643,379 2000-08-21
US09/643,379 US6718416B1 (en) 2000-08-21 2000-08-21 Method and apparatus for removing and installing a computer system bus agent without powering down the computer system
PCT/US2001/025149 WO2002017088A2 (en) 2000-08-21 2001-08-10 Method and apparatus for removing and installing a computer system bus agent without powering down the computer system

Publications (2)

Publication Number Publication Date
KR20030029143A KR20030029143A (ko) 2003-04-11
KR100518369B1 true KR100518369B1 (ko) 2005-10-05

Family

ID=24580565

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-7002488A KR100518369B1 (ko) 2000-08-21 2001-08-10 컴퓨터 시스템 전원을 차단하지 않고 컴퓨터 시스템 버스에이전트를 분리하거나 설치하는 방법 및 장치

Country Status (10)

Country Link
US (1) US6718416B1 (ko)
EP (1) EP1311958B1 (ko)
KR (1) KR100518369B1 (ko)
CN (1) CN1227600C (ko)
AT (1) ATE487984T1 (ko)
AU (1) AU2001286435A1 (ko)
DE (1) DE60143438D1 (ko)
HK (1) HK1052769B (ko)
TW (1) TWI236584B (ko)
WO (1) WO2002017088A2 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7254603B2 (en) * 2002-05-03 2007-08-07 Sonics, Inc. On-chip inter-network performance optimization using configurable performance parameters
US7356633B2 (en) * 2002-05-03 2008-04-08 Sonics, Inc. Composing on-chip interconnects with configurable interfaces
US7194566B2 (en) * 2002-05-03 2007-03-20 Sonics, Inc. Communication system and method with configurable posting points
US7603441B2 (en) * 2002-12-27 2009-10-13 Sonics, Inc. Method and apparatus for automatic configuration of multiple on-chip interconnects
US7089413B2 (en) 2003-03-05 2006-08-08 Hewlett-Packard Development Company, L.P. Dynamic computer system reset architecture
US6924660B2 (en) * 2003-09-08 2005-08-02 Rambus Inc. Calibration methods and circuits for optimized on-die termination
US6980020B2 (en) * 2003-12-19 2005-12-27 Rambus Inc. Calibration methods and circuits for optimized on-die termination
US7895384B2 (en) * 2004-05-10 2011-02-22 Sony Computer Entertainment Inc. Portable terminal and USB device
KR101134789B1 (ko) * 2005-05-09 2012-04-13 엘지전자 주식회사 휴대용 컴퓨터 및 그 제어방법
US7475178B2 (en) * 2006-08-18 2009-01-06 Sun Microsystems, Inc. Hot-plug link apparatus and method using a direction line to indicate presence of a hot-plug device
CN103378505A (zh) * 2012-04-26 2013-10-30 鸿富锦精密工业(深圳)有限公司 连接器组合
US10551897B2 (en) 2017-06-07 2020-02-04 Intel Corporation Combining presence detect pin with device management bus reset and power disable
US10409737B2 (en) 2017-06-07 2019-09-10 Intel Corporation Apparatus, system, and method for positionally aware device management bus address assignment
US11163348B2 (en) * 2018-05-03 2021-11-02 Samsung Electronics Co., Ltd. Connectors that connect a storage device and power supply control device, and related power supply control devices and host interface devices

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE241905C (ko) *
EP0241905A3 (en) * 1986-04-14 1990-04-25 Siemens Nixdorf Informationssysteme Aktiengesellschaft Circuit board for on-line insertion in computer system
EP0556148B1 (en) * 1992-01-10 1998-07-22 Digital Equipment Corporation Scheme for interlocking a line card to an address recognition engine
US5404474A (en) * 1992-01-10 1995-04-04 Digital Equipment Corporation Apparatus and method for addressing a variable sized block of memory
US5646553A (en) * 1995-05-10 1997-07-08 3Com Corporation Driver for tri-state bus
US5644731A (en) * 1995-07-07 1997-07-01 Sun Microsystems, Inc. Method and apparatus for hot plugging/unplugging a sub-system to an electrically powered system
US6263387B1 (en) * 1997-10-01 2001-07-17 Micron Electronics, Inc. System for automatically configuring a server after hot add of a device
US6062480A (en) * 1998-07-20 2000-05-16 Vlsi Technologies, Inc. Hot docking system and methods for detecting and managing hot docking of bus cards
US6205506B1 (en) * 1998-08-25 2001-03-20 Stmicroelectronics, Inc. Bus interface unit having multipurpose transaction buffer
US6040712A (en) * 1998-11-30 2000-03-21 Altera Corporation Apparatus and method for protecting a circuit during a hot socket condition
US6401157B1 (en) * 1999-04-30 2002-06-04 Compaq Information Technologies Group, L.P. Hot-pluggable component detection logic

Also Published As

Publication number Publication date
AU2001286435A1 (en) 2002-03-04
ATE487984T1 (de) 2010-11-15
CN1227600C (zh) 2005-11-16
WO2002017088A2 (en) 2002-02-28
DE60143438D1 (de) 2010-12-23
TWI236584B (en) 2005-07-21
US6718416B1 (en) 2004-04-06
KR20030029143A (ko) 2003-04-11
WO2002017088A3 (en) 2002-05-10
HK1052769B (zh) 2011-03-04
EP1311958B1 (en) 2010-11-10
EP1311958A2 (en) 2003-05-21
CN1470020A (zh) 2004-01-21
HK1052769A1 (en) 2003-09-26

Similar Documents

Publication Publication Date Title
KR100518369B1 (ko) 컴퓨터 시스템 전원을 차단하지 않고 컴퓨터 시스템 버스에이전트를 분리하거나 설치하는 방법 및 장치
EP1710709B1 (en) Circuit and method of detecting and resolving stuck 12C buses
JP3798850B2 (ja) サブシステムを電源投入済みに対する差込み/引抜き方法と装置
EP1171824B1 (en) Hot plug control of multiprocessor based computer system
US7159063B2 (en) Method and apparatus for hot-swapping a hard disk drive
US6920569B1 (en) Device configured as stand-alone or slave based on detection of power supply in a powered data bus system
JP2000056871A (ja) Usbシステム用のemsエンハンスメント回路
EP1139226A1 (en) Method of emulating an attachment and detachment of a USB device
WO2020048174A1 (zh) 故障诊断系统及服务器
US9336176B2 (en) Remote access appliance with communication protocol autosensing feature
US7984201B2 (en) Communication apparatus and control method for the communication apparatus
CN108885484B (zh) 远程终端设备、其控制方法、计算机系统和记录介质
US6675250B1 (en) Fault tolerant communications using a universal serial bus
JP2008065364A (ja) 拡張システム、アドインカード及び外部装置
EP2177999B1 (en) Terminal device
JP2002244775A (ja) Usbデバイス
US20030204658A1 (en) Hot swap circuit module
JP2001177543A (ja) バス接続機器および機器接続システム
JPH0785562B2 (ja) 通信装置間の障害検出方式
JP2002278913A (ja) 情報処理システムおよびその制御方法
JPH08256191A (ja) データ処理装置
KR20080042271A (ko) Usb 연결을 감지하는 usb 장치
JP2006171868A (ja) 印字装置
JPH0934594A (ja) 情報処理装置
CN116701273A (zh) 网卡热插拔结构、计算机设备和网卡热插拔方法及装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120919

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140829

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150827

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160831

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180903

Year of fee payment: 14