KR101134789B1 - 휴대용 컴퓨터 및 그 제어방법 - Google Patents
휴대용 컴퓨터 및 그 제어방법 Download PDFInfo
- Publication number
- KR101134789B1 KR101134789B1 KR1020050038413A KR20050038413A KR101134789B1 KR 101134789 B1 KR101134789 B1 KR 101134789B1 KR 1020050038413 A KR1020050038413 A KR 1020050038413A KR 20050038413 A KR20050038413 A KR 20050038413A KR 101134789 B1 KR101134789 B1 KR 101134789B1
- Authority
- KR
- South Korea
- Prior art keywords
- ide
- bay
- portable computer
- state
- bay device
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/1613—Constructional details or arrangements for portable computers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/1613—Constructional details or arrangements for portable computers
- G06F1/1615—Constructional details or arrangements for portable computers with several enclosures having relative motions, each enclosure supporting at least one I/O or computing function
- G06F1/1616—Constructional details or arrangements for portable computers with several enclosures having relative motions, each enclosure supporting at least one I/O or computing function with folding flat displays, e.g. laptop computers or notebooks having a clamshell configuration, with body parts pivoting to an open position around an axis parallel to the plane they define in closed position
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2200/00—Indexing scheme relating to G06F1/04 - G06F1/32
- G06F2200/16—Indexing scheme relating to G06F1/16 - G06F1/18
- G06F2200/163—Indexing scheme relating to constructional details of the computer
- G06F2200/1631—Panel PC, e.g. single housing hosting PC and display panel
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Mathematical Physics (AREA)
- Power Sources (AREA)
- Bus Control (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
본 발명은 단일 IDE 채널을 지원하는 휴대용 컴퓨터에서 베이 디바이스의 교체사용이 가능하도록 한 휴대용 컴퓨터 및 그 제어방법에 관한 것으로서, 본 발명은 단일 IDE 채널을 지원하는 IDE 컨트롤러와, 상기 IDE 채널에 연결되는 주기억장치 및 베이 디바이스와, 상기 베이 디바이스의 착탈에 따라 상기 IDE 채널을 Tri-state로 설정하고, 상기 IDE 채널 연결이 재설정되도록 하는 제어수단이 포함되어 구성된다.
상기와 같이 구성된 본 발명은 사우스 브리지가 단일 IDE 채널을 지원하는 경우에도 베이 디바이스의 스왑 기능이 구현될 수 있도록 할 수 있으며, 특히 부가적인 하드웨어 구성없이 보조기억장치의 스왑 기능이 구현될 수 있도록 할 수 있는 장점이 있다.
스왑, 보조기억장치, 베이
Description
도 1은 종래의 휴대용 컴퓨터를 도시한 도면.
도 2는 종래의 휴대용 컴퓨터의 본체부 구성을 설명하는 도면.
도 3은 두개의 IDE 채널을 통해 하드디스크와 보조기억장치가 연결된 것을 도시한 도면.
도 4는 본 발명에 따른 휴대용 컴퓨터를 설명하는 도면.
도 5는 본 발명에 따른 휴대용 컴퓨터의 제어방법을 설명하는 흐름도로서 베이에 보조기억장치를 부착하는 경우를 설명하는 실시예.
도 6은 본 발명에 따른 휴대용 컴퓨터의 제어방법을 설명하는 흐름도로서 베이에서 보조기억장치를 제거하는 경우를 설명하는 실시예.
<도면의 주요 부분에 대한 부호의 설명>
10 ; 휴대용 컴퓨터 11 ; 본체부
12 ; 디스플레이부 13 ; 힌지유닛
14 ; 키보드 15 ; 베이
16 ; 디스플레이모듈 20 ; 씨피유
21 ; 비디오 컨트롤러 22 ; 노스 브리지
23 ; 메인 메모리 24 ; I/O 컨트롤러
25 ; 사우스 브리지 26 ; 하드 디스크
27 ; 보조기억장치 28 ; 키보드 컨트롤러
41 ; GPIO 42 ; IDE 컨트롤러
43 ; IDE 인터페이스부 44 ; 하드 디스크
45 ; 베이 46 ; 마이컴
251 ; IDE 컨트롤러
본 발명은 휴대용 컴퓨터 및 그 제어방법에 관한 것으로서, 특히 단일 IDE 채널을 지원하는 휴대용 컴퓨터에서 베이 디바이스의 교체사용이 가능하도록 한 휴대용 컴퓨터 및 그 제어방법에 관한 것이다.
일반적으로 휴대용 컴퓨터(portable computer)는 데스크탑 컴퓨터(desktop computer)에 비해 크기가 작고 가벼워 휴대가 간편한 장점이 있다.
도 1은 종래의 휴대용 컴퓨터를 도시한 도면이다.
종래의 휴대용 컴퓨터(10)는 본체부(11)와 디스플레이부(12)로 구성된다.
상기 본체부(11)와 디스플레이부(12)는 힌지유닛(13)에 의해 상기 디스플레이부(12)가 상기 본체부(11)에 대하여 겹쳐지거나 펼쳐질 수 있도록 결합된다.
상기 본체부(11)의 내부에 형성되는 공간에는 메인기판, 하드디스크 및 각종 부품들이 설치된다. 상기 본체부(11)의 상측에는 입력장치인 키보드(14)가 구비되는데, 상기 키보드(14)는 다수의 키가 복수의 열과 행으로 배열된다. 그리고, 상기 본체부(11)의 측면에는 베이 디바이스(예를 들어, CD-ROM 드라이브, DVD-ROM 드라이브)가 착탈 가능하도록 구비된 베이(15)가 형성된다.
상기 디스플레이부(12)에는 디스플레이모듈(16)이 구비된다. 상기 디스플레이모듈(16)은 주로 액정패널이 사용되며, 상기 본체부(11)와 디스플레이부(12) 사이의 신호연결은 상기 힌지유닛(13) 내부의 신호연결선을 통해 이루어진다.
도 2는 종래의 휴대용 컴퓨터의 본체부 구성을 설명하는 도면이다.
도 2에 도시된 바와 같이, 휴대용 컴퓨터의 본체부는 씨피유(CPU)(20), 비디오 컨트롤러(Video Controller)(21), 노스 브리지(North Bridge)(22), 메인 메모리(Main Memory)(23), I/O 컨트롤러(I/O Controoler)(24), 사우스 브리지(South Bridge)(25), 하드 디스크(HDD)(26), 베이 디바이스(27), 그리고 키보드 컨트롤러(KBD Controller)(28) 등이 포함되어 구성된다.
상기와 같은 종래의 휴대용 컴퓨터는 사우스 브리지(25)에 하드 디스크(26) 및 베이 디바이스(27)가 연결된다. 상기 베이 디바이스(27)는 베이에 착탈 가능하도록 형성된다.
종래의 휴대용 컴퓨터는 테스크탑 컴퓨터와 동일하게 두개의 채널, 즉 프라이머리 채널(Primary channel)과 세컨더리 채널(Secondary channel)을 갖는 IDE(Integrated Drive electronic) 인터페이스 방식을 사용하여 사우스 브리지(25)에 하드 디스크(26) 및 베이 디바이스(27)가 연결된다.
도 3에는 두개의 IDE 채널을 통해 하드디스크와 베이 디바이스가 연결된 것이 도시되어 있다.
두개의 IDE 채널은 프라이머리 채널(P-Ch)와 세컨더리 채널(S-Ch)로 구성된다.
사우스 브릿지(South Bridge)(25)의 IDE 컨트롤러(251)는 상기 프라이머리 채널를 통해 주기억장치인 하드디스크 드라이브(26)와 연결되고, 상기 세컨더리 채널을 통해 CD-ROM 드라이브나 DVD-ROM 드라이브와 같은 베이 디바이스(27)와 연결된다.
상기 베이 디바이스(27)는 휴대용 컴퓨터가 두개의 IDE 채널을 지원하는 경우 마스터(Master)로 설정되고, 하나의 IDE 채널을 지원하는 경우 슬레이브(Slave)로 설정된다.
즉, 휴대용 컴퓨터가 두개의 IDE 채널을 지원하는 경우 상기 베이 디바이스(27)는 세컨더리 채널의 마스터로 설정되고, 휴대용 컴퓨터가 하나의 IDE 채널을 지원하는 경우 상기 베이 디바이스(27)는 프라이머리 채널의 슬레이브로 설정된다.
한편, 도 1에서 설명한 바와 같이, 상기 베이 디바이스(27)는 상기 베이(15)에 착탈되며, 다양한 베이 디바이스(27)가 착탈 가능하도록 상기 베이 디바이스(27)는 스왑(Swap) 가능한 형태로 제공된다.
스왑 가능한 형태의 베이 디바이스(27)를 장착하기 위한 베이(15)를 스왑 베이(Swap Bay)라고 하며, 상기 스왑 베이에 장착되는 베이 디바이스(27)를 스왑 베이 디바이스라고 한다.
상기 베이 디바이스(27)가 스왑 가능한 형태로 제공되기 위해서는 마스터로 설정이 되어야 하고, 따라서 종래의 베이 디바이스(27)가 스왑 가능한 형태로 제공되는 휴대용 컴퓨터는 두개의 IDE 채널을 지원하였다.
최근, 휴대용 컴퓨터를 위한 칩셋 개발자들은 향상된 성능과 효율적인 전원소비를 위해 노력하고 있으며, 이를 위한 방안으로 인텔사에서는 휴대용 컴퓨터를 위한 440MX 칩셋을 제공하였다.
그러나, 상기 440MX 칩셋은 하나의 IDE 채널, 즉 프라이머리 채널만을 지원하므로 베이 디바이스의 스왑 기능을 구현할 수 없는 문제점이 있다.
본 발명은 단일 IDE 채널을 지원하는 휴대용 컴퓨터에서 베이 디바이스의 스왑 기능이 구현될 수 있는 휴대용 컴퓨터 및 그 제어방법을 제공하는 것을 목적으로 한다.
특히, 본 발명은 부가적인 하드웨어 구성없이 소프트웨어 구성만으로 베이 디바이스의 스왑 기능이 구현될 수 있는 휴대용 컴퓨터 및 그 제어방법을 제공하는 것을 목적으로 한다.
또한, 본 발명은 휴대용 컴퓨터의 전원이 온 상태에서 베이 디바이스의 스왑 기능이 구현될 수 있는 휴대용 컴퓨터 및 그 제어방법을 제공하는 것을 목적으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 휴대용 컴퓨터 및 그 제어방법에 대해 상세히 설명하도록 한다.
도 4는 본 발명에 따른 휴대용 컴퓨터를 설명하는 도면이다.
본 발명에 따른 휴대용 컴퓨터는 단일 IDE 채널을 지원하는 사우스 브리지(South Bridge)(40)와, 주기억장치로서 하드 디스크(HDD)(44)와, 착탈 가능한 베이 디바이스(45)와, 제어수단으로서 마이컴(46)이 포함되어 구성된다.
보다 상세히 설명하면, 상기 사우스 브리지(40)는 IDE 인터페이스부(IDE I/F)(43)를 통해 하나의 IDE 채널을 지원하는 IDE 컨트롤러(IDE CTL)(42)와 GPIO(41)가 포함된다. 상기 GPIO(41)는 상기 하드 디스크(44)와 베이 디바이스(45)의 리셋(reset)을 위해 사용된다.
상기 사우스 브리지(40)는 내장된 IDE 컨트롤러(42)가 하나인 IDE 채널(프라이머리 채널)을 지원하는 440MX 칩셋이 될 수 있다.
상기 하드 디스크(44)는 상기 IDE 인터페이스부(43)에 연결되고 마스터로 동작한다. 그리고, 상기 베이 디바이스(45)는 상기 IDE 인터페이스부(43)에 연결되고 슬레이브로 동작한다. 상기 베이(45)는 CD-ROM 드라이브, DVD-ROM 드라이브, DMB(Digital Mutimedia Broadcasting) 모듈, 휴대 인터넷 모듈, Digital TV 모듈 등의 다양한 스왑 베이 디바이스가 착탈 가능한 스왑 베이로 형성된다.
상기 마이컴(46)은 히타치의 H8 계열이 사용될 수 있으며, 상기 베이 디바이스(45)가 착탈됨에 따라 제어작동을 수행한다. 상기 마이컴(46)은 키보드 컨트롤러로 사용될 수 있다.
또한, 상기 휴대용 컴퓨터의 메인보드에는 바이오스(BIOS) 프로그램과, 각종 응용 프로그램(Application Program) 및 O/S가 저장되어 있는 플래시 롬(Flash ROM)이 구비된다.
상기와 같은 휴대용 컴퓨터는 전원이 인가된 상태에서 베이 디바이스(45)가 장착되면 BAY_ATTACHED# 신호가 로우(Low) 상태로 되어 마이컴(46)에서 베이 디바이스(45)의 장착이 감지된다.
상기 BAY_ATTACHED# 신호를 감지한 마이컴(46)은 상기 베이 디바이스(45)에 전원을 인가(BAYPWR_ON)하고, O/S에게 _Q49 Event handler를 수행하도록 통보한다.
_Q49 Event handler는 다음과 같은 동작을 수행한다.
첫째, IDE 컨트롤러(42)를 Tri-state로 설정하고, IORDY#를 클리어(Clear)한다. 그리고, 베이에 베이 디바이스(45)가 장착되어 있는지 여부를 확인한다.
여기서, Tri-state는 온(On)/오프(Off)가 아닌 제3의 상태로 0V를 오프 상태라 하고 3V이상을 온 상태라 하는 경우 0.7~2.4V의 전압이 인가되는 상태를 의미한다. 상기 IDE 컨트롤러(42)가 온 또는 오프 상태가 되는 경우 작동에 문제가 발생되기 때문에 Tri-state로 유지하는 것이 매우 중요하다.
둘째, SMI handler를 실행한다. SMI hander는 현재 프라이머리 채널의 마스터인 하드 디스크(44)의 동작모드를 저장하고, 하드 디스크(44) 및 베이 디바이스(45)가 리셋(reset#)되도록 하여 슬레이브 상태가 변경되었음을 하드 디스크(44)가 알 수 있도록 한다. 그리고, 하드 디스크(44)의 동작 모드가 복구되도록 한다.
세째, O/S가 베이에 장착된 베이 디바이스(45)를 체크하도록 한다.
아래에는 SMI handler가 수행하는 작동의 실시예로 프로그램 코드가 기재되어 있다. 아래에서는 주석을 통해 해당 내용을 부가적으로 설명하였다.
[SMI handler가 수행하는 작동의 실시예]
; setMediabayChange - BaySwap support on NAPA_VC
;
; Entry:
; None
;
; Exit:
; None
;
; Modifies:
; All registers should be preserved.
;
; Processing:
;
setMediabayChange PROC NEAR PUBLIC
pushad
;
; debugging Code
;
mov al, 26h
out 80h, al
;
; Save HDD DMA Mode before IDE Reset# // 현재의 HDD 동작모드를
; // Save한다.
;
THUNKCALL SaveCurrentDMAMode
;
; GPIO 39 - IDE & ODD Reset # // GPIO에 연결된 HDD와 베이 디바이스
; // 의 Reset#을 실행한다
;
mov dx, OEM_GPIO_DEFAULT_IO+38h
in al, dx
and al, NOT 0C0h
out dx, al
mov al, 15 ; 15 ms wait
THUNKCALL pmCoreMilliWaitIFar
mov dx, OEM_GPIO_DEFAULT_IO+38h
in al, dx
or al, 0C0h
out dx, al
;
; // 기본적으로 Master Device는 Reset#이 걸린 후 30초 안에
; // Slave Device의 존재를 인식한다.30초동안 인식되기를 기다림.
;
call wait_ATAPI_device
;
; Restore HDD Status
; // Slave Device가 인식된 후 이전에 저장된 HDD 동작 모드를
; // 복구한다.
THUNKCALL RestoreCurrentDMAMode
;
; // 약간의 Delay
;
mov al, 150 ; 150 ms wait
THUNKCALL pmCoreMilliWaitIFar
;
; debugging Code
;
mov al, 33h
out 80h, al
popad
ret
setMediabayChange ENDP
한편, 상기와 같은 휴대용 컴퓨터는 전원이 인가된 상태에서 베이 디바이스(45)를 제거하기 위하여 특정 스위치를 누르면, 상기 마이컴(46)은 BAY_DETACH_REQ#을 발생하고 O/S에게 _Q4A Event handler를 수행하도록 한다. 여기 서, 상기 스위치는 베이 디바이스(45)와 인접한 곳에 위치하며, 베이 디바이스(45)의 부착 상태를 견고하게 하기 위한 잠금 스위치가 될 수 있다.
BIOS ASL code_Q4A에서는 O/S에게 베이 디바이스(45)가 제거될 것임을 알리고, 플러그 앤 플레이(Plug and Play)로 베이 디바이스(45)의 제거가 수행될 것을 알린다.
이를 통해 베이 디바이스의 제거가 보다 안전하게 이루어질 수 있다.
다음, 베이에서 베이 디바이스(45)가 제거되면, 하드웨어적으로 BAY_ATTACHED# 신호가 하이(High) 상태로 되며, 상기 마이컴(46)은 베이의 전원을 오프(BAYPWR_OFF)하고 O/S에게 _Q49 Event handler를 수행하도록 한다.
_Q49 Event handler는 다음과 같은 동작을 수행한다.
첫째, IDE 컨트롤러(42)를 Tri-state로 설정하고, IORDY#를 클리어(Clear)한다. 그리고, 현재 베이의 상태를 체크하여 베이 디바이스(45)가 장착되어 있는지 여부를 확인한다.
여기서, Tri-state는 온(On)/오프(Off)가 아닌 제3의 상태로 0V를 오프 상태라 하고 3V이상을 온 상태라 하는 경우 0.7~2.4V의 전압이 인가되는 상태를 의미한다. 상기 IDE 컨트롤러(42)가 온 또는 오프 상태가 되는 경우 작동에 문제가 발생되기 때문에 Tri-state로 유지하는 것이 매우 중요하다.
둘째, SMI handler를 실행한다. SMI hander는 현재 프라이머리 채널의 마스터인 하드 디스크(44)의 동작모드를 저장하고, 하드 디스크(44) 및 베이 디바이스(45)가 리셋(reset#)되도록 하여 슬레이브 상태가 변경되었음을 하드 디스크(44)가 알 수 있도록 한다. 그리고, 하드 디스크(44)의 동작 모드가 복구되도록 한다.
세째, O/S가 베이에 장착된 베이 디바이스(45)를 체크하도록 한다.
아래에는 마이컴의 요구에 의해 O/S가 실행하는 BIOS code의 실시예 일부가 기재되어 있다. 아래에서는 주석을 통해 해당 내용을 부가적으로 설명하였다.
[O/S가 실행하는 BIOS code의 실시예 일부]
; // Bay상태가 바뀌었을때 수행되는 루틴
;
Method( QUERY_METHOD_BAYSTSCHANGE ) { // Set MediaBay Status Change
Store(1,\_SB.PCI0.PATA.ICR4) // Set Tri-Status
And(0xFFDD,\_SB.PCI0.PATA.PRIT, \_SB.PCI0.PATA.PRIT) // IORDY
// clear
P8XH( 0, 0x49 ) // debug Code
Acquire( MUEC, 0xffff )
Store(BAYS, Local0 ) // Get the current Bay Status from ECRAM
Release(MUEC)
if(LEQUAL(0, Local0)) // 만약 베이에 보조기억장치가 없으면
{
// And(0xE, \_SB.PCI0.PATA.SYNC, \_SB.PCI0.PATA.SYNC)
Store(26, SMIF) // Call setMediaBayChange (System
// BIOS SMI handler)
Store(0, TRP0)
Or(\_SB.PCI0.PATA.PRIT, 0x22, \_SB.PCI0.PATA.PRIT) // IORDY
// set
// Or(\_SB.PCI0.PATA.SYNC, 1, \_SB.PCI0.PATA.SYNC)
Store(0,\_SB.PCI0.PATA.ICR4) // Set Normal-Status
Sleep(100)
Notify(\_SB.PCI0.PATA.PRID.P_D1, 1) // O/S에게
// Primary IDE가 사라지거나
// 나타났음을 알린다.
Notify(\_SB.PCI0, 1) // O/S에게 PCI Device의 사라지거나
// 나타났음을 알린다.
}
else // 만약 보조기억장치가 장착되면
{
And(0xC, \_SB.PCI0.PATA.SYNC, \_SB.PCI0.PATA.SYNC)
Store(26, SMIF) // Call setMediaBayChange
// (System BIOS SMI handler)
Store(0, TRP0)
Or(\_SB.PCI0.PATA.PRIT, 0x22, \_SB.PCI0.PATA.PRIT) // IORDY
// set
Or(\_SB.PCI0.PATA.SYNC, 3, \_SB.PCI0.PATA.SYNC)
Store(0,\_SB.PCI0.PATA.ICR4) // Set Normal-Status
Sleep(100)
Notify(\_SB.PCI0.PATA.PRID.P_D1, 0) // O/S에게
// Primary IDE를 Pnp Enumeration
// 을 통해 다시 찾으라고 알린다.
Notify(\_SB.PCI0, 0) // O/S에게 PCI Device를
// Pnp Enumeration
// 을 통해 다시 찾으라고 알린다.
}
}
;
; // Switch를 눌렀을때 실행되어지는 루틴
;
Method( QUERY_METHOD_BAYREMOVEREQ ) { // Bay Remove Requested!
P8XH( 0, 0x4A ) // debug Code
Sleep(0x100) // delay routine
Notify(\_SB.PCI0.PATA.PRID.P_D1, 3) // Eject Request - OSPM에게
// 베이 디바이스는 Eject될 것임을 알린다.
// O/S는 Pnp Ejection을 수행할 필요가 있다.
// Store(1, \_SB.PCI0.PATA.ICR4) // Set Tri-Status State
// And(0xFFFC,\_SB.PCI0.PATA.PRIT, \_SB.PCI0.PATA.PRIT) // IORDY clear
}
도 5는 본 발명에 따른 휴대용 컴퓨터의 제어방법을 설명하는 흐름도로서 베이에 베이 디바이스를 부착하는 경우를 설명하는 실시예이다.
도 5를 참조하면, 베이에 베이 디바이스가 삽입되면 BAY_ATTACHED# 신호가 로우 상태로 되어 마이컴은 베이 디바이스의 부착을 감지한다.(S500)
베이 디바이스가 부착됨에 따라 상기 마이컴은 상기 베이에 전원을 인가한다.(S510)
한편, O/S는 IDE 컨트롤러를 Tri-state 상태로 설정한다.(S520)
그리고, 하드 디스크의 동작모드를 저장한 후 하드 디스크와 베이 디바이스를 리셋하고, 하드 디스크의 동작모드를 복구하여 베이 디바이스를 체크한다. 베이 디바이스 체크 후에는 새롭게 부착된 베이 디바이스에 따라 정상적으로 작동한다.(S530)(S540)
도 6은 본 발명에 따른 휴대용 컴퓨터의 제어방법을 설명하는 흐름도로서 베이에서 베이 디바이스를 교체하는 경우를 설명하는 실시예이다.
도 6을 참조하면, 먼저 베이 디바이스를 제거하기 위한 스위치가 입력되면 O/S에게 베이 디바이스가 제거될 것을 알려 시스템이 이를 인식할 수 있도록 한다.(S600)
그리고, 베이에서 베이 디바이스가 제거되면 BAY_ATTACHED# 신호가 하이 상태로 되어 마이컴은 베이 디바이스의 제거를 감지한다.(S610)
보조기억장치가 제거됨에 따라 상기 마이컴은 상기 베이의 전원이 오프 상태가 되도록 한다.(S620)
한편, O/S는 IDE 컨트롤러를 Tri-state 상태로 설정한다.(S630)
그리고, 하드 디스크의 동작모드를 저장한 후 하드 디스크와 베이 디바이스를 리셋하고, 하드 디스크의 동작모드를 복구하여 베이 디바이스를 체크한다. 베이 체크 후에는 새롭게 부착된 베이 디바이스에 따라 정상적으로 작동한다.(S640)(S650)
이와 같이, 본 발명에 따른 휴대용 컴퓨터의 제어방법은 베이에 베이 디바이스가 탈부착됨에 따라 IDE 컨트롤러를 Tri-state 상태로 설정하고 하드 디스크의 동작모드를 저장, 리셋 후 복구함으로써 안정적으로 베이 디바이스의 탈부착할 수 있다.
본 발명에 따른 휴대용 컴퓨터는 사우스 브리지가 단일 IDE 채널을 지원하는 경우에도 베이 디바이스의 스왑 기능이 구현될 수 있도록 할 수 있으며, 특히 부가적인 하드웨어 구성없이 베이 디바이스의 스왑 기능이 구현될 수 있도록 할 수 있는 장점이 있다.
Claims (10)
- 하나 이상의 IDE 채널을 지원하는 IDE 컨트롤러;첫번째 IDE 채널에 연결되는 주기억장치;상기 첫번째 IDE 채널과 착탈 가능한 베이 디바이스;상기 베이 디바이스의 착탈에 따라 상기 IDE 컨트롤러를 Tri-state로 설정하고, 상기 첫번째 IDE 채널 연결이 재설정되도록 하는 제어수단을 포함하고,상기 Tri-state는 상기 IDE 컨트롤러가 공급받는 전압이 오프(OFF)상태 또는 온(ON)상태가 아닌 전압을 공급받는 제3의 상태인 것을 특징으로 하는 휴대용 컴퓨터.
- 제 1항에 있어서,상기 첫번째 IDE 채널은 프라이머리 채널인 것을 특징으로 하는 휴대용 컴퓨터.
- 제 1항에 있어서,상기 주기억장치는 상기 첫번째 IDE 채널의 마스터로 설정되고, 상기 베이 디바이스는 상기 첫번째 IDE 채널의 슬레이브로 설정되는 것을 특징으로 하는 휴대용 컴퓨터.
- 제 1항에 있어서,상기 제어수단은 상기 첫번째 IDE 채널 연결이 재설정되기 전에 상기 주기억장치의 동작모드를 저장하고, 상기 첫번째 IDE 채널 연결이 재설정된 후 상기 주기억장치의 동작 모드를 복구하는 것을 특징으로 하는 휴대용 컴퓨터.
- 제 1항에 있어서,상기 제어수단은 상기 베이 디바이스의 착탈 여부에 따라 베이의 전원을 온/오프 하는 것을 특징으로 하는 휴대용 컴퓨터.
- 제 1항에 있어서,상기 제어수단은 상기 첫번째 IDE 채널 연결이 재설정되도록 상기 주기억장치와 상기 베이 디바이스의 리셋을 수행하는 것을 특징으로 하는 휴대용 컴퓨터.
- 제 1항에 있어서,상기 베이 디바이스는 보조기억장치, DMB 모듈, 휴대 인터넷 모듈, Digital TV 모듈 중 적어도 어느 하나인 것을 특징으로 하는 휴대용 컴퓨터.
- 하나 이상의 IDE 채널에 주기억장치 및 베이 디바이스가 연결되는 휴대용 컴퓨터에 있어서,첫번째 IDE 채널에 상기 베이 디바이스의 부착을 감지하는 단계;상기 하나 이상의 IDE 채널을 지원하는 IDE 컨트롤러를 상기 베이 디바이스의 착탈에 따라 Tri-state 상태로 설정하는 단계;상기 주기억장치 및 상기 베이 디바이스의 상기 첫번째 IDE 채널 연결이 재설정하는 단계를 포함하고,상기 Tri-state는 상기 IDE 컨트롤러가 공급받는 전압이 오프(OFF)상태 또는 온(ON)상태가 아닌 전압을 공급받는 제3의 상태인 것을 특징으로 하는 휴대용 컴퓨터의 제어방법.
- 제 8항에 있어서,상기 첫번째 IDE 채널 연결이 재설정되기 전에 상기 주기억장치의 동작모드를 저장하고 상기 첫번째 IDE 채널 연결이 재설정된 후 상기 주기억장치의 동작 모드를 복구하는 단계가 더 포함되어 구성되는 것을 특징으로 하는 휴대용 컴퓨터의 제어방법.
- 삭제
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050038413A KR101134789B1 (ko) | 2005-05-09 | 2005-05-09 | 휴대용 컴퓨터 및 그 제어방법 |
TW094134814A TWI312935B (en) | 2005-05-09 | 2005-10-05 | Portable computer and method of controlling the same |
US11/261,625 US7552263B2 (en) | 2005-05-09 | 2005-10-31 | Portable computer and method of controlling the same |
CNB2006100733737A CN100410908C (zh) | 2005-05-09 | 2006-03-31 | 便携式计算机的控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050038413A KR101134789B1 (ko) | 2005-05-09 | 2005-05-09 | 휴대용 컴퓨터 및 그 제어방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060116062A KR20060116062A (ko) | 2006-11-14 |
KR101134789B1 true KR101134789B1 (ko) | 2012-04-13 |
Family
ID=37389947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050038413A KR101134789B1 (ko) | 2005-05-09 | 2005-05-09 | 휴대용 컴퓨터 및 그 제어방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7552263B2 (ko) |
KR (1) | KR101134789B1 (ko) |
CN (1) | CN100410908C (ko) |
TW (1) | TWI312935B (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102831083B (zh) * | 2011-06-15 | 2017-06-13 | 富泰华工业(深圳)有限公司 | 从装置可控制主装置的控制系统 |
KR102116984B1 (ko) | 2014-03-11 | 2020-05-29 | 삼성전자 주식회사 | 메모리 스왑 오퍼레이션 제어 방법 및 이를 적용하는 데이터 처리 시스템 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990060768A (ko) * | 1997-12-31 | 1999-07-26 | 윤종용 | 외부 아이디이 장치가 장착 가능한 휴대용 컴퓨터 시스템 |
KR20040094992A (ko) * | 2003-05-06 | 2004-11-12 | 엘지전자 주식회사 | 스왑 베이 디바이스가 착탈 가능한 휴대용 컴퓨터 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1245485B (it) | 1991-05-03 | 1994-09-20 | Butterfly Srl | Membrane permselettive e loro impiego |
US5781744A (en) * | 1995-08-25 | 1998-07-14 | Apple Computer, Inc. | Method and apparatus for ensuring safe peripheral connection |
US5933609A (en) * | 1996-04-08 | 1999-08-03 | Vlsi Technology, Inc. | Method and system for hot docking a portable computer to a docking station via the primary PCI bus |
US5822547A (en) * | 1996-05-31 | 1998-10-13 | Texas Instruments Incorporated | Method and apparatus for providing a portable computer with hot pluggable modular bays |
US5920709A (en) * | 1996-06-04 | 1999-07-06 | Exabyte Corporation | Bus interface for IDE device |
US5832418A (en) * | 1997-06-23 | 1998-11-03 | Micron Electronics | Apparatus for testing a controller with random contraints |
US6460099B1 (en) * | 1999-07-14 | 2002-10-01 | Hewlett-Packard Company | Apparatus for expansion of single channel AT Attachment/IDE interface |
KR100621615B1 (ko) * | 1999-08-30 | 2006-09-06 | 삼성전자주식회사 | 마스터 및 슬레이브 모드를 모두 지원하는 스왑 베이 디바이스와 이를 갖는 휴대용 컴퓨터 |
US6718416B1 (en) * | 2000-08-21 | 2004-04-06 | Intel Corporation | Method and apparatus for removing and installing a computer system bus agent without powering down the computer system |
US6654843B1 (en) * | 2000-10-12 | 2003-11-25 | Hewlett-Packard Development Company, L.P. | Hot swapping |
KR100365925B1 (ko) * | 2000-12-19 | 2002-12-31 | 삼성전자 주식회사 | 휴대용 컴퓨터 및 휴대용 컴퓨터의 마스터 디바이스 및슬래이브 디바이스 자동설정방법 |
US7159063B2 (en) * | 2001-08-31 | 2007-01-02 | American Megatrends, Inc. | Method and apparatus for hot-swapping a hard disk drive |
US6845420B2 (en) * | 2001-10-11 | 2005-01-18 | International Business Machines Corporation | System for supporting both serial and parallel storage devices on a connector |
TWI221971B (en) * | 2002-09-20 | 2004-10-11 | Hon Hai Prec Ind Co Ltd | The system and method for controlling dual hot-swappable IDE devices |
CN1301469C (zh) * | 2002-09-27 | 2007-02-21 | 鸿富锦精密工业(深圳)有限公司 | 双热插拔ide装置之控制电路及方法 |
US6922739B2 (en) * | 2003-02-24 | 2005-07-26 | Broadcom Corporation | System and method for dual IDE channel servicing using single multiplexed interface having first and second channel transfer over a common bus |
-
2005
- 2005-05-09 KR KR1020050038413A patent/KR101134789B1/ko active IP Right Grant
- 2005-10-05 TW TW094134814A patent/TWI312935B/zh not_active IP Right Cessation
- 2005-10-31 US US11/261,625 patent/US7552263B2/en not_active Expired - Fee Related
-
2006
- 2006-03-31 CN CNB2006100733737A patent/CN100410908C/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990060768A (ko) * | 1997-12-31 | 1999-07-26 | 윤종용 | 외부 아이디이 장치가 장착 가능한 휴대용 컴퓨터 시스템 |
KR20040094992A (ko) * | 2003-05-06 | 2004-11-12 | 엘지전자 주식회사 | 스왑 베이 디바이스가 착탈 가능한 휴대용 컴퓨터 |
Also Published As
Publication number | Publication date |
---|---|
CN100410908C (zh) | 2008-08-13 |
TWI312935B (en) | 2009-08-01 |
CN1862513A (zh) | 2006-11-15 |
TW200639638A (en) | 2006-11-16 |
US20060253637A1 (en) | 2006-11-09 |
US7552263B2 (en) | 2009-06-23 |
KR20060116062A (ko) | 2006-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8599207B2 (en) | Information processing apparatus, information processing method and program | |
US8914653B2 (en) | Method and system for providing hybrid-shutdown and fast startup processes | |
US9152205B2 (en) | Mechanism for facilitating faster suspend/resume operations in computing systems | |
JPH11161385A (ja) | コンピュータシステムおよびそのシステムステート制御方法 | |
JP3777136B2 (ja) | コンピュータ装置、データのデッドコピー方法、プログラム、コンピュータ装置の稼動方法 | |
US20070156942A1 (en) | Method and apparatus for independently managing a chipset-integrated bus controller | |
US20090112884A1 (en) | Information processing apparatus and control method | |
JP2010250792A (ja) | スタンバイ状態にあるコンピューターマザーボードに用いる節電電子装置 | |
US9746910B2 (en) | Supporting runtime D3 and buffer flush and fill for a peripheral component interconnect device | |
JP5548753B2 (ja) | 一体型パソコン及びその電源管理方法 | |
JP2009151488A (ja) | 情報処理装置 | |
EP2843502B1 (en) | Information processing device, information processing method, and program | |
US7240227B2 (en) | Automatic restart and resume of computing system upon reapplication of external power | |
US9201822B2 (en) | Host controller apparatus, information processing apparatus, and event information output method | |
KR101134789B1 (ko) | 휴대용 컴퓨터 및 그 제어방법 | |
US20140143528A1 (en) | Information Processing Apparatus and Control Method | |
US20110231679A1 (en) | Energy saving device | |
JPH09114566A (ja) | コンピュータシステム | |
US20090300376A1 (en) | Control method and computer system for advanced configuration and power interface | |
US20220237328A1 (en) | Information processing apparatus and control method | |
JP5201231B2 (ja) | 情報処理装置、情報処理方法及びそのプログラム | |
KR100735201B1 (ko) | 스왑 베이 디바이스가 착탈 가능한 휴대용 컴퓨터 | |
US20160216756A1 (en) | Power management in computing devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160324 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170324 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20180323 Year of fee payment: 7 |