KR100511299B1 - 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치 - Google Patents

이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치 Download PDF

Info

Publication number
KR100511299B1
KR100511299B1 KR10-2002-0079815A KR20020079815A KR100511299B1 KR 100511299 B1 KR100511299 B1 KR 100511299B1 KR 20020079815 A KR20020079815 A KR 20020079815A KR 100511299 B1 KR100511299 B1 KR 100511299B1
Authority
KR
South Korea
Prior art keywords
imaginary
binary
bit
output
logical sum
Prior art date
Application number
KR10-2002-0079815A
Other languages
English (en)
Other versions
KR20040052087A (ko
Inventor
장석일
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0079815A priority Critical patent/KR100511299B1/ko
Priority to JP2003413994A priority patent/JP3959062B2/ja
Priority to AT03028717T priority patent/ATE546887T1/de
Priority to EP20030028717 priority patent/EP1429468B1/en
Priority to CNB2003101248152A priority patent/CN1327632C/zh
Priority to US10/734,206 priority patent/US7324581B2/en
Publication of KR20040052087A publication Critical patent/KR20040052087A/ko
Application granted granted Critical
Publication of KR100511299B1 publication Critical patent/KR100511299B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/004Orthogonal
    • H04J13/0044OVSF [orthogonal variable spreading factor]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/16Code allocation
    • H04J13/18Allocation of orthogonal codes
    • H04J13/20Allocation of orthogonal codes having an orthogonal variable spreading factor [OVSF]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03866Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using scrambling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70707Efficiency-related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 제3세대 이동통신 시분할 다중접속(3G TDD) 모드에서 QPSK(Quadrature PSK) 변조를 행할 경우, 심볼 맵핑(Symbol Mapping)과 확산(Spreading) 과정을 복소수 곱셈이 아닌 이진(Binary) 연산으로 변환하여 효율성을 높이기 위한 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치에 관한 것으로, 정보가 맵핑된 심볼의 허수 계수(허수 출력)을 발생하는 채널화 데이터 심볼 발생부와; 상기 채널화 데이터 심볼 발생부의 허수 출력(맵핑된 심볼의 허수 계수)을 입력받아 카운트하는 카운터와; 상기 카운터의 최상위 비트(MSB)와 최하위 비트(LSB)에 대한 배타적 논리합을 구하는 제1배타 논리합(XOR10)과; 스크램블링 코드를 0,1로 맵핑하여 출력하는 스크램블 코드 발생기와; 상기 스크램블 코드 발생기의 출력과, 상기 제1배타 논리합(XOR10)의 출력과, 상기 채널화 데이터 심볼 발생부의 실수부에 대한 배타적 논리합을 구하는 제2배타 논리합(XOR20)과; 상기 실수부와 허수부로 나누어진 0, 1의 이진수를 각각 1, -1의 이진수로 맵핑하여 출력하는 맵핑기와; 상기 맵핑기의 출력을 상기 카운터의 최하위 비트(LSB)에 의해 실수부와 허수부로 선택 출력하는 제1스위치를 포함하여 구성함으로써 달성할 수 있다.

Description

이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치{DATA SYMBOL MAPPING AND SPREADING APPARATUS FOR MOBILE COMMUNICATION SYSTEM}
본 발명은 이동 통신 시스템에 관한 것으로, 특히 이동 통신 시분할 다중 접속(TDD) 모드에서 QPSK(Quadrature PSK) 변조를 수행할 때, 데이터 심볼 맵핑(Symbol Mapping)과 확산(Spreading) 과정을 복소수 연산 대신에 이진(Binary) 연산으로 처리함으로써, 이동 통신 시스템의 효율성을 향상시킬 수 있도록 하는 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치에 관한 것이다.
일반적으로, 제3세대 이동 통신 시분할 다중접속(3G TDD) 모드에서 QPSK 변조 방식을 사용할 경우, QPSK 변조 방식의 특성상 물리적 채널 맵핑된 이진 정보들은 각각 2비트씩 하나의 심볼로 맵핑되고, 그 맵핑된 심볼은 채널화 과정 및 스크램블링(Scrambling) 과정을 거치게 된다. 여기서, 상기 맵핑 및 스크램블링 과정으로 이루어진 확산(spreading) 과정은 미국에서 등록된 특허 번호 "6,393,047"에도 기재되어 있다.
그러나, 종래에는 상기 심볼 맵핑과 채널화 과정 및 스크램블링 과정을 수행하기 위해서는, 맵핑 테이블과 복소수의 곱셈 연산이 필요하게 되고, 이에 따라 이동 통신 시스템 내의 소프트웨어 및 하드웨어에서의 연산 처리 시간(Processing Time) 및 복잡도(complexity)가 증가하게 되는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 창출한 것으로, 이동 통신 시분할 다중 접속(TDD) 모드에서 QPSK(Quadrature PSK) 변조를 수행할 때, 데이터 심볼 맵핑(Symbol Mapping)과 확산(Spreading) 과정을 복소수 연산 대신에 이진(Binary) 연산으로 처리함으로써, 이동 통신 시스템의 효율성을 향상시킬 수 있도록 하는 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치를 제공함에 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은, 정보가 맵핑된 심볼의 허수 계수(허수 출력)을 발생하는 채널화 데이터 심볼 발생부와; 상기 채널화 데이터 심볼 발생부의 허수 출력(맵핑된 심볼의 허수 계수)을 입력받아 카운트하는 카운터와; 상기 카운터의 최상위 비트(MSB)와 최하위 비트(LSB)에 대한 배타적 논리합을 구하는 제1배타 논리합(XOR10)과; 스크램블링 코드를 0,1로 맵핑하여 출력하는 스크램블 코드 발생기와; 상기 스크램블 코드 발생기의 출력과, 상기 제1배타 논리합(XOR10)의 출력과, 상기 채널화 데이터 심볼 발생부의 실수부에 대한 배타적 논리합을 구하는 제2배타 논리합(XOR20)과; 상기 실수부와 허수부로 나누어진 0, 1의 이진수를 각각 1, -1의 이진수로 맵핑하여 출력하는 맵핑기와; 상기 맵핑기의 출력을 상기 카운터의 최하위 비트(LSB)에 의해 실수부와 허수부로 선택 출력하는 제1스위치를 포함하여 구성한 것을 특징으로 한다.
본 발명은 제3세대 이동통신 시분할 다중접속(3G TDD) 모드에서 QPSK 변조를 행할 경우, 심볼 맵핑(Symbol Mapping)과 확산(Spreading) 과정을 복소수 곱셈이 아닌 이진(Binary) 연산으로 변환함으로써, 소프트웨어 및 하드웨어 구현 시 처리 시간(Processing Time) 및 복잡도를 감소시키는 특징이 있다.
즉, 제3세대 이동통신 시분할 다중접속(3G TDD) 모드에서 QPSK 변조를 행할 경우 심볼 맵핑 과정을 이진 연산으로 처리할 수 있고, 그 맵핑된 심볼을 채널화하고 스크램블링 하는 과정도 마찬가지로 이진 연산으로 처리할 수 있다.
상기 두 가지 과정(맵핑 심볼의 채널화 및 스크램블링)을 모두 이진 연산으로만 처리할 경우, 맵핑 테이블이 필요치 않고 복잡한 복소수 연산도 요구되지 않으므로, 소프트웨어나 하드웨어에서 실행 시간을 줄이거나 복잡도를 감소시킬 수 있게 되어, 전체 시스템의 효율을 증가시킬 수 있는 특징이 있는 것이다.
이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 설명한다.
도1은 종래의 일반적인 데이터 심볼의 확산(Spreading) 과정을 설명하기 위한 예시도로서, 일단, 이진 데이터는 QPSK 성좌도를 이용하여 2 비트씩 하나의 심볼로 맵핑되고, 그 맵핑된 심볼이 도1과 같은 확산 과정을 거치게 된다.
상기 확산 과정은 크게 2가지 과정으로 나눌 수 있는데, 첫 번째 과정은 데이터 심볼을 대역확산 하여 채널화 하는 과정이고, 두 번째 과정은 그 채널화된 데이터를 스크램블링(Scrambling) 하는 과정이다.
이때, 상기 각 데이터 심볼은 QPSK 심볼이므로 복소수로 표현되고, 마찬가지로 채널화 코드 및 스크램블링 코드도 모두 복소수로 이루어지게 되며, 따라서 도1의 확산 과정도 모두 복소수 곱셈 연산으로 행해지게 되는 것이다.
그러나, 본 발명에서는 상기와 같은 복소수 곱셈 연산을 이진 연산으로 변환하여 그 이진 연산을 수행하는 것으로, 상기 확산 과정은 다음 수학식 1과 같이 표현될 수 있다.
여기서, 는 각 버스트(Burst)의 두 데이터 파트(part)에 할당된 복소수 데이터이며, 는 각 데이터 파트에 할당되는 데이터 심볼의 개수, 는 Spreading Factor를 의미한다.여기서 사용되는 스크램블링 부호()는 규격(예를 들면, 3GPP TS 25.223 V5.0.0, TDD LCR 표준, pp 19)에 정의된 길이 16인 이진 스크램블링 부호를 사용하여 다음 수학식 2와 같이 생성되고, 이렇게 생성된 스크램블링 부호는 부호화된 데이터의 길이에 맞게 반복하여 사용하게 된다.
여기서, 상기 는 셀에 할당된 스크램블링 코드의 각 소자(elements)를 의미하며, j는 복소수 을 의미한다.도2는 본 발명에 따른 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치의 구성을 보인 블록도이다. 즉, 심볼 맵핑 및 채널화, 스크램블링의 모든 과정을 이진(Binary) 연산으로 처리하는 연산 장치의 구성을 보인 블록도이다.여기서, 상기 규격에서 이진 스크램블링 코드는 ±1로 이루어진 길이 16인 코드(code)로 규정하고 있다. 그러나, 본 발명에 따른 도2의 이진 스크램블링 코드는 0,1로 이루어진 길이 16인 코드로서, 상기 코드는 이진 스크램블링 코드 발생기(10)에서 반복적으로 생성된다.즉, 본 발명은 본래 규격(예를 들면, 3GPP TS25.223 V5.0.0)에 정의된 이진 스크램블링 코드(±1)를 0,1로 맵핑한다. 예를 들면, 본 발명은, 이진 스크램블링 코드 값 '+1'을 '0'으로 맵핑하고, 이진 스크램블링 코드 값 '-1'을 '1'로 맵핑하고, 상기 '0'과 '1'로 맵핑된 코드를 사용한다. 따라서, 상기 이진 스크램블링 코드는 0,1로 이루어진다.
삭제
도2를 참조하면, 본 발명은 이진 정보가 맵핑된 심볼의 허수 계수(허수 출력)을 발생하는 이진 채널화 데이터 심볼 발생부(20)와; 상기 이진 채널화 데이터 심볼 발생부로부터 발생된 허수 출력(맵핑된 심볼의 허수 계수)(Imaginary Output)을 입력받아 카운트하는 2진 카운터(30)와; 상기 2진 카운터(30)의 최상위 비트(MSB)와 최하위 비트(LSB)에 대한 배타적 논리합을 구하는 배타 논리합(XOR10)과; 스크램블링 코드를 0,1로 맵핑하여 출력하는 이진 스크램블 코드 발생기(10)와; 상기 이진 스크램블 코드 발생기(10)의 출력과, 상기 배타 논리합(XOR10)의 출력과, 상기 이진 채널화 데이터 심볼 발생부(20)의 실수부에 대한 배타적 논리합을 구하는 배타 논리합(XOR20)과; 상기 실수부와 허수부로 나누어진 0, 1의 이진수를 각각 1, -1의 이진수로 맵핑하여 출력하는 맵핑기(40)와; 상기 맵핑기(40)의 출력을 상기 2진 카운터(30)의 최하위 비트(LSB)에 의해 실수부와 허수부로 선택 출력하는 스위치(SW1)로 구성된다.이하, 상기 본 발명에 따른 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치의 동작을 도2를 참조하여 상세히 설명한다.먼저, 상기 2진 카운터(예를 들면, 2비트 카운터)는 상기 이진 채널화 데이터 심볼 발생부(20)로부터 출력되는 맵핑된 심볼의 허수 계수를 수신하고, 상기 수신된 허수 계수를 카운트한다. 여기서, 상기 2진 카운터(30)는 상기 이진 채널화 데이터 심볼 발생부(20)의 허수 계수가 '0'이면 '00'으로 초기화된다. 또한, 상기 2진 카운터(30)는 상기 이진 채널화 데이터 심볼 발생부(20)의 허수 계수가 1이면 '01'로 초기화된다.상기 배타 논리합 회로(XOR10)는 상기 2진 카운터(30)의 최상위 비트와 최하위 비트에 대한 배타적 논리합 값을 구하고, 그 구해진 값을 상기 배타 논리합(XOR20)에 출력한다. 이때, 상기 이진 스크램블 코드 발생기(10)는 스크램블링 코드를 0,1로 맵핑하고, 그 맵핑된 값을 상기 배타 논리합(XOR20)에 출력한다.상기 배타 논리합(XOR20)은 상기 이진 스크램블 코드 발생기(10)의 출력값과, 상기 배타 논리합(XOR10)의 출력값과, 상기 이진 채널화 데이터 심볼 발생부(20)의 실수 계수에 대한 배타적 논리합 값을 구하고, 그 구해진 값을 상기 맵핑기(40)에 출력한다.상기 맵핑기(40)는 상기 배타 논리합(XOR20)에 의해 구해진 값 즉, 실수부와 허수부로 나누어진 0,1의 이진수를 각각 +1, -1의 이진수로 맵핑하고 그 맵핑한 값을 상기 스위치(SW1)에 출력한다.상기 스위치(SW1)는 상기 2진 카운터(30)의 최하위 비트(LSB)에 의해 상기 맵핑기(40)의 출력 값을 실수부 또는 허수부에 출력한다. 예를 들면, 상기 스위치는 상기 2진 카운터(30)의 최하위 비트 값이 '0'이면 '+1'로 맵핑된 코드를 실수부에 출력하고, 상기 2진 카운터(30)의 최하위 비트 값이 '1'이면 '-1'로 맵핑된 코드를 허수부에 출력한다.또한, 상기 스위치(SW1)는 '+1'을 허수부에 출력할 때 실수부에 '0'을 출력하고, '+1'을 허수부에 출력할 때 실수부에 '1'을 출력하고, '-1'을 실수부에 출력할 때 허수부에 '1'을 출력한다.
삭제
상기와 같은 과정으로 본 발명은 데이터의 심볼맵핑, 채널화, 그리고 스크램블링 과정을 복소수 연산 없이 이진 연산만으로 처리할 수 있게 된다.
한편, 도3은 상기 도2에서 이진 채널화 데이터 심볼 발생부(20)의 상세 구성을 보인 블록도로서, 가중치의 부호에 대응한 0, 1의 이진수와 가중치의 허수에 대응한 0, 1의 이진수를 출력하는 가중치 부호 이진화기(22)와; 연속적인 두 비트열을 배타 논리합하고 논리부정을 통해 실수부와 허수부로 나눈 후, 상기 가중치 부호 이진화기로부터 출력되는 허수에 대응한 이진수에 따라 상기 실수부와 허수부를 스위칭하여 출력하는 이진 심벌기(21)와; 확산률의 선택에 따라 생성된 OVSF 코드를 0, 1로 매핑하여 출력하는 이진 OVSF 코드 발생기(25)와; 상기 이진 심벌기(21)로부터 입력받는 실수부와 허수부로 나누어진 이진수를 상기 가중치 부호 이진화기(22)로부터 입력받는 이진수와 상기 이진 OVSF 코드 발생기(25)로부터 입력받는 이진수를 배타 논리합한 이진수와 각각 논리곱하여 출력하는 이진 채널화기(23)와; 상기 이진 채널화기(23)로부터 입력받는 실수부와 허수부로 나누어진 0, 1을 선택적으로 출력하는 스위치(SW2)로 구성된다.즉, 상기 스위치(SW2)는 상기 이진 채널화기(23)로부터 출력되는 논리곱한 값 즉, 실수부와 허수부로 나누어진 0,1을 선택적으로 출력한다.
상기 이진 심벌기(21)는 상기 연속되는 두 비트열을 입력받아 배타 논리합하여 출력하는 배타 논리합(XOR1)과; 상기 배타 논리합(XOR1)으로부터 입력받는 비트를 반전시켜 허수부를 생성하여 출력하는 논리부정(INV1)과; 가중치 부호 이진화기(22)에서 가중치의 허수를 나타내는 비트에 따라 실수부에 대응한 상기 제1배타 논리합(XOR1)의 출력 비트와 허수부에 대응한 상기 논리부정(INV1)의 출력 비트를 스위칭하여 출력하거나 스위칭하지 않고 출력하는 스위치(26)로 구성된다.
이때, 상기 이진 채널화기(23)는 이진 심벌기(21)에서 연속되는 비트열에 대응한 심벌의 부호를 결정하는 비트, 가중치 부호 이진화기(22)에서 가중치의 부호를 나타내는 비트, 그리고 이진 OVSF 코드 발생기(25)에서 이진 OVSF 코드에 따른 비트열을 입력받아 배타 논리합하여 출력하는 제2배타 논리합(XOR2)과; 상기 가중치 부호 이진화기(22)에서 가중치의 허수를 나타내는 비트와 상기 제2배타 논리합(XOR2)로부터 출력되는 비트열을 배타 논리합하여 출력하는 제3배타 논리합(XOR3)과; 상기 이진 심벌기(21)로부터 입력받는 허수부에 대응한 비트를 OVSF 코드가 생성될 동안 저장하는 플립플롭(24)으로 구성된 것으로 본 발명의 실시예를 도면을 참조하여 설명한다.
이진 OVSF 코드 발생기(25)는 선택된 확산률에 따라 OVSF 코드를 생성하며 이 생성된 코드의 ±1을 0, 1로 매핑하여 출력한다.
가중치 부호 이진화기(22)는 가중치의 부호에 대응한 비트와 가중치의 허수에 대응한 비트를 생성하여 출력하는데 가중치의 부호가 마이너스인 경우는 부호에 대응한 비트가 1로 출력되고 반대로 플러스인 경우는 0으로 출력된다.
또한, 가중치 부호 이진화기(22)의 허수에 대응한 비트는 이진 심벌기(21)에 입력되어 이진 심벌기(21)의 실수부와 허수부의 출력 비트를 스위칭하여 출력할지 아니면 스위칭하지 않고 출력할지를 결정하는데 가중치에 허수가 있으면 이진 심벌기(21)의 위 스위치는 아래 방향으로 아래 스위치는 위 방향으로 스위칭되고 그렇지 않으면 스위칭되지 않는다.
이진 심벌기(21)는 연속적인 두 비트열을 입력받아 배타 논리합하여 실수부에 대응한 비트를 생성하고, 이 비트를 논리부정(12)을 통해 반전시켜 허수부에 대응한 비트를 생성한다.
이진 심벌기(21)의 스위치(26)는 상기에서 설명한 바와 같이, 가중치 부호 이진화기(21)로부터 입력받는 허수에 대응한 비트에 따라 실수부와 허수부에 대응한 비트를 스위칭하여 출력하거나 스위칭하지 않고 출력한다.
상기 이진 심벌기(21)로부터 출력되는 허수부에 대응한 비트는 이진 채널화기(23)의 플립플롭(24)에 입력되어 OVSF 코드가 생성될 동안 유지된다.
이진 채널화기(23)의 제2배타 논리합(XOR2)은 이진 심벌기(21)에서 연속되는 비트열에 대응한 심벌의 부호를 결정하는 비트, 가중치 부호 이진화기(21)에서 가중치의 부호를 나타내는 비트, 그리고 이진 OVSF 코드 발생기(25)에서 이진 OVSF 코드에 따른 비트열을 입력받아 배타 논리합하여 출력한다.
또한, 이진 채널화기(23)의 제3배타 논리합(XOR3)은 상기 가중치 부호 이진화기(22)에서 가중치의 허수를 나타내는 비트와 상기 제2배타 논리합(XOR2)으로부터 출력되는 비트열을 배타 논리합하여 출력한다.
상기, 두 배타 논리합(XOR2, XOR3)은 실수부와 허수부에 대응한 비트에 부호와 허수를 곱하기 위한 비트 연산 과정에 해당하며 이하, 이진 채널화기(23)의 실수부와 허수부에 대응한 최종 출력 비트 연산 과정에 대해 설명한다.
이상, 이진 채널화기(23)로부터 출력되는 실수부와 허수부에 대응한 비트는 스위치(SW2)를 통해 허수부에 의해 스위칭되어 출력된다.
상기와 같은 과정을 거쳐 최종 출력된 값은 이진 데이터가 심벌로 매핑되고 심벌을 채널화한 복소수 값의 결과가 된다.
이상으로 상기 심볼 맵핑과 채널화 과정은 심볼 맵핑 테이블이나, 복소수 연산없이 이진 연산만으로 행해질 수 있으며, 실제 채널화된 데이터의 출력은 순실수(Real)이거나, 순허수(Imaginary)의 형태가 된다.
이때, 상기 채널화 데이터의 출력이 순실수인지 또는 순허수인지의 여부는, 맵핑된 심볼의 실수(또는, 허수)의 계수에 의해 결정되기 때문에, 도3의 심볼맵핑과 채널화 과정에 의한 출력은 맵핑된 심볼의 허수 계수와, 채널화된 신호의 이진 값으로 구성된다.
이상에서 설명한 바와 같이 본 발명 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치는, 제3세대 이동통신 시분할 다중접속(3G TDD) 모드에서 QPSK(Quadrature PSK) 변조를 수행할 때, 심볼 맵핑(Symbol Mapping)과 확산(Spreading) 과정을 복소수 곱셈이 아닌 이진(Binary) 연산으로 처리함으로써, 이동 통신 시스템 내의 소프트웨어 및 하드웨어에서의 연산 처리 시간(Processing Time) 및 복잡도를 감소시킬 수 있는 효과가 있다.또한, 본 발명에 따른 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치는, 소프트웨어 및 하드웨어에서의 처리 시간 및 복잡도를 감소시킴으로써, 이동 통신 시스템의 효율성을 향상시킬 수 있는 효과도 있다.또한, 본 발명에 따른 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치는, 상기 맵핑 심볼의 채널화 과정 및 스크램블링 과정을 모두 이진 연산으로만 처리함으로써, 맵핑 테이블이 필요치 않고, 복잡한 복소수 연산도 요구되지 않는 효과도 있다.
도 1은 종래의 일반적인 데이터 심볼의 확산 과정을 설명하기 위한 예시도.
도 2는 본 발명에 의해 심볼맵핑 및 채널화, 스크램블링의 모든 과정을 이진(Binary)으로 처리하는 연산 장치의 구성을 보인 블록도.
도 3은 상기 도2에서 이진 채널화 데이터 심볼 발생부의 상세 구성을 보인 블록도.
*도면의 주요 부분에 대한 부호의 설명*
10 : 이진 스크램블 코드 발생기 20 : 이진 채널화 데이터 심볼 발생부
21 : 이진 심벌기 22 : 가중치 부호 이진화기
23 : 이진 채널화기 24 : 플립플롭
30 : 2진 카운터 40 : 맵핑기
SW1,SW2 : 스위치

Claims (4)

  1. 정보가 맵핑된 심볼의 허수 계수(허수 출력)을 발생하는 채널화 데이터 심볼 발생부와;
    상기 채널화 데이터 심볼 발생부의 허수 출력(맵핑된 심볼의 허수 계수)을 입력받아 카운트하는 카운터와;
    상기 카운터의 최상위 비트(MSB)와 최하위 비트(LSB)에 대한 배타적 논리합을 구하는 제1배타 논리합(XOR10)과;
    스크램블링 코드를 0,1로 맵핑하여 출력하는 스크램블 코드 발생기와;
    상기 스크램블 코드 발생기의 출력과, 상기 제1배타 논리합(XOR10)의 출력과, 상기 채널화 데이터 심볼 발생부의 실수부에 대한 배타적 논리합을 구하는 제2배타 논리합(XOR20)과;
    상기 실수부와 허수부로 나누어진 0, 1의 이진수를 각각 1, -1의 이진수로 맵핑하여 출력하는 맵핑기와;
    상기 맵핑기의 출력을 상기 카운터의 최하위 비트(LSB)에 의해 실수부와 허수부로 선택 출력하는 제1스위치를 포함하여 구성한 것을 특징으로 하는 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치.
  2. 제1항에 있어서, 상기 채널화 데이터 심볼 발생부는, 가중치의 부호에 대응한 0, 1의 이진수와 가중치의 허수에 대응한 0, 1의 이진수를 출력하는 가중치 부호 이진화기와;
    연속적인 두 비트열을 배타 논리합하고 논리부정을 통해 실수부와 허수부로 나눈 후, 상기 가중치 부호 이진화기로부터 출력되는 허수에 대응한 이진수에 따라 상기 실수부와 허수부를 스위칭하여 출력하는 심벌기와;
    확산률의 선택에 따라 생성된 OVSF 코드를 0, 1로 매핑하여 출력하는 OVSF 코드 발생기와;
    상기 심벌기로부터 입력받는 실수부와 허수부로 나누어진 이진수를 상기 가중치 부호 이진화기로부터 입력받는 이진수와 상기 OVSF 코드 발생기로부터 입력받는 이진수를 배타 논리합한 이진수와 각각 논리곱하여 출력하는 채널화기와;
    상기 채널화기로부터 입력받는 실수부와 허수부로 나누어진 0, 1을 선택적으로 출력하는 제2스위치를 포함하여 구성한 것을 특징으로 하는 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치.
  3. 제2항에 있어서, 상기 심벌기는 연속되는 두 비트열을 입력받아 배타 논리합하여 출력하는 제1배타 논리합(XOR1)과;
    상기 제1배타 논리합(XOR1)으로부터 입력받는 비트를 반전시켜 허수부를 생성하여 출력하는 논리부정(INV1)과;
    가중치 부호 이진화기에서 가중치의 허수를 나타내는 비트에 따라 실수부에 대응한 상기 제1배타 논리합(XOR1)의 출력 비트와 허수부에 대응한 상기 논리부정(INV1)의 출력 비트를 스위칭하여 출력하거나 스위칭하지 않고 출력하는 제3스위치를 포함하여 구성한 것을 특징으로 하는 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치.
  4. 제2항에 있어서, 상기 채널화기는 심벌기에서 연속되는 비트열에 대응한 심벌의 부호를 결정하는 비트, 가중치 부호 이진화기에서 가중치의 부호를 나타내는 비트, 그리고 OVSF 코드 발생기에서 OVSF 코드에 따른 비트열을 입력받아 배타 논리합하여 출력하는 제2배타 논리합(XOR2)과;
    상기 가중치 부호 이진화기에서 가중치의 허수를 나타내는 비트와 상기 제2배타 논리합(XOR2)로부터 출력되는 비트열을 배타 논리합하여 출력하는 제3배타 논리합(XOR3)과;
    상기 심벌기로부터 입력받는 허수부에 대응한 비트를 OVSF 코드가 생성될 동안 저장하는 플립플롭을 포함하여 구성한 것을 특징으로 하는 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치.
KR10-2002-0079815A 2002-12-13 2002-12-13 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치 KR100511299B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR10-2002-0079815A KR100511299B1 (ko) 2002-12-13 2002-12-13 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치
JP2003413994A JP3959062B2 (ja) 2002-12-13 2003-12-11 移動通信システムのデータシンボルマッピング及び拡散装置
AT03028717T ATE546887T1 (de) 2002-12-13 2003-12-12 Vorrichtung zur zuordnung und spreizung von datensymbolen in mobilnachrichtenübertragungssystemen
EP20030028717 EP1429468B1 (en) 2002-12-13 2003-12-12 Apparatus for mapping and spreading data symbols in mobile communication systems
CNB2003101248152A CN1327632C (zh) 2002-12-13 2003-12-12 在移动通信系统中映射和扩展数据码元的装置
US10/734,206 US7324581B2 (en) 2002-12-13 2003-12-15 Apparatus for mapping and spreading data symbols in mobile communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0079815A KR100511299B1 (ko) 2002-12-13 2002-12-13 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치

Publications (2)

Publication Number Publication Date
KR20040052087A KR20040052087A (ko) 2004-06-19
KR100511299B1 true KR100511299B1 (ko) 2005-08-31

Family

ID=32322384

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0079815A KR100511299B1 (ko) 2002-12-13 2002-12-13 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치

Country Status (6)

Country Link
US (1) US7324581B2 (ko)
EP (1) EP1429468B1 (ko)
JP (1) JP3959062B2 (ko)
KR (1) KR100511299B1 (ko)
CN (1) CN1327632C (ko)
AT (1) ATE546887T1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101409583B (zh) * 2007-10-11 2013-02-13 电信科学技术研究院 信号发送方法、信号发送装置
JP5235629B2 (ja) * 2008-11-28 2013-07-10 株式会社日立製作所 無線通信装置の符号化及び変調方法、並びに復号方法
WO2010098614A2 (ko) * 2009-02-27 2010-09-02 주식회사 포스코아이씨티 멀티 캐리어 방식 통신 시스템에서의 데이터 매핑 방법 및 장치
US9077442B2 (en) 2012-07-16 2015-07-07 Texas Instruments Incorporated DSSS inverted spreading for smart utility networks
US9918299B2 (en) * 2013-08-06 2018-03-13 Sun Patent Trust Wireless communication method for device to device communication and user equipment
CN103457891B (zh) * 2013-09-10 2017-01-04 华为技术有限公司 调制方法和调制设备
CN111459457B (zh) * 2020-03-18 2023-06-02 支付宝(杭州)信息技术有限公司 数据的核对方法及其装置、计算机设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08256186A (ja) * 1995-03-16 1996-10-01 Kokusai Electric Co Ltd 変調信号波形生成回路
US5621761A (en) * 1994-12-09 1997-04-15 General Instrument Corporation Of Delaware Rotationally invariant trellis coding incorporating transparent binary convolutional codes
KR19980085648A (ko) * 1997-05-29 1998-12-05 송재인 코드분할다중접속 시스템의 직교확산을 위한 pn코드 생성장치
KR20040036482A (ko) * 2002-10-26 2004-04-30 엘지전자 주식회사 비동기 코드분할 다중접속 통신 시스템의 심벌 매핑 및채널화 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5210770A (en) * 1991-09-27 1993-05-11 Lockheed Missiles & Space Company, Inc. Multiple-signal spread-spectrum transceiver
US6334219B1 (en) * 1994-09-26 2001-12-25 Adc Telecommunications Inc. Channel selection for a hybrid fiber coax network
JP2658939B2 (ja) * 1995-01-30 1997-09-30 日本電気株式会社 スペクトラム拡散装置及びスペクトラム逆拡散装置
US6031874A (en) * 1997-09-26 2000-02-29 Ericsson Inc. Unequal error protection in coded modulation schemes
US6026117A (en) 1997-10-23 2000-02-15 Interdigital Technology Corporation Method and apparatus for generating complex four-phase sequences for a CDMA communication system
US6393047B1 (en) * 1998-06-16 2002-05-21 Telefonaktiebolaget Lm Ericsson (Publ) Quadriphase spreading codes in code division multiple access communications
DK1422860T3 (da) 1998-06-30 2005-03-21 Siemens Ag Luftinterface for telekommunikationssystemer med trådlös telekommunikation mellem mobile og/eller stationære sende-/modtageapparater
JP3116923B2 (ja) * 1998-11-25 2000-12-11 日本電気株式会社 周波数拡散変調回路
US6236864B1 (en) * 1998-11-27 2001-05-22 Nortel Networks Limited CDMA transmit peak power reduction
CN1118975C (zh) * 2000-08-24 2003-08-20 深圳市中兴通讯股份有限公司 一种在宽带码分多址系统中处理不连续发射的方法
USH2152H1 (en) * 2001-01-18 2006-04-04 Halliburton Energy Services, Inc. Telemetry system having amplitude modulation of Walsh functions
US7801247B2 (en) * 2001-05-01 2010-09-21 Texas Instruments Incorporated Multiple input, multiple output system and method
US7133425B2 (en) * 2002-07-10 2006-11-07 Solarflare Communications, Inc. Communication system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5621761A (en) * 1994-12-09 1997-04-15 General Instrument Corporation Of Delaware Rotationally invariant trellis coding incorporating transparent binary convolutional codes
JPH08256186A (ja) * 1995-03-16 1996-10-01 Kokusai Electric Co Ltd 変調信号波形生成回路
KR19980085648A (ko) * 1997-05-29 1998-12-05 송재인 코드분할다중접속 시스템의 직교확산을 위한 pn코드 생성장치
KR20040036482A (ko) * 2002-10-26 2004-04-30 엘지전자 주식회사 비동기 코드분할 다중접속 통신 시스템의 심벌 매핑 및채널화 장치

Also Published As

Publication number Publication date
KR20040052087A (ko) 2004-06-19
EP1429468A3 (en) 2005-11-16
CN1327632C (zh) 2007-07-18
EP1429468A2 (en) 2004-06-16
US20040125861A1 (en) 2004-07-01
JP3959062B2 (ja) 2007-08-15
CN1538629A (zh) 2004-10-20
US7324581B2 (en) 2008-01-29
EP1429468B1 (en) 2012-02-22
ATE546887T1 (de) 2012-03-15
JP2004201306A (ja) 2004-07-15

Similar Documents

Publication Publication Date Title
EP1276272B1 (en) Encryption method, program for encryption, memory medium for storing the program, and encryption apparatus, as well as decryption method and decryption apparatus
JPH08509591A (ja) 通信システムにおいて多重拡散符号を利用する方法および装置
JPH07123025A (ja) 無線データ通信装置
KR100528605B1 (ko) 대역 확산 통신 시스템에 효과적인 확산기
KR100511299B1 (ko) 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치
EP1322042A1 (en) Convolutional encoding using a modified multiplier
JP2012147483A (ja) 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法
US20070147544A1 (en) FSK signal modulator for producing a binary FSK signal
US7016400B2 (en) Digital matched filter despreading received signal and mobile wireless terminal using digital matched filter
JP3701291B2 (ja) 8−aryPSK変調方式を使用する通信システムにおける復調装置
Estudillo-Valdez et al. FPGA realization of an image encryption system using the DCSK-CDMA technique
KR100511294B1 (ko) 비동기 코드분할 다중접속 통신 시스템의 심벌 매핑 및채널화 장치
US7289426B2 (en) Method and low consumption device for parallel generating channelization codes for CDMA transmissions, in particular WH and OVSF codes
WO2005048471A2 (en) Apparatus for spreading, scrambling and correlation in a reconfigurable digital signal processor
CN100579092C (zh) 根据接收器的速度解调正交调幅信号的系统和方法
US6928105B2 (en) Vector tree correlator for variable spreading rates
KR100805342B1 (ko) 직교 확산 방법
KR100598310B1 (ko) Utms 디지털 통신을 위한 코드의 발생
KR100486530B1 (ko) 직교가변 확산계수 코드 생성 방법
JP2003046410A (ja) デジタルマッチトフィルタおよびデジタルマッチトフィルタを用いた携帯無線端末
KR20030064787A (ko) 시프트 레지스터의 업데이트 방법
JPH0629946A (ja) スペクトラム拡散方式通信装置
JPH11163832A (ja) 拡散復調装置及び方法
KR20010091162A (ko) 통신 시스템의 수신기에서 왈시 인덱스 찾는 장치 및 방법
JP2003338733A (ja) 複素スクランブリングコード発生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120727

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130724

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140724

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150724

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160722

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee