KR100494122B1 - 내부전압 제어회로 - Google Patents

내부전압 제어회로 Download PDF

Info

Publication number
KR100494122B1
KR100494122B1 KR10-1998-0028907A KR19980028907A KR100494122B1 KR 100494122 B1 KR100494122 B1 KR 100494122B1 KR 19980028907 A KR19980028907 A KR 19980028907A KR 100494122 B1 KR100494122 B1 KR 100494122B1
Authority
KR
South Korea
Prior art keywords
internal
level
voltage
internal voltage
circuit
Prior art date
Application number
KR10-1998-0028907A
Other languages
English (en)
Other versions
KR20000008851A (ko
Inventor
송원섭
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR10-1998-0028907A priority Critical patent/KR100494122B1/ko
Publication of KR20000008851A publication Critical patent/KR20000008851A/ko
Application granted granted Critical
Publication of KR100494122B1 publication Critical patent/KR100494122B1/ko

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/468Regulating voltage or current wherein the variable actually regulated by the final control device is dc characterised by reference voltage circuitry, e.g. soft start, remote shutdown
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • G05F1/465Internal voltage generators for integrated circuits, e.g. step down generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 내부전압 제어회로에 관한 것으로, 종래에는 내부회로의 동작초기에 내부전압의 레벨이 큰폭으로 강하되는데, 이때 내부전압의 레벨을 보상하기 위해서는 피모스트랜지스터의 트랜스콘덕턴스가 낮기 때문에 사이즈를 크게 설계하여야 하는 문제점이 있었다. 이와같은 문제점을 감안한 본 발명은 내부전압과 기준전압을 비교하여 그에 따른 신호를 출력하는 비교부와; 상기 비교부의 출력신호에 따라 온 또는 오프되어 내부전압의 강하된 레벨을 보상하는 제1피모스트랜지스터로 이루어지는 종래의 내부전압 제어회로에 있어서, 내부회로의 구동을 제어하는 제어신호를 입력받아 내부회로의 구동시에 펄스를 발생시키는 제어부와; 상기 제어부 출력펄스의 저전위 레벨을 기판전압 레벨로 변환하는 레벨 시프트부와; 게이트가 상기 레벨 시프트부의 출력측에 접속되고, 소스가 기판전압에 접속된 엔모스트랜지스터와; 게이트가 상기 엔모스트랜지스터의 드레인에 접속되어 소스에 접속된 전원전압을 통해 드레인에 접속된 내부전압의 강하된 레벨을 보상하는 제2피모스트랜지스터를 더 포함하여 구성되는 내부전압 제어회로를 통해 내부회로의 동작초기에 내부전압이 강하되는 폭을 최소화하여 피모스트랜지스터의 사이즈를 줄일 수 있는 효과가 있다.

Description

내부전압 제어회로
본 발명은 내부전압 제어회로에 관한 것으로, 특히 내부회로의 초기동작시에 내부전압의 레벨이 기준전압보다 낮은 레벨로 강하되는 것을 방지하기에 적당하도록 한 내부전압 제어회로에 관한 것이다.
종래의 내부전압 제어회로를 도면을 참조하여 상세히 설명하면 다음과 같다.
도1은 종래의 내부전압 제어회로도로서, 이에 도시한 바와같이 내부전압 발생기에서 발생된 내부전압(Vint)을 기준전압(Vinf)과 비교하는 비교기(COMP1)와; 소스가 전원전압(VCC)에 접속되고, 드레인이 내부전압(Vint)에 접속되며, 상기 비교기(COMP1)의 출력을 게이트에 입력받아 온/오프되어 내부전압(Vint)의 레벨을 보상하는 피모스트랜지스터(PM1)로 구성된다. 이하, 상기한 바와같이 구성된 종래 내부전압 제어회로의 동작을 설명한다.
먼저, 비교기(COMP1)가 내부전압(Vint)을 기준전압(Vinf)과 비교하여 내부전압(Vint)의 레벨이 기준전압(Vinf)의 레벨보다 낮으면 저전위를 출력한다.
상기 비교기(COMP1)의 저전위 출력은 피모스트랜지스터(PM1)의 게이트에 입력되어 피모스트랜지스터(PM1)가 턴온된다.
이때, 상기 피모스트랜지스터(PM1)는 소스가 전원전압(VCC)에 접속되고, 드레인이내부전압(Vint)에 접속되어 있으므로, 내부전압(Vint)의 레벨이 기준전압(Vinf)의 레벨과 같아질 때까지 내부전압(Vint)을 보상한다.
이후, 내부전압(Vint)의 레벨이 기준전압(Vinf)보다 높아지면, 비교기(COMP1)가 고전위를 출력하여 상기 피모스트랜지스터(PM1)를 턴오프시킨다.
그러나, 상기한 바와같은 종래의 내부전압 제어회로는 내부회로의 동작초기에 내부전압의 레벨이 큰폭으로 강하되는데, 이때 내부전압의 레벨을 보상하기 위해서는 피모스트랜지스터의 트랜스콘덕턴스(transconductance)가 낮기 때문에 사이즈를 크게 설계하여야 하는 문제점이 있었다.
본 발명은 상기한 바와같은 문제점을 해결하기 위하여 창안한 것으로, 본 발명의 목적은 내부회로의 초기동작시에 피모스트랜지스터의 전류구동능력을 향상시켜 피모스트랜지스터의 사이즈를 줄일 수 있는 내부전압 제어회로를 제공하는데 있다.
상기한 바와같은 본 발명의 목적은 내부전압과 기준전압을 비교하여 그에 따른 신호를 출력하는 비교부와; 상기 비교부의 출력신호에 따라 온 또는 오프되어 내부전압의 강하된 레벨을 보상하는 제1피모스트랜지스터로 이루어지는 종래의 내부전압 제어회로에 있어서, 내부회로의 구동을 제어하는 제어신호를 입력받아 내부회로의 구동시에 펄스를 발생시키는 제어부와; 상기 제어부 출력펄스의 저전위 레벨을 기판전압 레벨로 변환하는 레벨 시프트부와; 게이트가 상기 레벨 시프트부의 출력측에 접속되고, 소스가 기판전압에 접속된 엔모스트랜지스터와; 게이트가 상기 엔모스트랜지스터의 드레인에 접속되어 소스에 접속된 전원전압을 통해 드레인에 접속된 내부전압의 강하된 레벨을 보상하는 제2피모스트랜지스터를 더 포함하여 구성함으로써 달성되는 것으로, 본 발명에 의한 내부전압 제어회로를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도2는 본 발명의 일 실시예를 보인 회로도로서, 이에 도시한 바와같이 내부전압(Vint)을 기준전압(Vinf)과 비교하는 비교기(COMP1)와; 소스가 전원전압(VCC)에 접속되고, 드레인이 내부전압(Vint)에 접속되며, 상기 비교기(COMP1)의 출력을 게이트에 입력받아 온/오프되어 내부전압(Vint)의 레벨을 보상하는 피모스트랜지스터(PM1)와; 내부회로의 구동을 제어하는 제어신호(ACT)를 입력받아 내부회로의 구동시에 펄스를 발생시키는 제어부(10)와; 그 제어부(10) 출력펄스의 저전위 레벨을 기판전압(VBB) 레벨로 변환하는 레벨 시프트부(20)와; 게이트가 그 레벨 시프트부(20)의 출력측에 접속되고, 소스가 기판전압(VBB)에 접속된 엔모스트랜지스터(NM1)와; 게이트가 그 엔모스트랜지스터(NM1)의 드레인에 접속되어 소스에 접속된 전원전압(VCC)을 통해 드레인에 접속된 내부전압(Vint)의 강하된 레벨을 보상하는 피모스트랜지스터(PM2)로 구성된다. 이하, 상기한 바와같이 구성되는 본 발명의 일 실시예에 따른 내부전압 제어회로의 동작을 설명한다.
먼저, 상기 제어부(10)는 제어신호(ACT)를 입력받아 내부회로의 구동시에 펄스를 발생시키고, 레벨시프트부(20)가 상기 제어부(10) 출력펄스의 저전위 레벨을 기판전압(VBB) 레벨로 변환한다.
즉, 레벨시프트부(20)는 내부회로가 구동될때는 고전위 레벨을 엔모스트랜지스터(NM1)의 게이트에 출력하여 턴온시키고, 내부회로가 구동되지 않을때는 기판전압(VBB) 레벨을 엔모스트랜지스터(NM1)의 게이트에 출력하여 턴오프시킨다.
한편, 피모스트랜지스터(PM2)의 게이트는 상기 엔모스트랜지스터(NM1)의 드레인에 접속되어 있으므로, 엔모스트랜지스터(NM1)가 턴온되면 엔모스트랜지스터(NM1)의 소스에 접속된 기판전압(VBB)에 따른 전위가 피모스트랜지스터(PM2)의 게이트에 인가되어 피모스트랜지스터(PM2)를 턴온시킴에 따라 피모스트랜지스터(PM2)는 소스에 접속된 전원전압(VCC)을 통해 내부전압(Vint)의 레벨을 미리 상승시켜 내부회로의 동작초기에 내부전압(Vint)의 강하되는 폭을 최소화한다.
이와같은 상태에서 비교기(COMP1)는 강하되는 폭이 최소화된 내부전압(Vint)을 기준전압(Vinf)과 비교하여 저전위를 출력한다.
상기한 비교기(COMP1)의 저전위 출력은 피모스트랜지스터(PM1)의 게이트에 입력되어 피모스트랜지스터(PM1)가 턴온되므로, 그 피모스트랜지스터(PM1)는 소스에 접속된 전원전압(VCC)을 통해 강하된 내부전압(Vint)의 레벨을 보상한다.
그리고, 내부회로가 동작하지 않을때는 레벨시프트부(20)가 제어부(10) 출력펄스의 저전위 레벨을 기판전압(VBB) 레벨로 변환하여 출력함으로써, 상기 엔모스트랜지스터(NM1)를 턴오프시킨다.
이후, 내부전압(Vint)의 레벨이 기준전압(Vinf)보다 높아지면, 비교기(COMP1)가 고전위를 출력하여 상기 피모스트랜지스터(PM1)를 턴오프시킨다.
상기한 바와같은 본 발명에 의한 내부전압 제어회로는 내부회로의 동작초기에 내부전압이 강하되는 폭을 최소화하여 피모스트랜지스터의 사이즈를 줄일 수 있는 효과가 있다.
도1은 종래의 내부전압 제어회로도.
도2는 본 발명의 일 실시예를 보인 회로도.
***도면의 주요 부분에 대한 부호의 설명***
10:제어부 20:레벨시프트부
COMP1:비교기 PM1,PM2:피모스트랜지스터
NM1:엔모스트랜지스터 Vref:기준전압
Vin:내부전압 ACT:제어신호
VCC:전원전압 VBB:기판전압

Claims (1)

  1. 내부전압과 기준전압을 비교하여 그에 따른 신호를 출력하는 비교부와; 상기 비교부의 출력신호에 따라 온 또는 오프되어 내부전압의 강하된 레벨을 보상하는 제1피모스트랜지스터로 이루어지는 종래의 내부전압 제어회로에 있어서, 내부회로의 구동을 제어하는 제어신호를 입력받아 내부회로의 구동시에 펄스를 발생시키는 제어부와; 상기 제어부 출력펄스의 저전위 레벨을 기판전압 레벨로 변환하는 레벨 시프트부와; 게이트가 상기 레벨 시프트부의 출력측에 접속되고, 소스가 기판전압에 접속된 엔모스트랜지스터와; 게이트가 상기 엔모스트랜지스터의 드레인에 접속되어 소스에 접속된 전원전압을 통해 드레인에 접속된 내부전압의 강하된 레벨을 보상하는 제2피모스트랜지스터를 더 포함하여 구성되는 것을 특징으로 하는 내부전압 제어회로.
KR10-1998-0028907A 1998-07-16 1998-07-16 내부전압 제어회로 KR100494122B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1998-0028907A KR100494122B1 (ko) 1998-07-16 1998-07-16 내부전압 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0028907A KR100494122B1 (ko) 1998-07-16 1998-07-16 내부전압 제어회로

Publications (2)

Publication Number Publication Date
KR20000008851A KR20000008851A (ko) 2000-02-15
KR100494122B1 true KR100494122B1 (ko) 2005-08-01

Family

ID=19544482

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0028907A KR100494122B1 (ko) 1998-07-16 1998-07-16 내부전압 제어회로

Country Status (1)

Country Link
KR (1) KR100494122B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0612135A (ja) * 1992-06-29 1994-01-21 Nec Kyushu Ltd 半導体集積回路装置
JPH06266452A (ja) * 1993-03-12 1994-09-22 Toshiba Corp 半導体集積回路
KR970051107A (ko) * 1995-12-29 1997-07-29 김광호 내부전원전압 공급장치
JPH09282876A (ja) * 1996-04-16 1997-10-31 Toshiba Corp 半導体集積回路
KR970076795A (ko) * 1996-05-16 1997-12-12 문정환 내부 전원전압 보상회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0612135A (ja) * 1992-06-29 1994-01-21 Nec Kyushu Ltd 半導体集積回路装置
JPH06266452A (ja) * 1993-03-12 1994-09-22 Toshiba Corp 半導体集積回路
KR970051107A (ko) * 1995-12-29 1997-07-29 김광호 내부전원전압 공급장치
JPH09282876A (ja) * 1996-04-16 1997-10-31 Toshiba Corp 半導体集積回路
KR970076795A (ko) * 1996-05-16 1997-12-12 문정환 내부 전원전압 보상회로

Also Published As

Publication number Publication date
KR20000008851A (ko) 2000-02-15

Similar Documents

Publication Publication Date Title
KR100210716B1 (ko) 반도체 집적 회로 장치
KR100240423B1 (ko) 반도체 장치의 레벨 검출 회로
KR20020048264A (ko) 펌핑 전압 레귤레이션 회로
JPH07113863B2 (ja) 半導体集積回路装置
KR100753034B1 (ko) 내부 전원전압 발생 회로
KR19980082461A (ko) 반도체 메모리 소자의 전압 조정회로
US6025707A (en) Internal voltage generator
US5786723A (en) Voltage switching circuit for a semiconductor memory device
US20070290751A1 (en) Regulator circuit
KR100494122B1 (ko) 내부전압 제어회로
KR100282437B1 (ko) 내부전압 발생장치
JPH1074394A (ja) 半導体記憶装置
JPH0619565A (ja) 電源電圧降下回路
KR100360022B1 (ko) 액티브 내부전압 발생회로
JP4477448B2 (ja) レベルシフト回路を具えたホールセンサ
JP2775245B2 (ja) 電源供給制御回路
KR960009952B1 (ko) 전원 인가시의 오동작 방지회로
KR100502677B1 (ko) 반도체 메모리 소자의 출력 버퍼
KR100280410B1 (ko) 출력구동회로
KR100342872B1 (ko) 전압 강하 변환기
KR20030055995A (ko) 내부전압의 오버슈트 및 언더슈트를 억제할 수 있는내부전압 발생회로 및 내부전압 발생방법
KR100541695B1 (ko) 반도체 장치의 내부 전원전압 공급회로
KR100529385B1 (ko) 내부 전압 발생 회로
KR19980076029A (ko) 백 바이어스 전압(vbb) 레벨 감지기
KR100451495B1 (ko) 대기전류감소회로를갖는반도체집적회로

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110429

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee