KR100440817B1 - 디스플레이구동장치 및 디스플레이장치모듈 - Google Patents

디스플레이구동장치 및 디스플레이장치모듈 Download PDF

Info

Publication number
KR100440817B1
KR100440817B1 KR10-2001-0065753A KR20010065753A KR100440817B1 KR 100440817 B1 KR100440817 B1 KR 100440817B1 KR 20010065753 A KR20010065753 A KR 20010065753A KR 100440817 B1 KR100440817 B1 KR 100440817B1
Authority
KR
South Korea
Prior art keywords
output
low impedance
voltage
switching
display
Prior art date
Application number
KR10-2001-0065753A
Other languages
English (en)
Other versions
KR20020059217A (ko
Inventor
후지노히로아키
Original Assignee
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시키가이샤 filed Critical 샤프 가부시키가이샤
Publication of KR20020059217A publication Critical patent/KR20020059217A/ko
Application granted granted Critical
Publication of KR100440817B1 publication Critical patent/KR100440817B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명의 디스플레이구동장치는, 디스플레이수단에 디스플레이데이터에 따른 복수종류의 구동전압을 전압폴로어회로를 통해 복수의 액정구동전압 출력단자로부터 출력한다. 1개의 전압폴로어회로는, 아날로그스위치회로를 통해 복수의 액정구동전압 출력단자와 접속되고, 아날로그스위치회로의 스위칭동작에 따라 복수의 액정구동전압 출력단자에 의해 공용(共用)된다. 이로 인해, 다단자화에 따른 회로규모의 증대, 및 소비전력의 증대를 억제할 수 있다.

Description

디스플레이구동장치 및 디스플레이장치모듈{DISPLAY DRIVING APPARATUS AND DISPLAY APPARATUS MODULE}
본 발명은, 회로규모를 작게 억제하고, 회로의 소비전력을 절감하는 것을 목적으로 한 디스플레이구동장치 및 디스플레이장치모듈에 관한 것이다.
도 9는, 액티브매트릭스 방식의 대표예인 TFT(Thin-Film Transistor;박막 트랜지스터) 방식의 액정디스플레이장치의 블록구성을 나타내고 있다.
이 액정디스플레이장치는, 액정디스플레이부와 이것을 구동하는 액정구동장치(액정구동회로)로 구성되어 있다. 상기 액정디스플레이부는, TFT 방식의 액정패널(901)을 구비하고, 그 액정패널(901) 내에는, 매트릭스 형태로 배치된 복수의 표시단위소자(화소)와 대향전극(공통전극)(906)이 설치되어 있다.
한편, 상기 액정구동장치는, 각각 IC(Integrated Circuit;집적회로)칩을 포함하게 되는 소스드라이버(902) 및 게이트드라이버(903), 제어장치(904), 및 액정구동전원(905)을 구비하고 있다.
소스드라이버(902) 및 게이트드라이버(903)는. 일반적으로, 소정의 배선이 형성된 필름 상에 상기 IC칩을 탑재한 TCP(Tape Carrier Package;테이프 캐리어 패키지) 등을, 액정 패널(901)의 내부로부터 주변부 방향으로 연장설치된 ITO(Indium Tin Oxide;인듐 주석 산화물)단자 상에 장착하고 접속하거나, 상기 IC칩을 ACF(Anisotropic Conductive Film;이방성도전막)을 통해 직접 액정패널(901)의 상기 ITO단자에 열압착하여 장착하고 접속하는 방법 등으로 구성되어 있다.
또한, 액정디스플레이장치의 소형화를 도모하기 위해, 상기 제어장치(904), 액정구동전원(905), 소스드라이버(902), 및 게이트드라이버(903)를 합쳐 1개의 칩으로 구성하거나, 2내지 3개의 칩으로 구성하는 것도 있다. 도 9는, 이러한 구성을 기능별로 분리한 형태를 나타내고 있다.
제어장치(904)는, 도면에 D로 나타낸 디지털화시킨 디스플레이데이터(예를 들면, 적, 녹, 청에 대응하는 RGB(red-green-blue)의 각 영상신호), 및 S1로 나타낸 각종 제어신호를 소스드라이버(902)에 출력함과 아울러, 도면에 S2로 나타낸 각종 제어신호를 게이트드라이버(903)에 출력하고 있다. 소스드라이버(902)으로의 주된 제어신호는, 수평동기신호(래치 신호(latch signal)(Ls)), 스타트펄스신호(start pulse signal) 및 소스드라이버용 클록신호(clock signal) 등이 있다. 한편, 게이트드라이버(903)으로의 주된 제어신호는, 수직동기신호 및 게이트드라이버용 클록신호 등이 있다. 또한, 도면에서, 각 IC칩(게이트드라이버IC, 및 소스드라이버IC)을 구동하기 위한 전원은 생략되어 있다.
또한, 액정구동전원(905)은, 소스드라이버(902) 및 게이트드라이버(903)로 액정패널표시용 전압(계조(gradation) 디스플레이용 전압을 발생시키기 위한 참조전압(reference voltage))을 공급하는 것이다.
외부로부터 입력된 디스플레이데이터는, 디지털신호인 상기 디스플레이데이터(D)로서, 제어장치(904)를 통해 소스드라이버(902)로 입력된다. 소스드라이버 (902)는, 입력된 디스플레이데이터(D)를 시분할로 샘플링(sampling)하여 내부에 기억하고, 그 후, 제어장치(904)로부터 입력되는 수평동기신호 (래치신호(Ls)라고도 함)에 동기하도록, 상기 디스플레이데이터(D)로부터 계조디스플레이용 전압으로의 DA변조를 행한다.
그리고, 소스드라이버(902)는, DA변조에 의해 얻어진 계조디스플레이용 아날로그전압(계조디스플레이용 전압)을, 그 액정구동전압 출력단자로부터, 액정패널 (901) 내에 설치된 대응하는 소스신호 라인(1004)(도 10참조)에 출력한다.
다음으로, 도 10을 참조하여 상기 액정패널(901)의 구성에 대해서 설명한다. 액정패널(901)에는, 화소전극(1001), 화소용량(1002), 화소로의 전압인가를 온/오프(ON/OFF)하는 스위칭 소자로서의 TFT(1003), 소스신호 라인(1004), 게이트신호 라인(1005), 및 액정패널의 대향전극(1006)(도 9의 대향전극(906)에 해당)이 설치되어 있다. 또한, 도면에서, A로 나타낸 영역이 1개 화소분의 디스플레이 단위소자에 해당한다.
소스신호 라인(1004)에는, 대상으로 하는 각 화소에 디스플레이되는 밝기에 따른 강도의 계조디스플레이용 전압이, 도 9에 나타낸 소스드라이버(902)로부터 부여된다.
한편, 게이트신호 라인(1005) 각각에는, 도 9에 나타낸 게이트드라이버(903)로부터, 종방향(즉, 소스신호 라인(1004)의 신장방향)으로 배열된 복수의 TFT(1003)가 순차 온(ON)하도록 주사신호가 부여된다.
TFT(1003)가 온(ON)상태인 경우, 그 TFT(1003)의 드레인(drain)에 접속된 화소전극(1001)에 소스신호 라인(1004)으로부터 계조표시용 전압이 인가되면, 화소전극(1001)과 대향전극(1006)의 사이의 화소용량(1002)에 전하가 축적(충전)된다. 이어서, 게이트신호 라인(1005)에 의한 선택이 종료되고, TFT(1003)가 오프(OFF)(비선택) 상태로 변화하여, 화소용량(1002)에 기록된 전압이 유지된다. 그리고, 이러한 온/오프 동작을 통해, 각 디스플레이 단위소자(화소)의 광투과율이, 그 곳에 기록된 계조디스플레이용 전압의 레벨에 따라 변화되고, 목적하는 바의 계조디스플레이가 실현된다.
도 11 및 도 12는, 도 10에 나타낸 액정패널(901)의 소스신호 라인(1004), 게이트신호 라인(1005), 및 화소전극(1001) 각각에 인가되는 액정구동전압 파형의 일례를 나타내고 있다. 도면에서, 참조번호 1101과 1201는 소스드라이버(902)로부터 소스신호 라인(1004)에 출력된 계조디스플레이용 전압 파형을 나타내고, 참조번호 1102와 1202는 게이트드라이버(903)으로부터 게이트신호 라인(1005)에 출력된, TFT(1003)의 온/오프를 제어하는 주사신호의 전압 파형을 나타낸다. 또한, 파형(1102) 또는 파형(1202)이 고레벨(high level)일 때 TFT(1003)는 온(ON)상태로, 저레벨(low level)일 때 TFT(1003)는 오프(OFF)상태로 된다.
또한, 파형(1103)과 파형(1203)은 대향전극(1006)(도 10 참조)의 전위를 나타내고, 파형(1104)과 파형(1204)은 화소전극(1001)에 인가되는 전압파형을 나타낸다. 화소전극(1001)에 인가되는 전압파형(1104)의 변화(도 11 등 참조)는, 주사신호인 파형(1102)이 고레벨일 때 TFT(1003)가 온(ON)되어 화소용량(1002)의 충전(즉, 계조디스플레이용 전압인 파형(1101)의 기록)이 개시되고, 이어서 화소용량 (1002)이 소정의 전압레벨에 이르렀을 때 상기 주사신호가 저레벨로 되어 TFT (1003)가 오프(OFF)되고, 이후, 주사신호가 다시 고레벨로 되기까지의 동안, 화소용량(1002)에 충전된 전하에 해당하는 전압레벨이 유지되는 것으로 설명된다. 또한, 도 12에서 참조번호 1204로 나타낸 전압파형의 변화도 위와 마찬가지로 설명된다.
또한, 도시되지 않은 액정재료에 인가되는 전압은, 화소전극(1001)과 대향전극(1006)의 전위차(전압차)이고, 도 11과 도 12에 사선으로 도시되어 있다.
또한, 도 11과 도 12에는, 소스신호 라인(1004)에 인가되는 계조디스플레이용 전압(1101, 1201)의 전압값이 다르게 되어있고, 이로 인해 서로 다른 계조의 디스플레이를 행한다. 요컨대, 그 계조디스플레이용 전압의 전압값을 변화시켜, 1개의 화소단위에 포함되는 화소전극(1001)과 대향전극(1006) 사이의 전위차(도 11과 도 12에 사선으로 도시)를 변화시켜, 목적하는 바의 계조디스플레이를 실현한다. 또한, 디스플레이 가능한 계조수는, 액정재료에 인가되는 전압값의 선택가능수(바꾸어 말하면, 아날로그신호로 출력되는 상기 계조디스플레이용 전압의 전압값 선택가능수)에 의해 결정된다.
그런데, 본 발명은, 특히 큰 회로규모 및 소비전력을 가지는 계조디스플레이용 회로 중의 출력회로에 관한 것이기 때문에, 이후, 소스드라이버(902)를 중심으로 액정구동장치를 설명한다.
도 13은, 상기 소스드라이버(902)의 블록 구성을 나타내고 있고, 이하, 그 도면 등을 참조하면서 그 기본적인 부분만 설명한다. 제어장치(904)(도 9 참조)로부터 전송되어온 각각의 디지털 디스플레이데이터(DR·DG·DB)(예를 들면 각각 6비트)는, 일단, 입력 래치회로(1301)에서 래치된다. 또한, 각각의 디지털 디스플레이데이터(DR·DG·DB)는, 각각 적, 녹, 청색 데이터에 대응하고, 도 9에서는 디스플레이데이터(D)로 총칭되어 있다.
한편, 상기 제어장치(904)로부터 소스드라이버(902)에 대해서는, 스타트펄스신호(SP)와, 소스드라이버용 클록신호(CK)도 입력된다. 이 스타트펄스신호(SP)는, 상기 클록신호(CK)에 동기하여 시프트레지스터(shift register)회로(1302)내의 각 단에 순차전송되고, 1) 그 시프트레지스터회로(1302)의 각 단으로부터 샘플링메모리회로(1303)에 대해 출력신호를 공급하고, 2) 그 최종단으로부터 다음 단의 소스드라이버에 대해, 그 소스드라이버용 스타트펄스신호(SP)(캐스케이드(cascade)출력신호(S))를 출력한다.
또한, 상기 시프트레지스터회로(1302)의 각 단으로부터 샘플링메모리회로 (1303)에 공급되는 출력신호에 동기하여, 입력래치회로(1301)에 래치된 디지털 디스플레이데이터(DR·DG·DB)는, 시분할로 샘플링메모리회로(1303)내에 일단 기억되고 나서, 홀드(hold)메모리회로(1304)에 출력된다.
보다 구체적으로는, 1수평동기기간(도 14참조)분의 디지털 디스플레이데이터 (DR·DG·DB)가 샘플링메모리회로(1303)에 기억되면, 제어장치(904)(도 9참조)로부터 공급되는 수평동기신호(래치신호(Ls))에 기초하여, 홀드메모리회로(1304)가 샘플링메모리회로(1303)의 각 단으로부터의 출력신호를 받아들이고, 그 출력신호를 다음 단의 레벨시프터회로(1305)에 출력한다. 또한 상기 홀드메모리회로(1304)는, 이 출력동작과 함께, 다음의 수평동기신호가 입력될 때까지 그 디지털 디스플레이데이터(DR·DG·DB)를 유지한다.
레벨시프터회로(1305)는, 액정패널(901)(도 9 참조)로의 인가전압레벨을 처리하는 다음 단의 DA변환회로(1306)에 적합하게 하기위해, 입력신호의 레벨을 승압(昇壓) 등으로 변환하여 출력하는 회로이다. 또한, 기준전압 발생회로(1309)는, 액정구동전원(905)(도 9 참조)으로부터의 참조전압(VR)에 기초하여, 계조디스플레이용의 각종 아날로그전압을 발생시키고, DA변환회로(1306)에 출력한다.
DA변환회로(1306)는, 기준전압 발생회로(1309)로부터 공급되는 각종 아날로그전압으로부터, 레벨시프터회로(1305)에 의해 변환된 디지털 디스플레이데이터에 따른 아날로그전압을 선택한다. 이 계조디스플레이를 나타내는 아날로그전압은, 출력회로(1307)를 통해, 각 액정구동전압 출력단자(이하, 간단하게 출력단자로 기재한다)(1308)로부터 액정패널(901)의 각 소스신호 라인(1004)으로 출력된다. 출력회로(1307)는, 버퍼(buffer)회로로서 기능하고, 예를 들면 차동증폭회로를 이용한 전압폴로어(voltage follower)회로로 구성된다.
또한, 도 14, 도 15a, 및 도 15b는, 도 9∼도 13을 이용하여 설명한, 상기 소스드라이버(902) 및 게이트드라이버(903)(도 9 참조)의 입력신호 또는 출력신호의 타이밍차트를 나타내고 있다. 도 14에 도시된 바와 같이, 제어장치(904)로부터 게이트드라이버(903)에 입력되는 수직동기신호와 소스드라이버에 입력되는 수평동기신호(래치신호(Ls))는 서로 소정의 관계를 가지고 출력되고, 또한, 그 게이트드라이버(903)로부터 각 게이트신호 라인들(G1∼Gn)(도 10에 나타낸 게이트신호 라인(1005)에 해당)에 출력되는 주사신호는 각각, 1수직동기기간내에 1회씩, 상기 수평동기신호에 동기하여 순차선택펄스(도 12에 나타낸 고레벨의 전압신호)를 출력한다.
한편, 상기 주사신호, 소스드라이버용 클록신호(CK), 스타트펄스신호(SP), 디지털 디스플레이데이터(DR·DG·DB)(도면에 디지털 디스플레이데이터신호로 기재), 및 수평동기신호의 신호파형끼리는, 이미 설명한 바와 같이, 도 15a에 나타낸 관계를 가지고 있고, 소스드라이버(902)의 출력단자(1308)로부터 각 소스신호 라인(1004)으로 출력되는 신호파형(도면에서, 소스드라이버 출력)은, 도 15b에 나타낸 관계를 가지고 있다. 또한, 그 도면에 나타낸 것은, 소스드라이버(902)측의 출력단자(1308)가 X1∼X100, Y1∼Y100, Z1∼Z100(즉, R·G·B의 각 색에 대응하여 100개씩)인 합계 300개의 단자가 구비되어 나열되어 있고, 이하에도 설명하는 바와 같이 64개의 계조디스플레이로의 대응이 가능하다.
다음으로, 본 발명에 특히 관련된 기준전압 발생회로(1309), DA변환회로 (1306), 및 출력회로(1307)에 대해, 주로 도 13, 도 16, 도 17, 및 도 18을 참조하여, 또한 상세하게 그 회로구성을 설명한다.
도 16은, 기준전압 발생회로(1309)의 회로구성예를 나타내고 있다. RGB의 각 색에 대응하는 디지털 디스플레이데이터(DR·DG·DB)가 각각 예를 들면 6비트로 구성되어 있는 경우, 기준전압 발생회로(1309)는, 26=64개의 계조디스플레이에 대응하는 64종류의 아날로그전압을 출력한다. 이하, 그 구체적인 구성에 대해 설명한다.
기준전압 발생회로(1309)는, 저항들(R0∼R7)이 직렬로 접속된 저항분할회로로 구성되어 있고, 가장 간단한 구성으로 되어 있다. 또한, 상기 저항들(R0∼R7)의 각각은, 8개의 저항소자가 직렬로 접속되어 구성되어 있다. 예를 들면, 저항(R0)에 대해 설명하자면, 도 17에 도시된 바와 같이, 8개의 저항소자들(R01, R02,...R08)이 직렬접속되어 저항(R0)이 구성되어 있다. 또한, 다른 저항들(R1∼R7)에 대해서도 상기 저항(R0)과 동일하게 구성되어 있다. 그러므로, 기준전압 발생회로(1309)는, 합계 64개의 저항소자가 직렬접속되어 구성되어 있는 것이다. 또한, 저항(R0∼R7)의 저항값은 각각, γ보정 등을 고려하여 설계하면 좋다.
또한, 기준전압 발생회로(1309)는, 9종류의 참조전압들(V'0, V'8, ...V'56, V'64)에 대응하는 9개의 중간조전압(中間調電壓, half tone voltage) 입력단자가 접속되어 있다. 또한, 저항(R0)의 일단에 참조전압(V'64)에 대응하는 중간조전압 입력단자가 접속되는 한편, 저항(R0)의 타단, 즉, 저항(R0)과 저항(R1)의 접속점에, 참조전압(V'56)에 대응하는 중간조전압 압력단자가 접속되어 있다. 이하, 이웃하는 각 저항들(R1·R2, R2·R3, ...,R6·R7)의 각 접속점에, 참조전압들(V'48, V'40, ...V'8)에 대응하는 중간조전압 입력단자가 차례대로 접속되어 있다. 그리고, 저항(R7)에 대한 저항(R6)의 접속점 반대측에, 참조전압(V'0)에 대응하는 중간조전압 입력단자가 접속되어 있다.
이러한 구성에 의해, 64개의 저항소자의 이웃하는 2개의 저항소자 사이로부터 전압들(V1∼V63)을 얻을 수 있다. 그리고, 이들 전압들(V1∼V63)과, 참조전압(V'0)으로부터 그대로 얻어진 전압(V0)을 합하여, 총 64종류의 계조디스플레이용 아날로그전압들(전압 V0∼V63)을 얻을 수 있다. 결국, 기준전압 발생회로(1309)가 저항분할회로로 구성되는 경우, 계조디스플레이용 아날로그전압인 전압들(V0∼V63)은, 저항비(抵抗比)에 의해 결정되는 것이다. 64종류의 아날로그전압들(전압 V0∼V63)은, 기준전압 발생회로(1309)로부터 DA변환회로(1306)에 입력된다.
또한, 일반적으로, 양단의 참조전압(V'0과 V'64)의 2개의 전압은 항상 중간조전압 입력단자에 입력되지만, 나머지 참조전압들(V'8∼V'56)에 대응하는 7개의 중간조 입력단자는 미조정용(微調整用)으로서 사용되고, 실제로는 이들 단자에 전압이 입력되지 않는 경우도 있다.
다음으로, DA변환회로(1306)에 대해 설명한다. 도 18은, DA변환회로(1306)의 일구성예를 나타내고 있다. 또한, 그 도면은, 상기 출력회로(1307)의 구성(전압폴로어회로)도 나타내고 있다.
DA변환회로(1306)에서는, 6비트의 디지털신호로 이루어진 디스플레이데이터에 따라, 입력된 64종류의 전압들(전압 V0∼V63) 중에 하나가 선택되어 출력되도록, MOS(metal-oxide semiconductor;금속 산화막 반도체)트랜지스터 또는 트랜스미션 게이트(transmission gate)가 아날로그 스위치(이하, 스위치라 칭함)로서 배치되어 있다. 즉, 6비트의 디지털신호로 이루어진 각각의 디스플레이데이터(Bit0∼Bit5)에 따라, 상기 스위치가 온/오프(ON/OFF)되고, 이로 인해, 입력된 64종류의 전압중 하나가 선택되어 출력회로(1307)에 출력된다. 이하 이러한 상태를 설명한다.
6비트의 디지털신호는, Bit0이 LSB(the Least Significant Bit;최하위비트)이고, Bit5가 MSB(the Most Significant Bit;최상위비트)이다. 상기 스위치는, 2개가 1조(組)인 스위치쌍을 구성하고 있다. Bit0에는 32조의 스위치쌍(64개의 스위치)이 대응해 있고, Bit1에는 16조의 스위치쌍(32개의 스위치)이 대응해 있다. 이하, Bit마다 개수가 1/2이 되고(스위치들의 수는 각 비트에 대해 1/2로 감소), Bit5에는 1조의 스위치쌍(2개의 스위치)이 대응하게 된다. 그러므로, 합계는,25+24+23+22+21+1=63조의 스위치쌍(126개의 스위치)이 존재한다.
비트0에 대응하는 스위치의 일단은, 상기 전압들(V0∼V63)이 입력되는 단자로 되어 있다. 그리고, 상기 스위치의 타단은 2개 1조로 접속되고, 또한 다음의 Bit1에 대응하는 스위치의 일단에 접속되어 있다. 이후, 이러한 구성이 Bit5에 대응하는 스위치까지 반복된다. 최종적으로는, Bit5에 대응하는 스위치로부터 1개의 선이 인출되고, 출력회로(1307)에 접속되어 있다.
Bit0∼Bit5에 대응하는 스위치를 각각 스위치군(SW0∼SW5)이라 한다. 스위치군(SW0∼SW5)의 각 스위치는 6비트의 디지털 디스플레이데이터(Bit0∼Bit5)에 의해 이하와 같이 제어된다.
스위치군(SW0∼SW5)에서는, 대응하는 Bit가 0(저레벨)일 때는 각 2개 1조의 아날로그스위치의 한쪽(동일도면에서 하측의 스위치)이 온(ON)되고, 반대로, 대응하는 Bit가 1(고레벨)일 때는 다른 아날로그스위치(동일도면에서 상측의 스위치)가 온(ON)된다. 동일도면에서는, Bit0∼Bit5가 (111111)로서, 모든 스위치쌍에 있어서 위쪽의 스위치가 온(ON), 아래쪽의 스위치가 오프(OFF)로 되어 있다. 이 경우, DA변환회로(1306)로부터는, 전압(V63)이 출력회로(1307)에 출력된다.
마찬가지로, 예를 들면, Bit0∼Bit5가 (111110)이면, DA변환회로(1306)로부터는, 전압(V62)가 출력회로(1307)에 출력되고, (000001)이면 전압(V1)이 출력되고, (000000)이면 전압(V0)이 출력된다. 이와같이, 디지털 디스플레이에 따른 계조디스플레이용 아날로그전압(전압V0∼V63)중에서 하나가 선택적으로 출력되어, 계조디스플레이가 실현된다.
상기 기준전압 발생회로(1309)는, 통상 1개의 소스드라이버 IC에 1개 설치되고, 공유화하여 사용된다. 한편, DA변환회로(1306) 및 출력회로(1307)는, 각 출력단자(1308)(도 13참조)에 대응하여 각각 1개씩 설치되어 있다.
또한, 컬러(color) 디스플레이의 경우, 상기 출력단자(1308)는 각각의 색에 대응하여 사용되기 때문에, 이 경우, DA변환회로(1306) 및 출력회로(1307)는 화소마다, 또한, 한가지 색에 대해 각각 하나의 회로가 사용된다. 즉, 액정패널(901)의 길이방향 화소수가 N이면, 적, 녹, 청의 각 색용 출력단자(1308)를 각각 R, G, B에 첨자(n)(n=1, 2, ..., N)를 붙여 나타내면, 이 출력단자(1308)로는, R1, G1, B1, R2, G2, B2, ..., RN, GN, BN이고, 이 때문에, 3N개의 DA변환회로(1306) 및 출력회로 (1307)가 필요하게 된다.
이어서, 도 19∼도 21을 참조하면서, 기준전압 발생회로(1309), DA변환회로(1306), 및 출력회로(1307)의 다양한 접속예에 대해 설명한다.
도 19에 나타낸 접속예는, 도 16 및 도 17에 기재된 접속형태를 하나로 합친 것이고, 기준전압 발생회로(1309)를 통해 계조디스플레이용 전압(V0∼V63)이 입력되는 DA변환회로(1306)는, 입력되는 디지털 디스플레이데이터(레벨시프터회로로부터의 출력신호)에 따른 계조디스플레이용 전압을 선택하여, 출력회로(1307)측에 출력한다.
그리고, 이 출력을, 버퍼회로로 기능하는 출력회로(1307)와 출력단자(1308)를 차례로 통해, 액정패널 내의 소스신호 라인(1004)에 출력한다. 또한, 도면에서, 참조번호 1008은, 액정패널의 1개 화소 및 그에 연결된 소스신호 라인(1004)의 배선용량을 모델화한 것이다. 여기서, 참조번호 1002는 화소용량을, 참조번호 1003은 TFT를, 참조번호 1006은 대향전극의 전위를, 참조번호 1007은 소스신호 라인(1004)의 배선용량을, 각각 나타내고 있다.
이상과 같이, 도 19에 나타낸 회로구성은, 복수의 저항을 직렬로 접속하여 이루어지는 저항분할회로로부터 서로 다르게 이루어지는 레벨의 전압들(V0∼V63)을 취득하고, 아날로그스위치에 의해 그 전압들(V0∼V63)로부터 디지털 디스플레이데이터에 대응한 1개의 전압을 선택하고, 이어서, 버퍼회로로서 기능하는 출력회로(1307)를 통해 그 전압을 저임피던스화하여 출력하고, 액정패널 내의 소스신호 라인(1004)의 배선용량(1007)과 화소용량(1002)을 충전하는 것이다.
또한, 도 20에 도시한 바와 같이, 도 19에 나타낸 회로구성으로부터 출력회로(1307)를 생략하는 것도 가능하다. 이 경우에는, 복수의 저항을 직렬로 접속하여 이루어지는 저항분할회로로부터 서로 다르게 이루어지는 레벨의 전압들(V0∼V63)을 취득하고, 아날로그스위치에 의해 그 전압들(V0∼V63)로부터 디지털 디스플레이데이터에 대응한 1개의 전압을 선택하고, 이어서, 그 전압을 그대로 직접 소스신호 라인(1004)에 입력하여, 상기 배선용량(1007)과 화소용량(1002)을 충전한다.
또한, 도 21에 도시한 바와 같이, 출력회로(1307)에 해당하는 버퍼회로(1310)를, 기준전압 발생회로(1309)와 DA변환회로(1306)를 전기적으로 연결하고, 전압들(V0∼V63)이 각각 전송되는 전압선의 각각에 설치된 회로구성으로 하는 것도 가능하다. 이 경우, 상기 전압들(V0∼V63)은, 각각의 버퍼회로(1310)를 통해 저임피던스화된 후에 DA변환회로(1306)에 입력되고, 이어서, 아날로그스위치에 의해 디지털 디스플레이데이터에 대응한 1개의 전압이 선택되고, 상기 배선용량(1007)과 화소용량(1002)이 충전된다.
액정디스플레이장치 시장에서는, 액정디스플레이장치의 모니터용도의 확대에 따른 화면크기의 대형화 및 고정밀화에 의해 화소수가 급속도로 증대할 것이라고 예상된다. 이것은, 특히 1개당 다수의 액정구동전압 출력단자를 가지는 소스드라이버(902)의 다출력단자화를 가져오게 한다. 또한, 액정디스플레이장치의 비용절감 및 경량화로부터도, 소스드라이버(902)의 1개당 액정구동전압 출력단자의 다출력화 (다출력단자화)가 가속된다. 예를 들면, 종래기술에서는 300개의 단자로 했지만, 1000개의 단자로도 이루어지고 있다고 여겨진다.
한편, 상기와 같은 다출력단자화에 대응한 경우, 도 13에 도시된 바와 같은 소스드라이버(902)의 구성, 즉, 1개의 액정구동전압 출력단자부에 1개의 전압폴로어회로 등의 차동증폭회로(연산증폭회로, operational amplifier circuit)를 이용한 저임피던스 출력수단(출력회로(1307))을 구비하고 있는 구성으로는, 저임피던스 출력수단을 구성하는 아날로그회로의 회로소자수가 일반적으로 많기 때문에, 설계면적이 커지고, 또한 동작점을 안정시키기 위한 동작전류도 커지게 된다.
따라서, 액정구동전압 출력단자가 다출력단자화되고, 그에 따른 소스드라이버(902)의 출력회로(1307)의 설계면적 증대 및 소비전력의 증대에 의해, 소스드라이버 IC전체 칩크기의 증대 및 소비전력의 증대를 초래하게 된다.
본 발명의 목적은, 다단자화에 따른 회로규모, 즉, 칩크기의 증대, 및 소비전력의 증대를 억제할 수 있는 디스플레이구동장치 및 디스플레이장치모듈을 제공하는 것에 있다.
본 발명의 디스플레이구동장치는, 상기 목적을 이루기 위해, 디스플레이수단에 디스플레이데이터에 따른 복수종류의 구동전압을 저임피던스 출력수단을 통해 복수의 출력단자로부터 출력하는 디스플레이구동장치에 있어서, 1개의 상기 저임피던스 출력수단이, 스위칭수단(스위칭부)을 통해 복수의 상기 출력단자와 접속되고, 상기 스위칭수단의 스위칭동작에 의해 복수의 상기 출력단자에 대해 사용되는 것을 특징으로 한다.
상기 구성에 의하면, 1개의 저임피던스 출력수단은, 스위칭수단을 통해 복수의 출력단자와 접속되고, 스위칭수단의 스위칭동작에 의해 복수의 출력단자에 대해 사용된다. 즉, 복수의 출력단자에 있어서 공유된다. 따라서, 복수의 각 출력단자에 대해 각각 저임피던스 출력수단을 설치한 경우와 비교하여, 출력단자수의 증가에 따른, 디스플레이구동장치의 회로규모, 즉, 디스플레이구동장치가 칩형태인 경우의 칩크기의 대형화, 및 소비전력의 증대를 억제할 수 있다.
또한, 저임피던스 출력수단의 상기 공유화에 의해, 저임피던스 출력수단으로서 사용되는, 예를 들면 각 차동증폭회로에서의 제조조건 등의 편차에 기인하여, 차동증폭회로 입력단의 오프셋(offset)전압에 의한 출력측에서의 전압편차에 의해 디스플레이얼룩이 발생하는 것을 억제할 수 있다.
한편, 본 발명의 디스플레이장치모듈은, 상기 목적을 이루기 위해, 상기 디스플레이구동장치를 포함하고 있는 것을 특징으로 한다.
이로 인해, 디스플레이장치모듈에 있어서, 출력단자수의 증가에 따른, 디스플레이구동장치의 회로규모, 즉, 디스플레이구동장치가 칩형태인 경우 칩크기의 대형화, 및 소비전력의 증대를 억제할 수 있다. 또한, 저임피던스 출력수단의 상기 공유화에 의해, 저임피던스 출력수단으로서 사용되는, 예를 들면 각 차동증폭회로에서의 제조조건 등의 편차에 기인하여, 차동증폭회로 입력단의 오프셋전압에 의한 출력측에서의 전압편차에 의해 디스플레이얼룩이 발생하는 것을 억제할 수 있다.
본 발명의 또 다른 목적, 특징, 및 우수한 점은, 이하 설명에 의해 충분히 이해될 것이다. 또한, 본 발명의 이점은, 첨부도면을 참조한 다음의 설명으로 명백해 질 것이다.
도 1은, 본 발명에 따른 일실시예에 대한 디스플레이구동장치로서의 소스드라이버를 나타내는 블록도이다.
도 2는, 도 1에 도시한 소스드라이버를 구비한 액정디스플레이장치의 블록도이다.
도 3은, 도 1에 도시한 레벨시프터(level shifter)회로, DA(Digital-Analog;디지털-아날로그)변환회로, 및 출력회로의 구성을 나타내는 블록도이다.
도 4는, 도 3에 도시한 전압폴로어(voltage follower)회로의 회로도이다.
도 5는, 도 1에 도시한 스위칭제어회로로부터 출력회로의 아날로그스위치회로에 입력되는 제어신호(t1∼t3)와 수평동기신호를 나타내는 타이밍차트이다.
도 6은, 도 5에 도시된 타이밍과는 제어신호(t2, t3)의 타이밍이 다른 경우의, 제어신호(t1∼t3)와 수평동기신호를 나타내는 타이밍차트이다.
도 7은, 본 발명의 다른 실시예에 대한 디스플레이구동장치로서의 소스드라이버를 나타내는 블록도이다.
도 8은, 도 7에 도시된 레벨시프터회로, DA변환회로, 및 출력회로의 구성을나타내는 블록도이다.
도 9는, 종래의 액정디스플레이장치의 개략구성을 나타내는 블록도이다.
도 10은, 본 발명과 종래기술 모두를 나타낸 것으로서, 도 2 및 도 9에 도시한 액정패널의 개략구성을 나타내는 회로도이다.
도 11은, 본 발명과 종래기술 모두를 나타낸 것으로서, 도 2 및 도 9에 도시된 액정디스플레이장치에 대한 액정구동파형의 일례를 나타내는 설명도이다.
도 12는, 본 발명과 종래기술 모두를 나타낸 것으로서, 도 11에 도시된 액정구동파형의 다른 예를 나타내는 설명도이다.
도 13은, 도 9에 도시된 소스드라이버의 개략구성을 나타내는 블록도이다.
도 14는, 본 발명과 종래기술 모두를 나타낸 것으로서, 도 2 및 도 9에 도시된 액정패널에 공급되는 수직동기신호, 수평동기신호, 및 주사신호의 일례를 나타내는 타이밍차트이다.
도 15a는, 본 발명과 종래기술 모두를 나타낸 것으로서, 도 2 및 도 9에 도시된 액정패널에 공급되는 주사신호, 클록신호(clock signal), 스타트펄스신호(start pulse signal), 디지털 디스플레이데이터, 및 수평동기신호의 관계의 일례를 나타내는 타이밍차트이다.
도 15b는, 본 발명과 종래기술 모두를 나타낸 것으로서, 도 2 및 도 9에 도시된 액정패널에 공급되는 소스드라이버 출력의 일례를 나타내는 설명도이다.
도 16은, 도 9에 도시된 소스드라이버가 구비된 기준전압 발생회로의 개략구성을 나타내는 설명도이다.
도 17은, 도 16에 도시된 기준전압 발생회로가 구비된 저항분할회로를 나타내는 회로도이다.
도 18은, 도 9에 도시된 소스드라이버가 구비된 기준전압 발생회로, DA변환회로, 및 출력회로의 구성을 나타내는 설명도이다.
도 19는, 종래의 다른 액정디스플레이장치의 개략구성을 나타내는 설명도이다.
도 20은, 종래의 또 다른 액정디스플레이장치의 개략구성을 나타내는 설명도이다.
도 21은, 종래의 또 다른 액정디스플레이장치의 개략구성을 나타내는 설명도이다.
[제 1 실시예]
본 발명의 일실시예를 도 1∼도 6을 기초하여 이하에 설명한다.
본 실시예의 TFT방식 액정디스플레이장치(디스플레이장치모듈)은, 도 2에 도시한 바와 같이, 대향전극(6)을 가지는 액정패널(디스플레이수단)(1), 소스드라이버(디스플레이구동장치)(2), 게이트드라이버(3), 제어장치(4), 및 액정구동전원(5)을 구비하고 있다. 본 실시예의 액정디스플레이장치는, 도 13에 도시된 종래의 액정디스플레이장치와, 기본 구성 및 액정패널(1)의 구동파형이 동일하다. 그러므로, 이들 동일 부분에 대해서는 설명을 생략한다.
제어장치(4)는, 상기 제어장치(904)와 동일하고, 디스플레이데이터 및 각종제어신호(S1)를 소스드라이버(2)에 출력하고, 각종 제어신호(S2)를 게이트드라이버 (3)에 출력한다. 그러나, 제어신호(S1)에는, 소스드라이버(2)의 후술하는 스위칭제어회로(20)(도 1 참조)에 대한 제어신호(T)가 포함되어 있다.
소스드라이버(2)는, 도 1에 도시한 바와 같이, 입력래치회로(11), 시프트레지스터회로(12), 샘플링메모리회로(13), 홀드메모리회로(14), 레벨시프터회로(15), DA변환회로(전압선택 수단)(16), 액정구동전압 출력단자(출력단자)(18)를 가진 출력회로(17), 기준전압 발생회로(전압생성 수단)(19), 및 스위칭제어회로(스위칭제어수단)(20)을 구비하고 있다. 이 중, 입력래치회로(11), 시프트레지스터회로(12), 샘플링메모리회로(13), 홀드메모리회로(14), 레벨시프터회로(15), DA변환회로(16), 및 기준전압 발생회로(19)는, 도 13에 도시된 대응하는 각각의 회로와 동일한 구성이기 때문에, 여기서의 설명은 생략한다.
출력회로(17)에는, 도 3에 도시한 바와 같이, 1개의 액정구동전압 출력단자(18)당 1개의 DA변환회로(16)가 접속되어 있다. 각각의 DA변환회로(16)는, 디지털 디스플레이데이터(예를 들면 6비트)에 따라, 64개의 계조디스플레이용 전압레벨 중 1개를 선택하고, 출력회로(17)에 출력한다. 또한, 레벨시프터회로(15)도 각 DA변환회로(16) 1개당 1개가 대응하여 설치되어 있다. 이러한 점은, 도 13에 도시된 상기 소스드라이버(902)와 동일하다.
출력회로(17)는, 도 4에 도시한 바와 같이 저임피던스 출력수단인 차동증폭회로에 의해 구성된 전압폴로어회로(저임피던스 출력수단)(21)를 구비하고 있다. 이 전압폴로어회로(21)는, 기존의 기술을 이용한 주지(周知)의 구성이다.
여기서는 설명을 간단하게 하기위해, 1개의 전압폴로어회로(21)가, R, G, B의 각 신호에 대응하는 액정구동전압 출력단자(18)(X, Y, Z)의 3단자에 의해 공유되어 있는 것으로 한다. 그래서, 상기와 같이, 3개의 액정구동전압 출력단자 (18)(X, Y, Z)가 1개의 전압폴로어회로(21)를 공유하고 있는 블록이 N개 설치되어 있음으로써, 1개의 소스드라이버 IC(소스드라이버(2))가 구성되어 있다. 그러므로, 이러한 예에 있어서, 예를 들면, 1개의 소스드라이버(2)가 R, G, B 각각에 대응하여 총 300개의 액정구동전압 출력단자(18)를 가지는 경우, 전압폴로어회로(21)는 100개 구비되어 있는 것이다.
다음으로, 출력회로(17)의 구성에 대해 상세하게 설명한다.
도 3의 구성에 있어서, R, G, B의 각 신호에 대응하여, DA변환회로(16)로는 DA변환회로 (X1, Y1, Z1, ∼, XN, YN, ZN)가 설치되고, 전압폴로어회로(21)로는 전압폴로어회로 (VF1, ∼, VFN)가 설치되어 있다. 또한, 아날로그스위치회로(스위칭수단)(22)로는 아날로그스위치회로 (SWX1in, SWY1in, SWZ1in, SWX1out, SWY1out, SWZ1out, ∼, SWXNin, SWYNin, SWZNin, SWXNout, SWYNout, SWZNout)가 설치되고, 액정구동전압 출력단자(18)로는 액정구동전압 출력단자 (X1, Y1, Z1, ∼, XN, YN, ZN)이 설치되어 있다. 또한, DA변환회로(16)와 액정구동전압 출력단자(18)를 연결하는 출력선(23)으로는, 출력선 (LX1, LY1, LZ1, ∼, LXN, LYN, LZN)이 설치되어 있다.
상기 아날로그스위치회로(22)는, MOS 트랜지스터와 트랜스미션회로로 이루어지고, 기존의 기술을 이용한 주지의 구성이다. 아날로그스위치회로(22)에는, 그 온/오프(ON/OFF)를 제어하는 제어신호 (tij)(t11, t21, t31, ∼, t1N, t2N, t3N)를 입력하기 위한 제어단자(22a)가 설치되어 있다. 상기 제어신호(tij)는, 제어장치 (4)로부터의 제어신호(T)에 기초하여, 스위칭제어회로(20)로부터 출력된다. 여기서는, 제어신호(tij)가 고레벨일 때 스위치는 온(ON)(전도상태)되고, 제어신호(tij)가 저레벨일 때 스위치는 오프(OFF)(비전도상태)로 되는 것으로 한다.
R, G, B의 각 신호에 대응하는 DA변환회로(X1, Y1, Z1)는, 그대로 R, G, B의 각 신호에 대응하는 액정구동전압 출력단자(X1, Y1, Z1)와 접속되어 있다.
전압폴로어회로(VF1)의 입력단자는, 상기 아날로그스위치회로(SWX1in, SWY1in, SWZ1in)를 통해, 출력선(LX1, LY1, LZ1)의 DA변환회로(16) 집합측 위치에 접속되고, 전압폴로어회로(VF1)의 출력단자는, 상기 아날로그스위치회로(SWX1out, SWY1out, SWZ1out)를 통해, 출력단자(X1, Y1, Z1)와 접속되어 있다.
상기 아날로그스위치회로(SWX1in 및 SWX1out, SWY1in 및 SWY1out, SWZ1in 및 SWZ1out)에는, 스위칭제어회로(20)로부터, 이들의 온/오프(ON/OFF)를 제어하는 제어신호(t11, t21, t31)가 각각 입력된다.
상기 설명에서, 전압폴로어회로(VF1)를 구비한 제 1블록에 대해 나타냈지만, 전압폴로어회로(VF2∼VFN)를 구비한 다른 제 2블록 ∼ 제 N블록에 대해서도 동일한 구성으로 되어 있다.
상기 구성에 있어서, 출력회로(17)의 동작을 도 3에 기초하여 이하에 설명한다. 또한, 여기서는 이해를 용이하게 하기위해, 아날로그스위치회로(22)의 제어신호(tij)는, t11∼t1N을 동일신호 t1으로, t21∼t2N을 동일신호 t2로, t31∼t3N을 동일신호 t3으로 각각 나타내고 있다.
각 DA변환회로(16)의 출력은, 액정디스플레이장치의 도 3에 나타낸 1수평동기기간(1H기간)에 있어서, 홀드메모리회로(14)의 래치동작에 의해, 동일신호, 즉 디지털 디스플레이데이터에 따라 선택된 동일 계조디스플레이용 전압이 계속해서 출력된다.
우선, 소스드라이버(2)에 수평동기신호(도 1의 래치신호(Ls))가 입력되고, DA변환회로(16)로부터 디지털 디스플레이데이터에 따른 계조용 전압이 선택되고, 그 전압이 출력회로(17)에 출력되면, 스위칭제어회로(20)로부터 출력되는 제어신호 (t1)가 고레벨로 된다. 이로 인해, 아날로그스위치회로(SWXiin과 SWXiout(i=1∼N)가 온(ON(전도))상태로 된다. 이 때, 아날로그스위치회로(SWYjin과 SWYjout (j=1∼N), SWZkin과 SWZkout(k=1∼N))는 오프(OFF(비전도))상태로 된다.
따라서, 액정구동전압 출력단자(X1, X2, ..., XN)로부터는, DA변환회로(X1, X2, ..., XN)로부터 출력선(LX1, LX2, ...,LXN)을 통해 직접출력되는 전압에 더해,출력저항이 저임피던스화된 전압폴로어회로(VF1∼VFN)로부터의 출력도 각각 합쳐서 출력된다.
이로 인해, 액정구동전압 출력단자(X1, X2, ..., XN)가 각각 접속되어 있는 소스신호 라인(1004)(도 10 참조)에 있고, 또한 게이트드라이버(3)로부터의 주사신호에 의해 선택되어 있는 화소(TFT(1003)의 게이트신호 라인(1005)에 고레벨이 인가되어 TFT(1003)가 온(ON)상태인 화소)에서는, 그 화소용량(1002)이 주로 전압폴로어회로(VF1∼VFN)를 통해 충전 및 방전되기 때문에, 목적하는 계조디스플레이용 전압에 신속하게 이르게 된다.
화소용량(1002)으로의 충전 및 방전이 종료되고, 목적하는 계조디스플레이용 전압에 이르면, 스위칭제어회로(20)로부터 출력되는 제어신호(t1)가 저레벨로 되고, 아날로그스위치회로(SWXiin 및 SWXiout(i=1∼N))가 오프(OFF)(비전도)상태로 된다.
이로 인해, 액정구동전압 출력단자(X1, X2, ...,XN)가 각각 접속되어 있는 소스신호 라인(1004)은, 아날로그스위치회로(SWXiin 및 SWXiout(i=1∼N))에 의해 전압폴로어회로(VF1∼VFN)를 통한 출력이 차단된다. 따라서, 그 이후, 상기 소스신호 라인(1004)에 공급되는 신호는, 이어서 제어신호(t1)가 고레벨로 될 때까지, DA변환회로(X1∼XN)로부터 출력선(LX1∼LXN)을 통해 직접 출력되는 신호만 전환한다. 이 경우, 액정구동전원 출력단자(X1, X2, ..., XN)는 고임피던스 출력상태로 되지만, 화소용량(1002)의 충전 및 방전이 종료된 후 소스신호 라인(1004)의 전압을 유지하는데는 충분하다.
다음으로, 스위칭제어회로(20)로부터 출력되는 제어신호(t2)가 저레벨로부터 고레벨로 변화함으로써, 아날로그스위치회로(SWYjin 및 SWYjout(j=1∼N))가 온(ON)(전도)상태로 된다. 이 때, 아날로그스위치회로(SWXiin 및 SWXiout(i=1∼N), SWZkin 및 SWZkout(k=1∼N))는 오프(OFF)(비전도)상태로 된다.
따라서, 액정구동전압 출력단자(Y1, Y2, ..., YN)로부터는, 그 곳까지의 DA변환회로(Y1, Y2, ..., YN)로부터 출력선(LY1, LY2, ..., LYN)을 통해 직접 출력되는 전압에 더해, 출력저항이 저입피던스화된 전압폴로어회로(VF1∼VFN)로부터의 출력도 각각 합쳐서 출력된다.
이로 인해, 액정구동전압 출력단자(Y1, Y2, ..., YN)가 각각 접속되어 있는 소스신호 라인(1004)에 있고, 또한 게이트드라이버(3)로부터의 주사신호에 의해 선택된 화소(TFT(1003)의 게이트신호 라인(1005)에 고레벨이 인가되어 TFT(1003)가 온(ON)상태인 화소)에서는, 그 화소용량(1002)이 주로 전압폴로어회로(VF1∼VFN)를 통해 충전 및 방전되기 때문에, 목적하는 계조디스플레이용 전압에 신속하게 이르게 된다.
화소용량(1002)으로의 충전 및 방전이 종료되고, 목적하는 계조디스플레이용 전압에 이르면, 스위칭제어회로(20)로부터 출력되는 제어신호(t2)가 저레벨로 되고, 아날로그스위치회로(SWYjin 및 SWYjout(j=1∼N))가 오프(OFF)(비전도)상태로 된다.
이로 인해, 액정구동전압 출력단자(Y1, Y2, ..., YN)가 각각 접속되어 있는 소스신호 라인(1004)은, 아날로그스위치회로(SWYjin 및 SWYjout(j=1∼N))에 의해 전압폴로어회로(VF1, VFN)를 통한 출력이 차단된다. 따라서, 그 이후, 상기 소스신호 라인(1004)에 공급되는 신호는, 이어서 제어신호(t2)가 고레벨로 될 때까지, DA변환회로(Y1∼YN)로부터 출력선(LY1∼LYN)을 통해 직접 출력되는 신호만 전환한다. 이 경우, 액정구동전압 출력단자(Y1∼YN)는 고임피던스 출력상태로 되지만, 화소용량(1002)의 충전 및 방전이 종료된 후 소스신호 라인(1004)의 전압을 유지하는데는 충분하다.
다음으로, 스위칭제어회로(20)로부터 출력되는 제어신호(t3)가 저레벨로부터 고레벨로 변화한다. 이로 인해, 상기 경우와 동일하게, 액정구동전압 출력단자(Z1, Z2, ..., ZN)가 각각 접속되어 있는 소스신호 라인(1004)에 있고, 또한 게이트드라이버(3)로부터의 주사신호에 의해 선택된 화소(TFT(1003)의 게이트신호 라인(1005)에 고레벨이 인가되고 TFT(1003)가 온(ON)상태인 화소)에서는, 그 화소용량(1002)이 주로 전압폴로어회로(VF1∼VFN)를 통해 충전 및 방전되기 때문에, 목적하는 계조디스플레이용 전압에 신속하게 이르게 된다.
화소용량(1002)으로의 충전 및 방전이 종료된 후, 목적하는 계조디스플레이용 전압에 이르면, 스위칭제어회로(20)로부터 출력되는 제어신호(t3)가 저레벨로 되고, 아날로그스위치회로(SWZkin 및 SWZkout(k=1∼N))가 오프(OFF)(비전도)상태로 된다. 이로 인해, 1수평동기기간의 일련의 동작을 마친다. 이어서, 다음의 수평동기기간에서도, 동일한 동작이 반복된다.
또한, 스위칭제어회로(20)는, 기존의 주지의 기술로 구성가능하고, 예를 들면, 시프트레지스터로 구성하고, 제어장치(4)로부터 출력된 제어신호(T)에 동기(同期)를 취하고, 제어신호(t1, t2, t3)를 순차출력하는 구성으로 할 수도 있다. 또한, 스위칭제어회로(20)는, 선택회로에 의해 구성되고, 제어신호(T)를 직렬 또는 병렬로 입력되는 명령신호(command signal)로 함으로써, 이 명령신호에 의해 제어신호(t1, t2, t3)를 선택하여 출력하도록 하는 구성으로 할 수도 있다.
이상과 같이, 본 액정디스플레이장치에서는, 3개의 액정구동전압 출력단자 (18)(X, Y, Z), 즉, R, G, B인 3계통의 출력이 1개의 전압폴로어회로(21)를 공유함으로써, 출력회로(17), 즉, 소스드라이버(2) 칩크기의 축소와 저소비전력화를 달성한다. 또한, 액정패널(1)의 화소용량(1002)으로의 목적하는 계조디스플레이용 전압의 신속한 충전 및 방전이 가능하고, 동화(animation) 디스플레이에 있어서도 문제를 일으키지 않는다.
또한, 화소용량(1002)으로의 충전 및 방전이 종료되고, 전압폴로어회로(21)가 출력선(23), 즉, 소스신호 라인(1004)으로부터 떨어진 상태에 있어서는, DA변환회로(16)로부터의 출력이 소스신호 라인(1004)에 계속 출력된다. 따라서, 차동증폭회로로 구성된 전압폴로어회로(21)에 있어서, 제조조건 등의 편차에 의해 발생하는 각 차동증폭회로의 입력단의 오프셋전압에 의한 출력측에서의 전압편차가 발생해도 이를 해소할 수 있고, 디스플레이얼룩의 발생을 절감할 수 있다.
또한, 본 실시예에 있어서, 액정구동전압 출력단자(Xi, Yi, Zi(i=1∼N))의 3단자당 1개의 전압폴로어회로(21)를 공유하는 구성으로 되어 있지만, 이에 한정되는 것이 아니라, 액정구동전압 출력단자(18)의 임의의 복수개(N개)가 1개의 전압폴로어회로(21)를 공유하는 구성으로 할 수도 있다. 또한, 1개의 전압폴로어회로(21)를 공유하는 액정구동전압 출력단자(18)도 자유롭게 조합할 수 있다. 또한, 1개의 출력회로(17), 즉, 소스드라이버(2)가, 1개의 전압폴로어회로(21)를 공유하는 구성으로 할 수도 있다.
또한, 아날로그스위치회로(22)의 온/오프(ON/OFF)를 제어하는 제어신호((t11, t21, t31), (t12, t22, t32), ..., (t1N, t2N, t3N))는, 서로 다른 제어신호로 할 수도 있다. 이 경우에는, 액정디스플레이 화면에서 윈도우 디스플레이(window display)(화면의 일부에만 디스플레이)를 하는 경우 등에 있어서, 배경부가 변화하지 않을 때, 배경부 화소의 소스신호 라인(1004)에 접속되어 있는 액정구동전압 출력단자(18)의 아날로그스위치회로(22)를 디스플레이에 영향을 주지 않는한 오프(OFF)상태로 두는 구성으로 한다면, 출력회로(17)에 대한 아날로그스위치회로(22)의 스위칭시 소비전력을 절감시킬 수 있다.
또한, 예를 들면, 제어신호(t11∼t1N)의 개시 타이밍을 바꿈으로써, 아날로그스위치회로((SWX1in, SWX1out)∼(SWXNin, SWXNout))간에 있어서, 온(ON) 개시의 타이밍을 변화시키도록 할 수도 있다. 이는, 다른 아날로그스위치회로((SWY1in, SWY1out) ∼ (SWYNin, SWYNout))간, 아날로그스위치회로((SWZ1in, SWZ1out) ∼ (SWZNin, SWZNout))간에 있어서도 동일하다. 이 경우에는, 가장 전류가 많게 되는, 화소용량(1002)으로의 충전 및 방전의 개시시점을 각 화소용량(1002)사이에서 어긋나게 하여, 소비전류의 피크(peak)의 집중을 피할 수 있다. 이러한 구성은, 전지구동에 의한 휴대용도에 효과적이다.
또한, 도 6에 도시한 바와 같이, 제어신호(t1)의 온(ON)기간과 제어신호(t2)의 온(ON)기간 사이, 및 제어신호(t2)의 온(ON)기간과 제어신호(t3)의 온(ON)기간 사이에, 기간(tA)을 마련함으로써, 온(ON)상태로 되는 아날로그스위치회로(22)의 스위칭시, 모든 아날로그스위치회로(22)가 오프(OFF)상태로 되는 기간(tA기간)을 마련할 수도 있다. 이 경우에는, 온(ON)상태로 되는 아날로그스위치회로(22)의 스위칭시, 먼저 온(ON)으로 되어 있는 아날로그스위치회로(22)와 이어서 온(ON)상태로 되는 아날로그스위치회로(22)가 동시에 온(ON)상태로 되어, 불필요한 소스신호 라인(1004)에 전압폴로어회로(21)로부터의 출력이 공급되는 사태를 방지할 수 있다.
또한, 아날로그스위치회로(22)를 동시에 오프(OFF)로 하는 기간으로서는, 1수평동기기간(1H)의 전체기간으로도 할 수 있다. 또한, 화소용량(1002)에서의 충전 및 방전이 신속하게 종료된다면, 아날로그스위치회로(22)를 모두 오프(OFF)하는 기간(tB2기간)을 마련할 수도 있다. 이 경우에는, 아날로그스위치회로(22)의 오프 (OFF)후, DA변환회로(16)로부터의 직접적인 출력만이 소스신호 라인(1004)에 계속 출력되기 때문에, 상기와 같이, 차동증폭회로로 구성된 전압폴로어회로(21)에 있어서, 제조조건 등의 편차에 의해 발생하는 차동증폭회로 입력단의 오프셋전압에 의한 출력측에서의 전압편차의 해소를 더 기대할 수 있다.
또한, 도 5에 도시된 바와 같이, 아날로그스위치회로(22)의 스위칭 개시기간(제어신호(t1)의 상승기간)도 수평동기신호에 대해 임의로 할 수도 있다. 예를 들면, 수평동기신호의 1수평동기기간 개시시점에 대해 tB1기간만큼 늦어지게 할 수도 있다.
또한, 본 실시예에 있어서, 저임피던스 출력수단으로서는 전압폴로어회로 (21)를 사용했지만, 이에 한정되는 것은 아니고, 예를 들면, 비반전증폭회로를 사용할 수도 있다. 이 경우, 출력회로(17)에 있어서, 계조디스플레이용 전압을 증폭할 수 있기 때문에, 소스드라이버(2)의 레벨시프터회로(15)를 생략할 수 있다.
[제 2 실시예]
본 발명의 다른 실시예를 도 7 및 도 8에 기초하여 이하에 설명한다.
본 실시예의 액정디스플레이장치는, 도 1에 도시한 소스드라이버(2)를 대신하여 도 7에 도시한 소스드라이버(디스플레이구동장치)(31)를 구비하고 있다. 소스드라이버(31)에서는, 저소비전력화를 실현하기 위해, 차동증폭회로로 구성된 전압폴로어회로(21)의 비사용시에, 전압폴로어회로(21)의 동작전류의 차단기능을 구비하고 있다. 이 때문에, 이 소스드라이버(31)에서는, 스위칭제어회로(20)로부터의 제어신호(Ch)(h=1∼N)가 전압폴로어회로(21)에 입력되도록 되어 있다. 또한, 스위칭제어회로(20)로부터 제어신호(tij)가 출력회로(17)의 아날로그스위치회로(22)에 입력되는 점은, 상기 소스드라이버(2)와 동일하다.
상기 전압폴로어회로(21) 동작전류의 차단은, 예를 들면, 전압폴로어회로 (21)의 정전류원을 구성하는 트랜지스터를 상기 제어신호(Ch)에 의해 차단함으로써 가능하다. 상기 트랜지스터는, 예를 들면 전압폴로어회로(21)를 구성하는 차동증폭회로의 입력단에 설치되어 있는 차동쌍을 흐르는 전류를 결정하는 것이다. 상기 동작전류의 차단은, 상기 트랜지스터에 더해, 전원 또는 접지전위와의 사이에 삽입한 트랜지스터를 오프(OFF)상태로 하는 것, 및 차동증폭회로의 출력부를 구성하는 출력단의 트랜지스터(일반적으로는 P-MOS(P-channel Metal-Oxide Semiconductor; p형 금속 산화막 반도체) 트랜지스터와 N-MOS(N-channel Metal-Oxide Semiconductor; n형 금속 산화막 반도체) 트랜지스터의 쌍으로 구성되어 있는 것)의 쌍방을 오프(OFF)상태로 함으로써 가능하다. 또한, 예를 들어 트랜지스터의 인가전압을 저레벨로 함으로써, 트랜지스터를 오프(OFF)상태로 만들 수 있다.
상기 구성에 의해, 차동증폭회로로 구성된 전압폴로어회로(21)의 비사용시에는, 전압폴로어회로(21)내를 흐르는 동작전류를 차단할 수 있다. 이로 인해, 예를 들어 텔레비젼 방송전파 등에서의 공백기간중처럼, 액정디스플레이장치에는 디스플레이되지 않는 불필요한 시간대에 있어서 상기 제어를 행하여 차동증폭회로를 정지시키고, 무익한 소비전력을 수시적절하게 절감할 수 있다.
또한, 본 액정디스플레이장치가 휴대용기기에 구비되어 있는 경우에 있어서, 휴대용기기의 전원을 온(ON)상태로 한 직후에 있어서 각 회로(액정디스플레이장치의 구동장치 이외의 회로도 포함)가 정상상태에 이를 때까지의 기간에, 상기 제어를 행하여 차동증폭회로의 동작을 정지시켜 둠으로써, 불필요시의 무익한 소비전력을 수시적절하게 절감할 수 있다.
또한, 제어신호(C1, C2, ..., CN)를 서로 다른 제어신호로 한 경우에는, 상기와 같이, 액정디스플레이화면에 윈도우 디스플레이(화면의 일부만 디스플레이)를 행하는 경우 등에 있어서, 배경부가 변화하지 않을 때, 배경부 화소의 소스신호 라인(1004)에 접속되어 있는 액정구동전압 출력단자(18)의 아날로그스위치회로(22)를 디스플레이에 영향을 주지않는 한 오프(OFF)상태로 두는 구성으로 한다면, 출력회로(17)에 대한 아날로그스위치회로(22)의 스위칭시 소비전력을 절감시킬 수 있다.
상기 실시예에 있어서, 저임피던스 출력수단(전압폴로어회로(21))을 공유하는 출력회로(17)를 구비한 구성, 즉, 스위칭수단(아날로그스위치회로(22))을 가지고, 시분할로 저임피던스 출력수단(전압폴로어회로(21))을 선택함으로써 복수의 액정구동전압 출력단자(18)에 의해 저임피던스 출력수단(전압폴로어회로(21))을 공유하는 출력회로(17)를 구비한 구성으로서, 액정디스플레이장치의 구동장치, 특히 소스드라이버(2, 31)에 대해 설명했다. 그러나, 본 발명의 구성은, 매트릭스 형태로 배치된 화소를 가지고, 이 화소가 기생(寄生)용량도 포함하는 부하용량을 가지고, 화소로의 인가전압을 변화시켜 계조디스플레이를 실현하는 디스플레이장치의 구동장치, 예를 들면, 액정디스플레이장치 및 EL(Electro Luminescence; 전계발광) 디스플레이장치 등에 효과적이고, 특히 화소로의 인가전압이 높은 경우, 특히 그 효과를 발휘한다.
이상과 같이, 본 발명의 디스플레이구동장치 및 디스플레이장치모듈에서는, 아날로그회로로 구성되는 저임피던스 출력수단, 즉, 전압폴로어회로(21)를 공유화함으로써, 다(多)단자화에 따른 회로규모(즉, 칩크기의 증대) 및 소비전력의 증대를 억제할 수 있도록 되어 있다. 예를 들면, 전압폴로어회로(21)를 복수(N)의 액정구동전압 출력단자(18)에 있어서 공유함으로써 출력계(出力係)의 소비전력을 1/N으로 절감할 수 있다.
상기 공유화에 의한 칩크기의 축소와 저소비전력화는, 상기 모니터용도 뿐만아니라, 소형화, 경량화, 및 저소비전력화가 강하게 요망되는 휴대단말기용의 액정디스플레이장치에도 효과적이다.
또한, 상기 공유화에 의해 저임피던스 출력수단으로서 사용되는 전압폴로어회로(21)의 각 차동증폭회로에 있어서, 제조조건등의 편차에 의해 발생하는 디스플레이얼룩, 즉, 차동증폭회로 입력단의 오프셋전압에 의한 출력측에서의 출력편차에 의해 발생하는 디스플레이얼룩을 해소하는 것도 가능하다.
또한, 전압폴로어회로(21), 즉, 출력회로(17)는, 출력부하를 충전 및 방전한후 정지되기 때문에, 액정구동전압 출력단자(18)로부터의 출력전압은, DA변환회로(16)로부터의 직접출력에 의해 결정된다. 따라서, 이러한 구성에 의하면, 출력편차가 절감되고, 또한 소비전류의 절감에 큰 효과가 있다.
상기와 같이, 본 발명의 디스플레이구동장치는, 디스플레이수단에 디스플레이데이터에 따라 복수종류의 구동전압을 저임피던스 출력수단을 통해 복수의 출력단자로부터 출력하는 디스플레이구동장치에 있어서, 1개의 상기 저임피던스 출력수단이, 스위칭수단을 통해 복수의 상기 출력단자와 접속되고, 상기 스위칭수단의 스위칭동작에 의해 복수의 상기 출력단자에 대해 사용되는 것을 특징으로 한다.
상기 구성에 의하면, 1개의 저임피던스 출력수단은, 스위칭수단을 통해 복수의 출력단자와 접속되고, 스위칭수단의 스위칭동작에 의해 복수의 출력단자에 대해 사용된다. 즉, 복수의 출력단자에 있어서 공유된다. 따라서, 복수의 각 출력단자에 대해 각각 저임피던스 출력수단을 설치한 경우와 비교하여, 출력단자수의 증가에 따른, 디스플레이구동장치의 회로규모, 즉 디스플레이구동장치가 칩형태인 경우 칩크기의 대형화, 및 소비전력의 증대를 억제할 수 있다.
또한, 저임피던스 출력수단의 상기 공유화에 의해, 저임피던스 출력수단으로서 사용되는 예를들어 각 차동증폭회로에서의 제조조건 등의 편차에 기인하여, 차동증폭회로 입력단의 오프셋전압에 의한 출력측에서의 출력편차에 의해 디스플레이얼룩이 발생하는 것을 억제할 수 있다.
본 발명의 디스플레이구동장치는, 디스플레이데이터에 따라 디스플레이수단을 구동하기 위한 복수종류의 구동전압을 생성하는 전압생성수단, 복수의 출력단자, 디스플레이데이터에 따라 복수종류의 상기 구동전압으로부터 각 출력단자에 대해 1개의 구동전압을 선택하여 출력하는 전압선택수단, 출력임피던스가 저임피던스인 저임피던스 출력수단, 1개의 상기 저임피던스 출력수단을 상기 전압선택수단과 복수의 상기 출력단자에 연결·분리가능하게 접속하는 스위칭수단, 및 상기 저임피던스 출력수단이 복수의 상기 출력단자중 1개에만 순차접속되도록 상기 스위칭수단의 연결·분리동작을 시분할제어하는 스위칭제어수단을 포함하고 있는 것을 특징으로한다.
상기 구성에 의하면, 스위칭수단에 의해 1개의 저임피던스 출력수단이 전압선택수단과 복수의 출력단자에 연결·분리가능하게 접속되고, 스위칭제어수단에 의해 저임피던스 출력수단이 복수의 출력단자중 1개에만 순차접속되도록 스위칭수단의 연결·분리동작이 시분할제어된다. 따라서, 1개의 저임피던스 출력수단이 복수의 출력단자에 있어서 공유되기 때문에, 복수의 각 출력단자에 대해 각각 저임피던스 출력수단을 설치한 경우와 비교하여, 출력단자수의 증가에 따른, 디스플레이구동장치의 회로규모, 즉, 디스플레이구동장치가 칩형태인 경우 칩크기의 대형화, 및 소비전력의 증대를 억제할 수 있다. 또한, 저임피던스 출력수단의 상기 공유화에 의해, 저임피던스 출력수단으로서 사용되는 예를들어 각 차동증폭회로에서의 제조조건등의 편차에 기인하여, 차동증폭회로 입력단의 오프셋전압에 의한 출력측에서의 전압편차에 의해 디스플레이얼룩이 발생하는 것을 억제할 수 있다.
상기 디스플레이구동장치는, 1개의 상기 저임피던스 출력수단, 상기 스위칭수단, 및 1개의 상기 저임피던스 출력수단에 상기 스위칭수단을 통해 접속되어 있는 복수의 출력단자로 이루어진 복수개의 블록이 포함되고, 상기 스위칭제어수단이, 각 블록사이에 있어서 상기 스위칭수단이 접속상태로 되는 타이밍이 서로 어긋나도록, 상기 스위칭수단을 제어하는 구성으로 할 수도 있다.
상기 구성에 의하면, 각 블록사이에 있어서 스위칭수단이 접속상태로 되는 타이밍이 서로 어긋나기 때문에, 스위칭수단이 접속상태로 되었을 때의 소비전류 피크의 집중을 피할 수 있다. 이로 인해, 특히 전지를 전원으로 하는 디스플레이구동장치에서의 전원전력의 소모를 억제할 수 있다.
또한, 상기 디스플레이구동장치는, 상기 스위칭제어수단이, 상기 출력단자로부터의 구동전압 출력이 불필요할 때, 스위칭수단의 동작을 정지시키는 구성으로 할 수도 있다.
상기 구성에 의하면, 스위칭수단에 의한 무익한 스위칭동작을 억제하여 디스플레이구동장치의 소비전력을 절감할 수 있다.
상기 디스플레이구동장치는, 상기 전압선택수단이 복수의 출력선에 의해 상기 출력단자와 직접적으로 접속되고, 상기 저임피던스 출력수단이, 상기 스위칭수단을 통해 상기 출력선과 병렬로 설치하고, 상기 출력단자에, 상기 저임피던스 출력수단으로부터의 출력 유무에 상관없이, 상기 전압선택수단으로부터의 출력이 직접적으로 공급되는 구성으로 할 수도 있다.
상기 구성에 의하면, 1개의 출력단자에 있어서, 스위칭제어수단에 의한 스위칭수단의 제어에 의해, 저임피던스 출력수단과의 접속이 차단상태로 된 경우에 있어서도, 전압선택수단으로부터의 출력이 직접적으로 상기 출력단자에 공급된다. 따라서, 상기 출력단자에 있어서는, 소정의 구동전압을 유지할 수 있다.
상기 디스플레이구동장치는, 상기 전압선택수단이 복수의 출력선에 의해 상기 출력단자와 직접적으로 접속되고, 상기 저임피던스 출력수단이 상기 스위칭수단을 통해 상기 출력선과 병렬로 설치되고, 상기 저임피던스 출력수단으로부터의 출력이 차단후에도 상기 전압선택수단으로부터의 출력이 상기 출력단자에 직접적으로 공급되는 구성으로 할 수도 있다.
상기 구성에 의하면, 1개의 출력단자에 있어서, 스위칭제어수단에 의한 스위칭수단의 제어에 의해, 저임피던스 출력수단과의 접속이 차단상태로 된 경우에 있어서도, 전압선택수단으로부터의 출력이 직접적으로 상기 출력단자에 공급된다. 따라서, 상기 출력단자에 있어서는, 소정의 저임피던스 출력수단이, 비동작시에, 내부의 동작전류를 차단하는 구성으로 할 수도 있다.
상기 구성에 의하면, 저임피던스 출력수단의 비동작시 무익한 동작전류를 차단하고, 또한, 소비전력을 절감할 수 있다.
한편, 본 발명의 디스플레이장치모듈은, 상기와 같이, 상기 디스플레이구동장치 중 어느 하나를 포함하고 있는 것을 특징으로 한다.
이로 인해, 디스플레이장치모듈에 있어서는, 출력단자의 증가에 따라, 디스플레이구동장치의 회로규모, 즉, 디스플레이구동장치가 칩형태인 경우 칩크기의 대형화, 및 소비전력의 증대를 억제할 수 있다. 또한, 저임피던스 출력수단의 상기 공유화에 의해, 저임피던스 출력수단으로서 사용되는 예를들어 각 차동증폭회로에서의 제조조건 등의 편차에 기인하여, 차동증폭회로 입력단의 오프셋 전압에 의한 출력측에서의 전압편차에 의해 디스플레이얼룩이 발생하는 것을 억제할 수 있다.
발명의 상세한 설명에 있어서 이루어진 구체적인 실시예는, 어디까지나 본 발명의 기술내용을 명백하게 하기 위한 것이고, 이러한 구체적인 예에만 한정하여 본 발명을 협의(狹義)로 해석하여야 할 것은 아니라, 본 발명의 사상과 이하에 기재된 특허청구범위내에서, 본 발명을 다양하게 변경하여 실시할 수 있다.

Claims (18)

  1. 디스플레이데이터에 따라 복수종류의 구동전압을 디스플레이수단에 출력하는 디스플레이구동장치로서,
    상기 디스플레이수단에 상기 구동전압을 출력하기 위한 출력단자,
    상기 구동전압을 저임피던스화하여 상기 출력단자에 출력하는 저임피던스 출력수단, 및
    상기 저임피던스 출력수단의 출력을, 복수의 상기 출력단자 중에서 선택적으로 스위칭하는 스위칭수단을 포함하고,
    1개의 상기 저임피던스 출력수단은, 상기 스위칭수단을 통해 복수의 상기 출력단자와 접속되고, 상기 스위칭수단의 스위칭동작에 의해 복수의 상기 출력단자에 대해 사용되는 것을 특징으로 하는 디스플레이구동장치.
  2. 디스플레이데이터에 따라 디스플레이수단을 구동하기 위한 복수종류의 구동전압을 생성하는 전압생성수단,
    복수의 출력단자,
    디스플레이데이터에 따라 복수종류의 상기 구동전압으로부터 각 출력단자에 대해 1개의 구동전압을 선택하여 출력하는 전압선택수단,
    출력임피던스가 저임피던스인 저임피던스 출력수단,
    1개의 상기 저임피던스 출력수단을 상기 전압선택수단과 복수의 상기 출력단자에 연결·분리가능하게 접속하는 스위칭수단, 및
    상기 저임피던스 출력수단이 복수의 상기 출력단자중 1개에만 순차접속되도록 상기 스위칭수단의 연결·분리동작을 시분할제어하는 스위칭제어수단을 포함하는 것을 특징으로 하는 디스플레이구동장치.
  3. 제 1항에 있어서,
    1개의 상기 저임피던스 출력수단, 상기 스위칭수단, 및 1개의 상기 저임피던스 출력수단에 상기 스위칭수단을 통해 접속되어 있는 복수의 출력단자로 이루어진 복수개의 블록, 및
    상기 저임피던스 출력수단이 복수의 상기 출력단자중 1개에만 순차접속되도록 상기 스위칭수단의 연결·분리동작을 시분할제어하는 스위칭제어수단을 포함하고,
    상기 스위칭제어수단은, 각 블록 사이에 있어서 상기 스위칭수단이 접속상태로 되는 타이밍이 서로 어긋나도록, 상기 스위칭수단을 제어하는 것을 특징으로 하는 디스플레이구동장치.
  4. 제 2항에 있어서,
    1개의 상기 저임피던스 출력수단, 상기 스위칭수단, 및 1개의 상기 저임피던스 출력수단에 상기 스위칭수단을 통해 접속되어 있는 복수의 출력단자로 이루어진 복수개의 블록을 포함하고,
    상기 스위칭제어수단은, 각 블록 사이에 있어서 상기 스위칭수단이 접속상태로 되는 타이밍이 서로 어긋나도록, 상기 스위칭수단을 제어하는 것을 특징으로 하는 디스플레이구동장치.
  5. 제 2항에 있어서, 상기 스위칭제어수단은, 상기 출력단자로부터의 구동전압의 출력이 불필요할 때, 스위칭수단의 동작을 정지시키는 것을 특징으로 하는 디스플레이구동장치.
  6. 제 2항에 있어서, 상기 전압선택수단은 복수의 출력선에 의해 상기 출력단자와 직접적으로 접속되고, 상기 저임피던스 출력수단은 상기 스위칭수단을 통해 상기 출력선과 병렬로 설치되고, 상기 출력단자에는 상기 저임피던스 출력수단으로부터의 출력 유무에 관계없이, 상기 전압선택수단으로부터의 출력이 직접적으로 공급되는 것을 특징으로 하는 디스플레이구동장치.
  7. 제 2항에 있어서, 상기 전압선택수단은 복수의 출력선에 의해 상기 출력단자와 직접적으로 접속되고, 상기 저임피던스 출력수단은 상기 스위칭수단을 통해 상기 출력선과 병렬로 설치되고, 상기 출력단자에는 상기 저임피던스 출력수단으로부터의 출력의 차단후에도, 상기 전압선택수단으로부터의 출력이 직접적으로 공급되는 것을 특징으로 하는 디스플레이구동장치.
  8. 제 1항에 있어서, 상기 저임피던스 출력수단은 비동작시에, 내부의 동작전류를 차단하도록 구성되어 있는 것을 특징으로 하는 디스플레이구동장치.
  9. 제 2항에 있어서, 상기 저임피던스 출력수단은 비동작시에, 내부의 동작전류를 차단하도록 구성되어 있는 것을 특징으로 하는 디스플레이구동장치.
  10. 디스플레이구동장치를 포함하는 디스플레이장치모듈로서,
    디스플레이데이터에 따라 복수종류의 구동전압을 디스플레이수단에 출력하는 상기 디스플레이구동장치는,
    상기 디스플레이수단에 상기 구동전압을 출력하기 위한 출력단자,
    상기 구동전압을 저임피던스화하여 상기 출력단자에 출력하는 저임피던스 출력수단, 및
    상기 저임피던스 출력수단의 출력을, 복수의 상기 출력단자 중에서 선택적으로 스위칭하는 스위칭수단을 포함하고,
    1개의 상기 저임피던스 출력수단은, 상기 스위칭수단을 통해 복수의 상기 출력단자와 접속되고, 상기 스위칭수단의 스위칭동작에 의해 복수의 상기 출력단자에 대해 사용되는 것을 특징으로 하는 디스플레이장치모듈.
  11. 디스플레이구동장치를 포함하는 디스플레이장치모듈로서, 상기 디스플레이구동장치는,
    디스플레이데이터에 따라 디스플레이수단을 구동하기 위한 복수종류의 구동전압을 생성하는 전압생성수단,
    복수의 출력단자,
    디스플레이데이터에 따라 복수종류의 상기 구동전압으로부터 각 출력단자에 대해 1개의 구동전압을 선택하여 출력하는 전압선택수단,
    출력임피던스가 저임피던스인 저임피던스 출력수단,
    1개의 상기 저임피던스 출력수단을 상기 전압선택수단과 복수의 상기 출력단자에 연결·분리가능하게 접속하는 스위칭수단, 및
    상기 저임피던스 출력수단이 복수의 상기 출력단자중 1개에만 순차접속되도록 상기 스위칭수단의 연결·분리동작을 시분할제어하는 스위칭제어수단을 포함하는 것을 특징으로 하는 디스플레이장치모듈.
  12. 제 10항에 있어서,
    1개의 상기 저임피던스 출력수단, 상기 스위칭수단, 및 1개의 상기 저임피던스 출력수단에 상기 스위칭수단을 통해 접속되어 있는 복수의 출력단자로 이루어진 복수개의 블록, 및
    상기 저임피던스 출력수단이 복수의 상기 출력단자중 1개에만 순차접속되도록 상기 스위칭수단의 연결·분리동작을 시분할제어하는 스위칭제어수단을 포함하고,
    상기 스위칭제어수단은, 각 블록 사이에 있어서 상기 스위칭수단이 접속상태로 되는 타이밍이 서로 어긋나도록, 상기 스위칭수단을 제어하는 것을 특징으로 하는 디스플레이장치모듈.
  13. 제 11항에 있어서, 1개의 상기 저임피던스 출력수단, 상기 스위칭수단, 및 1개의 상기 저임피던스 출력수단에 상기 스위칭수단을 통해 접속되어 있는 복수의 출력단자로 이루어진 복수개의 블록을 포함하고,
    상기 스위칭제어수단은, 각 블록 사이에 있어서 상기 스위칭수단이 접속상태로 되는 타이밍이 서로 어긋나도록, 상기 스위칭수단을 제어하는 것을 특징으로 하는 디스플레이장치모듈.
  14. 제 11항에 있어서, 상기 스위칭제어수단은 상기 출력단자로부터의 구동전압의 출력이 불필요할 때, 스위칭수단의 동작을 정지시키는 것을 특징으로 하는 디스플레이장치모듈.
  15. 제 11항에 있어서, 상기 전압선택수단은 복수의 출력선에 의해 상기 출력단자와 직접적으로 접속되고, 상기 저임피던스 출력수단은 상기 스위칭수단을 통해 상기 출력선과 병렬로 설치되고, 상기 출력단자에는 상기 저임피던스 출력수단으로부터의 출력유무에 관계없이, 상기 전압선택수단으로부터의 출력이 직접적으로 공급되는 것을 특징으로 하는 디스플레이장치모듈.
  16. 제 11항에 있어서, 상기 전압선택수단은 복수의 출력선에 의해 상기 출력단자와 직접적으로 접속되고, 상기 저임피던스 출력수단은 상기 스위칭수단을 통해 상기 출력선과 병렬로 설치되고, 상기 출력단자에는 상기 저임피던스 출력수단으로부터의 출력이 차단된 후에도, 상기 전압선택수단으로부터의 출력이 직접적으로 공급되는 것을 특징으로 하는 디스플레이장치모듈.
  17. 제 10항에 있어서, 상기 저임피던스 출력수단은 비동작시에, 내부의 동작전류를 차단하도록 구성되어 있는 것을 특징으로 하는 디스플레이장치모듈.
  18. 제 11항에 있어서, 상기 저임피던스 출력수단은 비동작시에, 내부의 동작전류를 차단하도록 구성되어 있는 것을 특징으로 하는 디스플레이장치모듈.
KR10-2001-0065753A 2000-12-26 2001-10-24 디스플레이구동장치 및 디스플레이장치모듈 KR100440817B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000396109A JP3607197B2 (ja) 2000-12-26 2000-12-26 表示駆動装置および表示装置モジュール
JPJP-P-2000-00396109 2000-12-26

Publications (2)

Publication Number Publication Date
KR20020059217A KR20020059217A (ko) 2002-07-12
KR100440817B1 true KR100440817B1 (ko) 2004-07-21

Family

ID=18861463

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0065753A KR100440817B1 (ko) 2000-12-26 2001-10-24 디스플레이구동장치 및 디스플레이장치모듈

Country Status (4)

Country Link
US (1) US6756959B2 (ko)
JP (1) JP3607197B2 (ko)
KR (1) KR100440817B1 (ko)
TW (1) TW529011B (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6683594B1 (en) * 1995-04-20 2004-01-27 Canon Kabushiki Kaisha Display apparatus and assembly of its driving circuit
JP4372392B2 (ja) * 2001-11-30 2009-11-25 ティーピーオー ホンコン ホールディング リミテッド 列電極駆動回路及びこれを用いた表示装置
US7102608B2 (en) * 2002-06-21 2006-09-05 Himax Technologies, Inc. Method and related apparatus for driving pixels located in a row of an LCD panel toward the same average voltage value
AU2003259503A1 (en) * 2002-09-27 2004-04-19 Koninklijke Philips Electronics N.V. Liquid-crystal active matrix array device
KR100862945B1 (ko) * 2002-11-04 2008-10-14 하이디스 테크놀로지 주식회사 칩 온 글래스 타입의 액정 표시 장치
JP4425556B2 (ja) * 2003-03-28 2010-03-03 シャープ株式会社 駆動装置およびそれを備えた表示モジュール
JP4744075B2 (ja) * 2003-12-04 2011-08-10 ルネサスエレクトロニクス株式会社 表示装置、その駆動回路およびその駆動方法
JP4275588B2 (ja) 2004-07-26 2009-06-10 シャープ株式会社 液晶表示装置
TWI281653B (en) * 2004-08-30 2007-05-21 Au Optronics Corp Digital to analog converter, active matrix liquid crystal display, and method for digital to analog converting
TWI286764B (en) * 2005-01-20 2007-09-11 Himax Tech Ltd Memory architecture of display device and memory writing method for the same
JP4878795B2 (ja) * 2005-08-16 2012-02-15 ルネサスエレクトロニクス株式会社 表示制御回路および表示制御方法
US7379004B2 (en) * 2006-01-27 2008-05-27 Hannstar Display Corp. Driving circuit and method for increasing effective bits of source drivers
KR20100076259A (ko) * 2008-12-26 2010-07-06 주식회사 동부하이텍 디스플레이의 소스 드라이버
TWI421820B (zh) * 2009-10-16 2014-01-01 Ind Tech Res Inst 顯示裝置、電子系統以及控制方法
KR101613701B1 (ko) 2009-12-25 2016-04-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
US9230994B2 (en) 2010-09-15 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
WO2012057044A1 (ja) * 2010-10-28 2012-05-03 シャープ株式会社 表示装置およびその表示方法、ならびに液晶表示装置
JP2014032399A (ja) 2012-07-13 2014-02-20 Semiconductor Energy Lab Co Ltd 液晶表示装置
KR20140013931A (ko) 2012-07-26 2014-02-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
WO2014084153A1 (en) 2012-11-28 2014-06-05 Semiconductor Energy Laboratory Co., Ltd. Display device
US9594281B2 (en) 2012-11-30 2017-03-14 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5061920A (en) * 1988-12-20 1991-10-29 Honeywell Inc. Saturating column driver for grey scale LCD
JPH0561432A (ja) * 1991-08-29 1993-03-12 Sharp Corp 液晶ドライバ回路
JP3276725B2 (ja) * 1992-10-07 2002-04-22 株式会社日立製作所 液晶表示装置
JP3277106B2 (ja) * 1995-08-02 2002-04-22 シャープ株式会社 表示装置の駆動装置
US5712634A (en) * 1995-11-22 1998-01-27 Philips Electronics North American Corp. Digital driving of matrix display driver by conversion and capacitive charging
JP3302254B2 (ja) * 1996-03-21 2002-07-15 シャープ株式会社 表示装置の駆動回路
JP3148151B2 (ja) * 1997-05-27 2001-03-19 日本電気株式会社 液晶駆動装置の出力偏差低減方法および装置

Also Published As

Publication number Publication date
JP3607197B2 (ja) 2005-01-05
US6756959B2 (en) 2004-06-29
KR20020059217A (ko) 2002-07-12
TW529011B (en) 2003-04-21
US20020080131A1 (en) 2002-06-27
JP2002196726A (ja) 2002-07-12

Similar Documents

Publication Publication Date Title
KR100440817B1 (ko) 디스플레이구동장치 및 디스플레이장치모듈
KR100405876B1 (ko) 액정 구동 장치 및 그것을 포함하는 액정 표시 장치
KR100471623B1 (ko) 계조 표시용 전압 발생 장치, 및 그것을 포함하는 계조표시 장치
KR100536871B1 (ko) 표시 구동 장치 및 그것을 이용한 표시 장치
KR100613325B1 (ko) 구동 장치 및 표시 모듈
US7006114B2 (en) Display driving apparatus and display apparatus using same
US7151520B2 (en) Liquid crystal driver circuits
US8159438B2 (en) Liquid crystal display device, drive method thereof, and mobile terminal
KR100445123B1 (ko) 화상 표시 장치
US20070115231A1 (en) Lcd panel drive adopting time-division and inversion drive
US20020158993A1 (en) Liquid crystal display
KR20040080958A (ko) 표시장치 및 그 구동방법
KR100456762B1 (ko) 표시 구동 장치 및 그것을 이용하는 액정 표시 장치
KR100759967B1 (ko) 플랫 패널 표시 장치
KR20060080778A (ko) 표시장치의 구동방법 및 이를 수행하기 위한 표시장치
JP2004013153A (ja) Lcdパネルのフリッカーを減少させる方法と回路
JP4757388B2 (ja) 画像表示装置およびその駆動方法
KR100606298B1 (ko) 액정 구동 장치 및 액정 표시 장치
KR100302829B1 (ko) 액정전기광학장치
US6882333B2 (en) Display method and display apparatus therefor
JP3968925B2 (ja) 表示駆動装置
JP4474138B2 (ja) 表示装置用画素駆動部、表示回路および表示装置
JP2004334234A (ja) 液晶電気光学装置
JPH10282936A (ja) 液晶表示装置の駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130621

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140626

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20150626

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee