KR100431311B1 - 반도체소자의제조방법 - Google Patents
반도체소자의제조방법 Download PDFInfo
- Publication number
- KR100431311B1 KR100431311B1 KR1019960077779A KR19960077779A KR100431311B1 KR 100431311 B1 KR100431311 B1 KR 100431311B1 KR 1019960077779 A KR1019960077779 A KR 1019960077779A KR 19960077779 A KR19960077779 A KR 19960077779A KR 100431311 B1 KR100431311 B1 KR 100431311B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- forming
- metal
- conductivity type
- film
- Prior art date
Links
- 239000012535 impurity Substances 0.000 title claims abstract description 23
- 239000004065 semiconductor Substances 0.000 title claims abstract description 20
- 238000004519 manufacturing process Methods 0.000 title abstract description 9
- 230000015556 catabolic process Effects 0.000 title abstract 2
- 238000006731 degradation reaction Methods 0.000 title abstract 2
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 27
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 24
- 239000000758 substrate Substances 0.000 claims abstract description 21
- 125000006850 spacer group Chemical group 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 28
- 229910052751 metal Inorganic materials 0.000 claims description 26
- 239000002184 metal Substances 0.000 claims description 26
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 10
- 239000010936 titanium Substances 0.000 claims description 10
- 229910052719 titanium Inorganic materials 0.000 claims description 10
- 238000005468 ion implantation Methods 0.000 claims description 7
- 238000010438 heat treatment Methods 0.000 claims description 4
- 239000000463 material Substances 0.000 claims description 3
- 238000006243 chemical reaction Methods 0.000 claims description 2
- 238000000151 deposition Methods 0.000 claims description 2
- 229910052723 transition metal Inorganic materials 0.000 claims description 2
- 150000003624 transition metals Chemical class 0.000 claims description 2
- 238000000137 annealing Methods 0.000 claims 4
- 229910021341 titanium silicide Inorganic materials 0.000 description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical group [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 239000010970 precious metal Chemical group 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical group [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical group [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Chemical group 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823828—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
- H01L21/823835—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes silicided or salicided gate conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823828—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
- H01L21/823842—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Electrodes Of Semiconductors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
본 발명은 접합영역을 형성하기 전에 실리사이드막을 형성함으로써 불순물의 손실 및 게이트의 디제너러시 현상을 방지할 수 있는 반도체 소자의 제조방법을 제공하는 것으로, 제 1 전도형 반도체 기판 상에 게이트 절연막 및 게이트를 형성하는 단계; 게이트 양 측벽에 절연막 스페이서를 형성하는 단계; 게이트 및 게이트 양 측의 기판 상에 금속 실리사이드막을 형성하는 단계; 및, 게이트 및 게이트 양측의 기판 내에 제 2 전도형 고농도 접합영역을 형성하는 단계를 포함하고, 게이트를 형성하는 단계 이후 게이트 및 게이트 양 측의 기판에 제 2 전도형의 얕은 저농도 접합영역을 형성하는 단계를 포함하는 것을 특징으로 하고, 고농도 접합영역은 금속 실리사이드막과 접하는 부분에서 피크점 농도를 갖도록 형성하는 것을 특징으로 한다.
Description
본 발명은 반도체 소자의 제조방법에 관한 것으로, 보다 상세하게는 고농도 접합영역을 형성하기 전에 실리사이드막을 형성함으로써 불순물의 손실 및 게이트의 디제너러시 현상을 방지할 수 있는 반도체 소자의 제조방법에 관한 것이다.
대부분의 집적회로에서 낮은 비저항과 고온의 안정도를 가지는 금속 실리사이드가 접촉 재료로서 대두되었다. 이 실리사이드는 고유의 조성과 각기의 화학적 성질을 갖는 금속-실리콘 화합물로서, 실리콘과 결합하는 금속으로는 내화성 금속족인 몰리브덴, 탄탈륨, 티타늄, 텅스텐 또는 귀금속 원자인 코발트, 티켈, 백금등과 반응한 화합물로 구성된다.
또한, 실리사이드는 낮은 비저항과 고온에서의 안정도 이외에도 양질의 실리사이드는 형성 및 에칭이 용이하고, 강력한 접착력이 있으며, 산화 공정시 산화막을 형성할 수 있는 장점이 있다.
이러한 실리사이드는 현재의 폴리실리콘 배선 또는 게이트 전극 위에 형성되어 전도성을 개선시키고, 소오스/드레인 접합 부분에 실리사이드를 부분적으로 형성시켜 접합영역사이에 발생하는 접촉 저항을 감소시킴으로써 RC 지연 시간을 낮추는 역할을 한다.
상기한 종래의 실리사이드막 형성방법을 간략하게 살펴 보면 다음과 같다.
도시되지는 않았지만, 반도체기판상에 게이트 절연막 및 게이트와 소오스 및 드레인의 접합 영역을 형성하고, 상기 게이트 양 측벽에 산화막 스페이서를 형성한 반도체 기판의 전면에 전이금속인 티타늄막을 증착한다.
그리고 나서, 급속 열처리 공정(RTP ; Rapid Thermal Processing)을 진행하여 자기정렬된 티타늄 실리사이드막을 상기 게이트 및 접합영역 상에 형성한 다음, 반응되지 않은 티타늄막을 제거한다.
그러나, 상기한 종래의 실리사이드막 형성방법에 있어서는 티타늄과의 반응을 통한 실리사이드막의 형성 시 접합영역 및 게이트의 불순물이 손실되어 접합영역 상부의 티타늄 실리사이드막과 접합영역의 경계면의 저항이 증가하여 전류 구동력이 저하되는 문제가 있었다.
뿐만 아니라, 듀얼(dual) 게이트 형성시 PMOS 경우 B의 침입도(penetration)를 고려하여 깊게 이온 주입 하지 않기 때문에, 상기 티타늄 실리사이드막의 형성시 B의 손실이 커짐에 따라, 게이트의 디제너러시(degeneracy) 문제를 더욱 심화시킨다.
이에, 본 발명은 상기한 종래의 문제점을 해결하기 위하여 안출한 것으로서, 고농도접합영역을 형성하기 전에 실리사이드막을 형성함으로써 불순물의 손실 및 게이트의 디제너러시 현상을 방지할 수 있는 반도체 소자의 제조방법을 제공함에 그 목적이 있다.
도 1A 내지 도 1C는 본 발명의 실시예에 따른 반도체 소자의 제조방법을 설명하기 위한 공정 단면도.
* 도면의 주요 부분에 대한 부호의 설명 *
1 : 반도체 기판 2 : n웰
3 : p웰 4 : 필드 산화막
5 : 게이트 산화막 6a, 6b : 게이트
7a/7b : p-/n-불순물 영역 8 : 산화막 스페이서
9 : 티타늄막 10 : 티타늄 실리사이드막
11a/11b : p+/n+불순물 영역
상기 목적을 달성하기 위한 본 발명에 따른 반도체 소자의 제조방법은 제 1 전도형 반도체 기판상에 게이트 절연막 및 게이트를 형성하는 단계; 상기 게이트양측 아래의 제1전도성 반도체기판내에 제2전도성 저농도 불순물영역을 형성하는 단계; 상기 게이트 양 측벽에 절연막 스페이서를 형성하는 단계; 상기 게이트 및 제2전도성 저농도불순물영역표면에 금속실리사이드막을 형성하는 단계; 및 상기 게이트양측아래에 형성된 금속실리사이드막아래의 반도체기판내에 제 2 전도형 고농도 접합영역을 형성하는 단계를 포함하는 것을 특징으로 한다.
또한, 상기 금속 실리사이드막을 형성하는 단계는 상기 스페이서 형성 후의 기판 전면에 금속막을 증착하는 단계; 상기 금속과 상기 금속막 하부의 기판 및 게이트 물질이 반응시켜 금속 실리사이드막을 형성하는 단계; 및, 상기 반응되지 않은 금속막을 제거하는 단계를 포함하는 것을 특징으로 한다.
그리고, 상기 고농도 접합영역은 상기 금속 실리사이드막과 접하는 부분에서 피크점 농도를 갖도록 형성하는 것을 특징으로 한다.
상기 구성으로 된 본 발명에 의하면, 금속 실리사이드막의 형성전에 소정의 얕은 저농도의 접합영역을 먼저 형성하고, 금속 실리사이드막을 형성한 다음 고농도의 접합 영역을 피크점 농도가 금속 실리사이드막과 접하는 부분에 분포하도록 형성함으로써 전류 구동력을 향상시킬 수 있을 뿐만 아니라, 게이트 디제너러시 현상을 방지할 수 있다.
[실시예]
이하, 본 발명에 따른 반도체소자의 제조방법에 대해 첨부된 도면을 참조하여 본 발명의 실시예를 설명한다.
도 1A 내지 도 1C는 본 발명의 실시예에 따른 반도체 소자의 제조방법을 설명하기 위한 순차적인 공정 단면도이다.
먼저, 도 1A에 도시된 바와 같이, 내부에 n웰(2) 및 p웰(3)이 형성되고 상부에 n웰(2) 및 p웰(3)을 분리함과 더불어 소자간 분리를 위한 필드 산화막(4)이 형성된 반도체 기판(1) 상에 산화막 및 폴리실리콘막을 순차적으로 형성한다. 이때, 기판(1)은 실리콘 기판이다.
그 후, 상기 폴리실리콘막 및 산화막을 패터닝하여 n웰(2) 및 p웰(3) 상에 게이트 산화막(5) 및 게이트(6a, 6b)를 형성한다.
이어서, p웰(3)을 마스킹하는 제 1 마스크 패턴(도시되지 않음)을 형성하고, 노출된 n웰(2) 및 게이트(6a) 내에 낮은 이온 주입 에너지로 p-불순물을 이온 주입하여 p-불순물 영역(7a)을 n웰(2) 및 게이트(6a) 표면에 얕게 형성한 다음, 상기 제 1 마스크 패턴을 공지된 방법으로 제거한다.
그리고 나서, n웰(2)을 마스킹하는 제 2 마스크 패턴(도시되지 않음)을 형성하고, 노출된 p웰(3) 및 게이트(6b) 내에 낮은 이온 주입 에너지로 n-불순물을 이온 주입하여 n-불순물 영역(7b)을 p웰(2) 및 게이트(6b) 표면에 얕게 형성한 다음, 상기 제 2 마스크 패턴을 공지된 방법으로 제거한다.
그리고, 기판 전면에 산화막을 두껍게 증착하고 상기 산화막을 이방성 블랭킷 식각하여 게이트(6a, 6b) 양 측벽에 각각 산화막 스페이서(8)를 형성하고, 기판 전면에 티타늄막(9)을 증착한다.
도 1B에 도시된 바와 같이, 티타늄이 실리콘과 반응하도록 1차 급속 열처리 공정을 진행하여 게이트(6a, 6b) 및 n웰(2) 및 p웰(3)에 얕게 형성된 p-및 n-불순물 영역(7a, 7b)에 티타늄 실리사이드막(10)을 각각 형성하고, 반응되지 않은 티타늄막(9)을 제거한다.
도 1C에 도시된 바와 같이, p웰(3)을 마스킹하는 제 3 마스크 패턴(도시되지않음)을 형성하고, 이온 주입 공정으로 노출된 n웰(2) 및 게이트(6a) 내에 p+불순물을 주입하여 p+불순물 영역(11a)을 n웰(2) 및 게이트(6a) 표면에 형성한 다음, 상기 제 3 마스크 패턴을 공지된 방법으로 제거한다.
그리고 나서, n웰(2)을 마스킹하는 제 4 마스크 패턴(도시되지 않음)을 형성하고, 이온 주입 공정으로 노출된 p웰(3) 및 게이트(6b) 내에 n+불순물을 주입하여 n+불순물 영역(11b)을 p웰(2) 및 게이트(6b) 표면에 형성한다.
그런 다음, 상기 제 4 마스크 패턴을 공지된 방법으로 제거하고, 2차 급속 열처리 공정을 진행하여, 접합영역의 불순물의 피크점 농도가 티타늄 실리사이드막(10)과 접하는 부분에 분포하는 불순물 프로파일을 형성한다.
상기 실시예에 의하면, 티타늄 실리사이드막의 형성전에 낮은 이온 주입 에너지로 소정의 얕은 저농도의 접합영역을 먼저 형성한후 티타늄 실리사이드막을 형성한 다음, 고농도의 접합 영역을 피크점 농도가 티타늄 실리사이드막과 접하는 부분에 분포하도록 형성함으로써 전류 구동력을 향상시킬 수 있다.
또한, 고농도 접합영역을 형성하기 전에 티타늄 실리사이드막을 형성하므로써 PMOS에서의 실리사이드막의 형성시 발생되는 게이트 디제너러시 현상을 방지할 수 있으므로 소자의 특성 및 수율을 향상시킬 수 있다.
한편, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.
Claims (12)
- 제 1 전도형 반도체 기판상에 게이트 절연막 및 게이트를 형성하는 단계;상기 게이트양측 아래의 제1전도성 반도체기판내에 제2전도성 저농도 불순물영역을 형성하는 단계;상기 게이트 양 측벽에 절연막 스페이서를 형성하는 단계;상기 게이트 및 제2전도성 저농도불순물영역표면에 금속실리사이드막을 형성하는 단계; 및상기 게이트양측아래에 형성된 금속실리사이드막아래의 반도체기판내에 제 2 전도형 고농도 접합영역을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 저농도 접합영역을 형성하는 단계는 낮은 이온 주입에너지를 이용한 이온 주입 공정으로 진행하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 금속 실리사이드막을 형성하는 단계는상기 스페이서 형성 후의 기판 전면에 금속막을 증착하는 단계;상기 금속과 상기 금속막 하부의 기판 및 게이트 물질이 반응시켜 금속 실리사이드막을 형성하는 단계; 및,상기 반응되지 않은 금속막을 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 3 항에 있어서, 상기 금속은 전이 금속의 그룹으로부터 선택된 금속인 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 4 항에 있어서, 상기 금속은 티타늄인 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 3 항에 있어서, 상기 반응은 어닐링 공정으로 진행하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 6 항에 있어서, 상기 어닐링 공정은 급속 열처리 공정으로 진행하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 고농도 접합영역은 상기 금속 실리사이드막과 접하는 부분에서 피크점 농도를 갖도록 형성하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 8 항에 있어서, 상기 고농도 접합영역을 형성하는 단계는 상기 게이트 및게이트 양 측의 기판 내에 제 2 전도형 고농도 불순물을 이온 주입 한 후 어닐링을 진행하여 형성하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 9 항에 있어서, 상기 어닐링 공정은 급속 열처리 공정으로 진행하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 제 1 전도형은 n형이고, 상기 제 2 전도형은 p형인 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 제 1 전도형은 p형이고, 상기 제 2 전도형은 n형인 것을 특징으로 하는 반도체 소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960077779A KR100431311B1 (ko) | 1996-12-30 | 1996-12-30 | 반도체소자의제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960077779A KR100431311B1 (ko) | 1996-12-30 | 1996-12-30 | 반도체소자의제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980058455A KR19980058455A (ko) | 1998-10-07 |
KR100431311B1 true KR100431311B1 (ko) | 2004-07-30 |
Family
ID=37335376
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960077779A KR100431311B1 (ko) | 1996-12-30 | 1996-12-30 | 반도체소자의제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100431311B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002158359A (ja) | 2000-11-21 | 2002-05-31 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
-
1996
- 1996-12-30 KR KR1019960077779A patent/KR100431311B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19980058455A (ko) | 1998-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6312995B1 (en) | MOS transistor with assisted-gates and ultra-shallow “Psuedo” source and drain extensions for ultra-large-scale integration | |
US5963803A (en) | Method of making N-channel and P-channel IGFETs with different gate thicknesses and spacer widths | |
KR20010106214A (ko) | 반도체장치의 제조방법 | |
US6096591A (en) | Method of making an IGFET and a protected resistor with reduced processing steps | |
US6555453B1 (en) | Fully nickel silicided metal gate with shallow junction formed | |
US5918130A (en) | Transistor fabrication employing formation of silicide across source and drain regions prior to formation of the gate conductor | |
US5705417A (en) | Method for forming self-aligned silicide structure | |
US6791106B2 (en) | Semiconductor device and method of manufacturing the same | |
KR930003558B1 (ko) | 반도체장치의 제조방법 | |
US6200862B1 (en) | Mask for asymmetrical transistor formation with paired transistors | |
US6762468B2 (en) | Semiconductor device and method of manufacturing the same | |
KR100749373B1 (ko) | 샬로우 접합부 반도체 디바이스의 제조 방법 | |
JPH11186545A (ja) | シリサイド及びldd構造を有する半導体デバイスの製造方法 | |
KR100431311B1 (ko) | 반도체소자의제조방법 | |
KR100314054B1 (ko) | 이중 측벽의 융기형 실리사이드화 소스/드레인 cmos 트랜지스터 | |
US5970380A (en) | Methods of forming semiconductor switching devices having silicide regions therein | |
KR100313089B1 (ko) | 반도체소자의제조방법 | |
US6348413B1 (en) | High pressure N2 RTA process for TiS2 formation | |
US6674135B1 (en) | Semiconductor structure having elevated salicided source/drain regions and metal gate electrode on nitride/oxide dielectric | |
KR100255008B1 (ko) | 반도체장치의 제조방법 | |
KR0172260B1 (ko) | 반도체 소자의 코발트 실리사이드 형성방법 | |
KR0172263B1 (ko) | 반도체 소자의 제조방법 | |
WO1999034433A1 (en) | A method of making a self-aligned disposable gate electrode for advanced cmos design | |
KR100192182B1 (ko) | 반도체 소자의 제조방법 | |
JPH07249761A (ja) | 半導体装置の製造方法及び半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080317 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |