KR100407769B1 - 평균 dc-오프셋을 채널 필터로 사전로딩시키는 무선수신기 및 방법 - Google Patents

평균 dc-오프셋을 채널 필터로 사전로딩시키는 무선수신기 및 방법 Download PDF

Info

Publication number
KR100407769B1
KR100407769B1 KR10-2001-7010634A KR20017010634A KR100407769B1 KR 100407769 B1 KR100407769 B1 KR 100407769B1 KR 20017010634 A KR20017010634 A KR 20017010634A KR 100407769 B1 KR100407769 B1 KR 100407769B1
Authority
KR
South Korea
Prior art keywords
signal
offset
baseband
filter
average
Prior art date
Application number
KR10-2001-7010634A
Other languages
English (en)
Other versions
KR20010103019A (ko
Inventor
야코브슨페테르
Original Assignee
텔레폰악티에볼라겟엘엠에릭슨(펍)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텔레폰악티에볼라겟엘엠에릭슨(펍) filed Critical 텔레폰악티에볼라겟엘엠에릭슨(펍)
Publication of KR20010103019A publication Critical patent/KR20010103019A/ko
Application granted granted Critical
Publication of KR100407769B1 publication Critical patent/KR100407769B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/062Setting decision thresholds using feedforward techniques only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • H03D3/008Compensating DC offsets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Circuits Of Receivers In General (AREA)
  • Noise Elimination (AREA)
  • Superheterodyne Receivers (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

무선 수신기 및 방법은 필터내에서 신호를 필터링하기 전 평균 DC 오프셋을 필터로 사전로딩함으로써 무선 수신기의 디지털 섹션에서 바람직하지 않은 DC 오프셋을 효율적으로 보상하기 위하여 제공된다. 특히, 무선 수신기는 무선 신호를 수신하는 안테나 및 수신된 무선 신호를 하나이상의 기저대 신호로 복조하는 아날로그 섹션을 구비한다. 이 무선 수신기는 또한 하나이상의 기저대 신호를 하나이상의 디지털 기저대 신호로 변환시키는 아날로그-디지털 섹션을 구비한다. 이 무선 수신기는 또한 상기 하나이상의 디지털 기저대 신호로부터의 소정수의 심벌을 사용하여 평균 DC 오프셋을 계산하고 상기 하나이상의 디지털 기저대 신호를 필터에서 필터링하기 앞서 상기 계산된 평균 DC 오프셋을 필터로 사전로딩하는 사전로딩 시스템을 구비한다.

Description

평균 DC-오프셋을 채널 필터로 사전로딩시키는 무선 수신기 및 방법{RADIO RECEIVER AND METHOD FOR PRELOADING AN AVERAGE DC-OFFSET INTO A CHANNEL FILTER}
이동 전화는 호모다인 수신기 또는 헤테로다인 수신기로서 구성되는 무선 수신기를 포함할 수 있는 많은 구성요소들을 포함한다. 불행하게도, 상술된 무선 수신기들은 시분할 다중 접속(TDMA)을 토대로한 통신 시스템에서 과도 설정 시간에 (transient settling time)역효과를 발생시키거나 증가시키는 바람직하지 않는 DC 오프셋을 발생시킨다. 과도 설정 시간 또는 개시 시간은 무선 수신기로부터 소망의 신호를 출력하기 전 수용 가능한 레벨로 바람직하지 않는 DC 오프셋을 감소시키기 위하여 필터내에서 필요로 되는 시간 길이이다. 필터내에서 이 과도 설정 시간을 감소시키기 위하여 사용되는 통상적인 해결책은 복잡한 DC 오프셋 보상 회로를 무선 수신기의 아날로그 섹션에 부가함으로써 바람직하지 않은 DC 오프셋을 보상하는 것이다.
복잡한 아날로그 DC 오프셋 보상 회로를 포함한 통상적인 무선 수신기의 일예가 Baker 등에게 허여된 미국 특허 제 5,724,653호에 서술되어 있고, 이에 대해 이하에서 간략히 설명한다.
도 1(종래 기술)을 참조하면, 653 특허에 서술된 복잡한 아날로그 DC 오프셋 보상 회로(102)를 포함하는 통상적인 무선 수신기(100)의 블록도가 도시되어 있다. 무선 수신기(100)(예를 들어, 헤테로다인 수신기)의 일반적인 아키텍쳐는 산업체에 널리 공지되어 있으므로 이에 대해 본원에서 상세히 설명하지 않았다.
기본적으로, 종래의 무선 수신기(100)는 송신기(106)로부터의 입력 무선 신호를 수신하는 안테나(104)를 구비한다. 수신된 입력 무선 신호는 저 잡음 증폭기(108)를 통해서 증폭되고 제1 스위치(112)를 통해서 제1 혼합기(110)에 결합된다. 제1 혼합기(110)는 제2 스위치(116)에 의해 제1 국부 발진기(114)에 접속하고 수신된 입력 무선 신호와 관계되는 중간 주파수(IF) 신호(116)를 출력한다. 제1 스위치(108) 및 제2 스위치(116)는 DC 오프셋 보상 회로(102)와 관계되는 일부 구성요소를 포함한다.
IF 신호(116)는 제1 혼합기(110)에 결합되는 대역통과 필터(118)에 의해 필터링되고 대역 통과 필터와 직렬로 결합되는 가변 이득 증폭기(120)에 의해 증폭된다. 커패시터(122)는 IF 신호(117)를 기저대 동위상(I) 신호(124) 및 기저대 직교(Q) 신호(126)로 복조하도록 구성된 복조 회로에 가변 이득 증폭기(120)를 결합시킨다. 특히, 복조 회로는 IF 신호(117)를 기저대 I 신호 (124) 및 기저대 Q신호(126) 각각으로 변환시키도록 모두 동작하는 제2 혼합기(130), 제3 혼합기(132) 및 위상 시프터(133)에 접속된 제2 국부 발진기(128)를 구비한다.
복조 회로는 DC 오프셋 보상 회로(102)의 나머지 구성요소들을 나타내는 제1 DC 보정 회로(134) 및 제2 DC 보정 회로(136)를 또한 구비한다. 제1 및 제2 DC 보정 회로(134 및 136) 각각은 저역 필터(138)를 구비하여 잡음 대역폭을 감소시키고 기저대 I 신호 (124) 및 기저대 Q 신호(126)와 관계되는 에러있는 샘플을 필터링한다.
DC 오프셋 보상 회로(102)는 제1 및 제2 DC 오프셋 보정 회로(134 및 136) 각각이 제1 혼합기(110)에 결합되는 수신된 입력 무선 신호에 앞서 DC 오프셋을 기억하도록 적응된다. 다른 말로서, 제1 및 제2 스위치(112 및 116)는 DC 오프셋이 제1 및 제2 DC 보정 회로(134 및 136)에 기억될 때 수신된 입력 무선 신호가 제1 혼합기(110)로 입력되는 것을 방지하도록 개방된다.
그후에, 제1 및 제2 DC 보정 회로(134 및 136) 각각은 제1 및 제2 스위치(112 및 116)를 폐쇄할 때 수신된 대응하는 기저대 I 신호 (124) 및 기저대 Q 신호(126)로부터 기억된 DC 오프셋을 감산하도록 동작한다.
그리고 나서, 기저대 I 신호 (124) 및 기저대 Q 신호(126)는 각각의 증폭기(140)에 의해 증폭되어 각각의 아날로그-디지털(A/D) 변환기(142)에 의해 디지털 기저대 신호로 변환된다. 디지털 기저대 신호는 디지털 필터(144)에 의해 필터링되고 나서 디지털 복조기(146)에 의해 디지털적으로 복조되어 소망의 신호(148)를 출력한다.
물론, 통상적인 무선 수신기(100)의 제1 및 제2 DC 보정 회로(134 및 136)에 의해 DC 오프셋을 기억하고 감산하는 동작과 결합되는 제1 및 제2 스위치(112 및 116)를 개방 및 폐쇄하는데 필요한 타이밍을 사용하여 DC 오프셋을 보상하는 방식은 복잡하다.무선 수신기용 DC 오프셋 보상 시스템의 또다른 예를 공개된 유럽 특허 출원 EP-A-0-840 484 A2에서 발견할 수 있다. 이 시스템을 따르면, DC 오프셋이 검출될때, 수신기 및 안테나 간의 접속은 스위치 회로에 의해 차단된다. 그리고 나서, 수신기에서 발생된 DC 오프셋 성분이 기억된다. 그 후, 수신기 및 안테나 접속이 스위치 회로에 의해 재설정될 때, 이 기억된 DC 오프셋은 수신 신호로부터 감산된다.무선 수신기용 DC 오프셋 보상 시스템의 또한 다른 예가 미국 특허 5,142,552에서 발견할 수 있다. 이 시스템은 판단 피드백 등화기/유한 임펄스 응답 필터를 사용하는데, 다수의 다수의 탭이 계수를 입력 함수에 공급한다. 부가적인 DC 탭에는 입력으로서 일정한 값이 제공된다. 그후, 아날로그 입력 신호에서의 DC 오프셋 성분은 일정한 값 DC 탭의 작용에 의해 감산된다.본 발명은 신호를 루팅하기 전, 평균 DC 오프셋을 필터로 사전로딩함으로써 무선 수신기의 디지털 섹션에서 바람직하지 않은 DC 오프셋을 효율적으로 보상하는 방법 및 무선 수신기이다.
본 발명은 일반적으로 무선 전기통신 분야에 관한 것이며, 특히 채널 필터내에서 신호를 필터링하기 전 평균 DC 오프셋을 채널 필터로 사전로딩시키는 무선 수신기 및 방법에 관한 것이다.
도 1(종래 기술)은 복잡한 아날로글 DC 오프셋 보상 회로를 포함하는 통상적인 무선 수신기의 블록도.
도 2는 신호를 필터링하기 전 평균 DC 오프셋을 필터로 사전로딩함으로써 바람직하지 않은 DC 오프셋을 보상하는 본 발명을 따른 무선 수신기의 블록도.
도 3은 본 발명을 따른 바람직한 방법의 기본적인 단계를 도시한 순서도.
도 4는 필터가 평균 DC 오프셋으로 사전로딩되지 않을 때 도 2의 무선 수신기의 출력 신호를 나타내는 그래프.
도 5는 필터가 평균 DC 오프셋으로 사전로딩될때 도 2의 무선 수신기의 출력 신호를 나타내는 그래프.
본 발명은 필터를 통해서 신호를 루팅하기 전 평균 DC 오프셋을 필터로 사전로딩함으로써 무선 수신기의 디지털 섹션에서 바람직하지 않는 DC 오프셋을 효율적으로 보상하는 방법 및 무선 수신기이다. 특히, 무선 수신기는 무선 신호를 수신하는 안테나 및 수신된 무선 신호를 하나이상의 기저대 신호로 복조하는 아날로그 섹션을 구비한다. 무선 수신기는 또한, 하나이상의 기저대 신호를 하나이상의 디지털 기저대 신호로 변환시키는 아날로그-디지털 섹션을 구비한다. 무선 수신기는 또한, 하나이상의 디지털 기저대 신호로부터 소정수의 심벌을 사용하여 평균 DC 오프셋을 계산하여 하나이상의 디지털 기저대 신호를 필터에서 필터링하기 앞서 이 계산된 평균 DC 오프셋을 필터로 사전로딩하는 사전로딩 시스템을 구비한다.
본 발명을 따르면, 무선 수신기의 전류 소모를 감소시키는 방법 및 무선 수신기가 제공된다.
또한, 본 발명을 따르면, 필터에서 과도 설정 시간을 감소시키는 방법 및 무선 수신기가 제공된다.
또한, 본 발명을 따르면, 인접 타임슬롯에서 필터에 영향을 미치는 간섭을 효율적으로 억제하는 방법 및 무선 수신기가 제공된다.
본 발명을 보다 완전히 이해하도록 하기 위하여 첨부한 도면을 참조하여 본발명의 방법 및 장치가 이하에 상세히 설명될 것이다.
도 2-5를 통해서 동일한 부품들에는 동일한 참조 번호가 병기되어 있으며, 본 발명에 따라서 필터를 통해서 신호를 루팅하기 전 평균 DC 오프셋을 필터로 사전로딩함으로써 바람직하지 않는 DC 오프셋을 보상하는 전형적인 무선 수신기(200) 및 바람직한 방법이 서술된다.
무선 수신기(200)가 헤테로다인 수신기로서 구성된 수신기를 참조하여 설명되지만, 본 발명은 호모다인 수신기 또는 신호를 기저대 신호로 변환시키는 어떤 타입의 수신기로서 구성된 수신기내에서 사용될 수 있다는 점을 이해할 수 있을 것이다. 따라서, 서술된 무선 수신기는 이와 같은 제한된 방식으로 구성되지 않는다.
도 2에 본 발명의 무선 수신기가 도시되어 있다. 무선 수신기와 관계되는 어떤 상세 사항들은 산업체에서 널리 공지되어 있어 본원에서 이에 대한 상세한 설명은 하지 않겠다. 그러므로, 간결성을 위하여, 무선 수신기(200) 및 바람직한 방법(300)과 관계하여 이하에 제공된 설명은 본 발명을 이해하는데 반드시 필요로 하지 않는 일부 구성요소들에 대해선 설명하지 않았다.
일반적으로, 무선 수신기(200)는 디지털 기저대 신호로부터 소정수의 심벌을 사용하여 평균 DC 오프셋을 계산하도록 동작한다. 그리고 나서, 무선 수신기(200)는 필터내에서 디지털 기저대 신호를 필터링하기 앞서 계산된 평균 DC 오프셋을 필터로 사전로딩하도록 동작하여 바람직하지 않는 DC 오프셋을 보상한다. 평균 DC 오프셋이 어떻게 계산되고 필터에서 어떻게 사전로딩되는지에 대한 바람직한 방법(300)의 상세한 설명은 무선 수신기(200)의 구조에 대한 논의 후에 행해진다.
무선 수신기(200)는 송신기(204)로부터의 입력 무선 신호를 수신하는 안테나(202)를 구비한다. 수신된 입력 무선 신호는 저잡음 증폭기(206)를 통해서 증폭되어 제1 혼합기(208)에 결합된다. 제1 혼합기(208)는 수신된 입력 무선 신호 및 제1 국부 발진기(212)를 사용하여 중간 주파수(IF)신호를 출력한다.
이 IF 신호(210)는 제1 혼합기(208)에 결합되고 대역통과 필터와 직렬로 결합된 가변 이득 증폭기(216)에 의해 증폭된 대역통과 필터(214)에 의해 필터링된다. 커패시터(218)는 가변 이득 증폭기(216)를 제2 혼합기(220) 및 제3 혼합기(222)에 결합시킨다. 제 2 혼합기(220)는 제2 국부 발진기(224)에 접속하고 제3 혼합기(222)는 위상 시프터(223)를 통해서 제2 국부 발진기(224)에 접속한다. 위상 시프터(223), 제2 혼합기(220) 및 제3 혼합기(222)와 결합되는 제2 국부 발진기(224)는 IF 신호를 기저대 I 신호(226) 및 기저대 Q 신호(228) 각각으로 변환시키도록 모두 동작한다. 기저대 I 신호(226) 및 기저대 Q 신호(228) 각각은 소망의 신호를 포함하는 AC 성분 및 바람직하지 않은 DC 오프셋을 포함한다. 이 DC 오프셋은 수신기내의 기본적인 문제이고 일반적으로 기저대 I 신호(226) 및 기저대 Q 신호(228)를 발생시키거나 처리하기 위하여 사용되는 혼합기(들) 및 아날로그 회로에 의해 초래된다.
제2 및 제3 혼합기(220 및 222)는 기저대 I 신호(226) 및 기저대 Q 신호(228) 각각과 결합되는 잡음 대역폭 및 필터 에러있는 샘플을 감소시키도록 기능하는 대응하는 저역 필터(230)에 결합된다. 각각의 저역 필터(230)는 기저대 I 신호(226) 및 기저대 Q 신호(228)를 디지털 기저대 I 신호(236) 및 디지털 기저대 Q 신호(238) 각각으로 변환시키는 대응하는 A/D 변환기(234)에 결합되는 증폭기(232)에 접속한다.
디지털 기저대 I 신호(236) 및 디지털 기저대 Q 신호(238)는 제1 사전로딩 시스템(240) 및 제2 사전로딩 시스템(242) 각각에 입력된다. 반복을 피하기 위하여, 제1 사전로딩 시스템(240) 만이 서술되는데, 그 이유는 제2 사전로딩 시스템 (242) 및 제1 사전로딩 시스템(240)이 동일한 구조 및 기능성을 갖기 때문이다.
제1 사전로딩 시스템(240)은 디지털 기저대 I 신호(236)로부터의 소정수의 심벌을 프로세서(248)로 향하게 하도록 스위치(246)(실선)를 선택적으로 제어하는 카운터(244)를 구비한다. 소정수의 심벌은 바람직하지 않은 DC 오프셋에 의해 초래되는 과도 신호의 필요한 억제에 따라서 1, 2, 4 또는 그보다 높은 임의의 심벌수가 될 수 있다. 실제로 이 과도 신호를 억제하면은 채널 필터(250)의 과도 설정 시간 또는 개시 시간을 감소시킬 수 있는데, 여기서 과도 설정 시간은 바람직하지 않은 DC 오프셋을 수용 가능한 레벨로 감소시키기 위한 채널 필터(250)에 의해 걸리는 시간 길이이다.
과도 신호를 억제하기 위하여, 프로세서(248)는 디지털 기저대 I 신호(236)로부터의 소정수의 심벌을 사용하여 평균 DC 오프셋을 계산한다. 이 평균 DC 오프셋을 계산한 후, 프로세서(248)는 카운터(244)가 스위치(246)(점선)로 하여금 잔여 디지털 기저대 I 신호(238)를 채널 필터에 결합시키도록 하기 전 계산된 평균 DC 오프셋을 채널 필터(250)로 사전로딩하거나 사전설정한다. 그리고 나서, 잔여 디지털 기저대 I 신호(238)는 채널 필터(250)에 의해 필터링되고 디지털 복조기(252)에 의해 복조되어 소망의 신호(254)를 출력한다.
채널 필터(250)는 예를 들어 RC 필터로서 구성되는 아날로그 필터 또는 유한 임펄스 응답(FIR) 필터로서 구성되는 디지털 필터중 하나일 수 있다. FIR 필터로서 구성될 때, 채널 필터(250)는 단지 제로만을 포함하는 전달 함수를 갖는데, 이로 인해 과도 설정 시간은 이 필터 길이와 동일하게 되고 FIR 필터의 롤-오프(roll-off) 및 대역폭을 따른다. 따라서, DC레벨 또는 DC 오프셋에서 시프트로부터 초래되는 과도 신호는 계산된 평균 DC 오프셋을 채널 필터(250)로 사전 로딩함으로써 효율적으로 소거된다(도 5 참조).
계산된 평균 DC 오프셋을 채널 필터로 사전 로딩하면은 인접 타임 슬롯동안 채널 필터를 조기에 시작할 필요성을 제거하여, 채널 필터(250)가 인접 타임 슬롯으로부터의 전력에 의해 영향받지 않도록 한다. 그 이유는 과도 신호가 감소되고 필터가 인접 시간 동안 시작될 필요가 없기 때문에, 필터의 전력 소모가 감소된다.
도 3에 본 발명의 방법을 따른 바람직한 방법(300)의 기본적인 단계가 도시되어 있다. 이 바람직한 방법(300) 및 무선 수신기(200)는 무선 신호를 소정의 타임 슬롯동안 주기적으로 수신하는 시분할 다중 접속(TDMA)에서 바람직하게 사용된다. TDMA 통신 시스템은 예를 들어 범유럽 셀룰러 이동 통신 시스템(GSM) 사양, 휴대용 통신 시스템(PCS) 표준 및 디지털 통신 시스템(DCS) 표준을 포함하는 표준 또는 사양을 토대로 이루어질 수 있다.
단계(302)에서 시작하여, 수신된 무선 신호는 기저대 I 신호(226) 및 기저대 Q 신호(228)로 복조된다. 단계(304)에서, 기저대 I 신호(226) 및 기저대 Q 신호(228)는 A/D 변환기(234)에 의해 디지털 기저대 I 신호(236) 및 디지털 기저대 Q 신호(238)로 각각 변환된다. 또다시, 간결성을 위하여, 제1 사전로딩 시스템(240)만이 이 점으로부터 서술되어 있는데, 그 이유는 제2 사전로딩 시스템 (242) Q는 제1 사전로딩 시스템(240)과 비교할 때 동일한 아키텍쳐 및 기능성을 갖는다.
단계(306)에서, 제1 사전로딩 시스템(240)의 카운터(244)는 디지털 기저대 I 신호(236)의 헤드 부분에 위치된 소정수의 심벌이 채널 필터(250) 대신에 프로세서(248)를 향하도록 한다. 또다시, 소정수의 심벌은 바람직하지 않은 DC 오프셋에 의해 초래되는 과도 신호의 필요로 되는 억제에 따라 임의의 수로 설정될 수 있다. 과도 신호는 억제되어야만 되는데, 그 이유는 만일 그렇지 않다면 수신된 무선 신호와 비교될 때 가장 지배적이 되기 때문이다. 예를 들어, 과도 신호는 이중 대역 호모다인 무선 수신기에서 수신된 무선 신호보다 50dB 만큼 높게될 수 있다.
단계(308)에서, 프로세서(248)는 디지털 기저대 I 신호(236)의 소정수의 심벌을 사용하여 평균 DC 오프셋을 계산하도록 동작한다. 이 평균 DC 오프셋은 또한 사전 로딩 값이라 칭한다.
단계(310)에서, 프로세서(248)는 카운터(244)가 스위치(246)로 하여금 잔여 디지털 기저대 I 신호 (238)를 채널 필터로 루팅하도록 하기 전에 계산된 평균 DC 오프셋을 채널 필터(250)로 사전로딩하도록 동작한다. 특히, 채널 필터(250)의 내부 상태는 평균 DC 오프셋 값과 동일하게 설정되어 채널 내의 과도 설정 시간을 효율적으로 감소시킨다.
단계(312)에서, 카운터(244)는 스위치(246)로 하여금 채널 필터(250)를 통해서 잔여 디지털 기저대 I 신호(238)를 루팅시키도록 한다. 최종적으로, 필터링된 디지털 기저대 I 신호(238)는 단계(314)에서 디지털 복조기(252)에 의해 디지털적으로 복조된다.
채널 필터(250)가 계산된 평균 DC 오프셋으로 사전로딩되지 않을 때, 무선 수신기(200)(예를 들어, GSM 무선 수신기)의 출력을 표시하는 그래프가 도 4에 도시되어 있다.
채널 필터(250)가 본 발명에 따라서 평균 DC 오프셋으로 사전로딩되지 않을 때, 무선 수신기(200)(예를 들어, GSM 무선 수신기)의 출력을 표시하는 그래프가 도 5에 도시되어 있다.
상술된 바로부터, 당업자는 본 발명이 채널 필터를 통해서 신호를 루팅시키기 전 평균 DC 오프셋을 채널 필터로 사전 로딩함으로써 채널 필터의 개시 시간을 최소화하고 바람직하지 않는 DC 오프셋을 효율적으로 보상하는 무선 수신기 및 방법을 제공한다는 것을 손쉽게 이해할 것이다. 또한, 서술된 바와 같은 무선 수신기는 인접 타임 슬롯에서 채널 필터에 영향을 미치는 간섭을 효율적으로 억제한다.
비록 본 발명의 방법 및 장치의 일 실시예가 첨부한 도면에 도시되고 상술된 상세한 설명에서 서술되었지만, 본 발명이 서술된 실시예에 국한되는 것이 아니라 이하의 청구범위에 서술되고 규정된 바와 같은 본 발명의 원리로부터 벗어남이 없이 각종 재배치, 수정 및 대체를 행할 수 있다는 것을 알 수 있을 것이다.

Claims (21)

  1. 무선 신호를 수신하는 안테나(202)와,
    상기 안테나(202)에 결합되어 상기 무선 신호를 하나이상의 기저대 신호(226, 228)로 복조하는 아날로그 섹션(206-224)과,
    상기 아날로그 섹션(206-224)에 결합되어 하나이상의 기저대 신호(226, 228)를 하나이상의 디지털 기저대 신호(236, 238)로 각각 변환시키는 아날로그-디지털 섹션(234)을 구비하는 무선 수신기에 있어서,
    DC 오프셋을 보상하기 위하여 상기 하나이상의 디지털 기저대 신호(236, 238)를 필터링하는 필터(250) 및,
    상기 아날로그-디지털 섹션(234)에 결합되고 상기 필터(250)를 포함하여 평균 DC 오프셋을 계산하기 위하여 상기 하나이상의 기저대 신호(236, 238)로부터의 소정수의 심벌을 사용하고 상기 필터(250)에서 상기 하나이상의 디지털 기저대 신호(236, 238)를 필터링하기 앞서 계산된 평균 DC 오프셋을 상기 필터(250)로 사전 로딩하는 사전로딩 시스템(240, 242)을 구비하는 것을 특징으로하는 무선 수신기.
  2. 제 1 항에 있어서,
    상기 사전 로딩 시스템(240, 242)에 결합되어 상기 하나이상의 필터링된 디지털 기저대 신호(236, 238)를 복조하는 복조기(252)를 더 구비하는 것을 특징으로 하는 무선 수신기.
  3. 제 1 항에 있어서,
    상기 사전 로딩 시스템(240, 242)은 상기 하나이상의 디지털 기저대 신호(236, 238)로부터의 소정수의 심벌을 상기 평균 DC 오프셋을 계산하도록 동작할 수 있는 상기 사전로딩 시스템(240, 242)의 프로세서(248)로 향하게 하도록 스위치(246)를 선택적으로 제어하는 카운터(244)를 더 구비하며, 상기 프로세서(248)는 상기 하나이상의 디지털 기저대 신호(236, 238)를 상기 필터(250)로 향하게 하도록 상기 스위치(246)를 선택적으로 제어하는 카운터(244)에 앞서 상기 계산된 평균 DC 오프셋을 상기 필터(250)로 사전 로딩시키도록 동작할 수 있는 것을 특징으로 하는 무선 수신기.
  4. 제 1 항에 있어서,
    상기 아날로그 섹션(206-222)은 :
    제1 국부 발진기(212)와,
    상기 제1 국부 발진기(212)에 결합되어 상기 무선 신호를 중간 주파수 신호(210)로 복조하는 제1 혼합기(208)와,
    제2 국부 발진기(224) 및,
    상기 제2 국부 발진기(224)에 결합되어 상기 중간 주파수 신호(210)를 기저대 동위상(I) 신호(226) 및 기저대 직교(Q) 신호(228)를 각각 포함하는 상기 하나이상의 기저대 신호(226, 228)로 복조하는 제2 혼합기(220) 및 제3 혼합기(222)를 더 구비하는 것을 특징으로 하는 무선 수신기.
  5. 제 4 항에 있어서,
    상기 무선 수신기는 헤테로다인 수신기인 것을 특징으로 하는 무선 수신기.
  6. 제 1 항에 있어서,
    상기 아날로그 섹션(206-224)은 국부 발진기(212, 224)에 결합되어 상기 무선 신호를 상기 기저대 동위상(I) 신호(226) 및 상기 기저대 직교(Q) 신호(228)를 포함하는 상기 하나이상의 기저대 신호(226, 228)로 복조하는 혼합기(208, 220, 222)를 더 구비하는 것을 특징으로 하는 무선 수신기.
  7. 제 6 항에 있어서,
    상기 무선 수신기는 호모다인 수신기인 것을 특징으로 하는 무선 수신기.
  8. 제 1 항에 있어서,
    상기 무선 신호는 시분할 다중 접속 통신 시스템에서 프레임의 소정 타임 슬롯동안 주기적으로 수신되는 것을 특징으로 하는 무선 수신기.
  9. 제 1 항에 있어서,
    상기 무선 수신기는 통신 단말기인 것을 특징으로 하는 무선 수신기.
  10. 제 1 항에 있어서,
    상기 필터(250)는 디지털 채널 필터(250)를 더 구비하는 것을 특징으로 하는 무선 수신기.
  11. 무선 신호를 수신하는 안테나(202)와,
    상기 안테나(202)에 결합되어 상기 무선 신호를 기저대 동위상(I) 신호(226) 및 기저대 직교 (Q) 신호(228)로 복조하는 아날로그 섹션(206-224)과,
    상기 아날로그 섹션(206-224)에 결합되어 상기 기저대 I 신호(226) 및 상기 기저대 Q 신호(228)를 디지털 기저대 I 신호(236) 및 디지털 기저대 Q 신호(238) 각각으로 변환시키는 아날로그-디지털 섹션(234)을 구비하는 통신 터미널에 있어서,
    DC 오프셋을 보상하기 위하여 상기 디지털 기저대 I 신호(236) 및 상기 디지털 기저대 Q 신호(238) 각각을 필터링하는 제1 채널 필터(250) 및 제2 채널 필터와,
    상기 아날로그-디지털 섹션(234)에 결합되고 상기 제1 채널 필터(250)를 포함하여 제1 평균 DC 오프셋을 계산하기 위하여 상기 디지털 기저대 I 신호(236)로부터 소정수의 심벌을 사용하고 상기 제1 채널 필터(250)에서 상기 디지털 기저대 I 신호(236)를 필터링하기 앞서 상기 계산된 제1 평균 DC 오프셋을 상기 제1 채널 필터로 사전로딩하는 제1 사전로딩 시스템(240) 및,
    상기 아날로그-디지털 섹션(234)에 결합되고 상기 제2 채널 필터를 포함하여 제2 평균 DC 오프셋을 계산하기 위하여 상기 디지털 기저대 Q 신호(238)로부터의 소정수의 심벌을 사용하고 상기 제2 채널 필터에서 상기 디지털 기저대 Q 신호(238)를 필터링하기 앞서 상기 계산된 제2 평균 DC 오프셋을 상기 제2 채널 필터로 사전로딩하는 제2 사전로딩 시스템(242)을 구비하는 것을 특징으로하는 통신 단말기.
  12. 제 11 항에 있어서,
    상기 제1 및 제2 사전로딩 시스템(240, 242)에 결합되어 상기 필터링된 디지털 기저대 I 신호(236) 및 상기 필터링된 디지털 기저대 Q 신호(238)를 디지털적으로 복조하는 디지털 복조기(252)를 더 구비하는 것을 특징으로 하는 통신 단말기.
  13. 제 11 항에 있어서,
    상기 제1 사전로딩 시스템(240)은 상기 디지털 기저대 I 신호(236)로부터의 소정수의 심벌을 상기 제1 평균 DC 오프셋을 계산하도록 동작할 수 있는 상기 제1 사전로딩 시스템(240)내의 프로세서(248)로 향하게 하도록 스위치(246)를 선택적으로 제어하는 카운터(244)를 더 구비하며, 상기 프로세서(248)는 상기 잔여 디지털 기저대 I 신호(236)를 상기 제1 채널 필터(250)로 향하게 하도록 상기 스위치(246)를 선택적으로 제어하는 상기 카운터(244)에 앞서 상기 계산된 제1 평균 DC 오프셋을 상기 제1 채널 필터(250)로 사전로딩 하도록 동작할 수 있는 것을 특징으로 하는 통신 단말기.
  14. 제 11 항에 있어서,
    상기 제2 사전로딩 시스템(242)은 상기 디지털 기저대 Q 신호(238)로부터의 소정수의 심벌을 상기 제2 평균 DC 오프셋을 계산하도록 동작할 수 있는 상기 제2 사전로딩 시스템(242)의 프로세서로 향하게 하도록 스위치를 선택적으로 제어하는 카운터를 더 구비하며, 상기 프로세서는 상기 잔여 디지털 기저대 Q 신호(238)를 상기 제2 채널 필터로 향하게 하도록 상기 스위치를 선택적으로 제어하는 카운터에 앞서 상기 계산된 제2 평균 DC 오프셋을 상기 제2 채널 필터로 사전로딩하도록 동작할 수 있는 것을 특징으로 하는 통신 단말기.
  15. 제 11 항에 있어서,
    상기 통신 단말기는 호모다인 수신기 및 헤테로다인 수신기중 선택된 하나의 수신기인 것을 특징으로 하는 통신 단말기.
  16. 제 11 항에 있어서,
    상기 무선 신호는 시분할 다중 접속 통신 시스템에서 프레임의 소정 타임 슬롯동안 주기적으로 수신되는 것을 특징으로 하는 통신 단말기.
  17. 무선 신호를 기저대 동위상(I) 신호(226) 및 기저대 직교(Q) 신호(228)로 복조하는 단계(302)와,
    상기 기저대 I 신호(226) 및 상기 기저대 Q 신호(226)를 디지털 기저대 I 신호(236) 및 디지털 기저대 Q 신호(238) 각각으로 변환시키는 단계(304)를 포함하는 무선 수신기 내에서 바람직하지 않은 DC 오프셋을 보상하는 방법에 있어서,
    상기 디지털 기저대 I 신호(236)로부터 소정수의 심벌을 사용하여 제1 평균 DC 오프셋을 추정하는 단계(306, 308)와,
    상기 계산된 제1 평균 DC 오프셋을 제1 필터(250)로 사전로딩하는 단계 (310)및,
    상기 제1 필터(250)의 사전 로딩(310)에 응답하여 DC 오프셋을 보상하기 위하여 상기 제1 필터(250)에서 상기 디지털 기저대 I 신호(236)를 필터링하는 단계(312)를 포함하는 것을 특징으로하는 DC 오프셋 보상 방법.
  18. 제 17 항에 있어서,
    상기 디지털 기저대 Q 신호(238)로부터 소정수의 심벌을 사용하여 제2 평균 DC 오프셋을 추정하는 단계(308, 310)와,
    상기 계산된 제2 평균 DC 오프셋을 제2 필터로 사전로딩하는 단계(310) 및,
    상기 제2 필터의 사전로딩(310)에 응답하여 DC 오프셋을 보상하기 위하여 상기 제2 필터에서 상기 디지털 기저대 Q 신호(238)를 필터링하는 단계(312)를 더 포함하는 것을 특징으로 하는 DC 오프셋 보상 방법.
  19. 제 18 항에 있어서,
    상기 필터링된 디지털 기저대 I 신호(236) 및 상기 필터링된 디지털 기저대 Q 신호(238)를 디지털적으로 복조하는 단계(314)를 더 포함하는 것을 특징으로 하는 DC 오프셋 보상 방법.
  20. 제 17 항에 있어서,
    상기 복조 단계(302)는 상기 무선 신호를 중간 주파수 신호(210)로 복조하고 상기 중간 주파수 신호(210)를 상기 기저대 I 신호(226) 및 상기 기저대 Q 신호(228)로 복조하는 단계를 더 포함하는 것을 특징으로 하는 DC 오프셋 보상 방법.
  21. 제 17 항에 있어서,
    상기 무선 수신기는 헤테로다인 수신기 및 호모다인 수신기중 선택된 하나의 수신기인 것을 특징으로 하는 DC 오프셋 보상 방법.
KR10-2001-7010634A 1999-02-22 2000-02-18 평균 dc-오프셋을 채널 필터로 사전로딩시키는 무선수신기 및 방법 KR100407769B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/255,576 US6757340B1 (en) 1999-02-22 1999-02-22 Radio receiver and method for preloading an average DC-offset into a channel filter
US09/255,576 1999-02-22
PCT/SE2000/000335 WO2000051254A1 (en) 1999-02-22 2000-02-18 Radio receiver and method for preloading an average dc-offset into a channel filter

Publications (2)

Publication Number Publication Date
KR20010103019A KR20010103019A (ko) 2001-11-17
KR100407769B1 true KR100407769B1 (ko) 2003-12-03

Family

ID=22968930

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-7010634A KR100407769B1 (ko) 1999-02-22 2000-02-18 평균 dc-오프셋을 채널 필터로 사전로딩시키는 무선수신기 및 방법

Country Status (12)

Country Link
US (1) US6757340B1 (ko)
EP (1) EP1155503B1 (ko)
JP (2) JP3769191B2 (ko)
KR (1) KR100407769B1 (ko)
CN (1) CN1183727C (ko)
AU (1) AU3204800A (ko)
BR (1) BR0008400A (ko)
DE (1) DE60032880D1 (ko)
HK (1) HK1048209B (ko)
IL (1) IL144820A0 (ko)
MY (1) MY130883A (ko)
WO (1) WO2000051254A1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7242912B2 (en) * 1998-05-29 2007-07-10 Silicon Laboratories Inc. Partitioning of radio-frequency apparatus
US7035607B2 (en) * 1998-05-29 2006-04-25 Silicon Laboratories Inc. Systems and methods for providing an adjustable reference signal to RF circuitry
US7221921B2 (en) * 1998-05-29 2007-05-22 Silicon Laboratories Partitioning of radio-frequency apparatus
US6970717B2 (en) * 2001-01-12 2005-11-29 Silicon Laboratories Inc. Digital architecture for radio-frequency apparatus and associated methods
SE9903532D0 (sv) * 1999-09-28 1999-09-28 Jiren Yuan Versatile charge sampling circuits
GB2371931B (en) 2001-02-06 2004-10-20 Nokia Mobile Phones Ltd Processing received signals
FR2821218B1 (fr) * 2001-02-22 2006-06-23 Cit Alcatel Dispositif de reception pour un terminal de radiocommunication mobile
US6985711B2 (en) 2002-04-09 2006-01-10 Qualcomm, Incorporated Direct current offset cancellation for mobile station modems using direct conversion
RU2005101209A (ru) * 2002-06-20 2005-08-27 Квэлкомм Инкорпорейтед (US) Смещения по постоянному току в системах связи
US8559559B2 (en) * 2002-06-20 2013-10-15 Qualcomm, Incorporated Method and apparatus for compensating DC offsets in communication systems
US7319852B2 (en) * 2002-08-29 2008-01-15 Qualcomm, Incorporated Apparatus and method for DC offset compensation in a direct conversion receiver
JP3898115B2 (ja) 2002-11-12 2007-03-28 株式会社エヌ・ティ・ティ・ドコモ 受信装置、復調器及び通信方法
JP4523758B2 (ja) * 2003-02-12 2010-08-11 ソニー・エリクソン・モバイルコミュニケーションズ株式会社 受信回路及び無線通信端末装置
CN101436868B (zh) * 2003-06-06 2013-03-27 美商内数位科技公司 补偿模拟无线传送器损害的数字基带系统
CN1871773B (zh) * 2003-10-21 2010-09-01 Nxp股份有限公司 模数转换与抑制系统
US7720451B2 (en) * 2004-12-03 2010-05-18 Itt Manufacturing Enterprises, Inc. Methods and apparatus for calibrating oscillators in a receiver
US7978788B2 (en) * 2005-07-01 2011-07-12 Telefonaktiebolaget Lm Ericsson (Publ) Method and arrangement for estimating DC offset
KR100736228B1 (ko) * 2006-04-28 2007-07-06 삼성탈레스 주식회사 알에프아이디 시스템에 있어서의 심볼 검출방법
US7769116B2 (en) 2006-11-28 2010-08-03 Maxim Integrated Products, Inc. Methods and apparatus for simultaneous automatic gain, phase and DC offset correction in communication receivers
CN101212436B (zh) * 2006-12-25 2010-11-03 联芯科技有限公司 高通滤波器的频响特性的补偿装置及方法及零中频接收机
US7622987B1 (en) 2007-01-25 2009-11-24 Pmc-Sierra, Inc. Pattern-based DC offset correction
CN101286961B (zh) * 2008-05-26 2012-04-18 华为技术有限公司 对设备输出的直流偏移进行校准的装置和方法
JP5292061B2 (ja) * 2008-11-04 2013-09-18 株式会社五洋電子 直交復調器
US10148322B2 (en) * 2016-04-01 2018-12-04 Intel IP Corporation Demodulator of a wireless communication reader

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10308684A (ja) * 1997-03-05 1998-11-17 Nec Corp ダイレクトコンバージョン受信機

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5142552A (en) 1988-02-22 1992-08-25 Silicon Systems, Inc. Method and apparatus for analog D.C. offset cancellation
US4873702A (en) 1988-10-20 1989-10-10 Chiu Ran Fun Method and apparatus for DC restoration in digital receivers
DE4201194A1 (de) * 1992-01-18 1993-07-22 Sel Alcatel Ag Verfahren und schaltungsanordnung zur offset-korrektur in einem tdma-funkempfaenger
GB9211712D0 (en) 1992-06-03 1992-07-15 Fujitsu Microelectronics Ltd Gm digital receive processing
EP0594894B1 (en) * 1992-10-28 1999-03-31 Alcatel DC offset correction for direct-conversion TDMA receiver
GB2274759B (en) 1993-02-02 1996-11-13 Nokia Mobile Phones Ltd Correction of D.C offset in received and demodulated radio signals
US5504785A (en) * 1993-05-28 1996-04-02 Tv/Com Technologies, Inc. Digital receiver for variable symbol rate communications
US5724653A (en) 1994-12-20 1998-03-03 Lucent Technologies Inc. Radio receiver with DC offset correction circuit
JP2993443B2 (ja) 1996-10-31 1999-12-20 日本電気株式会社 通信装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10308684A (ja) * 1997-03-05 1998-11-17 Nec Corp ダイレクトコンバージョン受信機

Also Published As

Publication number Publication date
HK1048209A1 (en) 2003-03-21
JP2002543634A (ja) 2002-12-17
IL144820A0 (en) 2002-06-30
HK1048209B (zh) 2005-08-26
DE60032880D1 (de) 2007-02-22
EP1155503A1 (en) 2001-11-21
JP2006050673A (ja) 2006-02-16
US6757340B1 (en) 2004-06-29
MY130883A (en) 2007-07-31
AU3204800A (en) 2000-09-14
CN1183727C (zh) 2005-01-05
KR20010103019A (ko) 2001-11-17
WO2000051254A1 (en) 2000-08-31
BR0008400A (pt) 2002-01-29
JP3769191B2 (ja) 2006-04-19
CN1359562A (zh) 2002-07-17
EP1155503B1 (en) 2007-01-10

Similar Documents

Publication Publication Date Title
KR100407769B1 (ko) 평균 dc-오프셋을 채널 필터로 사전로딩시키는 무선수신기 및 방법
KR100682773B1 (ko) 무선 수신기용 디씨 오프셋 정정 방법
US7133657B2 (en) Channel calibrator for use with a quadrature mixing receiver and a method of operation thereof
US7783273B2 (en) Method and system for calibrating frequencies-amplitude and phase mismatch in a receiver
KR100993708B1 (ko) 직류 오프셋 보정 시스템 및 방법
EP1738471B1 (en) Method and apparatus for dc offset removal
KR100207966B1 (ko) 가변이득증폭회로, 가변이득증폭회로에 있어서 오프세트 제어방 법, 가변이득증폭회로를 구비하는 무선수신기 및, 가변이득증폭 회로를 구비하는 무선수신기에 있어서 무선수신방법
KR101155801B1 (ko) 낮은 중간 주파수 수신기 시스템 및 방법
JPH08242262A (ja) Dcオフセット補正回路
US20050153676A1 (en) Method and apparatus for minimizing baseband offset error in a receiver
EP1450484B1 (en) Mobile communication terminal device and variable gain circuit
US7280618B2 (en) Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies
KR20060130047A (ko) 다중 모드 수신기
JPH1013482A (ja) Dcオフセット除去機能を備えた受信機及びこれを用いた無線通信システム
EP1229663B1 (en) Processing received signals
US20010046267A1 (en) Method and circuit arrangement to reduce a dc-offset
US6977978B1 (en) Adaptive channel filtration for communications systems
KR100678244B1 (ko) 주파수 직접 변환 장치에서 직류 옵셋 제거 장치 및 방법
JP3964346B2 (ja) Fm信号受信器およびそれを用いる無線通信装置
JP2860197B2 (ja) 送受信機におけるデジタル変調器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081113

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee