KR100405645B1 - 이중화된데이터송수신시스템에서의데이터유실방지방법 - Google Patents

이중화된데이터송수신시스템에서의데이터유실방지방법 Download PDF

Info

Publication number
KR100405645B1
KR100405645B1 KR10-1998-0044361A KR19980044361A KR100405645B1 KR 100405645 B1 KR100405645 B1 KR 100405645B1 KR 19980044361 A KR19980044361 A KR 19980044361A KR 100405645 B1 KR100405645 B1 KR 100405645B1
Authority
KR
South Korea
Prior art keywords
board
data
voltage level
clock
reception
Prior art date
Application number
KR10-1998-0044361A
Other languages
English (en)
Other versions
KR20000026703A (ko
Inventor
박순준
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-1998-0044361A priority Critical patent/KR100405645B1/ko
Publication of KR20000026703A publication Critical patent/KR20000026703A/ko
Application granted granted Critical
Publication of KR100405645B1 publication Critical patent/KR100405645B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/22Arrangements for detecting or preventing errors in the information received using redundant apparatus to increase reliability

Abstract

본 발명은 이중화된 데이터 송수신 시스템에 관한 것으로, 특히 해당 시스템의 데이터 송수신 보드 또는 클럭 분배 보드에서 전압 레벨을 검색하여 데이터 또는 클럭을 수신하는 수신단 보드로 전달함으로써, 해당 수신단 보드에서 데이터 링크 또는 클럭을 절체하는 판단 기준으로 사용하도록 한 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법에 관한 것이다.
종래에는 데이터 송수신 보드의 전압 레벨 이상으로 인해 비정상적인 데이터 및 보드 상태정보가 전달되는 경우 이를 검색하여 데이터 링크를 절체하기 위해서는 최소한 5~6개의 데이터 셀 또는 프레임에 해당하는 시간이 필요하므로, 해당 시간 동안에 전달된 데이터는 신뢰할 수 없을 뿐 아니라 해당 데이터가 유실되는 문제점이 있다.
본 발명은 이중화된 데이터 송수신 시스템에서 데이터를 송신하는 보드 또는 활성 클럭을 제공하는 보드의 전압 레벨을 검색하여 그 결과신호를 수신단 보드로 전달해 줌으로써, 해당 수신단 보드에서 비정상적인 데이터 또는 클럭이 수신되기 전에 데이터 링크 또는 클럭을 미리 절체할 수 있게 되어 데이터 유실을 방지할 수 있게 된다.

Description

이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법
본 발명은 이중화된 데이터 송수신 시스템에 관한 것으로, 특히 해당 시스템의 데이터 송수신 보드 또는 클럭 분배 보드에서 전압 레벨을 검색하여 데이터 또는 클럭을 수신하는 수신단 보드로 전달함으로써, 해당 수신단 보드에서 데이터 링크 또는 클럭을 절체하는 판단 기준으로 사용하도록 한 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법에 관한 것이다.
일반적으로, 이중화된 데이터 송수신 시스템의 구성은 첨부된 도면 도 1에 도시된 바와 같이, 클럭을 생성하여 분배하는 클럭 분배 보드(20)와, 데이터를 송수신하여 처리하는 데이터 송수신 보드(10)를 구비하여 이루어지는데, 해당 데이터 송수신 보드(10)는 클럭이나 프로세서부의 이상 등 보드내의 기능 이상을 검색하여 보드 상태정보를 생성하는 보드 기능 검색부(11)와, 송신할 데이터를 생성하거나 수신한 데이터를 분석, 처리하는 데이터 처리부(12)와, 데이터 처리부(12)에서 생성된 데이터를 외부 데이터 링크로 송신하거나, 외부 데이터 링크로부터 데이터를 수신받아 데이터 처리부(12)로 전달해 주는 데이터 링크부(13)와, 클럭 분배 보드(20)로부터 제공되는 클럭을 선택하여 데이터 링크부(13)로 전달해 주는 클럭 선택부(14)를 구비하여 이루어진다.
전술한 바와 같이 구성된 이중화된 데이터 송수신 시스템에 있어서, 해당 데이터 링크부(13)의 송신단에서는 보드 기능 검색부(11)에서 생성한 보드 상태정보를 데이터에 포함시켜 코딩하고, 코딩한 데이터에 동기를 검출하기 위한 동기 바이트를 포함시켜 상대편 데이터 송수신 보드로 송신하며, 수신단에서는 수신된 데이터에서 동기 바이트를 검출하여 본래의 데이터를 추출하고, 추출한 데이터를 디코딩한 후 데이터 오류 포함여부를 판단한 후, 상대편 데이터 송수신 보드(10)로부터의 보드 상태정보를 복구하는데, 이때, 동기 관련 오류와 디코딩 관련 오류 및 보드 상태정보 등을 참고하여 이중화된 데이터 링크의 절체를 수행한다.
이를 좀더 상세히 설명하면, 이중화된 데이터 링크의 절체와 관련해서 데이터 링크부(13)의 수신단에서는 먼저, 동기 바이트를 검출하여 데이터 셀 또는 프레임의 동기를 맞춰주고, 동기가 안 맞을 경우에는 5~6개의 데이터 셀 또는 프레임에 해당하는 시간동안 계속 동기가 안 맞는지를 체크한다. 그리고, 5~6개의 데이터 셀 또는 프레임에 해당하는 시간동안 계속 동기가 안 맞을 경우에 동기 오류로 판단하여 데이터 링크를 절체한다. 다음으로, 디코딩을 수행하여 데이터 전송상의 오류가 발생했는지를 체크하여 디코딩 관련 오류가 발생하는 경우에 데이터 링크를 절체한다. 마지막으로, 상대편 데이터 송수신 보드의 보드 상태정보를 복구하여 해당 보드의 기능 상태가 정상이었는지를 체크하여 해당 보드의 기능 상태가 비정상인 경우에 데이터 링크를 절체한다.
한편, 종래에는 데이터 송수신 보드(10)에서 활성 데이터 링크로 선택하고 있는 데이터 링크에 대응하는 데이터 송수신 보드의 전원이 차단되는 경우가 있는데, 이러한 경우 해당 데이터 송수신 보드(10)에서는 해당 데이터 링크를 신속히 절체해야 하지만, 비정상적인 데이터 셀 또는 프레임이 입력되더라도 데이터 링크부(13)의 수신단에서는 5~6개의 데이터 셀 또는 프레임에 해당하는 시간동안에는 정상적인 데이터 셀 또는 프레임을 받은 것인지의 여부를 알 수 없고, 해당 시간동안 데이터 처리부(12)로 전달된 데이터에 대해서는 정상 동작을 기대할 수 없으며, 해당 데이터 송수신 보드(10)에서는 해당 시간이 지난 후에야 송신단 데이터 송수신 보드의 비정상으로 판단하여 데이터 링크를 절체할 수 있게 된다.
전술한 바와 같이, 종래에는 데이터 송수신 보드의 전압 레벨 이상으로 인해 비정상적인 데이터 및 보드 상태정보가 전달되는 경우 이를 검색하여 데이터 링크를 절체하기 위해서는 최소한 5~6개의 데이터 셀 또는 프레임에 해당하는 시간이 필요하므로, 해당 시간 동안에 전달된 데이터는 신뢰할 수 없을 뿐 아니라 해당 데이터가 유실되는 문제점이 있다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, 이중화된 데이터 송수신 시스템에서 데이터를 송신하는 보드 또는 활성 클럭을 제공하는 보드의 전압 레벨을 검색하여 그 결과신호를 수신단 보드로 전달해 줌으로써, 해당 수신단 보드에서 비정상적인 데이터 또는 클럭이 수신되기 전에 데이터 링크 또는 클럭을 미리 절체하여 데이터 유실을 방지할 수 있도록 하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 특징은, 이중화되어 있는 데이터 송수신 보드의 전원 차단에 기인하여 유발하는 송수신 데이터의 유실을 방지하기 위한 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법에 있어서, 데이터를 송신하는 송신단 보드에 공급되는 전원이 차단되어 전압 레벨이 낮아지는 경우 상기 송신단 보드의 전압 레벨 검색부에서 전압 레벨을 검색하여 상기 전압 레벨이 소정 레벨에 도달하는가를 확인하는 과정과; 상기 전압 레벨이 소정 레벨에 도달하는 경우 상기 전압 레벨 검색부에 의해 생성한 기능이상 경보신호를 상기 송신단 보드의 데이터 링크부를 통해 수신단 보드로 전달하는 과정과; 상기 기능이상경보신호를 전달받은 수신단 보드의 데이터 링크부에서 상기 송신단 보드로부터의 데이터를 수신하기 위한 데이터 링크를 절체하는 과정을 포함하는데 있다.
본 발명의 다른 특징은, 이중화되어 있는 데이터 송수신 보드에 클럭을 공급하는 클럭 분배 보드의 전원 차단에 기인하여 유발하는 송수신 데이터의 유실을 방지하기 위한 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법에 있어서, 클럭을 제공하는 클럭 분배 보드에 공급되는 전원이 차단되어 전압 레벨이 낮아지는 경우 상기 클럭 분배 보드의 전압 레벨 검색부에서 전압 레벨을 검색하여 상기 전압 레벨이 소정 레벨에 도달하는가를 확인하는 과정과; 상기 전압 레벨이 소정 레벨에 도달하는 경우 상기 전압 레벨 검색부에서 전압레벨 경고신호를 생성해서 데이터 송수신 보드로 전달하는 과정과; 상기 전압레벨 경고신호를 전달받은 데이터 송수신 보드의 클럭 선택부에서 상기 클럭 분배 보드로부터 수신하는 클럭을 절체하는 과정을 포함하는데 있다.
도 1은 일반적인 이중화된 데이터 송수신 시스템의 구성 블록도.
도 2는 본 발명의 일실시예에 따른 이중화된 데이터 송수신 시스템의 구성 블록도.
도 3은 전원이 차단되는 경우의 전압 레벨의 변화를 도시한 그래프.
도 4는 본 발명의 2실시예에 따른 이중화된 데이터 송수신 시스템의 구성 블록도.
* 도면의 주요 부분에 대한 부호의 설명 *
10 : 데이터 송수신 보드 11 : 보드 기능 검색부
12 : 데이터 처리부 13 : 데이터 링크부
14 : 클럭 선택부 15, 23 : 전압 레벨 검색부
20 : 클럭 분배 보드 21 : 클럭 생성부
22 : 상태 정보 생성부
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명의 일실시예에 따른 이중화된 데이터 송수신 시스템의 구성은 첨부한 도면 도 2에 도시한 바와 같이 이중화된 데이터 송수신 보드(10)와, 클럭 분배 보드(20)를 구비하여 이루어지는데, 해당 클럭 분배 보드(20)는 종래의 구성과 동일하므로 동일한 도면 부호를 사용하고 그 설명을 생략한다.
그리고, 해당 데이터 송수신 보드(10)는 보드 기능 검색부(11)와, 데이터 처리부(12)와, 데이터 링크부(13)와 클럭 선택부(14) 및 전압 레벨 검색부(15)를 구비하여 이루어지는데, 여기서 해당 보드 기능 검색부(11)와, 데이터 처리부(12) 및 클럭 선택부(14)는 종래의 구성과 동일하므로 동일한 도면 부호를 사용하고 그 설명을 생략하며, 해당 데이터 링크부(13)는 전압 레벨 검색부(15)로부터 기능이상 경보신호가 전달되는 경우 데이터 링크를 절체하고, 해당 전압 레벨 검색부(15)는 해당 보드의 전압 레벨을 검색하여 기능이상 경보신호를 상대편 보드 측으로 전달하고, 상대편 보드로부터 전달되는 기능이상 경보신호를 데이터 링크부(13)로 전달한다.
한편, 해당 데이터 송수신 보드(10)를 구성하는 각 부에는 전원(VEE)이 공급되는데, 해당 전원(VEE)의 공급이 차단되는 경우 해당 보드의 전압 레벨은 해당 보드 내의 커패시턴스 성분 때문에 수 ㎲~수백 ㎲ 동안에 걸쳐 첨부한 도면 도 3과 같이 서서히 낮아져 소멸된다.
이때, 만약 ①시점에서 전원(VEE)의 공급이 차단되면 전압 레벨은 서서히 낮아지고, 해당 전압 레벨이 85%되는 ③시점에 도달하는 경우 데이터 송수신 보드(이하, '송신단 보드라 칭함)에서 상대편 데이터 송수신 보드(이하, '수신단 보드'라 칭함) 측으로 송신하는 데이터 및 보드 상태정보는 신뢰할 수 없게 된다. 즉, ④구간은 신뢰할 수 없는 구간으로 수신단 보드에서 수신된 데이터 신호의 레벨을 인식할 수 없게 되며, 해당 데이터에 오류가 발생하게 된다. 그리고, 해당 송신단 보드의 보드 상태정보 역시 신뢰할 수 없게 된다.
따라서, 본 발명에서는 수신단 보드에서 활성 데이터 링크로 선택하고 있는 데이터 링크에 대응하는 송신단 보드의 전원(VEE)이 차단되는 경우 해당 송신단 보드의 전압 레벨이 최소 레벨 즉, 전압 레벨이 감소되어 해당 송신단 보드의 동작이 비정상적으로 수행된다고 판단되는 전압 레벨(약 85% 정도)에 도달하면, 해당 송신단 보드의 동작이 비정상적이 되어 비정상적인 데이터 셀 또는 프레임이 수신단 보드측으로 송신되기 때문에 해당 송신단 보드의 전압 레벨 검색부(15)에서 전압 레벨을 검색하여 소정 레벨 즉, 송신단 보드의 동작이 정상적으로 수행된다고 판단되는 최소 전압 레벨(예를 들어, 전압 레벨이 90%~95% 정도)에 도달하면, 기능이상 경보신호를 생성해서 수신단 보드로 전달한다.
이에, 해당 송신단 보드로부터 기능이상 경보신호를 수신한 수신단 보드의 전압 레벨 검색부(15)에서 해당 기능이상 경보신호를 데이터 링크부(13)로 전달하면, 해당 데이터 링크부(13)에서는 데이터 링크를 절체하여 즉, 현재 활성 데이터 링크로 선택하고 있는 데이터 링크를 비활성 데이터 링크로 전환하고 이중화된 다른 하나의 데이터 링크를 활성 데이터 링크로 선택하여 데이터를 송수신하게 되는데, 이러한 데이터 링크의 절체는 수 ㎱ 이내에 수행되기 때문에 해당 데이터 링크 상에서 링크 절체로 인한 데이터 유실을 방지할 수 있게 된다.
그리고, 해당 수신단 보드에서 활성 데이터 링크로 선택하고 있지 않은 데이터 링크 즉, 비활성 데이터 링크에 대응하는 송신단 보드의 전원(VEE)을 차단하는 경우에는 해당 수신단 보드의 데이터 링크부(13)에 오류를 유발하지 않으므로 무시해도 된다.
한편, 본 발명의 2실시예에 따른 이중화된 데이터 송수신 시스템의 구성은 첨부한 도면 도 4에 도시한 바와 같이, 이중화된 클럭 분배 보드(20)와 데이터 송수신 보드(10)를 구비하여 이루어지는데, 해당 데이터 송수신 보드(10)는 종래의 구성과 동일하므로 동일한 도면 부호를 사용하고 그 설명을 생략한다.
그리고, 해당 클럭 분배 보드(20)는 외부에서 공급되는 참고 클럭에 동기를 맞추어 클럭을 생성하는 클럭 생성부(21)와, 생성된 클럭의 상태가 정상인지 여부를 체크하여 클럭 상태신호를 생성하는 상태 정보 생성부(22)와, 해당 보드의 전압 레벨을 검색하여 그 결과신호를 데이터 송수신 보드(10) 측으로 전달하는 전압 레벨 검색부(23)를 구비하여 이루어진다.
한편, 해당 클럭 분배 보드(20)를 구성하는 각 부에는 전원(VEE)이 공급되는데, 해당 전원(VEE)의 공급이 차단되는 경우 해당 보드의 전압 레벨은 해당 보드 내의 커패시턴스 성분 때문에 수 ㎲~수백 ㎲ 동안에 걸쳐 첨부한 도면 도 3과 같이 서서히 낮아져 소멸된다.
이때, 만약 ①시점에서 전원(VEE)의 공급이 차단되면 전압 레벨은 서서히 낮아지고, 해당 전압 레벨이 85%되는 ③시점에 도달하는 경우 클럭 분배 보드(20)에서 데이터 송수신 보드(10) 측으로 제공하는 클럭 및 클럭 상태정보는 신뢰할 수 없게 된다. 즉, ④구간은 신뢰할 수 없는 구간으로 해당 데이터 송수신 보드(10)에서 클럭 신호의 레벨을 인식할 수 없게 되며, 해당 클럭 주파수가 변화하게 된다. 그리고, 해당 클럭 분배 보드(20)의 클럭 상태정보 역시 신뢰할 수 없게 된다.
따라서, 본 발명에서는 데이터 송수신 보드(10)의 클럭 선택부(14)에서 활성 클럭으로 선택하고 있는 클럭을 제공하는 클럭 분배 보드(20)의 전원이 차단되는 경우 해당 클럭 분배 보드(20)의 전압 레벨이 최소 레벨 즉, 전압 레벨이 감소되어 해당 클럭 분배 보드(20)로부터의 클럭이 비정상적으로 공급된다고 판단되는 전압 레벨(약 85% 정도)에 도달하면, 해당 클럭 분배 보드(20)의 동작이 비정상적이 되어 비정상적인 클럭이 해당 데이터 송수신 보드(10) 측으로 제공되기 때문에 해당 클럭 분배 보드(20)의 전압 레벨 검색부(23)에서 전압 레벨을 검색하여 소정 레벨 즉, 클럭 분배 보드(20)로부터의 클럭이 정상적으로 제공된다고 판단되는 최소 전압 레벨(예를 들어, 전압 레벨이 90%~95% 정도)에 도달하면, 전압레벨 경고신호를 생성해서 데이터 송수신 보드(10)의 클럭 선택부(14)로 전달한다.
이에, 해당 클럭 분배 보드(20)로부터 전압레벨 경고신호를 수신한 데이터 송수신 보드(10)의 클럭 선택부(14)에서는 클럭을 절체하여 즉, 현재 활성 클럭으로 선택하고 있는 클럭을 비활성 클럭으로 전환하고 이중화된 다른 하나의 클럭 분배 보드로부터 제공되는 클럭을 활성 클럭으로 선택하여 데이터 링크부(13)에 제공하게 되는데, 이러한 클럭의 절체는 수 ㎱ 이내에 수행되기 때문에 데이터 송수신 보드(10)의 해당 데이터 링크부(13)에서 클럭 절체로 인한 데이터 유실을 방지할 수 있게 된다.
그리고, 해당 데이터 송수신 보드(10)의 클럭 선택부(14)에서 활성 클럭으로선택하고 있지 않은 클럭 분배 보드의 전원(VEE)이 차단되는 경우에는 해당 데이터 송수신 보드(10)의 데이터 링크부(13)에 오류를 유발하지 않으므로 무시해도 된다.
이상과 같이, 본 발명은 이중화된 데이터 송수신 시스템에서 데이터를 송신하는 보드 또는 활성 클럭을 제공하는 보드의 전압 레벨을 검색하여 그 결과신호를 수신단 보드로 전달해 줌으로써, 해당 수신단 보드에서 비정상적인 데이터 또는 클럭이 수신되기 전에 데이터 링크 또는 클럭을 미리 절체할 수 있게 되어 데이터 유실을 방지할 수 있게 된다.

Claims (2)

  1. 이중화되어 있는 데이터 송수신 보드의 전원 차단에 기인하여 유발하는 송수신 데이터의 유실을 방지하기 위한 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법에 있어서,
    데이터를 송신하는 송신단 보드에 공급되는 전원이 차단되어 전압 레벨이 낮아지는 경우 상기 송신단 보드의 전압 레벨 검색부에서 전압 레벨을 검색하여 상기 전압 레벨이 소정 레벨에 도달하는가를 확인하는 과정과; 상기 전압 레벨이 소정 레벨에 도달하는 경우 상기 전압 레벨 검색부에 의해 생성한 기능이상 경보신호를 상기 송신단 보드의 데이터 링크부를 통해 수신단 보드로 전달하는 과정과; 상기 기능이상 경보신호를 전달받은 수신단 보드의 데이터 링크부에서 상기 송신단 보드로부터의 데이터를 수신하기 위한 데이터 링크를 절체하는 과정을 포함하는 것을 특징으로 하는 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법.
  2. 이중화되어 있는 데이터 송수신 보드에 클럭을 공급하는 클럭 분배 보드의 전원 차단에 기인하여 유발하는 송수신 데이터의 유실을 방지하기 위한 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법에 있어서,
    클럭을 제공하는 클럭 분배 보드에 공급되는 전원이 차단되어 전압 레벨이 낮아지는 경우 상기 클럭 분배 보드의 전압 레벨 검색부에서 전압 레벨을 검색하여 상기 전압 레벨이 소정 레벨에 도달하는가를 확인하는 과정과; 상기 전압 레벨이 소정레벨에 도달하는 경우 상기 전압 레벨 검색부에서 전압레벨 경고신호를 생성해서 데이터 송수신 보드로 전달하는 과정과; 상기 전압레벨 경고신호를 전달받은 데이터 송수신 보드의 클럭 선택부에서 상기 클럭 분배 보드로부터 수신하는 클럭을 절체하는 과정을 포함하는 것을 특징으로 하는 이중화된 데이터 송수신 시스템에서의 데이터 유실 방지 방법.
KR10-1998-0044361A 1998-10-22 1998-10-22 이중화된데이터송수신시스템에서의데이터유실방지방법 KR100405645B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1998-0044361A KR100405645B1 (ko) 1998-10-22 1998-10-22 이중화된데이터송수신시스템에서의데이터유실방지방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0044361A KR100405645B1 (ko) 1998-10-22 1998-10-22 이중화된데이터송수신시스템에서의데이터유실방지방법

Publications (2)

Publication Number Publication Date
KR20000026703A KR20000026703A (ko) 2000-05-15
KR100405645B1 true KR100405645B1 (ko) 2004-03-22

Family

ID=19555010

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0044361A KR100405645B1 (ko) 1998-10-22 1998-10-22 이중화된데이터송수신시스템에서의데이터유실방지방법

Country Status (1)

Country Link
KR (1) KR100405645B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100374353B1 (ko) * 2000-07-06 2003-03-04 삼성전자주식회사 유니트 이중화 보드의 절체회로

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980021542A (ko) * 1996-09-17 1998-06-25 유기범 교환기에서의 이중화 절체시 피씨엠 데이터 유실 방지 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980021542A (ko) * 1996-09-17 1998-06-25 유기범 교환기에서의 이중화 절체시 피씨엠 데이터 유실 방지 방법

Also Published As

Publication number Publication date
KR20000026703A (ko) 2000-05-15

Similar Documents

Publication Publication Date Title
KR100405645B1 (ko) 이중화된데이터송수신시스템에서의데이터유실방지방법
KR100249044B1 (ko) 클럭 이중화 시스템의 절체 방법
KR100212183B1 (ko) 제7모듈 공통선 신호방식에서 메세지전달부 레벨2처리회로팩의 이중화장치 및 그 구현방법
KR100687615B1 (ko) 서데스 링크의 제어 장치 및 그 방법
JP2002281109A (ja) 二重化方法、二重化方式及び光加入者終端装置
KR100294407B1 (ko) 전원차단 감지 장치
KR100360711B1 (ko) 시각 동기 신호와 동기 클럭 다중화/역다중화 장치
JPH05344104A (ja) 伝送路切替装置
JP2000174670A (ja) 伝送路切替装置
KR200292479Y1 (ko) 이중화 안정화 장치
KR200342884Y1 (ko) 지피에스클럭을 이용한 에이티엠스위치의 이중화클럭생성장치
JPH10126340A (ja) 伝送路切替方法およびその方式
KR100221815B1 (ko) 클럭 디바이스의 지피에스 클럭 선택 방법 및 장치
KR100551167B1 (ko) 코드분할 다중접속 방식 시스템의 기준 동기시간 신호 검출 장치
JPH11284551A (ja) 複数の送信器から単一の受信器への単方向通信方法
KR19990054051A (ko) 개인휴대통신시스템의 기지국 클럭 공급장치
JP2718050B2 (ja) 中間中継器
JPH01259644A (ja) クロック受信回路
KR0161133B1 (ko) 이중화제어회로
JPH11275063A (ja) デジタル伝送装置
KR20000026705A (ko) 에이티엠 교환 시스템에서의 셀 경계 회복방법
KR20000002440A (ko) 개인 휴대 통신 서비스 기지국 시스템에서의 채널 엘리먼트 장애 처리 방법
KR20030003944A (ko) 이중화된 클럭 공급원의 클럭 안정화 장치
KR20040072746A (ko) 이중화 보드와 전압 강하 감지를 이용한 이중화 보드 상태전환 방법
JPH11205317A (ja) クロック同期多重化装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081031

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee