KR100397904B1 - 계조 보정 회로 및 γ보정 장치 - Google Patents

계조 보정 회로 및 γ보정 장치 Download PDF

Info

Publication number
KR100397904B1
KR100397904B1 KR10-2001-0012220A KR20010012220A KR100397904B1 KR 100397904 B1 KR100397904 B1 KR 100397904B1 KR 20010012220 A KR20010012220 A KR 20010012220A KR 100397904 B1 KR100397904 B1 KR 100397904B1
Authority
KR
South Korea
Prior art keywords
broken line
circuit
signal
gradation correction
selector
Prior art date
Application number
KR10-2001-0012220A
Other languages
English (en)
Other versions
KR20010089240A (ko
Inventor
이시카와가츠야
가게야마아츠히사
이토게이이치
Original Assignee
마츠시타 덴끼 산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마츠시타 덴끼 산교 가부시키가이샤 filed Critical 마츠시타 덴끼 산교 가부시키가이샤
Publication of KR20010089240A publication Critical patent/KR20010089240A/ko
Application granted granted Critical
Publication of KR100397904B1 publication Critical patent/KR100397904B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
    • H04N9/69Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits for modifying the colour signals by gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 룩업 테이블을 기억시킨 메모리를 이용하지 않고, 또한, 정밀도 높은 영상 보정을 회로 규모를 증대시키지 않고 실현할 수 있는 계조 보정 회로를 제공하는 것으로, 수직 블랭킹 기간에 꺾은선의 각 꺾은점에 대응하는 출력값을 산출하는 연산 수단(101~104, 106, 108~110)과, 영상 신호 기간에 각 꺾은점에 대응하는 입력값인 각 꺾은선 포인트와 입력 영상 신호의 대소 관계를 식별하고, 그 입력 영상 신호와 꺾은선 포인트의 차분을 산출하는 레벨 검출 회로(107)와, 레벨 검출 회로(107)에 의한 식별 결과에 근거하여 꺾은선의 기울기를 선택하고, 그 선택한 꺾은선의 경사와, 상기 연산 수단에 의해 산출된 출력값과, 그 레벨 검출 회로에 의해 산출된 차분에 근거하여 입력 영상 신호에 대하여 계조 보정을 행하는 보정 수단(101, 102, 104, 107, 109~111)을 구비하여, 상기 연산 수단과 상기 보정 수단은 소정의 회로(102, 109, 110)를 공유한다.

Description

계조 보정 회로 및 γ보정 장치{GRADATION CORRECTION CIRCUIT, AND γCORRECTION APPARATUS}
본 발명은 영상 신호의 계조를 보정하는 계조 보정 회로 및 그 계조 보정 회로를 이용한 γ보정 장치에 관한 것이다.
최근, 종래부터의 CRT에 더하여, LCD나 PDP 등의 디지털 영상 표시 장치가 널리 보급되고 있다. 이들의 영상 표시 장치는 입력 신호의 레벨에 대하여, 출력 신호 레벨의 계조가 직선적이지 않고, 각각의 표시 장치에 고유한 입출력 특성을 갖고 있다. 따라서, 이들 표시 장치에 고유한 표시 특성에 맞추어 최적의 영상으로 되도록, 계조 보정 회로에 의해 각각의 표시 장치의 표시 특성에 대응하는 역보정을 행하고, 그 계조 보정 회로의 출력을 표시 장치에 입력하는 것이 행해지고 있다. 이 계조 보정 회로를 이용하는 것에 의해, 계조 보정 회로에의 입력과, 표시장치의 출력에 관한 입출력 특성은 직선적으로 된다.
이 계조 보정 회로에 있어서, 종래로부터, 예컨대 보정 특성을 RAM이나 ROM 등의 기억 장치에 기억하여 두고, 입력 신호의 레벨에 따른 보정 데이터를 메모리로부터 판독하고, 이 신호를 보정된 신호로 하는 것이 행해지고 있다.
또한, 보정 특성을 꺾은선으로 직선 근사하여, 입력 신호 X의 값에 대응하여, 꺾은선을 승산기와 가산기로 구성되는 연산 회로에 의해 연산하고, 입력 레벨에 대응한 연산 회로의 출력을 선택하여, 보정된 신호를 얻는 것도 행해지고 있다.
도 6의 (a)는 종래의 계조 보정 회로의 구성을 나타내는 블록도이다.
도 6의 (a)에 있어서, 종래의 계조 보정 회로는 승산기와 가산기로 구성되고, 입력 신호 X의 값에 대응하여 꺾은선의 각 영역값을 출력하는 연산 회로(700),(701),(702)와, 연산 회로(700),(701),(702)의 출력 중 어느 하나를 선택하여, 보정된 보정 출력 신호 Y를 출력하는 선택 회로(703)를 구비한다.
이 종래의 계조 보정 회로를 이용하는 것에 의해, 도 6의 (b)로 나타내는 입출력 특성을 얻을 수 있다.
그렇지만, 보정 특성을 RAM이나 ROM 등의 메모리에 기억시켜 둔 계조 보정 회로는 보정 특성을 얻기 위해 RAM이나 ROM 등에 입력에 대응하는 출력값을 룩업 테이블로서 기억시켜 둘 필요가 있고, 모든 포인트를 메모리에 기억시킬 필요가 있다. 따라서, 계조를 높이기 위해 비트 수를 증가시키면, 보다 큰 용량의 메모리가필요하게 된다는 문제가 있었다.
또한, 도 6에 도시한 종래의 계조 보정 회로는 꺾은선의 직선마다에 승산기와 가산기가 필요하게 되고, 미세한 꺾은선에 의한 보정, 즉 정밀도가 높은 영상 보정을 행하기 위해 꺾은선의 변환점(꺾은점)의 수를 증가시키면, 승산기 등의 개수가 증가하고, 회로 규모가 크게 된다는 문제가 있었다.
본 발명의 목적은 이러한 문제점을 감안하여 된 것이고, 룩업 테이블을 기억시킨 메모리를 이용하지 않고 계조 보정을 행하는, 또한, 꺾은선으로 표시되는 입출력 특성에 근거한 정밀도가 높은 영상 보정을 회로 규모를 증가시키지 않고 실현할 수 있는 계조 보정 회로 및 γ보정 장치를 제공하는 것이다.
본 발명의 상기 및 그 밖의 목적, 특징, 국면 및 이익 등은 첨부 도면을 참조로 하여 설명하는 이하의 상세한 실시예로부터 더욱 명백해질 것이다.
도 1은 본 발명의 실시예 1에 따른 계조 보정 회로의 구성을 나타내는 블록도,
도 2는 본 발명의 실시예 2에 따른 계조 보정 회로의 입출력 특성을 나타내는 도면,
도 3은 본 발명의 실시예 1에 따른 계조 보정 회로의 동작을 설명하기 위한 타이밍차트,
도 4는 본 발명의 실시예 2에 따른 계조 보정 회로의 구성을 나타내는 블록도,
도 5는 본 발명의 실시예 3에 따른 γ보정 장치의 구성을 나타내는 블록도,
도 6은 종래의 계조 보정 회로의 구성을 나타내는 블록도.
도면의 주요 부분에 대한 부호의 설명
100, 200 : 계조 보정 회로 101 : 제어 회로
102~105 : 선택기 106 : 차분 연산기
107 : 레벨 검출 회로 108 : 적분기
109 : 레지스터 110 : 승산기
111 : 가산기 118 : 리미터
300 : γ보정 장치 P01 : V 블랭킹 펄스 입력 단자
P02 : 꺾은선 기울기 데이터 입력 단자
P03 : 꺾은선 포인트 입력 단자
P04 : 영상 신호 입력 단자 P05 : 영상 신호 출력 단자
상기 목적을 달성하기 위해, 본 발명에 의한 계조 보정 회로는 입력 영상 신호에 대하여, 꺾은선으로 나타내어지는 입출력 특성에 근거하여 계조 보정을 행하는 계조 보정 회로에 있어서, 수직 블랭킹 기간에, 상기 꺾은선의 각 꺾은점에 대응하는 출력값을 산출하는 연산 수단과, 영상 신호 기간에 상기 각 꺾은점에 대응하는 입력값인 각 꺾은선 포인트와 입력 영상 신호의 대소 관계를 식별하고, 그 입력 영상 신호와 꺾은선 포인트의 차분을 산출하는 레벨 검출 회로와, 상기 레벨 검출 회로에 의한 식별 결과에 근거하여 꺾은선의 기울기를 선택하고, 그 선택한 꺾은선의 기울기와 상기 연산 수단에 의해 산출된 출력값과 상기 레벨 검출 회로에 의해 산출된 차분에 근거하여 입력 영상 신호에 대하여 계조 보정을 행하는 보정 수단을 구비한 것을 특징으로 하는 것이다.
또한, 본 발명에 의한 계조 보정 회로는, 상기 계조 보정 회로에 있어서, 상기 연산 수단과 상기 보정 수단은 소정 회로를 공유하고 있는 것을 특징으로 하는 것이다.
또한, 본 발명에 의한 계조 보정 회로는 입력 영상 신호에 대응하고, 꺾은선으로 표시되는 입출력 특성에 근거하여 계조 보정을 행하는 계조 보정 회로에 있어서, 상기 꺾은선의 복수의 기울기 중 어느 하나를 선택하는 제 1 선택기와, 상기 꺾은선의 꺾은점에 대응하는 입력값인 복수의 꺾은선 포인트의 차분을 계산하는 차분 연산기와, 상기 차분 연산기에 의해 계산된 차분값 중 어느 하나를 선택하는 제 2 선택기와, 상기 꺾은선 포인트와 입력 영상 신호를 입력으로 하고, 그 입력 영상 신호가 어떤 꺾은선 포인트 사이에 있는지를 식별하여, 그 입력 영상 신호와 꺾은선 포인트의 차분을 산출하는 레벨 검출 회로와, 상기 레벨 검출 회로에 의해 산출된 차분값과 상기 제 2 선택기에 의해 선택된 차분값 중 어느 하나를 선택하는 제 3 선택기와, 상기 제 1 선택기에 의해 선택된 꺾은선의 기울기와 상기 제 3 선택기에 의해 선택된 차분값을 승산하는 승산기와, 상기 승산기에 의해 승산된 값을 순차적으로 합하는 적분기와, 상기 적분기에 의해 합해진 승산 결과를 각 꺾은점에 대응하는 출력값으로서 유지하는 레지스터와, 상기 레지스터로부터의 출력값과 상기 승산기에 의해 승산된 값을 가산하는 가산기와, 상기 레벨 검출 회로로부터의식별 결과와 수직 블랭킹 펄스에 근거하여, 상기 제 1 내지 제 3 선택기와 상기 레지스터의 제어를 행하는 제어 회로를 구비하고, 상기 제어 회로는 수직 블랭킹 펄스에 의해 수직 블랭킹 기간의 개시를 검지하면, 소정 타이밍에서 선택 신호를 출력하는 것에 의해, 상기 제 1 및 제 2 선택기에, 각각 꺾은선의 기울기와 차분값을 순차적으로 선택시켜 상기 제 3 선택기에서 상기 제 2 선택기에 의해 선택된 차분값을 선택시키고, 수직 블랭킹 펄스에 의해 영상 신호 기간의 개시를 검지하면, 상기 제 3 선택기에서 상기 레벨 검출 회로에 의해 산출된 차분값을 선택시키고, 상기 레벨 검출 회로로부터의 식별 결과에 근거하여, 상기 제 1 선택기에 그 식별 결과에 대응하는 꺾은선의 기울기를 선택시키고, 또한 상기 레지스터에 그 식별 결과에 대응하는 값을 출력시키는 것을 특징으로 하는 것이다.
또한, 본 발명에 의한 계조 보정 장치는 상기 계조 보정 회로에 있어서, 상기 입력 영상 신호에 근거하여 상기 꺾은선 포인트와, 꺾은선의 기울기를 설정하는 영상 검출 제어 회로를 더욱 구비한 것을 특징으로 하는 것이다.
또한, 본 발명에 의한 γ보정 장치는 상기 계조 보정 회로를 3개 구비한 γ보정 장치에 있어서, 제 1 계조 보정 회로는 R 신호에 대하여 계조 보정을 행하고, 제 2 계조 보정 회로는 G 신호에 대하여 계조 보정을 행하고, 제 3 계조 보정 회로는 B 신호에 대하여 계조 보정을 행하는, 상기 제 1 내지 제 3 계조 보정 회로의 보정 특성은 각각의 RGB 신호마다 설정된 것을 특징으로 하는 것이다.
(실시예 1)
이하, 본 발명의 실시예 1에 의한 계조 보정 회로에 대하여, 도면을 참조하면서 설명한다. 본 실시예 1에 의한 계조 보정 회로는 꺾은선으로 표시되는 입출력 특성에 근거하여 계조 보정을 행하는 것이다.
도 1은 본 실시예 1에 의한 계조 보정 회로의 구성을 나타내는 블록도이고, 도 2는 본 실시예 1에 의한 계조 보정 회로의 입출력 특성을 나타내는 도면이고, 도 3은 본 실시예 1에 의한 계조 보정 회로의 동작을 설명하기 위한 타이밍차트이다.
도 1에 있어서, 본 실시예 1에 의한 계조 보정 회로(100)는 제어 회로(101)와 선택기(102~105)와 차분 연산기(106)와 레벨 검출 회로(107)와 적분기(108)와 레지스터(109)와 승산기(110)와 가산기(111)와 리미터(118)를 구비한다.
제어 회로(101)는 V(수직) 블랭킹 펄스 입력 단자 P01로부터 입력되는 V 블랭킹 펄스와, 레벨 검출 회로(107)로부터의 식별 신호 S09에 근거하여, 선택 신호 S01, S02, S04와 신호 S03에 의해, 선택기(102~105) 및 레지스터(109)를 제어한다.
선택기(102)는 제어 회로(101)가 출력하는 선택 신호 S01에 근거하여, 꺾은선 기울기 데이터 입력 단자 P02에 설정되어 있는 꺾은선의 기울기 a, b, c, d 중 어느 하나를 선택하고, 선택한 꺾은선의 기울기를 기울기 신호 S05로서 승산기(110)로 출력한다.
선택기(103)는 제어 회로(101)가 출력하는 선택 신호 S01에 근거하여, 차분 연산기(106)에 의해 계산된 차분값 중 어느 하나를 선택하고, 선택한 차분값을 신호 S07로서 선택기(104)로 출력한다.
선택기(104)는 제어 회로(101)가 출력하는 선택 신호 S04에 근거하여, 신호 S07과 차분 신호 S08 중 어느 하나를 선택하고, 선택한 신호를 신호 S10으로서 승산기(110)로 출력한다.
선택기(105)는 제어 회로(101)가 출력하는 선택 신호 S02에 근거하여, 입력 신호 X와 리미터(118)로부터의 신호 중 어느 하나를 선택하고, 선택한 신호를 보정 출력 신호 Y로서 영상 신호 출력 단자 P05로 출력한다.
차분 연산기(106)는 꺾은선 포인트 입력 단자 P03에 설정되어 있는 꺾은선 포인트 A, B, C에 대하여 차분 연산을 행하고, A-0, B-A, C-B라고 하는 각 꺾은선 포인트간의 차분값을 계산하여 선택기(103)로 출력한다. 여기서, 꺾은선 포인트는, 도 2에 도시하는 꺾은선의 기울기 변화점(꺾은선의 꺾은점)에 대응하는 입력값이다.
또, 꺾은선 기울기 데이터 입력 단자 P02에 설정되어 있는 각 꺾은선 기울기 a, b, c, d와, 꺾은선 포인트 입력 단자 P03에 설정되어 있는 각 꺾은선 포인트 A, B, C는 도시하지 않은 설정 레지스터에 설정되어 있다. 이 설정 레지스터에 설정되어 있는 값 a, b, c, d, A, B, C는 예컨대, IIC 버스 등에 의해, 변경할 수 있다.
레벨 검출 회로(107)는 각 꺾은선 포인트 A, B, C와, 영상 신호 입력 단자 P04로부터 입력된 입력 신호 X를 비교하고, 입력 신호 X의 레벨이 어느 꺾은선 포인트 사이에 있는지를 식별하고, 그 식별 결과를 식별 신호 S09로서 제어회로(101)로 출력한다. 또한, 입력 신호 X보다 작고, 또한, 입력 신호 X에 가장 가까운 꺾은선 포인트와, 입력 신호 X의 차분을 산출하고, 그 차분값을 차분 신호 S08로서 선택기(104)로 출력한다. 여기서, 영상 신호 입력 단자 P04에 입력되는 입력 신호 X는 디지털 영상 신호이다. 이 디지털 영상 신호로서는 예컨대, R 신호, G 신호, B 신호가 있다.
적분기(108)는 순차적으로 입력된 값을 합하여, 그 결과를 레지스터(109)로 출력한다.
레지스터(109)는 적분기(108)로부터 입력된 값을 유지한다.
승산기(110)는 선택기(102)에 의해 선택된 기울기 신호 S05와, 선택기(104)에 의해 선택된 신호 S10에 대하여 승산한다.
가산기(111)는 레지스터(109)로부터의 신호 S13과 승산기(110)로부터의 신호 S11을 가산한다.
리미터(118)는 가산기(111)로부터의 신호 S14가 소정의 상한값을 초과하고 있는 경우에, 그 신호 S14를 상한값에 맞추어 출력한다.
다음에, 본 실시예 1에 의한 계조 보정 회로의 동작에 대하여 설명한다.
본 실시예 1에 의한 계조 보정 회로(100)는 도 2에 도시하는 직선 4개의 꺾은선으로 계조 보정을 행한다. 따라서, 꺾은선 포인트는 A, B, C의 3점, 꺾은선 의 기울기는 a, b, c, d로 된다.
먼저, V 블랭킹 기간으로 되고, V 블랭킹 펄스 입력 단자 P01로부터 V 블랭킹 펄스가 입력되었다고 한다.
그러면, 제어 회로(101)는 V 블랭킹 펄스에 의해 V 블랭킹 기간의 개시를 검지하고, 선택 신호 S02에 의해 선택기(105)에 입력 신호 X를 선택시킨다. 또한, 선택 신호 S04에 의해 선택기(104)에 신호 S07을 선택시킨다. 그리고, 소정 타이밍에서 선택 신호 S01을 발생한다.
도 3에 도시하는 바와 같이, 먼저 선택 신호 S01이 "1"일 때에는, 선택기(102)는 꺾은선의 기울기로서 a를 선택하고, 선택기(103)는 차분값으로서 A를 선택한다. 그리고, 선택기(102)가 선택한 a와, 선택기(103)가 선택한 A는 승산기(110)에서 승산되고, 신호 S11은 A'=a×A로 된다. 이 값 A'는 적분기(108)에서 시작하여 입력되는 값이므로, 적분기(108)의 출력도 A'이다. 그리고, 이 A'가 레지스터(109)에 저장된다.
선택 신호 S01이 "2"일 때에는, 선택기(102)는 꺾은선의 기울기로서 b를 선택하고, 선택기(103)는 차분값으로서 B-A를 선택한다. 그리고, 선택기(102)가 선택한 b와, 선택기(103)가 선택한 B-A는 승산기(110)에서 승산되고, 신호 S11은 B'=b×(B-A)로 된다. 이 값 B'는 적분기(108)에서 A'와 가산되고, 적분기(108)의 출력은 A'+B'로 되며, 이 값이 레지스터(109)에 저장된다.
선택 신호 S01이 "3"일 때에는, 선택기(102)는 꺾은선의 기울기로서 c를 선택하고, 선택기(103)는 차분값으로서 C-B를 선택한다. 그리고, 선택기(102)가 선택한 b와, 선택기(103)가 선택한 C-B는 승산기(110)에서 승산되고, 신호 S11은 C'=c×(C-B)로 된다. 이 값 C'는 적분기(108)에서 A'+B'와 가산되고, 적분기(108)의 출력은 A'+B'+C'로 되어, 이 값이 레지스터(109)에 저장된다.
레지스터(109)는 도 2에 도시하는 각 꺾은선 포인트 A, B, C에서의 출력값인 A', A'+B', A'+B'+C'를 새로운 값이 레지스터(109)에 저장될 때까지의 기간동안 유지한다. 이와 같이 하여, 제어 회로(101), 선택기(102~104), 차분 연산기(106), 적분기(108) 및 승산기(110) 등으로 이루어진 연산 수단에 의해, 도 2에서 도시하는 입출력 특성의 꺾은선의 각 꺾은점에 대응하는 출력값이 산출된다.
또, 이 꺾은선 포인트 A, B, C에 대응하는 출력값 A', A'+B', A'+B'+C'를 블랭킹 기간마다 매회 구하여도 좋고, 혹은 복수의 블랭킹 기간마다 구하여도 좋다. 다만, 그 출력값을 구하는 블랭킹 기간의 개시 시에는, 적분기(108)와 레지스터(109)는 리셋된다.
다음에, V 블랭킹 펄스 입력 단자 P01로부터의 V 블랭킹 펄스의 입력이 종료하고, V 블랭킹 기간이 종료하여 영상 신호 기간으로 되었다고 한다.
그러면, 제어 회로(101)는 V 블랭킹 펄스에 의해 영상 신호 기간의 개시를 검지하고, 선택 신호 S02에 의해 선택기(105)에 리미터(118)로부터의 신호를 선택시킨다. 또한, 선택 신호 S04에 의해 선택기(104)에 차분 신호 S08을 선택시킨다.
레벨 검출 회로(107)에 영상 신호 입력 단자 P04로부터 입력 신호 X가 입력되면, 레벨 검출 회로(107)는 각 꺾은선 포인트 A, B, C와, 입력 신호 X를 비교하고, 입력 신호 X와 각 꺾은선 포인트의 대소 관계, 즉 입력 신호 X의 레벨이 어느 꺾은선 포인트 사이에 있는지를 식별하고, 그 식별 결과를 식별 신호 S09로서 제어 회로(101)에 출력한다. 또한, 입력 신호 X보다 작고 또한, 입력 신호 X에 가장 가까운 꺾은선 포인트와, 입력 신호 X의 차분을 산출하고, 그 차분의 값을 차분 신호S08로서 선택기(104)에 출력한다.
제어 회로(101)는 신호 S09에 근거하여, 신호 S03에 의해 레지스터(109)에 유지되어 있는 데이터를 호출한다. 또한, 선택 신호 S01에 의해 선택기(102)에 입력되는 기울기 중 어느 하나를 선택한다. 여기에서, 기울기 d를 선택하는 경우에는, 제어 회로(101)는 제어 신호 S01로서 "4"를 선택 회로(102)에 출력한다.
예컨대, 입력 신호 X의 레벨이 꺾은선 포인트 B와 C 사이에 있는 것을 신호 S09에 근거하여 검지한 경우는, 제어 회로(101)는 레지스터(109)에 유지되어 있는 A'+B'의 값을 판독하는 제어를 행한다. 또한, 제어 회로(101)는 선택기(102)를 제어하고, 기울기 c를 선택시킨다. 이 경우에는, 차분 신호 S08은 X-B의 값으로 된다. 또, 입력 신호 X의 레벨이 0과 꺾은선 포인트 A 사이에 있는 경우에는, 제어 회로(101)는 레지스터(109)에 대하여 "0"을 출력시키는 제어를 행한다.
승산기(110)는 영상 신호 기간에 있어서 구해진 차분 신호 S08과, 입력 신호 레벨에 대응한 기울기 신호 S05를 승산한다. 그 승산 결과와 신호 S03에 근거하여 레지스터(109)로부터 호출된 꺾은선 포인트에서의 출력값 S13이 가산기(111)에서 가산되고, 그 가산 결과의 신호 S14는 리미터(118)에 출력된다. 그리고, 리미터(118)에 의해 상한값 이하로 제한되고, 선택기(105)를 거쳐 영상 신호 출력 단자 P05로부터 보정 출력 신호 Y로서 출력된다.
이와 같이 하여, 제어 회로(101), 선택기(102),(104), 레벨 검출 회로(107), 레지스터(109), 승산기(110) 및 가산기(111) 등으로 이루어진 보정 수단에 의해, 입력 신호 X에 대하여, 도 2에 도시한 바와 같은 임의로 설정한 꺾은선 보정을 행한 보정 출력 신호 Y를 얻을 수 있다. 여기서, 꺾은선의 각 꺾은점에 대응하는 출력값을 산출하는 연산 수단과, 이 보정 수단과는 선택기(102)나 승산기(110) 등의 소정 회로를 공유하고 있기 때문에, 회로 규모의 증대를 억제할 수 있다.
또, 본 실시예 1에서는 꺾은선의 기울기로서 a, b, c, d의 4개의 값을 이용하고, 꺾은선 포인트로서 A, B, C의 3개의 값을 이용한 경우에 대하여 설명했지만, 이 꺾은선의 기울기 개수와 꺾은선 포인트의 수는, 도 2에 도시하는 바와 같은 꺾은선 형상에 의해 결정되는 것이고, 본 실시예 1에서 설명한 것에 한정되는 것은 아니다.
또한, 실시예 1에 의한 계조 보정 회로(100)는 리미터(118)를 구비한 구성으로 했지만, 계조 보정 회로(100)는 리미터(118)를 구비하지 않고, 기울기 d를 임의의 값으로서, 출력 Y의 최대값을 초과하지 않도록 기울기 d의 값을 설정하도록 하여도 좋다.
이상과 같이, 본 실시예 1에 의한 계조 보정 회로(100)는 V 블랭킹 기간에 각 꺾은선 포인트에 대응하는 출력값을 연산하여 레지스터(109)에 저장하여 두고, 입력 신호 X의 입력값에 따라, 제어 회로(101)가 꺾은선의 기울기와 레지스터(109)에 저장된 출력값의 선택을 행하고, 그 입력 신호 X에 대하여 계조 보정을 행하는 것에 의해 꺾은선 포인트의 개수가 증가하여도, 승산기(110)와 가산기(111) 등의 연산 회로의 증가를 억제할 수 있고, 정밀도 높은 계조 보정을, 회로 규모를 증대시키지 않고, 또한 룩업 테이블을 기억시킨 메모리를 이용하지 않고 실현할 수 있는 효과가 얻어진다.
(실시예 2)
이하, 본 발명의 실시예 2에 의한 계조 보정 회로에 대하여, 도면을 참조하면서 설명한다.
도 4는 본 실시예 2에 의한 계조 보정 회로의 구성을 나타내는 블록도이다.
도 4에 있어서, 본 실시예 2에 의한 계조 보정 회로(200)는 영상 검출 제어 회로(113)를 더 구비한 것이다. 또, 영상 검출 제어 회로(113)에 관계되는 이외의 구성 및 동작은 실시예 1과 동일하므로 그 설명을 생략한다.
영상 검출 제어 회로(113)는 입력된 영상의 상태, 예컨대, 휘도의 최대값, 최소값 혹은 평균 휘도 레벨 등을 검출하고, 각 꺾은선의 기울기나 각 꺾은선 포인트를 제어하고, 영상의 상태에 근거하여 적절한 값으로 설정한다. 영상 검출 제어 회로(113)는 이 각 꺾은선의 기울기나 각 꺾은선 포인트 등의 꺾은선의 계조 보정 특성을, 영상의 1블랭킹 기간 단위 혹은 복수의 블랭킹 기간 단위로 연산하기 때문에, 꺾은선 포인트, 기울기 설정을 V 레이트 단위 혹은 복수의 V 레이트 단위로 변경하는 것이 가능하다.
이상과 같이, 본 실시예 2에 의한 계조 보정 회로에 의하면, 영상의 상태에 근거하여 계조 보정 특성을 소정의 블랭킹 단위로 연산하는 영상 검출 제어 회로(113)를 더 구비했으므로, 계조 보정 회로(200)의 보정 특성을 실시간으로 부여할 수 있고, 화질 개선 등에 효과적으로 사용할 수 있는 효과가 얻어진다.
(실시예 3)
이하, 본 발명의 실시예 3에 의한 γ보정 장치에 대하여, 도면을 참조하면서 설명한다.
도 5는 본 실시예 3에 의한 γ보정 장치의 구성을 나타내는 블록도이다.
도 5에 있어서, 본 실시예 3에 의한 γ보정 장치는 제 1 계조 보정 장치(114)와, 제 2 계조 보정 장치(115)와, 제 3 계조 보정 장치(116)를 구비한다. 또, 제 1 내지 제 3 계조 보정 장치(114~116)는 각각 실시예 1에 의한 계조 보정 회로(100)와 마찬가지의 것이고, 그 구성 및 동작의 설명을 생략한다.
본 실시예 3에 의한 γ보정 장치는 제 1 내지 제 3 계조 보정 장치(114~116)에 입력되는 신호를 각각 R 신호, G 신호, B 신호로 하고, 각각의 RGB 신호마다 다른 보정 특성으로 계조 보정을 행할 수 있다.
따라서, 본 실시예 3에 의한 γ보정 장치에 의하면, R 신호에 대한 제 1 계조 보정 장치(114), G 신호에 대한 제 2 계조 보정 장치(115), B 신호에 대한 제 3 계조 보정 장치(116)를 각각 독립적으로 제어하고, 각각 다른 보정 특성을 부여하는 것에 의해, 입력 영상 신호에 대하여 보다 효과적인 영상 보정이 가능하게 된다.
이상의 설명으로부터 명백한 바와 같이, 본 발명에 의한 계조 보정 회로는 수직 블랭킹 기간에, 상기 꺾은선의 각 꺾은점에 대응하는 출력값을 산출하는 연산수단과, 영상 신호 기간에 상기 각 꺾은점에 대응하는 입력값인 각 꺾은선 포인트와 입력 영상 신호의 대소 관계를 식별하고, 그 입력 영상 신호와 꺾은선 포인트의 차분을 산출하는 레벨 검출 회로와, 상기 레벨 검출 회로에 의한 식별 결과에 근거하여 꺾은선의 기울기를 선택하고, 그 선택한 꺾은선의 기울기와, 상기 연산 수단에 의해 산출된 출력값과, 상기 레벨 검출 회로에 의해 산출된 차분에 근거하여 입력 영상 신호에 대하여 계조 보정을 행하는 보정 수단을 구비하고, 상기 연산 수단과 상기 보정 수단이 소정의 회로를 공유하고 있는 것에 의해, 정밀도 높은 계조 보정을, 회로 규모를 증대시키지 않고, 또한, 룩업 테이블을 기억시킨 메모리를 이용하지 않고 실현할 수 있는 효과가 얻어진다.
또한, 본 발명에 의한 계조 보정 회로는 입력 영상 신호에 근거하여 꺾은선 포인트와, 꺾은선의 기울기를 설정하는 영상 검출 제어 회로를 더 구비한 것에 의해, 보정 특성을 실시간으로 변경할 수 있고, 화질 개선 등을 효과적으로 행할 수 있다.
또한, 본 발명의 의한 γ보정 장치는 R 신호, G 신호, B 신호마다에 계조 보정 회로를 구비하여, 각각 독립적으로 제어하고, 각각 다른 보정 특성을 설정하는 것에 의해, 입력 영상 신호에 대하여 효과적인 영상 보정을 행하는 것이 가능하게 된다.
이상 본 발명자에 의해서 이루어진 발명을 상기 실시예에 따라 구체적으로 설명하였지만, 본 발명은 상기 실시예에 한정되는 것이 아니고, 그 요지를 이탈하지 않는 범위에서 여러 가지로 변경 가능한 것은 물론이다.

Claims (5)

  1. 입력 영상 신호에 대하여, 꺾은선으로 표시되는 입출력 특성에 근거하여 계조 보정을 행하는 계조 보정 회로에 있어서,
    수직 블랭킹 기간에, 상기 꺾은선의 각 꺾은점에 대응하는 출력값을 산출하는 연산 수단과,
    영상 신호 기간에, 상기 각 꺾은점에 대응하는 입력값인 각 꺾은선 포인트와 입력 영상 신호의 대소 관계를 식별하고, 상기 입력 영상 신호와 꺾은선 포인트의 차분을 산출하는 레벨 검출 회로와,
    상기 레벨 검출 회로에 의한 식별 결과에 근거하여 꺾은선의 기울기를 선택하고, 상기 선택한 꺾은선의 기울기와, 상기 연산 수단에 의해 산출된 출력값과, 상기 레벨 검출 회로에 의해 산출된 차분에 근거하여 입력 영상 신호에 대하여 계조 보정을 행하는 보정 수단을 구비하되,
    상기 연산 수단과 상기 보정 수단은 소정의 회로를 공유하고 있는 것을 특징으로 하는 계조 보정 회로.
  2. 삭제
  3. 입력 영상 신호에 대하여, 꺾은선으로 표시되는 입출력 특성에 근거하여 계조 보정을 행하는 계조 보정 회로에 있어서,
    상기 꺾은선의 복수 기울기 중 어느 하나를 선택하는 제 1 선택기와,
    상기 꺾은선의 꺾은점에 대응하는 입력값인 복수의 꺾은선 포인트의 차분을 계산하는 차분 연산기와,
    상기 차분 연산기에 의해 계산된 차분값 중 어느 하나를 선택하는 제 2 선택기와,
    상기 꺾은선 포인트와 입력 영상 신호를 입력으로 하고, 상기 입력 영상 신호가 어느 꺾은선 포인트 사이에 있는지를 식별하여, 상기 입력 영상 신호와 꺾은선 포인트의 차분을 산출하는 레벨 검출 회로와,
    상기 레벨 검출 회로에 의해 산출된 차분값과 상기 제 2 선택기에 의해 선택된 차분값 중 어느 하나를 선택하는 제 3 선택기와,
    상기 제 1 선택기에 의해 선택된 꺾은선의 기울기와 상기 제 3 선택기에 의해 선택된 차분값을 승산하는 승산기와,
    상기 승산기에 의해 승산된 값을 순차적으로 합하는 적분기와,
    상기 적분기에 의해 합해진 승산 결과를 각 꺾은점에 대응하는 출력값으로써 유지하는 레지스터와,
    상기 레지스터로부터의 출력값과 상기 승산기에 의해 승산된 값을 가산하는 가산기와,
    상기 레벨 검출 회로로부터의 식별 결과와 수직 블랭킹 펄스에 근거하여, 상기 제 1 내지 제 3 선택기와 상기 레지스터의 제어를 행하는 제어 회로를 구비하되,
    상기 제어 회로는
    수직 블랭킹 펄스에 의해 수직 블랭킹 기간의 개시를 검지하면, 소정의 타이밍에서 선택 신호를 출력함으로써, 상기 제 1 및 제 2 선택기가 각각 꺾은선의 기울기와 차분값을 순차적으로 선택하게 하고, 상기 제 3 선택기가 상기 제 2 선택기에 의해 선택된 차분값을 선택하게 하며,
    수직 블랭킹 펄스에 의해 영상 신호 기간의 개시를 검지하면, 상기 제 3 선택기가 상기 레벨 검출 회로에 의해 산출된 차분값을 선택하게 하고, 상기 레벨 검출 회로로부터의 식별 결과에 근거하여, 상기 제 1 선택기가 상기 식별 결과에 대응하는 꺾은선의 기울기를 선택하게 함과 동시에 상기 레지스터에 상기 식별 결과에 대응하는 값을 출력시키는 것을 특징으로 하는 계조 보정 회로.
  4. 제 1 항 또는 제 3 항에 있어서,
    상기 입력 영상 신호에 근거하여 상기 꺾은선 포인트와 꺾은선의 기울기를 설정하는 영상 검출 제어 회로를 더 구비한 것을 특징으로 하는 계조 보정 회로.
  5. 제 1 항 또는 제 3 항에 기재한 계조 보정 회로를 3개 구비한 γ보정 장치에 있어서,
    제 1 계조 보정 회로는 R 신호에 대하여 계조 보정을 행하고,
    제 2 계조 보정 회로는 G 신호에 대하여 계조 보정을 행하고,
    제 3 계조 보정 회로는 B 신호에 대하여 계조 보정을 행하며,
    상기 제 1 내지 제 3 계조 보정 회로의 보정 특성은 각각의 RGB 신호마다 설정된 것인 것을 특징으로 하는 γ보정 장치.
KR10-2001-0012220A 2000-03-10 2001-03-09 계조 보정 회로 및 γ보정 장치 KR100397904B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000066495 2000-03-10
JP2000-066495 2000-03-10

Publications (2)

Publication Number Publication Date
KR20010089240A KR20010089240A (ko) 2001-09-29
KR100397904B1 true KR100397904B1 (ko) 2003-09-13

Family

ID=18585848

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0012220A KR100397904B1 (ko) 2000-03-10 2001-03-09 계조 보정 회로 및 γ보정 장치

Country Status (2)

Country Link
US (1) US6636229B2 (ko)
KR (1) KR100397904B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10296721B4 (de) * 2001-05-30 2007-12-06 Lg Electronics Inc. Bildschirmgerät
US7233705B2 (en) * 2001-07-24 2007-06-19 Hewlett-Packard Development Company, L.P. Method and apparatus for reducing inaccuracies when processing color data with a tone map
US7595811B2 (en) * 2001-07-26 2009-09-29 Seiko Epson Corporation Environment-complaint image display system, projector, and program
JP3705180B2 (ja) * 2001-09-27 2005-10-12 セイコーエプソン株式会社 画像表示システム、プログラム、情報記憶媒体および画像処理方法
KR100840316B1 (ko) * 2001-11-26 2008-06-20 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
EP1367558A3 (en) * 2002-05-29 2008-08-27 Matsushita Electric Industrial Co., Ltd. Image display method and apparatus comprising luminance adjustment of a light source
JP2004228948A (ja) * 2003-01-23 2004-08-12 Seiko Epson Corp 画像処理システム、プロジェクタ、プログラム、情報記憶媒体および画像処理方法
JP4191136B2 (ja) * 2004-03-15 2008-12-03 シャープ株式会社 液晶表示装置およびその駆動方法
JP4828425B2 (ja) * 2004-09-17 2011-11-30 シャープ株式会社 液晶表示装置の駆動方法、駆動装置、そのプログラムおよび記録媒体、並びに、液晶表示装置
KR101103889B1 (ko) * 2004-12-29 2012-01-12 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
JP2011059216A (ja) * 2009-09-08 2011-03-24 Renesas Electronics Corp 表示装置及び表示制御方法
US10475402B2 (en) * 2017-01-08 2019-11-12 Canon Kabushiki Kaisha Liquid crystal driving apparatus, image display apparatus, liquid crystal driving method, and liquid crystal driving program
US12126816B2 (en) * 2023-02-24 2024-10-22 BAE Systems Imaging Solutions Inc. Techniques for image data compression automation

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0583596A (ja) * 1991-09-20 1993-04-02 Dainippon Printing Co Ltd 階調補正装置
JPH07212790A (ja) * 1994-01-19 1995-08-11 Hitachi Denshi Ltd 自動ガンマバランス調整方法
JPH08163403A (ja) * 1994-12-08 1996-06-21 Fujitsu General Ltd ガンマ補正の階調補完回路
JPH10210323A (ja) * 1997-01-27 1998-08-07 Matsushita Electric Ind Co Ltd 階調補正装置ならびにそれを用いた映像信号処理装置
JPH11120344A (ja) * 1997-10-09 1999-04-30 Sanyo Electric Co Ltd デジタルγ補正回路
JPH11331598A (ja) * 1999-04-01 1999-11-30 Matsushita Electric Ind Co Ltd 撮像装置の階調補正方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5847700A (en) * 1991-06-14 1998-12-08 Silicon Graphics, Inc. Integrated apparatus for displaying a plurality of modes of color information on a computer output display
JP3332404B2 (ja) * 1992-02-27 2002-10-07 キヤノン株式会社 画像モニタ装置及びその制御装置
US5598184A (en) * 1992-03-27 1997-01-28 Hewlett-Packard Company Method and apparatus for improved color recovery in a computer graphics system
US5872556A (en) * 1993-04-06 1999-02-16 International Business Machines Corp. RAM based YUV-RGB conversion
US5577203A (en) * 1993-07-29 1996-11-19 Cirrus Logic, Inc. Video processing methods
US6115507A (en) * 1995-09-29 2000-09-05 S3 Incorporated Method and apparatus for upscaling video images in a graphics controller chip
US5850207A (en) * 1995-11-22 1998-12-15 Cirrus Logic, Inc. Method and apparatus for minimizing effects of slope overload condition when using differential pulse code modulation scheme
US6388648B1 (en) * 1996-11-05 2002-05-14 Clarity Visual Systems, Inc. Color gamut and luminance matching techniques for image display systems
US6446155B1 (en) * 1999-06-30 2002-09-03 Logitech Europe S. A. Resource bus interface

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0583596A (ja) * 1991-09-20 1993-04-02 Dainippon Printing Co Ltd 階調補正装置
JPH07212790A (ja) * 1994-01-19 1995-08-11 Hitachi Denshi Ltd 自動ガンマバランス調整方法
JPH08163403A (ja) * 1994-12-08 1996-06-21 Fujitsu General Ltd ガンマ補正の階調補完回路
JPH10210323A (ja) * 1997-01-27 1998-08-07 Matsushita Electric Ind Co Ltd 階調補正装置ならびにそれを用いた映像信号処理装置
JPH11120344A (ja) * 1997-10-09 1999-04-30 Sanyo Electric Co Ltd デジタルγ補正回路
JPH11331598A (ja) * 1999-04-01 1999-11-30 Matsushita Electric Ind Co Ltd 撮像装置の階調補正方法

Also Published As

Publication number Publication date
US20010043183A1 (en) 2001-11-22
KR20010089240A (ko) 2001-09-29
US6636229B2 (en) 2003-10-21

Similar Documents

Publication Publication Date Title
KR100397904B1 (ko) 계조 보정 회로 및 γ보정 장치
KR100622180B1 (ko) 화상 처리 회로, 화상 표시 장치 및 화상 처리 방법
KR100554580B1 (ko) 화상 처리 장치, 화상 처리 방법, 화상 표시 장치, 및이동 전자 기기
US6122012A (en) Method of selective color control of digital video images
EP0574943B1 (en) Apparatus and method for limiting gain in a digital gamma corrector
US5388168A (en) Picture quality improving circuit using a cumulative histogram
KR20090010934A (ko) 큐빅 보간 연산에 의해 감마 보정을 수행하는 영상 신호프로세싱 장치, 및 그 방법
US5130819A (en) Image processing apparatus
EP1575264B1 (en) Image processing apparatus and image processing method
KR100342964B1 (ko) 감마 보정 회로 및 감마 보정 방법
CN100477805C (zh) 图像处理装置及使用它的图像显示装置、图像处理方法
JP4131158B2 (ja) 映像信号処理装置、ガンマ補正方法及び表示装置
EP0554836B1 (en) Parabolic waveform generating apparatus
EP0488542B1 (en) Picture quality improving circuit
WO2008010023A1 (en) A method for gamma correction and a device having gamma correction capabilities
EP0363209A2 (en) Thermal imager arrangements
EP0532295A2 (en) Gray scale correction circuit
US5719793A (en) Recursive noise reduction device having improved adaptability with respect to input image data
KR100966776B1 (ko) 비디오 신호 프로세싱 디바이스, 비디오 신호 프로세싱 방법 및 디스플레이 디바이스
JP3586432B2 (ja) 階調補正回路、及びγ補正装置
JPH0818826A (ja) ディジタルガンマ補正回路
JP2007322870A (ja) 画像表示装置および画像表示方法
JPH11196293A (ja) 直線近似による信号処理回路
JP3748446B2 (ja) 画像入力装置の画像処理回路
US6937287B2 (en) Video processing apparatus and method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100825

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee