KR100384089B1 - 통신 장치 및 방법 - Google Patents

통신 장치 및 방법 Download PDF

Info

Publication number
KR100384089B1
KR100384089B1 KR10-2000-7007221A KR20007007221A KR100384089B1 KR 100384089 B1 KR100384089 B1 KR 100384089B1 KR 20007007221 A KR20007007221 A KR 20007007221A KR 100384089 B1 KR100384089 B1 KR 100384089B1
Authority
KR
South Korea
Prior art keywords
data
period
data transmission
transmission
bits
Prior art date
Application number
KR10-2000-7007221A
Other languages
English (en)
Other versions
KR20010033698A (ko
Inventor
마쯔모토와타루
후쿠시마히데노부
나리카와마사후미
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20010033698A publication Critical patent/KR20010033698A/ko
Application granted granted Critical
Publication of KR100384089B1 publication Critical patent/KR100384089B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0058Allocation criteria
    • H04L5/006Quality of the received signal, e.g. BER, SNR, water filling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/05Electric or magnetic storage of signals before transmitting or retransmitting for changing the transmission rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • H04L5/0046Determination of how many bits are transmitted on different sub-channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1469Two-way operation using the same type of signal, i.e. duplex using time-sharing
    • H04L5/1484Two-way operation using the same type of signal, i.e. duplex using time-sharing operating bytewise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/062Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using different frequency bands for speech and other data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Abstract

전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신한다.

Description

통신 장치 및 방법{COMMUNICATION DEVICE AND METHOD}
최근, 유선계 디지털 통신 방식으로서, 기존에 설치한 전화용 동선 케이블을 사용하여 수 메가비트/초의 고속 디지털 통신을 행하는 ADSL(Asymmetric Digital Subscriber Line) 통신 방식이나 HDSL(High-bit-rate Digital Subscriber Line) 통신 방식, SDSL 등의 xDSL 통신 방식이 주목받고 있다. 이에 사용되고 있는 xDSL 통신 방식은 DMT(Discrete MultiTone) 변복조 방식이라 불리고 있다. 이 방식은 ANSI의 T1.413 등에 있어서 표준화되어 있다.
이 디지털 통신 방식에서는, 특히 xDSL 전송로와, 반이중 통신 방식의 ISDN 통신 시스템의 ISDN 전송로가 도중의 집합 선로에서 묶여지거나 하여 인접할 경우 등에, xDSL 전송로를 개재시킨 xDSL 통신이 ISDN 전송로 등의 다른 회선으로부터간섭 노이즈를 받아 속도가 떨어지는 등의 문제가 지적되고 있어, 각종 연구가 이루어지고 있다.
도 19는 중앙국(C0:Central 0ffice)(1)으로부터의 ISDN 전송로(2)와, xDSL 전송로인 ADSL 전송로(3)가 도중의 집합 선로에서 묶여 있는 등의 이유로, ISDN 전송로(2)가 ADSL 전송로(3)에 주는 간섭 노이즈의 모양을 도시한 것이다.
여기서, ADSL 통신 시스템 측의 단말 측 통신 장치인 ADSL 단말 장치(ATU-R; ADSL Transceiver Unit, Remote terminal end)(4)로부터 본 경우, ISDN 전송 시스템 측의 국 장치(ISDN LT)(7)가 ADSL 전송로(3)를 통해 송신해 오는 간섭 노이즈를 FEXT(Far-End cross Talk) 노이즈라 부르고, ISDN 전송 시스템 측의 단말 장치(ISDN NT1)(6)가 ADSL 전송로(3)를 통해 송신해 오는 간섭 노이즈를 NEXT(Near-End cross Talk) 노이즈라 부른다. 이들 노이즈는 특히, 도중에 집합 선로 등으로 되어 ADSL 전송로(3)와 인접하게 되는 ISDN 전송로(2)와의 결합에 의해 ADSL 전송로(3)를 개재시켜 ADSL 단말 장치(ATU-R)(4)에 전송된다.
또한, ADSL 통신 시스템 측의 국 장치인 ADSL 국 장치(ATU-C; ADSL Transceiver Unit, Central 0ffice end)(5)로부터 본 경우에는, ADSL 단말 장치(ATU-R)(4)로부터 본 경우와 반대가 되어, ISDN 전송 시스템 측의 국 장치(ISDN LT)(7)가 송신해 오는 간섭 노이즈가 NEXT 노이즈가 되며, ISDN 전송 시스템 측의 단말 장치(ISDN NT1)(6)가 송신해 오는 간섭 노이즈가 FEXT 노이즈가 된다.
여기서, 예를 들면, 미국의 ISDN 통신 시스템에서는, 상행, 하행 전송이 모두 2중 전송으로, 동시에 행해지기 때문에, ADSL 단말 장치(ATU-R)(4)로부터 본 경우, 보다 ADSL 단말 장치(ATU-R)(4)에 가까운 ISDN 전송 시스템 측 단말 장치(ISDN NT1)(6)로부터 발생한 NEXT 노이즈가 지배적, 즉 큰 영향을 주게 된다.
이 때문에, ADSL 단말 장치(ATU-R)(4)에 설치되는 ADSL 모뎀(도시되지 않음)의 트레이닝 기간에 이 영향이 큰 NEXT 노이즈 성분 특성을 측정하여, 그 노이즈 특성에 맞는 각 채널의 전송 비트수와 게인을 결정하는 비트 맵을 행하고, 또한 전송 특성을 개선할 수 있도록 예를 들면, 시간 영역의 적응 등화 처리를 행하는 타임 도메인 이퀄라이저(TEQ; Time domain EQualizer) 및 주파수 영역의 적응 등화 처리를 행하는 프리퀀시 도메인 이퀄라이저(FEQ; Frequency domain EQualizer)의 계수를 수속시켜 결정하며, TEQ 및 FEQ 각각에 대해서, NEXT 노이즈용 계수 테이블을 1 세트씩 설치하도록 하고 있다.
그렇지만, 상술한 바와 같은 디지털 통신 장치의 경우에는 이것으로 문제는 생기지 않지만, 일본 등에서는 이미 기존 ISDN 통신 방식으로서 상행, 하행 데이터 전송이 소위 핑퐁식으로 시분할로 전환되는 반이중 통신의 TCM-ISDN 방식을 채용하고 있기 때문에, 집합 선로 등에 의해 반이중 전송로와 다른 전송로가 인접하고 있으면, 반이중 전송로로부터의 NEXT 노이즈 및 FEXT 노이즈가 교대로 반이중 전송로에 인접한 다른 전송로에 접속된 통신 단말에 영향을 주게 된다.
이 때문에, 일본의 ADSL 방식에서는, TCM-ISDN 간섭 노이즈의 FEXT 구간, NEXT 구간에 따라서, 비트 맵을 전환하는 방식을 제안하고 있다("G.lite: Proposal for draft of Annex of G.lite", ITU-T, SG-15, Waikiki, Hawaii 29 June-3 July 1998, Temporary Document WH-047).
도 20에 상기 방식을 채용하는 디지털 통신 장치가 사용된 디지털 통신 시스템 개요를 도시한다.
도 20에 있어서, 11은 TCM-ISDN 통신이나 ADSL 통신 등을 제어하는 중앙국(CO:Central 0ffice), 12는 TCM-ISDN 통신을 행하기 위한 TCM-ISDN 전송로, 13은 ADSL 통신을 행하기 위한 ADSL 전송로, 14는 ADSL 전송로(13)를 개재시켜 다른 ADSL 단말 장치(도시되지 않음)와 ADSL 통신을 행하는 통신 모뎀 등의 ADSL 단말 장치(ATU-R; ADSL Transceiver Unit, Remote Terminal end), 15는 중앙국(11) 내에서 ADSL 통신을 제어하는 ADSL 국 장치(ATU-C; ADSL Transceiver Unit, Central 0ffice end), 16은 TCM-ISDN 전송로(12)를 개재시켜 다른 TCM-ISDN 단말 장치(도시되지 않음)와 TCM-ISDN 통신을 행하는 통신 모뎀 등의 TCM-ISDN 단말 장치(TCM-ISDN NT1), 17은 중앙국(11) 내에서 TCM-ISDN 통신을 제어하는 TCM-ISDN 국 장치(TCM-ISDN LT), 18은 TCM-ISDN 국 장치(TCM-ISDN LT)(17)와 ADSL 국 장치(ATU-C)(15) 사이에서 각각의 통신 동기를 얻는 동기 컨트롤러이다. 또한, 이 동기 컨트롤러(18)는 TCM-ISDN 국 장치(TCM-ISDN LT)(17) 혹은 ADSL 국 장치(ATU-C)(15) 내에 설치되어 있어도 된다.
또한, 상술한 바와 같이, ADSL 단말 장치(ATU-R)(14)로부터 본 경우에는, 도 20에 도시하는 바와 같이, 원(遠) 반이중 통신 장치가 되는 TCM-ISDN 국 장치(TCM-ISDN LT)(17)가 집합 선로 등에 의해 인접한 TCM-ISDN 전송로(12) 및 ADSL 전송로(13)를 개재시켜 송신해 오는 간섭 노이즈를 "FEXT 노이즈"라 부르는 한편,근(近) 반이중 통신 장치가 되는 TCM-ISDN 단말 장치(TCM-ISDN NT1)(16)가 집합 선로 등에 의해 인접한 TCM-ISDN 전송로(12) 및 ADSL 전송로(13)를 개재시켜 송신해 오는 간섭 노이즈를 "NEXT 노이즈"라 부른다.
이에 대해, ADSL 국 장치(ATU-C)(15)로부터 본 경우에는, ADSL 단말 장치(ATU-R)(14)로부터 본 경우와 반대가 되고, 근 반이중 통신 장치가 되는 ISDN 전송 시스템의 국 장치(ISDN LT)(17)가 송신해 오는 간섭 노이즈가 NEXT 노이즈가 되며, 원 반이중 통신 장치가 되는 ISDN 전송 시스템의 단말 장치(ISDN NT1)(16)가 송신해 오는 간섭 노이즈가 FEXT 노이즈가 된다.
도 21은 디지털 통신 장치에 있어서의 ADSL 국 장치(ATU-C; ADSL Transceiver Unit, Central Office end)(15)의 통신 모뎀 등의 송신부 내지는 송신 전용기(이하, 송신계라 한다)의 구성을 기능적으로 도시하고 있다. 또, 도 22는 디지털 통신 장치에 있어서의 ADSL 단말 장치(ATU-R)(14)의 통신 모뎀 등의 수신부 내지는 수신 전용기(이하, 수신계라 한다)의 구성을 기능적으로 도시하고 있다.
도 21에 있어서, 41은 멀티플렉스/싱크 컨트롤(Mux/Sync Control), 42, 43은 사이클릭 리던던시 체크(crc), 44, 45는 스크램블·포워드 에러 정정(Scram and FEC), 46은 인터리브, 47, 48은 레이트 컨버터(Rate-Convertor), 49는 톤 오더링(Tone ordering), 50은 콘스텔레이션 인코더·게인 스켈링(Constellation encorder and gain sca1ling), 51은 역이산 푸리에 변환부(IDFT), 52는 입력 패러렐/시리얼 버퍼(Input Parallel/Serial Buffer), 53은 아날로그 프로세싱·D/A 컨버터(Analog Processing and DAC)이다.
도 22에 있어서, 141은 아날로그 프로세싱·A/D 컨버터(Analog Processing And ADC), 142는 타임 도메인 이퀄라이저(TEC), 143은 입력 시리얼/패러렐 버퍼, 144는 이산 푸리에 변환부(DFT), 145는 주파수 도메인 이퀄라이저(FEQ), 146은 콘스텔레이션 인코더·게인 스켈링(Constellation encoder and gain scalling), 147은 톤 오더링(Tone ordering), 148, 149는 레이트 컨버터(Rate-convertor), 150은 디인터리브(Deinterleave), 151, 152는 디스크램블·포워드 에러 정정(Descram and FEC), 153, 154는 사이클릭 리던던시 체크(crc), 155는 멀티플렉스/싱크 컨트롤(Mux/Sync Control)이다.
이어서, 동작에 대해서 설명한다. 우선, ADSL 국 장치(ATU-C)(15)의 송신계 동작을 설명하면, 도 21에 있어서 송신 데이터를 멀티플렉스/싱크 컨트롤(Mux/Sync Control)(41)에 의해 다중화하고, 사이클릭 리던던시 체크(42, 43)에 의해 오류 검출용 코드를 부가하며, 스크램블·포워드 에러 정정(44, 45)에서 FEC용 코드 부가 및 스크램블 처리하며, 경우에 따라서는 인터리브(46)를 실행한다. 그 후, 레이트 컨버터(47, 48)에서 레이트 컨버트 처리하고, 톤 오더링(49)으로 톤 오더링 처리하며, 콘스텔레이션 인코더·게인 스켈링(50)에 의해 콘스텔레이션 데이터를 작성하고, 역이산 푸리에 변환부(51)로 역이산 푸리에 변환하며, D/A 컨버터를 통해 디지털 파형을 아날로그 파형으로 변환하고, 계속하여 로우 패스 필터를 통과시킨다.
한편, ADSL 단말 장치(ATU-R)(14)의 수신계 동작을 설명하면, 도 22에 있어서, 아날로그 프로세싱·A/D 컨버터(141)가 수신 신호에 대해 로우 패스 필터를 통과하고, A/D 컨버터를 통해 아날로그 파형을 디지털 파형으로 변환하며, 계속해서 타임 도메인 이퀄라이저(TEQ)(142)를 통해 시간 영역의 적응 등화 처리를 행한다.
이어서, 그 시간 영역의 적응 등화 처리가 된 데이터는 입력 시리얼/패러렐 버퍼(143)를 경유하여, 시리얼 데이터로부터 패러렐 데이터로 변환되고, 이산 푸리에 변환부(DFT)(144)에서 이산 푸리에 변환되며, 주파수 도메인 이퀄라이저(FEQ)(145)에 의해 주파수 영역의 적응 등화 처리가 행해진다.
그리고, 콘스텔레이션 인코더·게인 스켈링(146)에 의해 콘스텔레이션 데이터를 재생하고, 톤 오더링(147)으로 시리얼 데이터로 변환하며, 레이트 컨버터(148, 149)에서 레이트 컨버트 처리하며, 디스크램블·포워드 에러 정정(151)에서 FEC나 디스크램블 처리하며, 경우에 따라서는, 디인터리브(150)를 실행하여 디스크램블·포워드 에러 정정(152)에서 FEC나 디스크램블 처리하고, 그 후, 사이클릭 리던던시 체크(153, 154)를 행하며, 멀티플렉스/싱크 컨트롤(Mux/Sync Control)(155)에 의해 데이터를 재생한다.
그 때, 중앙국(CO)(11)에서는, 동기 컨트롤러(18)가 TCM-ISDN 국 장치(TCM-ISDN LT)(17)와, ADSL 국 장치(ATU-C)(15)와의 전송 타이밍 동기를 취하고 있기 때문에, ADSL 단말 장치(ATU-R)(14)가 NEXT 노이즈와 FEXT 노이즈의 발생 타이밍을 인식할 수 있다.
즉, ADSL 단말 장치(ATU-R)(14)는 TCM-ISDN 통신과 ADSL 통신과의 동기에 의해, 미리 타이밍을 알고 있는 TCM-ISDN 전송로(12) 상에 데이터가 올라가 있는 소정 시간 동안은 ADSL 전송로(13)를 개재시켜 수신하는 수신 데이터나 수신 신호에 NEXT 노이즈가 발생하는 것이라 판단하는 한편, 마찬가지로 미리 타이밍을 알고 있는 TCM-ISDN 전송로(12) 상에서 데이터가 내려가 있는 소정 시간 동안은 ADSL 전송로(13)를 개재시켜 수신하는 수신 데이터 등에 FEXT 노이즈가 발생하는 것을 인식할 수 있다.
일본의 ADSL 방식에서는, 도 16에 도시하는 바와 같이 FEXT 구간, NEXT 구간 각각에 대응한 비트 맵(A) 및 비트 맵(B)을 할당, 도 21의 레이트 컨버터(148, 149)에서, 노이즈량이 적은 FEXT 구간에는 비트 배분을 많게 하고, 노이즈량이 많은 NEXT 구간에는 비트 배분을 적게 한다. 이로써, 지금까지의 NEXT 구간에서만 비트 배분이 결정되는 경우보다 전송 레이트를 올릴 수 있다.
도 24에, 송신시, 균일 레이트(이하의 계산예에서는 64kbps)로 들어오는 데이터를 어떻게 비트 맵(A) 및 비트 맵(B)에 할당하는지를 도시한다. 우선 균일 레이트로 보내져 오는 데이터는 심볼 단위로 고정 비트가 격납되어간다. 그것을 레이트 컨버터에 의해 비트 맵(A), 비트 맵(B)용 비트로 변환한다. 단, ISDN 주기가 2.5ms에 대해, 송신 심볼 간격이 246μs이기 때문에, 정수배가 되지 않는다.
그래서, 도 25에 도시하는 바와 같이 34주기(=345심볼, 85ms)를 하나의 단위(하이퍼 프레임)로 하여, 이 하이퍼 프레임 중 FEXT 구간에서 심볼이 다 들어가는 곳만을 비트 맵(A)으로 하고, 그 이외의 부분을 비트 맵(B)으로 한다(도면에서, SS, ISS는 동기용 신호). 각각의 DMT 심볼이 비트 맵(A)에 속하는지 비트 맵(B)에 속하는지는 이하의 식에 의해 구해진다. 또한, 이하의 식에서 DMT 심볼 번호를 Ndmt라 한다.
·ATU-C로부터 ATU-R로의 전송일 경우
S=272×Ndmt mod 2760
{(S+271<a) 또는 (S>a+b)}이면, [비트 맵(A) 심볼]
{(S+271>=a) 및 (S<=a+b)}이면 [비트 맵(B) 심볼]
여기서, a=1243, b=1461
·ATU-R로부터 ATU-C로의 전송일 경우
S=272×Ndmt mod 2760
{(S>a) 및 (S+271<a+b)}이면, [비트 맵(A) 심볼]
{(S<=a) 또는 (S+271>=a+b)}이면, [비트 맵(B) 심볼]
여기서, a=1315, b=1293
이하에 비트 맵(A)만을 데이터 할당에 사용하는 싱글 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다.
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(전 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Symbol) 제외함))
=64kbps×85ms/340
=16비트
·비트 맵(A)의 비트수
=(전송 레이트)×(전송 시간)/(비트 맵(A)의 심볼수(ISS(Inverse Synch
Symbol), (SS(Side A Synch Symbol) 제외함))
=64kbps×85ms/126
=43.175
따라서, 비트 맵(A)=44비트로 한다. 또, 싱글 비트 맵(비트 맵(A)만 사용)이기 때문에 비트 맵(B)=0비트로 한다.
이어서, 비트 맵(A)과 비트 맵(B) 양방을 사용하는 듀얼 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다.
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(전 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Symbol) 제외함))
=64kbps×85ms/340
=16비트
·이번 계산예에서는 비트 맵(B)의 비트수=3비트라 가정한다.
·비트 맵(A)의 비트수
=((전송 레이트)×(전송 시간)-(비트 맵(B)의 1심볼분 비트수)
×(비트 맵(B)의 심볼수(ISS(Inverse Synch Symbol),
SS(Side A Synch Symbol) 제외함)))/(비트 맵(A)의 심볼수(ISS(Inverse
Synch Symbol), SS(Side A Synch Symbol) 제외함))
=(64kbps×85ms-3×214)/126
=38.079비트
따라서, 비트 맵(A)=39비트로 한다. 이렇게 레이트 컨버터에 의해 비트 배분을 바꿀 때는, 송신 측 혹은 수신 측 레이트 컨버터에서 데이터를 어느 정도 축적하고나서 출력하기 때문에, 레이트 컨버터에서의 지연 시간이 생기게 된다. 더욱이, 심플 비트 맵에서는, 각 하이퍼 프레임 단위로, 송신 데이터를 비트 맵(A) 부분에 가능한 한 남기지 않고 할당하도록 하고 있기 때문에, 경우에 따라서는 어느 주기의 데이터가 그보다 나중 주기의 비트 맵(A) 부분에 할당되는 경우가 있어, 그 데이터에 대해서는 더욱 지연 시간이 생겨버린다. 또, 듀얼 비트 맵의 경우도, 하이퍼 프레임의 비트 맵(A) 및 비트 맵(B) 부분에 비트를 가능한 한 남기지 않고 할당하도록 하고 있기 때문에, 경우에 따라서는 어느 주기의 데이터가 그보다 나중 주기에 할당되는 경우가 있어, 그 데이터에 대해서는 더욱 지연 시간이 생겨버린다. 이러한 종래 장치에서는, 지연이 너무 크다는 문제가 있었다.
따라서, 본 발명은 이러한 문제를 해결하기 위해 이루어진 것으로, 지연을 억제할 수 있는 통신 장치 및 통신 방법을 제공하는 것을 목적으로 하고 있다.
본 발명은 전화선을 개재시켜 다수의 데이터 통신 장치 사이에서, 예를 들면, 디스크리트 멀티톤 변복조 방식에 의해 데이터 통신을 행하도록 한 통신 장치 및 통신 방법에 관한 것이다.
도 1은 본 발명에 관련되는 통신 장치의 비트 할당을 도시하는 설명도.
도 2는 본 발명의 싱글 비트 맵에서의 송신 지연 시간을 도시하는 설명도.
도 3은 본 발명의 싱글 비트 맵에서의 수신 지연 시간을 도시하는 설명도.
도 4는 본 발명에 관련되는 통신 장치의 비트 할당을 도시하는 설명도.
도 5는 본 발명의 듀얼 비트 맵에서의 송신 지연 시간을 도시하는 설명도.
도 6은 본 발명의 듀얼 비트 맵에서의 수신 지연 시간을 도시하는 설명도.
도 7은 송신 지연 시간을 도시하는 설명도.
도 8은 본 발명에 관련되는 통신 장치의 비트 할당을 도시하는 설명도.
도 9는 본 발명의 싱글 비트 맵에서의 송신 지연 시간을 도시하는 설명도.
도 10은 본 발명에 관련되는 통신 장치의 비트 할당을 도시하는 설명도.
도 11은 본 발명의 듀얼 비트 맵에서의 송신 지연 시간을 도시하는 설명도.
도 12는 종래에 있어서의 통신 장치의 초기화 수순 시에 송수신 사이에서 교환되는 테이블을 도시하는 설명도.
도 13은 본 발명에 관련되는 통신 장치의 초기화 수순 시에 송수신 사이에서 교환되는 테이블을 도시하는 설명도.
도 14는 본 발명에 관련되는 ADSL 국 장치의 송신 기능을 도시하는 기능 구성도.
도 15는 본 발명에 관련되는 ADSL 단말 장치의 수신 기능을 도시하는 기능 구성도.
도 16은 본 발명에 관련되는 통신 장치의 비트 할당을 도시하는 설명도.
도 17은 본 발명에 관련되는 통신 장치의 비트 할당을 도시하는 설명도.
도 18은 본 발명에 관련되는 ADSL 국 장치 사이의 송수 데이터의 슬롯 구성을 도시하는 설명도.
도 19는 전송로 사이의 간섭 노이즈의 모양을 도시하는 설명도.
도 20은 전송로 사이의 간섭 노이즈의 모양을 도시하는 설명도.
도 21은 ADSL 국 장치의 송신 기능을 도시하는 기능 구성도.
도 22는 ADSL 단말 장치의 수신 기능을 도시하는 기능 구성도.
도 23은 FEXT 기간 및 NEXT 기간과 비트 맵과의 대응을 도시하는 설명도.
도 24는 종래 비트 맵의 할당을 도시하는 설명도.
도 25는 하이퍼 프레임 구조를 도시하는 설명도.
본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 또한 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분 데이터를 송신할 수 있도록 또한 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 송신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록 또한 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 송신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송실할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 통신할 수 있도록, 또한 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 또한 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록 또한 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 장치는 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한 1주기분의 상기 데이터 송신 기간과 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 송신로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에, 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에, 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에, 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에, 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하고, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생하는 것이다.
이하에 본 발명에 관련되는 통신 장치 및 통신 방법의 한 실시예를 설명한다. 우선, 지연이 억제되도록 하기 위해, 1주기분의 데이터 송신 기간 내에 1주기분의 송신 데이터를 송신할 수 있도록 비트 할당을 행하게 하는 경우를 설명한다. 비트 할당은 종래의 통신 장치와 마찬가지로 도 21의 레이트 컨버터(47, 48)에서 행한다.
도 1에 비트 할당 개요를 도시한다. 여기서는, 1주기분의 균일 데이터를 1주기 내에서 데이터 송신에 적합한 기간(예를 들면, 상술한 FEXT 구간에 상당)인 데이터 송신 기간에 모두 송신할 수 있도록 비트 할당한다. 또, 데이터 송신 기간 내의 송신 데이터가 할당되지 않은 부분에는 더미(dummy) 비트를 삽입하여 송신한다.
여기서, 비트 맵(A)만을 사용하는 싱글 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다. 예를 들면, 1주기(2.5ms)분, 즉 10개의 DMT 심볼분의 데이터를 비트 맵(A)(데이터 송신 기간에 다 들어가는 심볼)의 3심볼분에 들어가는 비트 할당으로 하고, 또, 비트 맵(A)의 3심볼번째에 데이터가 배분되지 않는 비트가 남은 경우는 그 부분에 더미 비트를 삽입한다. 더욱이, 비트 맵(A)이 4심볼 계속될 경우(예를 들면, 도 25의 0주기번째, 1주기번째 등)에는 비트 맵(A)의 4심볼번째를 모두 더미 비트로 한다. 즉, 비트 맵(A)의 비트수는 이하의 조건을 만족할 필요가 있다.
·(비트 맵(A)의 비트수)×3≥
(전송 레이트 kbps)×(1주기 2.5ms)
이러한 비트 할당에 있어서의 각 제원은 하기와 같이 된다(본 실시예에서는 상술한 바와 같이 트레이닝 기간에 계산한 S/N비에 근거하여 결정되는 ADSL 전송로의 전송 가능 테이터 레이트가 64kbps인 경우의 비트 할당의 계산예를 나타내고 있다).
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(모든 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Symbol) 제외함))
=64kbps×85ms/340
=16비트
·비트 맵(A)의 비트수
=(1DMT 심볼의 비트수)×(10개의 DMT 심볼)/(3심볼분)
=16×10/3
=53.33
따라서, 비트 맵(A)=54비트로 한다.
·각 주기 내의 3번째 비트 맵(A)의 더미 비트
=(비트 맵(A)의 비트수)×(3심볼분)-(1DMT 심볼의 비트수)×
(10개의 DMT 심볼)
=54×3-16×10
=2비트
4번째 비트 맵(A)이 존재할 경우, 송신 비트는 모두 더미 비트로 한다. 또, 싱글 비트 맵(비트 맵(A)만 사용)이기 때문에 비트 맵(B)=0비트로 한다. 이러한 비트 배분에 있어서는 지연 시간은 이하와 같이 된다(도 2 참조).
·송신 지연 시간(최악치는 심볼 번호(83)일 때)
=(전송하는 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호)×
(1심볼 시간)
=(전송할 비트 총수)/(전송 레이트)-(심볼 번호)×(1심볼 시간)
=9×160/64kbps-84×(0.25ms×272/276)
=2.0507ms
한편, 수신 측에서는, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 복귀시킨다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않을 경우가 있다(도 3 참조). 이 수신 측에서의 지연 시간은 도 25의 예에서는 심볼 번호(152)일 때 최대가 된다.
·수신 지연 시간(최악치는 심볼 번호(152) 시)
=(심볼 번호+1)×(1심볼 시간)-(전송하는 비트 총수)/(전송 레이트)
=153×0.25ms×272/276-15×160/64kbps
=0.19565ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 도중에서 끊기지 않도록 하기 위해 그 만큼을 버퍼 등에 의해 오프셋한다. 이 오프셋치(0.19565ms)와 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.44203ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps일 경우, 송신 지연 시간(2.05072ms)과 수신 지연 시간(0.44203ms)을 합친 2.49275ms가 송수신기 장치 내의 최대 지연 시간이 된다.
이어서, 비트 맵(A)과 비트 맵(B) 양쪽을 사용하는 듀얼 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다. 비트 할당은 종래의 통신 장치와 마찬가지로 도 21의 레이트 컨버터(47, 48)에서 행한다.
도 4에 비트 할당의 개요를 도시한다. 여기서는 지연이 억제되도록 하기 위해, 1주기분의 균일 데이터를 1주기 내의 데이터 송신에 적합한 기간(예를 들면, 상술한 FEXT 구간에 상당)인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간(예를 들면, 상술한 NEXT 구간에 상당)인 준데이터 송신 기간에 비트 할당을 행한다. 또, 데이터 송신 기간 내 및 준데이터 송신 기간 중, 송신 데이터가 할당되지 않은 부분에는 더미 비트를 삽입하여 송신한다.
예를 들면, 1주기(2.5ms)분, 즉 10개의 DMT 심볼분(레이트 컨버트 전)의 데이터를 비트 맵(A)(데이터 송신 기간에 다 들어가는 심볼)의 3심볼분+비트 맵(B)(준데이터 송신 기간)의 7심볼분에 10심볼 단위(레이트 컨버트 후)로 들어가는 비트 할당으로 하고(ISS(Inverse Synch Symbol), SS(Synch Symbol) 제외함), 또, 비트 맵(B)에서 데이터가 배분되지 않은 부분에 더미 비트를 삽입한다. 또, 비트 맵(A)이 4심볼 계속될 경우에는 비트 맵(A)의 4심볼번째에도 상술한 비트 맵(A)과 동일한 비트 할당으로 송신 데이터를 배분하여, 비트 맵(A) 및 비트 맵(B)에서 데이터가 배분되지 않은 부분에 더미 비트를 삽입한다. 그 때, 비트 맵(A)에 할당하는 비트수와 비트 맵(B)에 할당하는 비트수와의 차이는 가능한 한 적게 함으로써 지연량은 적어진다.
즉, 비트 맵(A) 및 비트 맵(B)의 비트수는 이하의 조건을 만족할 필요가 있다.
·(비트 맵(A)의 비트수)×3+(비트 맵(B)의 비트수)×7≥
(전송 레이트 kbps)×(1주기 2.5ms)
·지연 시간을 적게 하는 데에는, 비트 맵(A)에 할당하는 비트수와 비트 맵(B)에 할당하는 비트수와의 차이는 가능한 한 적게 한다(비트 맵(B)이 최소치일 때, 지연 시간은 최악치가 된다).
이러한 비트 할당에 있어서의 각 제원은 하기와 같이 된다(본 실시예에서는 상술한 바와 같이 트레이닝 기간에 계산한 S/N비에 근거하여 결정되는 ADSL 전송로의 전송 가능 데이터 레이트가 64kbps일 경우의 비트 할당의 계산예를 나타내고 있다).
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(모든 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Symbol) 제외함))
=64kbps×85ms/340
=16비트
·이번 계산예에서는 비트 맵(B)의 비트수=2비트라 가정한다.
·비트 맵(A)의 비트수
=((1DMT 심볼의 비트수)×(10개의 DMT 심볼)-
(비트 맵(B)의 7개분의 비트 총수))/(3심볼분)
=(16×10-2×7)/3
=48.67
따라서, 비트 맵(A)=49비트로 한다.
·10심볼(레이트 컨버터 후) 단위의 10번째의 비트 맵(B)의 더미 비트
=(비트 맵(A)의 비트수)×(3심볼분)+(비트 맵(B)의 비트수)×(7심볼분)-
(1DMT 심볼의 비트수)×(10개의 DMT 심볼)
=49×3+2×7-16×10
=1비트
이러한 비트 배분에 있어서는, 지연 시간은 이하와 같이 된다(도 5 참조).
·송신 지연 시간(최악치는 심볼 번호(83) 시)
=(전송하는 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호)
×(1심볼 시간)
=(전송하는 비트 총수)/(전송 레이트)-(심볼 번호)×(1심볼 시간)
=(160×8+49×3)/64kbps-83×(0.25ms×272/276)
=1.84759ms
한편, 수신 측에서는, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 복귀시킨다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않을 경우가 있다(도 6 참조). 이 수신 측에서의 지연 시간은 도 25의 예에서는 심볼 번호(152)일 때 최대가 된다.
·수신 지연 시간(최악치는 심볼 번호(152) 시)
=(심볼 번호+1)×(1심볼 시간)-(전송하는 비트 총수)/(전송 레이트)
=153×0.25ms×272/276-(15×160+1×2)/64kbps
=0.16440ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 도중에서 끊기지 않도록 하기 위해 그 만큼을 버퍼 등에 의해 오프셋한다. 이 오프셋치(0.16440ms)와 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.41077ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps인 경우, 송신 지연 시간(1.84759ms)과 수신 지연 시간(0.41077ms)을 합친 2.25836ms가 송수신기 장치 내의 최대 지연 시간이 된다.
이렇게 레이트 컨버터에 의해 비트 배분을 바꿀 때는, 송신 측 레이트 컨버터에 있어서 데이터를 어느 정도 축적하고나서 출력하기 때문에, 레이트 컨버터에 있어서의 지연 시간이 생기게 된다. 이 축적하는 시간이 길어지면, 그 만큼 출력하기까지의 대기 시간이 길어져, 지연 시간이 길어져버린다. 즉, 레이트 컨버트 후의 1심볼에 축적하는 데이터량이 많아짐에 따라 지연 시간도 길어진다.
상술한 비트 할당에서는, 싱글 비트 맵을 사용한 경우, 레이트 컨버트 전의 1주기분의 데이터를 비트 맵(A)의 3심볼분에 할당하도록 하여, 비트 맵(A)이 4심볼 계속될 경우는 처음의 3심볼에 채우고, 후속되는 심볼에 더미 비트를 삽입하여 전송하고 있다. 즉, 비트 맵(A)이 1주기에 3심볼 있는 경우에도 4심볼 있는 경우에도 데이터가 할당되어 있는 것은 처음의 3심볼이기 때문에, 1주기분의 데이터를 축적하기 시작하고나서 축적이 끝날 때까지 필요한 시간은 동일하다. 이 때문에, 도 7에 도시하는 바와 같이, 레이트 컨버트 전의 10심볼번째의 데이터(#9, #29)를 레이트 컨버트 후의 3심볼번째(#2, #23)에 축적하기 위해서는, 레이트 컨버트 전의 10심볼번째의 마지막과, 레이트 컨버트 후의 3심볼번째의 마지막과의 차분에 상당하는 시간만큼 데이터를 기다릴 필요가 있으며, 이 차이가 가장 큰 경우에 송신 지연 시간이 최악치가 된다. 레이트 컨버트 전의 10심볼번째의 마지막과, 레이트 컨버트 후의 3심볼번째의 마지막과의 차이가 가장 커지는 것은 예를 들면, 도 25에 보는 바와 같이 FEXT 기간이 시작되고나서 비트 맵(A)의 심볼이 가장 빨리 시작될 경우(예를 들면, 도 25에서는 심볼 번호(81))이다. 이 상태는 FEXT 기간에는 4개의 심볼이 다 들어갈 경우(즉, 이 때의 비트 맵(A)은 비트 맵(A4)이 되는 경우)이다. 따라서, 송신 지연 시간이 최악치가 되는 것은 비트 맵(A)이 4심볼 있는 경우이기 때문에, 비트 맵(A)이 4심볼 있는 경우의 지연 시간을 개선할 수 있으면 최악치도 개선되어, 그 결과 통신 장치로서의 송신 지연 시간을 억제할 수 있다.
즉, 비트 맵(A)이 4심볼 계속될 경우, 더미 비트를 4개 비트 맵(A)의 각 심볼로 나눔으로써, 레이트 컨버트 후의 1심볼에 축적하는 데이터량을 적게 하고, 데이터를 출력하기까지의 시간을 짧게 하여, 1주기에 비트 맵(A)이 4심볼 있는 경우의 지연 시간을 개선함으로써, 그 결과 송신 지연 시간을 억제할 수 있는 것이다. 즉, 송신에 적합한 FEXT 기간을 남김 없이 데이터 송신에 사용한다는 것이다.
즉, 본 발명에 관련되는 통신 장치는 1주기 내의 데이터 송신에 적합한 기간인 데이터 송신 기간(예를 들면, 상술한 FEXT 구간에 상당)에서 데이터가 균일하게 되도록 배분함으로써, 레이트 컨버트 후의 1심볼에 축적하는 데이터량을 적게 하고, 데이터를 출력하기까지의 시간을 적게 하여, 송신 지연 시간을 억제하고자 하는 것이다. 듀얼 비트 맵에 대해서도 동일하다.
이하에, 본 발명을 사용한 비트 맵(A)만을 사용하는 싱글 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다. 비트 할당은 종래의 통신 장치와 마찬가지로 도 21의 레이트 컨버터(47, 48)에서 행한다.
도 8에 비트 할당의 개요를 도시한다. 여기서는, 1주기분의 균일 데이터를 1주기 내에서 데이터 송신에 적합한 기간(예를 들면, 상술한 FEXT 구간에 상당)인 데이터 송신 기간에 모두 송신할 수 있도록 비트 할당한다. 또, 데이터 송신 기간 내의 송신 데이터가 할당되지 않은 부분에는, 더미 비트를 삽입하여 송신한다.
예를 들면, 1주기(2.5ms)분, 즉 10개의 DMT 심볼분의 데이터를 비트 맵(A)(데이터 송신 기간에 다 들어가는 심볼)의 3심볼분에 들어가는 비트 할당으로 하고, 또, 비트 맵(A)의 3심볼번째에 데이터가 배분되지 않은 비트가 남은 경우는 그 부분에 더미 비트를 삽입한다. 또, 비트 맵(A)이 4심볼 계속될 경우, 10개의 DMT 심볼분의 데이터를 비트 맵(A)의 4심볼에 균등하게 배분하고, 또, 비트 맵(A)의 각 심볼 데이터가 배분되지 않은 부분에는 더미 비트를 삽입한다. 여기서, 1주기에 비트 맵(A)이 3심볼 있을 경우의 비트 맵(A)을 비트 맵(A3)이라 부른다. 또, 1주기에 비트 맵(A)이 4심볼 있을 경우의 비트 맵(A)을 비트 맵(A4)이라 부른다.
즉, 비트 맵(A3)과 비트 맵(A4)에서 데이터가 배분되는 비트수는 이하의 조건을 만족할 필요가 있다.
·(비트 맵(A3)에 배분되는 데이터의 비트수)×3≥
(전송 레이트 kbps)×(1주기 2.5ms)
·(비트 맵(A4)에 배분되는 데이터의 비트수)×4≥
(전송 레이트 kbps)×(1주기 2.5ms)
이러한 비트 배분에 있어서의 각 제원은 하기와 같이 된다(본 실시예에서는 상술한 바와 같이 트레이닝 기간에 계산한 S/N비에 근거하여 결정되는 ADSL 전송로의 전송 가능 데이터 레이트가 64kbps일 경우의 비트 할당의 계산예를 나타내고 있다).
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(모든 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Symbol)제외함))
=64kbps×85ms/340
=16비트
·비트 맵(A)에 할당되는 비트수
=(1DMT 심볼의 비트수)×(10개의 DMT 심볼)/(3심볼분)
=16×10/3
=53.33
따라서, 비트 맵(A)=54비트로 한다. 즉, 비트 맵(A3)에 배분되는 데이터의 비트수는 54가 된다.
·비트 맵(A3)의 3번째 심볼의 더미 비트
=(비트 맵(A3)에 배분되는 데이터의 비트수)×(3심볼분)
-(1DMT 심볼의 비트수)×(10개의 DMT 심볼)
=54×3-16×10
=2비트
·비트 맵(A4)에서 데이터가 배분되는 데이터의 비트수
=(1DMT 심볼의 비트수)×(10개의 DMT 심볼)/(4심볼분)
=16×10/4
=40
·비트 맵(A4)의 각 심볼의 더미 비트
=(비트 맵(A)의 비트수)-(비트 맵(A4)에 배분되는 데이터의 비트수)
=54-40
=14비트
이러한 비트 배분에 있어서는, 지연 시간은 이하와 같이 된다(도 9 참조).
·송신 지연 시간(최악치는 심볼 번호(205) 시)
=(전송하는 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호)×
(1심볼 시간)
=(전송하는 비트 총수)/(전송 레이트)-(심볼 번호)×(1심볼 시간)
=21×160/64kbps-205×0.25ms×272/276
=1.99275ms
한편, 수신 측에서는, 도 3에 도시한 바와 같이, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 복귀시킨다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않는 경우가 있다. 이 수신 측에서의 지연 시간은 도 25의 예에서는 심볼 번호(152)일 때 최대가 된다.
·수신 지연 시간(최악치는 심볼 번호(152) 시)
=(심볼 번호(11))×(1심볼 시간)-(전송하는 비트 총수)/(전송 레이트)
=153×0.25ms×272/276-15×160/64kbps
=0.19565ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 도중에서 끊기지 않도록 하기 위해 그 만큼을 버퍼 등에 의해 오프셋한다. 이오프셋치(0.19565ms)와 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.44203ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps인 경우, 송신 지연 시간(1.99275ms)과 수신 지연 시간(0.44203ms)을 합친 2.43478ms가 송수신기 장치 내의 최대 지연 시간이 된다. 이것은 앞서 구한 송신 지연 시간(2.05072ms), 수신 지연 시간(0.44203ms), 송수신기 장치 내의 최대 지연 시간(2.49275ms)과 비교하여, 지연 시간이 억제되어 있는 것을 알 수 있다.
이어서, 본 발명을 사용한 비트 맵(A)과 비트 맵(B) 양쪽을 사용하는 듀얼 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다. 비트 할당은 종래의 통신 장치와 마찬가지로 도 21의 레이트 컨버터(47, 48)에서 행한다.
도 10에 비트 할당의 개요를 도시한다. 여기서는, 지연이 억제되도록 하기 위해, 1주기분의 균일 데이터를 1주기 내의 데이터 송신에 적합한 기간(예를 들면, 상술한 FEXT 구간에 상당)인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간(예를 들면, 상술한 NEXT 구간에 상당)인 준데이터 송신 기간에 비트 할당을 행한다. 또, 데이터 송신 기간 내 및 준데이터 송신 기간 중, 송신 데이터가 배분되지 않은 부분에는 더미 비트를 삽입하여 송신한다.
예를 들면, 1주기(2.5ms)분, 즉 10개의 DMT 심볼분(레이트 컨버트 전)의 데이터를 비트 맵(A)(데이터 송신 기간에 다 들어가는 심볼)의 3심볼분+비트 맵(B)(준데이터 송신 기간)의 7심볼분에 들어가는 비트 할당으로 하고, 또, 비트 맵(A)과 비트 맵(B)에서 데이터가 배분되지 않은 부분에 더미 비트를 삽입한다. 또, 비트맵(A)이 4심볼 계속될 경우, 10개의 DMT 심볼분(레이트 컨버트 전)의 데이터를 비트 맵(B)의 6심볼분에 배분한 후 비트 맵(A)의 4심볼에 균일하게 배분하고, 또, 비트 맵(A)과 비트 맵(B)에서 데이터가 배분되지 않은 부분에 더미 비트를 삽입한다. 그 때, 비트 맵(A)에 할당하는 비트수와 비트 맵(B)에 할당하는 비트수와의 차이는 가능한 한 적게 함으로써 지연량은 적어진다. 여기서, 1주기에 비트 맵(A)이 3심볼 있는 경우의 비트 맵(A)을 비트 맵(A3)이라 부른다.
즉, 비트 맵(A) 및 비트 맵(B)의 비트수는 이하의 조건을 만족할 필요가 있다.
·(비트 맵(A3)에 배분되는 데이터의 비트수)×3+
(비트 맵(B)의 비트수)×7≥
(전송 레이트 kbps)×(1주기 2.5ms)
·(비트 맵(A4)에 배분되는 데이터의 비트수)×4+
(비트 맵(B)의 비트수)×6≥
(전송 레이트 kbps)×(1주기 2.5ms)
·지연 시간을 짧게 하기 위해서는, 비트 맵(A)에 배분하는 비트수와 비트 맵(B)에 배분하는 비트수와의 차이는 가능한 한 적게 한다(비트 맵(B)이 최소치일 때, 지연 시간은 최악치가 된다).
이러한 비트 배분에 있어서는, 지연 시간은 이하와 같이 된다(도 11 참조).
·송신 지연 시간(최악치는 심볼 번호(205) 시)
=(전송하는 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호)×
(1심볼 시간)
=(전송하는 비트 총수)/(전송 레이트)-(심볼 번호)×(1심볼 시간)
=(160×20+2+49×3)/64kbps-205×(0.25ms×272/276)
=1.82088ms
한편, 수신 측에서는, 도 6에 도시한 것과 마찬가지로, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 복귀시킨다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않는 경우가 있다(도 12 참조). 이 수신 측에서의 지연 시간은 도 26의 예에서는 심볼 번호(152)일 때 최대가 된다.
·수신 지연 시간(최악치는 심볼 번호(152)일 때)
=(심볼 번호+1)×(1심볼 시간)-(전송하는 비트 총수)/(전송 레이트)
=153×0.25ms×272/276-(15×160+2)/64kbps
=0.16440ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 도중에서 끊기지 않도록 하기 위해 그 만큼을 버퍼 등에 의해 오프셋한다. 이 오프셋치(0.16440ms)와 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.41077ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps일 경우, 송신 지연 시간(1.82088ms)과 수신 지연 시간(0.41077ms)을 합친 2.23165ms가 송수신기 장치 내의 최대 지연 시간이 된다. 이것은 앞서 구한 송신 지연 시간(1.84759ms), 수신 지연 시간(0.41077ms), 송수신기 장치 내의 최대 지연 시간(2.25836ms)과 비교하여, 지연 시간이 억제되어있는 것을 알 수 있다.
이상 설명한 바와 같이, 1주기 내의 데이터 송신에 적합한 기간인 데이터 송신 기간(예를 들면, 상술한 FEXT 구간에 상당) 및 1주기 내의 데이터 송신 기간 이외의 기간인 준데이터 송신 기간(예를 들면, 상술한 NEXT 구간에 상당) 각각의 기간에 있어서, 데이터가 균일하게 되도록 배분함으로써, 레이트 컨버트 후의 1심볼에 축적하는 데이터량을 적게 하여, 송신 지연 시간을 억제할 수 있다.
본 실시예에서는, 트레이닝 기간에 계산한 S/N비에 근거하여 결정되는 ADSL 전송로의 전송 가능 데이터 레이트가 64kbps인 경우에 대해서 설명했지만, 다른 데이터 레이트에 있어서도 마찬가지로 지연 시간을 억제할 수 있다.
또, 상기 설명에 있어서, 기능 구성도를 사용하여 나타낸 기능은 H/W로 실현해도 되고, S/W로 실현해도 된다.
또, 주기 내의 데이터 송신에 적합한 기간인 데이터 송신 기간에 있어서, 데이터가 균일하게 되도록 배분하면 되며, 더미 비트를 시간적으로 심볼 전의 부분에 삽입하는 등, 더미 비트를 삽입하는 위치는 도 8, 도 10에 도시한 것에 한정되지 않는다.
상술한 비트 할당에서는 지연 시간을 억제할 수는 있지만, 쓸데 없는 더미 비트를 보내도록 하고 있기 때문에 전송 효율이 나빠져버린다. 예를 들면, 64kbps의 데이터 레이트에서 종래의 싱글 비트 맵을 사용한 경우, 비트 맵(A)은 44비트이지만, 상술한 바와 같은 비트 할당(이하 저전송 지연 모드라 한다)에서는 비트 맵(A)이 54비트 필요해진다.
예를 들면, 비트 맵(A)의 비트 모두를 유효한 비트로서 전송하기에는 저전송 지연 모드에서는,
54비트×126(HyperFrame 내의 비트 맵(A) 수)/85ms
=80kbps
의 데이터 전송 용량이 ADSL 전송로(13)(도 20)에 필요해진다.
그런데, 이 약 80kbps 중에서 실제 유효한 송신 데이터는 64kbps이기 때문에,
80kbps-64kbps=16kbps
가 ADSL 전송로(13)에 있어서의 전송 로스(LA)가 된다.
한편, 저전송 지연 모드가 아닌 모드(이하 통상 모드라 한다)인 경우의 비트 맵(A)은 44비트이기 때문에,
44비트×126(HyperFrame 내의 비트 맵(A) 수)/85ms
=65kbps
의 데이터 전송 용량이 필요해지며, 전송 로스는
65kbps-64kbps=1kbps
가 되며, 전송 로스량이 상기 저전송 지연 모드보다도 적다.
이렇게 지연이 적은 저전송 지연 모드에서는 더미 비트를 삽입함으로써 전송 로스가 발생해버리지만, 송신 데이터의 종류에 따라서는 지연 시간을 억제하는 것을 그 정도 필요로 하지 않는 데이터도 존재한다.
그래서, 본 발명에서는 지연 시간을 억제하고 싶은 데이터와 지연 시간을 억제하는 것을 그 만큼 필요로 하지 않는 데이터가 혼재하며, 이들을 다중하여 전송할 경우에, 상술한 저전송 지연 모드에서 발생하는 더미 비트 부분에도 통상 모드의 데이터를 할당하여 전송 로스가 발생하지 않도록 효율 좋게 전송하도록 하는 것으로, 이하에 실시예를 설명한다.
ADSL 국 장치로부터 ADSL 단말 장치로 데이터를 송신하는 경우의 송신원이 되는 ADSL 국 장치(도 21)에서는, 멀티플렉스/싱크 컨트롤(41)로부터, 톤 오더링(49)에 이르기까지의 경로가 2개 있으며, 하나는 인터리브(46)가 포함되는 인터리브드 데이터 버퍼(Interleaved Data Buffer) 경로, 다른 한쪽은 인터리브(46)가 포함되지 않는 패스트 데이터 버퍼(Fast Data Buffer) 경로이다. 인터리브를 행하는 인터리브드 데이터 버퍼 경로 쪽이 지연이 많아진다. 또한, 수신 측이 되는 ADSL 단말 장치(도 22)에 있어서도 마찬가지로 2개의 경로가 존재한다. 이러한 구성에 의해 인터리브하는 경로와 인터리브하지 않는 경로를 나누어 사용하는 것을 가능하게 하고 있다.
우선, 데이터를 어떻게 전송할지를 초기화 수순에 의해 결정한다. 이 초기화 수순 시에 송신되는 테이블 예를 도 12에 도시한다. 도 12에 있어서, m12, m13은 Reserved for future use라 표시되어 있지만, 본 발명에서는 도 13에 도시하는 바와 같이 패스트 데이터 버퍼 경로/인터리브드 데이터 버퍼 경로에 있어서, 저전송 지연 모드/통상 모드 중 어느 쪽을 선택할지를 나타내는 그래프로서 이 부분을 사용한다. 이 때의 m12, m13의 의미를 이하에 나타낸다.
m12=0일 때, 패스트 데이터 버퍼 경로는 통상 모드에서 처리
m12=1일 때, 패스트 데이터 버퍼 경로는 저전송 지연 모드에서 처리
m13=0일 때, 인터리브드 데이터 버퍼 경로는 통상 모드에서 처리
m13=1일 때, 인터리브드 데이터 버퍼 경로는 저전송 지연 모드에서 처리
예를 들면, 전송 지연 영향을 가능한 한 적게 하고 싶은 음성계 데이터(제 1 데이터)를 패스트 데이터 버퍼 경로에서 또한 저전송 지연 모드에서 전송하고, 또 지연보다도 데이터 전송 레이트를 중시하는 인터넷 데이터(제 2 데이터)를 인터리브드 데이터 버퍼 경로에서 또한 통상 모드에서 전송하도록 상위 레이어로부터 요구를 받은 경우의 동작에 대해서, 도 14 및 도 15를 사용하여 설명한다. 도 14는 ADSL 국 장치의 송신계 구성을 기능적으로 도시한 기능 구성도이고, 도 15는 ADSL 단말 장치의 수신계 구성을 기능적으로 도시한 기능 구성도이다. 도 14에 있어서, 61은 패스트 데이터 버퍼 경로/인터리브드 데이터 버퍼 경로의 경로 선택 및 저전송 지연 모드/통상 모드의 모드 선택을 제어하는 저전송 지연 모드 제어 수단이다. 도 15에 있어서, 161은 패스트 데이터 버퍼/인터리브드 데이터 버퍼의 경로 선택과 저전송 지연 모드 선택을 제어하는 저전송 지연 모드 제어 수단이며, 162는 초기화 수순 시에 송수신 사이에서 교환되는 테이블이다.
상술한 바와 같이, ADSL 국 장치(15)에 있어서, 음성 데이터를 패스트 데이터 버퍼 경로에서 또한 저전송 지연 모드에서 전송하고, 인터넷 데이터를 인터리브드 데이터 버퍼 경로에서 또한 통상 모드에서 전송하도록 상위 레이어로부터 요구를 받은 경우, 우선, 초기화 수순으로 m12=1, m13=0으로서 도 13에 도시된 바와 같은 테이블을 ADSL 단말 장치(16)에 송신한다. 이 초기화 수순에서 ADSL 단말 장치(16)에서 송신된 테이블의 내용이 테이블(162)(도 15)에 반영된다.
다음에, ADSL 국 장치(15)에 있어서, 저전송 지연 모드 제어 수단(61)(도 14)은 음성 데이터를 패스트 데이터 버퍼 경로에서, 인터넷 데이터를 인터리브드 데이터 버퍼 경로에서 전송하도록 제어한다. 그리고, 음성 데이터를 사이클릭 리던던시 체크(42), 스크램블·포워드 에러 정정(44)을 경유하여 레이트 컨버터(47)에 전송하고, 인터넷 데이터를 사이클릭 리던던시 체크(43), 스크램블·포워드 에러 정정(45), 인터리브(46)를 경유하여 레이트 컨버터(48)에 전송한다.
여기서, 저전송 지연 모드 제어 수단(61)은 음성 데이터를 저전송 지연 모드에서, 인터넷 데이터를 통상 모드에서 처리하도록 레이트 컨버터(47, 48)를 제어하고, 레이트 컨버터(47, 48)는 이 제어에 따라서 각각의 데이터를 처리하여 전송한다. 여기서, 음성 데이터(제 1 데이터)와 인터넷 데이터(제 2 데이터)와의 비트 배분이 정해지고, 그 후, 각각의 데이터가 톤 오더링(49)으로 다중되며, 아날로그 프로세싱·D/A 컨버터(53) 등을 경유하여, ADSL 전송로(13)를 개재시켜 ADSL 단말 장치(16)에 전송된다.
한편, 음성 데이터 및 인터넷 데이터를 받아들인 ADSL 단말 장치(16)에 있어서, 저전송 지연 모드 제어 수단(161)은 초기화 수순 시에 송신된 내용을 반영한 테이블(162)(도 15)을 참조하여, 음성 데이터를 패스트 데이터 버퍼 경로에서, 인터넷 데이터를 인터리브드 데이터 버퍼 경로에서 전송하도록 제어한다. 그리고, 이산 푸리에 변환부(144) 등을 거쳐 경유하여, 음성 데이터를 레이트 컨버터(148)에 전송하고, 인터넷 데이터를 레이트 컨버터(149)에 전송한다.
여기서, 저전송 지연 모드 제어 수단(161)은 m12=1, m13=0이기 때문에, 음성 데이터를 저전송 지연 모드에서, 인터넷 데이터를 통상 모드에서 처리하도록 레이트 컨버터(148, 149)를 제어하여, 레이트 컨버터(148, 149)는 이 제어에 따라서 각각의 데이터를 처리하여 전송한다.
그 후, 음성 데이터에 대해서는 디스크램블·포워드 에러 정정(151), 사이클릭 리던던시 체크(153), 멀티플렉스/싱크 컨트롤(55)을 경유하고, 인터넷 데이터에 대해서는 디인터리브(150), 디스크램블·포워드 에러 정정(152), 사이클릭 리던던시 체크(154), 멀티플렉스/싱크 컨트롤(155)을 경유하여 전송한다.
이상과 같이 하여, 예를 들면, 음성 데이터와 인터넷 데이터를 혼재시켜 통신할 경우에는, 음성 데이터와 인터넷 데이터 각각에 대해서 저전송 지연 모드와 통상 모드를 적당히 선택하여 비트 배분을 행하고, 저전송 지연 모드에서 발생하는 더미 비트 부분에도 통상 모드의 데이터를 배분하도록 하여 전송하면, 음성은 전송 지연이 적은 통신 방법, 인터넷 데이터는 통상의 통신 방법에 의한 전송을 행할 수 있고, 또한, 전송 로스를 발생시키지 않고 전송할 수 있게 되어, 저전송 지연 모드에서 발생하는 전송 로스의 단점을 해소할 수 있다.
예를 들면, ISDN 전화(음성 데이터 64kbps) 상당 1대와, 인터넷 액세스 1대(인터넷 데이터 512kbps)의 동시 사용 환경이라는 일반 가정을 상정하여, 본 발명에 근거하여, 음성 데이터 64kbps를 저전송 지연 모드에서, 인터넷 데이터 512kbps를 통상 모드에서 싱글 비트 맵을 사용하여 전송할 경우, 즉, 음성 데이터는 1주기분의 데이터 송신 기간에 1주기분 모두를 할당하며, 인터넷 데이터는 소정의주기분(1개의 하이퍼 프레임에 대응하는 분)을 1개의 하이퍼 프레임의 데이터 송신 기간에 있어서 더미 비트 부분을 포함하는 음성 데이터가 할당되지 않은 부분에 모아지도록 할당하여 전송하는 예에 대해서 설명한다(도 16 참조). 동작에 대해서는, 상술한 바와 동일하다.
트레이닝 기간에 계산한 S/N비에 근거하여 결정된 FEXT 구간에 취하는 최대 비트수가 480비트, NEXT 구간에 취하는 최대 비트수가 0비트로, 음성계 데이터 64kbps(예를 들면, ISDN 전화 1대)를 패스트 데이터 버퍼 경로에서 또한 저전송 지연 모드에서 전송하고, 인터넷 데이터 512kbps(예를 들면, 인터넷 액세스 1대)를 인터리브드 데이터 버퍼 경로에서 또한 통상 모드에서 전송할 경우의 계산예를 이하에 나타낸다.
(레이트 컨버트 전의 음성 데이터의 1심볼당 비트수)
=(전송 레이트)×(전송 시간)/(모든 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Synmbol) 제외함))
=64kbps×85ms/340
=16비트
10심볼분의 패스트 데이터 버퍼 경로를 사용하는 음성 데이터를 FEXT 구간의 심볼(비트 맵(A))로 전송할 수 있는 비트 배분을 행한다. 여기서, 1주기에 비트 맵(A)이 3개 있을 경우의 비트 맵(A)을 비트 맵(A3)이라 부른다. 또, 1주기에 비트 맵(A)이 4개 있을 경우의 비트 맵을 비트 맵(A4)이라 부른다.
·1주기에 비트 맵(A)이 3심볼 있을 경우
(10심볼분의 음성 데이터)
=16비트×10심볼
=160비트
(비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수)
=(10심볼분의 음성 데이터)/3심볼
=160/3
=53.33
따라서, 비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수는 54비트로 한다.
(각 주기 내의 3번째 비트 맵(A3)의 더미 비트)
=(비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수)×(3심볼분)-
(1DMT 심볼의 비트수)×(10개의 DMT 심볼)
=54×3-16×10
=2비트
(비트 맵(A4)에서 전송해야 할 음성 데이터의 비트수)
=(10심볼분의 음성 데이터)/4심볼
=160/4
=40
따라서, 비트 맵(A4)에서 전송해야 할 음성 데이터의 비트수는 40비트로 한다. 그리고, 인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 비트맵(A)의 미사용 부분에 할당한다.
(1하이퍼 프레임 중 비트 맵(A)의 미사용 부분)
=(1하이퍼 프레임 중 비트 맵(A3)의 미사용 부분)+
(1하이퍼 프레임 중 비트 맵(A4)의 미사용 부분)
=(((FEXT 구간에 취하는 최대 비트수)-(비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수))×(1하이퍼 프레임 중 비트 맵(A3) 수)
+(각 주기 내의 3번째 비트 맵(A3)의 더미 비트)
×(1하이퍼 프레임 중 더미 비트가 있는 심볼수))+
((FEXT 구간에 취하는 최대 비트수)-
(비트 맵(A4)에서 전송해야 할 음성 데이터의 비트수))
×(1하이퍼 프레임 중 비트 맵(A4) 수)
=((480-54)×30+2×10)+(384-40)×96
=45824비트
한편, 인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 전송하는 데 필요한 비트수는 이하와 같이 된다.
(인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 전송하는 데 필요한 비트수)
=(전송 레이트)×(전송 시간)
=512×85
=43520비트
따라서, 인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 비트 맵(A)의 미사용 부분에 할당하여 전송할 수 있다.
이어서, 지연 시간을 억제하고 싶은 데이터와 지연 시간을 그만큼 억제할 필요가 없는 데이터가 혼재하고 있을 경우에, 듀얼 비트 맵을 사용하여, 상술한 저전송 지연 모드와 통상 모드를 조합시켜 전송 로스를 발생하지 않고 효율 좋게 전송하는 예에 대해서 설명한다(도 17 참조). 동작에 대해서는 상술한 바와 동일하다.
트레이닝 기간에 계산한 S/N비에 근거하여 결정된 FEXT 구간에 취하는 최대 비트수가 384비트, NEXT 구간에 취하는 최대 비트수가 8비트로, 음성계 데이터 64kbps(예를 들면, ISDN 전화 1대)를 패스트 데이터 버퍼 경로에서 또한 저전송 지연 모드에서 전송하여, 인터넷 데이터 512kbps(예를 들면, 인터넷 액세스 1대)를 인터리브드 데이터 버퍼 경로에서 또한 통상 모드에서 전송할 경우의 계산예를 이하에 나타낸다.
(레이트 컨버트 전의 음성 데이터의 1심볼당 비트수)
=(전송 레이트)×(전송 시간)/(모든 심볼수(ISS(Inverse Synch Symbol),
SS(Synch Symbol) 제외함))
=64kbps×85ms/340
=16비트
10심볼분의 패스트 데이터 버퍼 경로를 사용하는 음성 데이터를 FEXT 구간의 심볼(비트 맵(A)) 및 NEXT 구간의 심볼(비트 맵(B))로 전송할 수 있는 비트 배분을 행한다. 여기서, 1주기에 비트 맵(A)이 3개 있을 경우의 비트 맵(A)을 비트맵(A3)이라 부른다. 또, 1주기에 비트 맵(A)이 4개 있을 경우의 비트 맵을 비트 맵(A4)이라 부른다.
·1주기에 비트 맵(A)이 3심볼 있는 경우
(10심볼분의 음성 데이터)
=16비트×10심볼
=160비트
(7심볼분의 비트 맵(B)에서 전송할 수 있는 음성 데이터의 비트수)
=(NEXT 구간에서 취하는 최대 비트수(N))×7심볼
=8비트×7심볼
=56비트
(비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수)
=((10심볼분의 음성 데이터)
-(NEXT 구간 7심볼분으로 전송할 수 있는 음성 데이터의 비트수))/3심볼
=(160-56)/3
=34.66
따라서, 비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수는 35비트로 한다. 이로써 1주기분의 패스트 데이터 버퍼 경로를 사용하는 음성계 데이터를 1주기분의 FEXT 구간 및 NEXT 구간에서 전송할 수 있기 때문에, 지연을 억제할 수 있다. 또, 비트 맵(A)에 배분하는 비트수와 비트 맵(B)에 배분하는 비트수와의 차이가 작아지도록 배분하고 있기 때문에 지연을 억제할 수 있다.
·1주기에 비트 맵(A)이 4심볼 있는 경우
(10심볼분의 음성 데이터)
=16비트×10심볼
=160비트
(6심볼분의 비트 맵(B)에서 전송할 수 있는 음성 데이터의 비트수)
=(NEXT 구간에서 취하는 최대 비트수(N))×6심볼
=8비트×6심볼
=48비트
(비트 맵(A)에서 전송해야 할 음성 데이터의 비트수)
=((10심볼분의 음성 데이터)
-(NEXT 구간 6심볼분으로 전송할 수 있는 음성 데이터의 비트수))/4심볼
=(160-48)/4
=28
따라서, FEXT 구간의 심볼 즉 비트 맵(A4)에서 전송해야 할 음성 데이터의 비트수는 28비트로 한다. 이로써 1주기분의 패스트 데이터 버퍼 경로를 사용하는 음성계 데이터를 1주기분의 FEXT 구간 및 NEXT 구간에서 전송할 수 있기 때문에, 지연을 억제할 수 있다. 또, 비트 맵(A)에 배분하는 비트수와 비트 맵(B)에 배분하는 비트수와의 차이가 작아지도록 배분하고 있기 때문에, 지연을 억제할 수 있다.
그리고, 패스트 데이터 버퍼 경로를 사용하는 음성계 데이터에 비트 맵(B)을모두 할당하고 있기 때문에, 인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 비트 맵(A)의 미사용 부분에 할당한다.
(1하이퍼 프레임 중 비트 맵(A)의 미사용 부분)
=(1하이퍼 프레임 중 비트 맵(A3)의 미사용 부분)
+(1하이퍼 프레임 중 비트 맵(A4)의 미사용 부분)
=((FEXT 구간에 취하는 최대 비트수)-
(비트 맵(A3)에서 전송해야 할 음성 데이터의 비트수))
×(1하이퍼 프레임 중 비트 맵(A3) 수)
+((FEXT 구간에 취하는 최대 비트수)
-(비트 맵(A4)에서 전송해야 할 음성 데이터의 비트수))
×(1하이퍼 프레임 중 비트 맵(A4) 수)
=(384-35)×30+(384-28)×96
=44646비트
한편, 인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 전송하는 데 필요한 비트수는 이하와 같이 된다.
(인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 전송하는 데 필요한 비트수)
=(전송 레이트)×(전송 시간)
=512×85
=43520비트
따라서, 인터리브드 데이터 버퍼 경로를 사용하는 인터넷 데이터를 비트 맵(A)의 미사용 부분에 할당하여 전송할 수 있다.
이상과 같이 하여, 예를 들면, 음성 데이터와 인터넷 데이터를 혼재시켜 통신할 경우에는, 음성 데이터와 인터넷 데이터 각각에 대해서 저전송 지연 모드와 통상 모드를 적당히 선택하여 비트 배분을 행하며, 그 비트 배분에 근거하여 다중하여 전송하면, 음성은 전송 지연이 적은 통신 방법, 인터넷 데이터는 통상의 통신 방법에 의한 전송을 행할 수 있고, 또한, 전송 로스를 발생시키지 않고 전송할 수 있게 되어, 저전송 지연 모드에서 발생하는 전송 로스의 단점을 해소할 수 있다. 또한, 네트워크의 백 본으로서 STM(Synchronous Transfer Mode) 인터페이스를 가진 경우, ADSL 단말 장치-ADSL 국 장치-STM 네트워크-ADSL 국 장치-ADSL 단말 장치와 데이터가 전송된다.
STM 네트워크를 개재시킨 ADSL 국 장치 사이에서는, 도 18에 도시한 바와 같이 10개의 슬롯 구성으로 시계열적으로 데이터가 흐르도록 한다. 저전송 지연 모드 제어 수단(61)(도 14), 161(도 15)은 이렇게 데이터를 송수신하는 제어를 행하는 기능, 그 중 음성 데이터와 인터넷 데이터가 격납되어 있는 슬롯이 사전에 알 수 있도록 타이밍의 동기와 그 위치를 검출하는 기능을 가지며, 더욱이 그 결과로부터 데이터의 경로 선택과, 그 경로가 저전송 지연 모드나 통상 모드를 제어하는 기능을 갖고 있으며, 초기화 수순에 의해 작성된 테이블 혹은 상위 레이어로부터의 지시에 따라서 데이터 전송을 제어한다.
또, 저전송 지연 모드에서 발생하는 더미 비트 부분에 통상 모드 데이터를할당함으로써, 사용 가능해진 부분을 사용하여 다른 데이터를 전송하도록 해도 된다.
또, 본 실시예에서는 통상 모드의 데이터에 대해서 비트 맵(A3)에서도 비트 맵(A4)에서도 동일한 비트 배분으로 하고 있지만, 비트 맵(A)에서 사용하는 최대 비트수가 비트 맵(A3) 및 비트 맵(A4)에서 동등해지도록 비트 배분을 바꾸어 전송하도록 해도 된다. 이로써, 트레이닝 기간에 계산한 S/N비에 근거하여 결정된 FEXT 구간에 취하는 최대 비트수가 적은 경우에도 대응 가능해진다.
또, 주기 내의 데이터 송신에 적합한 기간인 데이터 송신 기간에 있어서, 데이터가 균일하게 되도록 배분하면 되며, 더미 비트를 시간적으로 심볼 전 부분에 삽입하는 등, 더미 비트를 삽입하는 위치는 도 16, 도 17에 도시한 것에 한정되지 않는다.
또, 본 실시예에서는, 저전송 지연 모드/통상 모드 중 어느 쪽을 선택할지의 그래프로서 초기화 수순의 테이블의 m12, m13을 사용하고 있지만, 다른 부분을 사용해도 동일한 효과를 얻을 수 있다. 또, 데이터 자체에 플래그를 붙이는 등, 다른 방법으로 선택할 수 있도록 해도 동일한 효과를 얻을 수 있다.
또, 본 실시예에서는 저전송 지연 모드/통상 모드 중 어느 모드를 선택할지라는 요구를 상위 레이어로부터 받은 경우에 대해서 기술했지만, 음성 데이터나 화상 데이터 등의 데이터 종류에 따라서 자동적으로 선택하도록 해도 동일한 효과를 얻을 수 있다.
또, 본 실시예에서는 ISDN 전화(64kbps) 상당 1대와, 인터넷 액세스1대(512kbps)의 동시 사용 환경을 상정했지만, 다른 애플리케이션이나 다른 전송 레이트를 사용해도 동일한 효과를 얻을 수 있다.
또, 상기 설명에서는 음성 데이터를 패스트 데이터 버퍼 경로에서 전송하여 저전송 지연 모드에서 처리하고, 인터넷 데이터를 인터리브드 데이터 버퍼 경로에서 전송하여 통상 모드에서 처리하는 예를 도시했지만, 데이터 종류에 대한 경로 선택, 처리 모드 선택은 이에 한정되지 않는다.
또, 상기 설명에 있어서 기능 구성도를 사용하여 도시한 기능은 H/W로 실현해도 되고, S/W로 실현해도 된다.
이상 설명한 바와 같이, 전송로에 따라서 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에 있어서 데이터가 균일하게 되도록 비트 할당을 행하여 송신함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라서 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에 있어서 데이터가 균일하게 되도록 비트 할당을 행하여 송신함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라서 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에 있어서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간에 있어서의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 데이터가 균일하게 되도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
또, 전송로에 따라 1주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정함과 동시에, 제 1 및 제 2 데이터를 다중하여 통신하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 1주기분의 상기 제 1 데이터를 송신할 수 있도록, 또한, 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간 각각의 기간에서 상기 제 1 데이터가 균일하게 되도록 비트 할당을 행함과 동시에, 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 있어서의 상기 제 1 데이터가 할당되지 않은 부분에 소정 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하여 송신된 데이터를 수신하고, 이 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 1 데이터에 근거하여 1주기분의 제 1 모든 데이터를 재생하여, 상기 수신한 데이터 중 소정 주기분의 상기 데이터 송신 기간 및 상기 준데이터 송신 기간에 할당된 상기 제 2 데이터에 근거하여 소정 주기분의 제 2 모든 데이터를 재생함으로써, 전송 로스를 억제함과 동시에 전송 지연을 억제할 수 있다.
이상과 같이, 본 발명에 관련되는 통신 장치 및 통신 방법은 전화선을 개재시켜 다수의 데이터 통신 장치 사이에서, 예를 들면, 디스크리트 멀티톤 변복조 방식에 의해 데이터 통신을 행하도록 한 통신 방식에 적합하다.

Claims (18)

  1. 소정 주기로 발생하는 간섭 노이즈에 기초하여 상기 소정 주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간을 설정하는 통신 장치에 있어서,
    상기 소정 주기 내에 송신되어야 할 데이터를, 상기 소정 주기 1주기 내에서의 상기 데이터 송신 기간에 송신할 수 있도록, 상기 소정 주기 1 주기 내에서의 상기 데이터 송신 기간에서 각 심볼의 데이터의 비트수를 대략 균일하게 비트 할당하는 레이트 컨버터를 구비한 것을 특징으로 하는 통신 장치.
  2. 소정 주기로 발생하는 간섭 노이즈에 기초하여 상기 소정 주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준데이터 송신 기간을 설정하는 통신 장치에 있어서,
    상기 소정 주기 내에 송신되어야 할 데이터를, 상기 소정 주기 1 주기에서의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 송신할 수 있도록, 상기 소정 주기 1 주기 내에서의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간 각각의 기간에서 각 심볼의 데이터의 비트수를 대략 균일하게 비트 할당하는 레이트 컨버터를 구비한 것을 특징으로 하는 통신 장치.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 소정 주기로 발생하는 간섭 노이즈에 기초하여 상기 소정 주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간을 설정하는 통신 방법에 있어서,
    상기 소정 주기 내에 송신되어야 할 데이터를, 상기 소정 주기 1 주기 내에서의 상기 데이터 송신 기간에 송신할 수 있도록, 또한 상기 소정 주기 1 주기 내에서의 상기 데이터 송신 기간에서 각 심볼의 데이터의 비트수가 대략 균일하게 되도록 비트 할당을 행하여 송신하는 단계를 포함하는, 통신 방법.
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 소정 주기로 발생하는 간섭 노이즈에 기초하여 상기 소정 주기 내에 데이터 송신에 적합한 기간인 데이터 송신 기간을 설정함과 함께, 지연 시간을 억제하여 통신하는 것이 요구되는 제 1 데이터 및 이 제 1 데이터 이외의 데이터인 제 2 데이터를 통신하는 통신 장치에 있어서,
    상기 소정 주기 내에 송신되어야 할 데이터를, 상기 소정 주기 1 주기 내에서의 상기 데이터 송신 기간에 송신할 수 있도록, 상기 소정 주기 1 주기 내에서의 상기 데이터 송신 기간에서 각 심볼에서의 상기 제 1 데이터의 비트수를 대략 균일하게 비트 할당함과 함께, 임의의 주기분의 상기 데이터 송신 기간에서의 상기 제 1 데이터가 할당되지 않은 부분에, 임의의 주기분의 상기 제 2 데이터를 송신할 수 있도록 비트 할당을 행하는 레이트 컨버터와, 비트 할당된 데이터를 송신하는 송신부를 구비한, 통신 장치.
  18. 제 1 항에 있어서,
    상기 데이터 송신 기간에서, 할당된 심볼 수가 서로 다른 제 1 비트맵과 제 2 비트맵이 있는 경우에,
    상기 레이트 컨버터는 상기 소정 주기 내에서 송신되어야 할 데이터 비트 총수를, 상기 제 1 비트맵과 상기 제 2 비트맵에서 대략 균일하게 할당하는 것을 특징으로 하는 통신 장치.
KR10-2000-7007221A 1998-10-29 1999-05-19 통신 장치 및 방법 KR100384089B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP30858698A JP3191783B2 (ja) 1998-10-29 1998-10-29 通信装置および通信方法
JP98-308586 1998-10-29

Publications (2)

Publication Number Publication Date
KR20010033698A KR20010033698A (ko) 2001-04-25
KR100384089B1 true KR100384089B1 (ko) 2003-05-14

Family

ID=17982825

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-7007221A KR100384089B1 (ko) 1998-10-29 1999-05-19 통신 장치 및 방법

Country Status (9)

Country Link
US (2) US7457309B1 (ko)
EP (1) EP1050988A4 (ko)
JP (1) JP3191783B2 (ko)
KR (1) KR100384089B1 (ko)
CN (1) CN1287728A (ko)
AU (1) AU744613B2 (ko)
CA (1) CA2309208A1 (ko)
TW (1) TW429703B (ko)
WO (1) WO2000027061A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2424805B (en) * 2005-03-30 2007-02-28 Toshiba Res Europ Ltd Efficient channel tracking in packet based OFDM systems
JP2015080172A (ja) * 2013-10-18 2015-04-23 ソニー株式会社 受信装置及び受信方法、コンピューター・プログラム、並びに外部機器
US9716508B1 (en) * 2016-03-28 2017-07-25 Analog Devices Global Dummy signal generation for reducing data dependent noise in digital-to-analog converters
US10855435B2 (en) * 2017-01-18 2020-12-01 Sony Interactive Entertainment Inc. Communication apparatus, generated data size controlling method, and program
EP3593457A1 (en) * 2017-03-10 2020-01-15 Intel Corporation Partial echo cancellation duplexing
US11745858B2 (en) 2021-03-03 2023-09-05 Textron Innovations Inc. Managing force equalization via force-fight cycle detection
US11628928B2 (en) * 2021-03-03 2023-04-18 Textron Innovations Inc. Force equalization with non-responsive sensor detection

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5519731A (en) * 1994-04-14 1996-05-21 Amati Communications Corporation ADSL compatible discrete multi-tone apparatus for mitigation of T1 noise
US5596604A (en) * 1993-08-17 1997-01-21 Amati Communications Corporation Multicarrier modulation transmission system with variable delay
WO1997035399A2 (en) * 1996-03-16 1997-09-25 Northern Telecom Limited Time division duplexed multicarrier transmission
US5737337A (en) * 1996-09-30 1998-04-07 Motorola, Inc. Method and apparatus for interleaving data in an asymmetric digital subscriber line (ADSL) transmitter

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5781540A (en) * 1995-06-30 1998-07-14 Hughes Electronics Device and method for communicating in a mobile satellite system
US5742527A (en) * 1996-03-15 1998-04-21 Motorola, Inc. Flexible asymmetrical digital subscriber line (ADSL) receiver, central office using same, and method therefor
US5781728A (en) * 1996-03-15 1998-07-14 Motorola Inc. Flexible asymmetrical digital subscriber line ADSL transmitter, remote terminal using same, and method therefor
EP0806873A3 (en) 1996-05-08 1998-11-18 Matsushita Electric Industrial Co., Ltd. Multiplex transmission method and system, and audio jitter absorbing method used therein
JPH10215296A (ja) * 1997-01-31 1998-08-11 Fujitsu Ltd Adslモデムを備えたデジタル伝送システム
US6009122A (en) * 1997-05-12 1999-12-28 Amati Communciations Corporation Method and apparatus for superframe bit allocation
US5991311A (en) * 1997-10-25 1999-11-23 Centillium Technology Time-multiplexed transmission on digital-subscriber lines synchronized to existing TCM-ISDN for reduced cross-talk
US6480475B1 (en) 1998-03-06 2002-11-12 Texas Instruments Incorporated Method and system for accomodating a wide range of user data rates in a multicarrier data transmission system
JP3319422B2 (ja) * 1998-05-08 2002-09-03 日本電気株式会社 マルチキャリア伝送システム、マルチキャリア伝送方法
JP3191785B2 (ja) 1998-07-31 2001-07-23 三菱電機株式会社 通信装置および通信方法
JP3097677B2 (ja) * 1998-10-08 2000-10-10 三菱電機株式会社 通信装置および通信方法
WO2000035133A1 (en) * 1998-12-08 2000-06-15 Globespan Inc. Alternative configurations for an adsl system operating in a time duplex noise environment

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5596604A (en) * 1993-08-17 1997-01-21 Amati Communications Corporation Multicarrier modulation transmission system with variable delay
US5519731A (en) * 1994-04-14 1996-05-21 Amati Communications Corporation ADSL compatible discrete multi-tone apparatus for mitigation of T1 noise
US5673290A (en) * 1994-04-14 1997-09-30 Amati Communications Corporation ADSL compatible discrete multi-tone apparatus
WO1997035399A2 (en) * 1996-03-16 1997-09-25 Northern Telecom Limited Time division duplexed multicarrier transmission
US5737337A (en) * 1996-09-30 1998-04-07 Motorola, Inc. Method and apparatus for interleaving data in an asymmetric digital subscriber line (ADSL) transmitter

Also Published As

Publication number Publication date
US7457309B1 (en) 2008-11-25
US20070195828A1 (en) 2007-08-23
CA2309208A1 (en) 2000-05-11
WO2000027061A1 (fr) 2000-05-11
US7801170B2 (en) 2010-09-21
EP1050988A1 (en) 2000-11-08
AU744613B2 (en) 2002-02-28
JP2000138729A (ja) 2000-05-16
CN1287728A (zh) 2001-03-14
EP1050988A4 (en) 2006-08-16
JP3191783B2 (ja) 2001-07-23
AU3732699A (en) 2000-05-22
KR20010033698A (ko) 2001-04-25
TW429703B (en) 2001-04-11

Similar Documents

Publication Publication Date Title
US7688866B2 (en) Communication system and communication method
KR100338174B1 (ko) 통신 장치 및 방법
US7801170B2 (en) Bit assignment in a communication system and communication method
JP4103701B2 (ja) 通信装置および通信方法
JP4135331B2 (ja) 通信装置および通信方法
JP4081990B2 (ja) 通信装置および通信方法
JP3465665B2 (ja) 通信装置および通信方法
JP2000101675A (ja) 通信装置および通信方法
JP2000307677A (ja) 通信装置および通信方法
JP2001036494A (ja) 通信システムおよび通信装置および通信方法
AU5007701A (en) Communication system and communication method
JP2000261406A (ja) 通信装置および通信方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110421

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee