KR100356752B1 - 액정구동회로 및 액정표시 시스템 - Google Patents

액정구동회로 및 액정표시 시스템 Download PDF

Info

Publication number
KR100356752B1
KR100356752B1 KR10-1998-0023055A KR19980023055A KR100356752B1 KR 100356752 B1 KR100356752 B1 KR 100356752B1 KR 19980023055 A KR19980023055 A KR 19980023055A KR 100356752 B1 KR100356752 B1 KR 100356752B1
Authority
KR
South Korea
Prior art keywords
circuit
signal
output
clock
shift register
Prior art date
Application number
KR10-1998-0023055A
Other languages
English (en)
Other versions
KR19990007127A (ko
Inventor
준지 이토
Original Assignee
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 도시바 filed Critical 가부시끼가이샤 도시바
Publication of KR19990007127A publication Critical patent/KR19990007127A/ko
Application granted granted Critical
Publication of KR100356752B1 publication Critical patent/KR100356752B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3692Details of drivers for data electrodes suitable for passive matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

종래에는, 전원투입시에 있어서 내부 신호의 값이 불확정이기 때문에 액정패널이 점등하여 쓸데없이 전력을 소비하고 있었다.
본 발명은, 입력신호(IN)와 클록(CLK)을 입력받아 신호(IN)를 시프트하는 시프트 레지스터부(111), 시프트된 신호(Q1)와 프레임신호(FR)를 입력받아 신호(SEL1 ~SEL4)를 출력하는 출력선택회로(112), 신호(SEL1~SEL4)와 전압(V1~V4)을 입력받아 어느 하나의 전압을 출력하는 출력버퍼(113), 최종단으로부터 연속한 4블록의 시프트 레지스터부로부터 출력된 신호(Q157~Q160)를 받아 모두 소정 레벨에 있을 때는 이상동작이라고 판단하여 신호(S1, /S1)를 출력하는 선택제어회로(21), 이 신호가 출력되면 시프트 레지스터부(111)에 일정 신호를 입력하여 인버터열로 하는 클록제어회로(12)를 구비하고, 전원투입시에는 비표시상태로 해서 소비전력을 저감시킨다.

Description

액정구동회로 및 액정표시 시스템
본 발명은, 액정구동용의 전압을 출력하는 액정구동회로 및 동 회로를 포함하는 액정표시 시스템에 관한 것이다.
액정패널을 구동하기 위한 4종류의 전압(V1~V4) 중 어느 하나를 선택하여 출력하는 종래의 장치로서, 도 8에 나타낸 바와 같은 것이 있었다. 이 장치는, 입력신호(IN)를 시프트하는 시프트 레지스터부(111)와, 액정패널로 출력해야 할 전압을결정하는 출력선택회로(112)와, 출력선택회로(112)에 의해 결정된 전압을 출력하는 출력버퍼(113)를 포함한 예컨대 160개의 블록(BL1~BL160)을 갖추고 있다.
시프트 레지스터부(111)는, 클록(CLK)을 입력받아 반전된 클록(/CLK)을 출력하는 인버터(IN51)와 클록(CLK, /CLK)을 받아 동작상태가 절체되는 클록제어 인버터(clocked inverter; CIN51~CIN54) 및 인버터(IN52, IN53)로 이루어진 시프트레지스터를 갖추고 있다. 클록(CLK)에 따라 클록제어 인버터(CIN51)가 동작상태로 되면 입력신호(IN)가 반전되어 출력되고, 다음에 클록제어 인버터(CIN51)가 비동작상태로 되면 클록제어 인버터(CIN53)가 동작상태로 되어 인버터(IN52)의 출력상태가 유지되며, 이 출력이 클록제어 인버터(CIN52)에 의해 반전되고, 더욱이 인버터 (IN53)에 의해 반전된다. 클록제어 인버터(CIN52)가 비동작상태로 되면, 클록제어 인버터(CIN54)가 동작상태로 되어 인버터(IN53)의 출력이 유지된다. 이 인버터 (IN53)의 출력은 시프트 레지스터부(111)의 출력신호(Q1)로서 출력선택회로(112)에 인가된다.
출력선택회로(112)는, 시프트 레지스터부(111)의 출력신호(Q1)와 1프레임마다 레벨이 반전하는 프레임신호(FR)를 받는다. 2입력 NAND회로(NA61~NA64)는 프레임신호(FR) 또는 인버터(IN71)에 의해 반전된 신호(/FR) 중 어느 한쪽과, 시프트 레지스터부(111)의 출력 또는 인버터(IN72)에 의해 반전된 반전신호 중 어느 한쪽을 받아, 각각의 출력을 스위칭제어신호(SEL1~SEL4)로서 출력버퍼(113)에 인가한다.
출력버퍼(113)는, 4종류의 전압(V1~V4)과 출력선택회로(112)로부터 출력된스위칭제어신호(SEL1~SEL4)를 받아, 신호(SEL1~SEL4)에 기초하여 도시되어 있지 않은 액정패널에 인가해야 할 어느 하나의 전압을 선택하여 출력한다. 스위칭제어신호(SEL1~SEL4)와 인버터(IN61~IN64)에 의해 각각 반전된 신호(/SEL1~/SEL4)는 P채널형 MOS트랜지스터와 N채널형 MOS트랜지스터의 조합으로 이루어진 스위칭소자 (SW61~SW64)에 인가되고, 이로써 어느 하나가 온(ON)된다. 이에 따라, 4개의 전압 (V1~V4) 중 선택된 하나의 전압이 출력전압(OUT1)으로서 출력된다.
다른 블록(BL2~BL160)에 있어서도 마찬가지로, 시프트 레지스터부(111)에 있어서 신호(Q2~Q160)가 생성되어 출력선택회로(112)에 인가되고, 출력선택회로(112)로부터 스위칭제어신호(SEL1~SEL4)가 출력되어 출력버퍼(113)로부터 선택된 하나의 전압이 출력된다. 여기에서, 각 블록(BL1~BL160)에서의 시프트 레지스터부(111)의 신호(Q1~Q160)는 후단으로 감에 따라 시프트된 것으로 되어 있다.
전압(V1~V4)은 도 9에 나타낸 바와 같은 전원회로를 이용하여 발생시켰다. 소정의 전원전압(VDD) 및 접지전압(Vss)이 직류-직류변환회로(101)에 입력되어, 전압(VGG)이 발생된다. 이 전압(VGG)이 저항(102) 및 가변저항(108), PNP형 바이폴라트랜지스터(113)를 포함하는 에미터 플로워회로에 입력되어, 전압(VEE)이 출력된다. 그리고, 전압(VGG)과 전압(VEE)의 전위차가 5개의 고정저항(103~107)에 의해 저항분할되고, 4조의 연산증폭회로(109~112), 저항(114~117), 용량(118~121)에 의해 각각 안정화된 전압(V1~V4)이 출력된다.
그러나, 종래의 액정구동회로에는 다음과 같은 문제가 있었다. 도 8에 나타낸 회로에 있어서, 전원이 투입되어 전원전압이 안정화된 후, IN단자로부터 데이터가 입력되고 클록(CLK)단자로부터 클록(CLK)이 입력되어 시프트 레지스터부(111)가 동작해 데이터가 시프트되어 가서, 모든 블록의 시프트 레지스터부의 출력신호 (Q1~Q160)의 값이 확정된다. 전원이 투입되고 나서 신호(Q1~Q160)의 값이 확정되기까지에는 시간이 걸리고, 그 동안은 값이 확정되지 않기 때문에, 최종적으로 전압(V1~V4) 중 어느 하나를 주사전극에 인가받는 액정패널이 점등하는가 어떤가는 불분명하다.
가령, 전원투입시에 액정패널이 점등하면, 이 사이에 쓸데없이 전력을 소비하게 된다. 더욱이, 이 경우에는 도 9의 전원회로에 있어서 전류패스가 생기기 때문에, 전원전압이 본래의 레벨에 도달할 때까지의 상승시간이 길어진다. 이와 같이, 종래의 액정구동회로에는 소비전력의 증대, 액정패널의 표시응답속도의 저하라는 문제가 있었다.
본 발명은 상기 사정을 감안하여 이루어진 것으로, 전원투입시의 소비전력의 증대를 방지하여 액정패널의 표시응답속도를 향상시키는 것이 가능한 액정구동회로 및 동 회로를 포함하는 액정표시 시스템을 제공하는 것을 목적으로 한다.
도 1은 본 발명의 제1실시형태에 따른 액정구동회로의 구성을 나타낸 회로도이고,
도 2는 동 액정구동회로에서의 각 신호의 파형을 나타낸 타임차트,
도 3은 본 발명의 제2실시형태에 따른 액정구동회로의 구성을 나타낸 회로도,
도 4는 동 액정구동회로에서의 각 신호의 파형을 나타낸 타임차트,
도 5는 본 발명의 1실시형태에 따른 액정표시 시스템의 구성을 나타낸 블록도,
도 6은 동 액정표시 시스템에서의 화소전압 발생회로의 구성을 나타낸 블록도,
도 7은 동 액정표시 시스템에서의 공통전압 발생회로의 구성을 나타낸 블록도,
도 8은 종래의 액정구동회로의 구성을 나타낸 회로도,
도 9는 동 액정구동회로에 공급하는 전압(V1~V4)을 생성하는 전원회로의 구성을 나타낸 회로도이다.
<도면의 주요부분에 대한 부호의 설명>
12, 303, 313 --- 클록제어회로, 21, 22, 301, 311 --- 선택제어회로,
111, 304, 314 --- 시프트 레지스터부,
112, 306, 315 --- 출력선택회로,
113, 307, 316 --- 4치 출력버퍼,
201 --- LCD패널,
202 --- 공통전압 발생회로(공통 드라이버),
203 --- 화소전압 발생회로(세그먼트 드라이버),
305 --- 출력래치회로, CIN51~CIN54 --- 클록제어 인버터,
IN2~IN5, IN52, IN53, IN61~IN64, IN71, IN72 --- 인버터,
NA1, NA2, NA61~NA64 --- NAND회로,
NR1 --- NOR회로, SW61~SW64 --- 스위칭소자,
SEL1~SEL4 --- 스위칭제어신호, OUT1~OUT160 --- 출력전압.
본 발명의 액정패널을 구동하는 액정구동회로는, 입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 시프트 레지스터부와, 상기 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 출력선택회로와, 상기 스위칭제어신호와 적어도 표시전압또는 비표시전압을 입력받아 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 출력버퍼와, 상기 시프트 레지스터부로부터 출력된 신호를 받아 이 신호가 통상동작모드 이외에도 표시전압의 값을 갖는 경우에는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와, 상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 갖춘 것을 특징으로 하고 있다.
여기에서, 상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 신호 중 소정의 복수의 신호가, 상기 액정패널을 표시시키는 표시전압이 상기 출력버퍼로부터 출력되는 값을 갖는 경우에 이상동작이라고 판단하여 상기 선택제어신호를 생성하는 것이어도 좋다.
또, 본 발명의 액정구동회로는, 상기 시프트 레지스터부, 출력선택회로, 출력버퍼회로와 마찬가지의 구성을 갖는 블록을 n개 갖추고, 더욱이 상기 제1~제n의시프트 레지스터부 중 적어도 어느 하나의 시프트 레지스터부로부터 출력된 신호를 받아 이 신호가 통상동작모드 이외에도 표시전압의 값을 갖는 경우에는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와, 상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 제1시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 갖춘다.
여기에서, 상기 선택제어회로는, 제m(m은 1이상, n-1이하의 정수)~제n의 시프트 레지스터부로부터 출력된 신호를 받아 이 신호가 전부 각각 대응하는 블록내의 상기 제m~제n의 출력버퍼로부터 상기 액정패널을 표시시키는 표시전압을 출력시키는 값을 갖는 경우에 이상구동이라고 판단하여 상기 선택신호를 생성하는 것이어도 좋다.
상기 시프트 레지스터부는, 제1클록에 기초하여 동작상태가 절체되고 입력신호를 입력받는 제1클록제어 인버터와, 상기 제1클록제어 인버터의 출력을 받는 제1인버터와, 제2클록에 기초하여 동작상태가 절체되고 상기 제1인버터의 출력을 받는 제2클록제어 인버터와, 상기 제2클록제어 인버터의 출력을 받는 제2인버터와, 상기 제1클록에 기초하여 동작상태가 절체되고 상기 제1인버터의 출력단자에 입력측이 접속되며 상기 제1인버터의 입력단자에 출력측이 접속된 제3클록제어 인버터와, 상기 제2클록에 기초하여 동작상태가 절체되고 상기 제2인버터의 출력단자에 입력측이 접속되며 상기 제2인버터의 입력단자에 출력측이 접속된 제4클록제어 인버터를 갖추고, 상기 제2인버터로부터 제1신호를 출력하는 것이고,
상기 출력선택회로는, 프레임신호가 반전된 반전 프레임신호와 상기 제1신호를 입력받는 제1NAND회로와, 상기 프레임신호와 상기 제1신호를 입력받는 제2NAND회로와, 상기 반전 프레임신호와 상기 제1신호가 반전된 반전 제1신호를 입력받는 제3NAND회로와, 상기 프레임신호와 상기 반전 제1신호를 입력받는 제4NAND회로를 갖춘 것이며,
상기 출력버퍼는, 상기 제1NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제1전압을 출력하는 제1스위칭소자와, 상기 제2NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제2전압을 출력하는 제2스위칭소자와, 상기 제3NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제3전압을 출력하는 제3스위칭소자와, 상기 제4NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제4전압을 출력하는 제4스위칭소자를 갖추고, 상기 제1, 제2, 제3 및 제4NAND회로의 출력에 기초하여 상기 제1, 제2, 제3 및 제4전압 중 어느 하나를 선택하여 출력하는 것이어도 좋다.
또, 본 발명의 액정구동회로는, 입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 제1시프트 레지스터부와, 상기 제1시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제1출력선택회로와, 상기 제1출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제1출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제1출력버퍼를 갖춘 제1블록과, 상기 제1블록의 상기 제1시프트 레지스터부로부터 출력된 신호와 상기 클록을 입력받아 상기 클록에 기초하여 상기 제1시프트 레지스터부로부터 출력된 신호를 시프트한 신호를 출력하는 제2시프트 레지스터부와, 상기 제2시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제2출력선택회로와, 상기 제2출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제2출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제2출력버퍼를 갖춘 제2블록과, 제n-1(n은 3이상의 정수)의블록의 상기 제n-1의 시프트 레지스터부로부터 출력된 신호와 상기 클록을 입력받아 상기 클록에 기초하여 상기 제n-1의 시프트 레지스터부로부터 출력된 신호를 시프트한 신호를 출력하는 제n의 시프트 레지스터부와, 상기 제n의 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제n의 출력선택회로와, 상기 제n의 출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제n의 출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제n의 출력버퍼를 갖춘 제n의 블록을 구비하고 있고, 더욱이 상기 제1~제n의 시프트 레지스터부 중 소정의 복수의 시프트 레지스터부로부터 출력된 신호가 모두 상기 복수의 시프트 레지스터부와 동일한 블록내의 각 출력버퍼로부터 상기 액정패널로 표시전압을 출력시키는 값인 경우에, 상기 복수의 시프트 레지스터부로부터의 출력신호를, 상기 각 출력버퍼로부터 상기 액정패널로 비표시전압을 출력시키는 값으로 내부변환시키는 제어회로를 구비한 것을 특징으로 한다.
여기에서, 상기 복수의 시프트 레지스터부는 제m~제n의 시프트 레지스터부라도 좋다.
상기 제어회로는, 상기 제1~제n의 시프트 레지스터부의 전체에 대해 상기 제1~제n의 모든 출력버퍼로부터 상기 액정패널로 비표시전압이 출력되는 값의 신호를 출력시키는 것이어도 좋다.
본 발명의 액정표시 시스템은, 매트릭스모양으로 배치된 화소마다 화소전극이 설치되고, 액정을 끼워 넣도록 상기 화소전극에 대향하여 공통전극이 설치되며,상기 화소전극에 화소전압이 공급되고, 상기 공통전극에 공통전압이 공급되어 동작하는 액정패널과, 적어도 표시전압 또는 비표시전압을 입력받아 그 입력전압중 어느 하나를 선택하여 상기 공통전압으로서 상기 액정패널에 공급하는 공통전압 발생회로와, 적어도 표시전압 또는 비표시전압을 입력받아 그 입력전압중 어느 하나를 선택하여 상기 화소전압으로서 상기 액정패널에 공급하는 화소전압 발생회로를 구비하고, 상기 공통전압 발생회로와 상기 화소전압 발생회로 중 적어도 어느 한쪽은, 상기 액정구동회로 중 어느 하나와 동일한 구성을 갖추고, 상기 전압 중 어느 하나를 선택하여 상기 공통전압 또는/및 상기 화소전압으로서 출력하는 것을 특징으로 하고 있다.
(발명의 실시형태)
이하, 본 발명의 1실시형태에 대해 도면을 참조하여 설명한다.
도 1에 제1실시형태에 따른 액정구동회로의 구성을 나타낸다. 본 실시형태에서는, 도 8에 나타낸 회로에, 제어회로로서 클록제어회로(12) 및 선택제어회로 (21)를 부가한 구성으로 되어 있다. 또, 전원이 투입되어 전원전압이 안정화된 후의 통상동작에서의 클록(CLK), 입력신호(IN), 출력전압(OUT1~OUT160)의 파형은 도 2의 타임차트에 나타낸 바와 같다.
선택제어회로(21)는 NAND회로(NA2) 및 인버터(IN5)를 갖추고 있다. NAND회로(NA2)는, 최종단의 4개의 블록(BL157~BL160)에 포함되는 시프트 레지스터부(111)로부터 각각 출력된 신호(Q157~Q160)를 입력받아 선택제어신호(S1)를 출력한다. 인버터(IN5)는 이 신호(S1)를 받아 반전하여 반전 선택제어신호(/S1)를 출력한다.
클록제어회로(12)는 인버터(IN2~IN4), NOR회로(NR1), NAND회로(NA1)를 갖추고, 반전 선택제어신호(/S1)와 클록(CLK)을 입력받아 신호(F1~F4)를 출력한다. NOR회로(NR1)는, 반전 선택제어신호(/S1)와 클록(CLK)을 입력받아 신호(F2)를 출력한다. NAND회로(NA1)는, 클록(CLK)과 인버터(IN2)에 의해 반전된 선택제어신호 (S1)를 입력받아 신호(F3)를 출력한다. 더욱이, 인버터(IN3)는 신호(F2)를 반전한 신호(F1)를 출력하고, 인버터(IN4)는 신호(F3)를 반전한 신호(F4)를 출력한다. 그외 도 8에 나타낸 요소와 동일한 것에는 동일한 번호를 붙이고, 설명을 생략한다.
이와 같은 구성을 갖춘 본 실시형태의 동작에 대해 설명한다. 본 실시형태에서는, 도 2에 나타낸 바와 같이, 클록(CLK)의 1주기분 하이레벨로 되는 입력신호 (IN)가 입력된다.
블록(BL1~BL160) 중 최종단 4개의 블록(BL157~BL160) 각각의 시프트 레지스터부(111)로부터의 출력신호(Q157~Q160)가 선택제어회로(21)에 입력된다. 출력신호(Q157~Q160)가 NAND회로(NA2)에 입력되어 모든 신호(Q157~Q160)가 하이레벨일 때는, 선택제어회로(21)로부터는 하이레벨의 반전 선택제어신호(/S1)가 출력된다.
이 하이레벨의 반전 선택제어신호(/S1)가 클록제어회로(12)에 입력되면, 클록(CLK)의 입력에 관계없이 NOR회로(NR1)부터는 로우레벨의 신호(F2)가 출력되고, NAND회로(NA1)로부터는 하이레벨의 신호(F3)가 출력된다. 더욱이, 신호(F2)가 인버터(IN3)에 의해 반전되어 하이레벨의 신호(F1)가 출력되고, 신호(F3)가 인버터 (IN4)에 의해 반전되어 로우레벨의 신호(F4)가 출력된다.
이들 신호(F1~F4)와 입력신호(IN)가 시프트 레지스터부(111)에 입력되면, 클록제어 인버터(CIN51~CIN54) 중 클록제어 인버터(CIN51) 및 클록제어 인버터 (CIN52)만이 온되어, 인버터(IN52) 및 인버터(IN53)와 더불어 4단의 인버터열로서 동작한다. 여기에서, 입력신호(IN)의 레벨은 전원상승시에는 데이터가 들어오고 있지 않으므로 로우레벨이다. 그 결과, 모든 블록(BL1~BL160)의 시프트 레지스터부(111)로부터는 로우레벨의 신호(Q1~Q160)가 출력된다.
전 시프트 레지스터부(111)의 출력신호(Q1~Q160)가 로우레벨로 되면, 각각의 블록(BL1~BL160)에서의 논리회로로서의 출력선택회로(112)에 있어서, 로우레벨의 프레임신호(FR)가 입력되었을 때는 NAND회로(NA63)로부터만 로우레벨의 신호가 출력되고, 하이레벨의 프레임신호(FR)가 입력되었을 때는 NAND회로(NA64)로부터만 로우레벨의 신호가 출력된다. 따라서, 로우레벨의 프레임신호(FR)가 입력되었을 때는 인버터(IN63)에 의해 반전된 하이레벨의 스위칭제어신호(SEL3)가 출력되고, 하이레벨의 프레임신호(FR)가 입력된 경우에는 인버터(IN64)로부터 하이레벨의 제어신호(SEL4)가 출력된다.
제어신호(SEL3) 또는 제어신호(SEL4)가 하이레벨일 때는, 스위칭회로(113)에 있어서 전압(V2) 또는 전압(V1)이 선택되어 출력전압(OUT1~OUT160)으로서 출력된다. 이 전압(V2) 또는 전압(V1)은 비표시전압이기 때문에, 액정패널은 비표시상태로 된다.
다음에, 블록(BL157~BL160)내의 시프트 레지스터부(111)의 출력(Q157~Q160) 중 적어도 어느 하나가 로우레벨로 되면, 선택제어회로(21)로부터는 로우레벨의 반전 선택제어신호(/S1)가 출력된다. 이 경우는, 클록제어회로(12)로부터는 클록(CLK)과 동일한 위상을 갖는 신호(F1) 및 신호(F4)와, 반전 신호(F2) 및 반전 신호 (F3)가 출력된다. 시프트 레지스터부(111)에는, 전원투입으로부터 시간이 경과하여 데이터의 내용을 갖는 입력신호(IN)와 신호(F1~F4)가 입력되고, 통상대로 클록 (CLK)에 따라 입력신호(IN)가 순차적으로 전송되어 가서 신호(Q1~Q160)로서 출력된다. 그 결과, 각 블록(BL1~BL160)내의 출력버퍼(113)로부터는 입력신호(IN)에 따라 전압(V1~V4) 중 어느 하나가 선택되어 출력전압(OUT1~OUT160)으로서 출력된다.
이와 같이 본 실시형태에 의하면, 최종단 4개의 블록(BL157~BL160)의 출력신호(Q157~Q160)가 전부 하이레벨인 경우에는, 전 출력전압(OUT1~OUT160)은 비표시전압(V1) 또는 비표시전압(V2)이 출력되고, 이 사이에 액정패널은 비표시상태로 된다. 종래는 상술한 바와 같이, 전원이 투입되어 전원전압이 안정화될 때까지의 사이에, 시프트 레지스터부의 출력신호(Q)가 액정패널을 표시시키는 전압(V3) 또는 전압(V4)을 출력시키는 값을 취하면, 액정패널이 점등하여 소비전력의 증대 및 전류패스의 형성에 의한 출력전압(Q1~Q160)의 상승속도의 저하라는 문제가 있었다.
이에 대해, 본 실시형태에 있어서는 연속한 4비트의 신호(Q157~Q160)가 전부 하이레벨인 경우에는, 전원투입후로부터 전원전압이 안정화되기까지의 동작에 의해 발생된 것이면서 전류경로를 발생시키는 경우라고 판단하고, 이와 같은 경우는 강제적으로 모든 출력전압(OUT1~OUT160)을 비표시전압(V1) 또는 비표시전압(V2)으로 함으로써, 액정패널을 비표시상태로 할 수 있다. 이에 따라, 소비전력을 저감시킴과 더불어, 쓸데없는 전류경로의 형성을 방지하여 액정표시용의 출력전압 (OUT1~OUT160)의 상승속도를 향상시킬 수 있다. 더욱이, 본 실시형태에서는 이와같은 제어를 장치 외부로부터 제어신호를 인가하는 일없이 행할 수 있기 때문에, 장치의 구성이 간단하여 기존의 액정구동회로에 클록제어회로(12) 및 선택제어회로 (21)를 부가함으로써 실현이 가능하다.
또한 여기에서는, 최종단 4개의 블록(BL157~BL160)의 시프트 레지스터부 (111)의 출력신호(Q157~Q160)를 이용하고 있다. 이것은, 전원전압이 안정화되어 통상 동작으로 이행한 후에 있어서, 클록(CLK)이 2주기분에 걸쳐 하이레벨이 연속하는 경우가 있다. 그래서, 본래의 동작에 지장을 주지 않도록, 4비트분의 신호가 전부 하이레벨인 경우에는 전원투입후의 전원전압이 안정화되어 있지 않은 기간이라고 간주하는 것으로 하고 있는 것이다. 또, 블록(BL1~BL160) 중 최종단의 4개의 신호(Q157~Q160)를 이용하는 것으로 한 것은, 모든 블록(BL1~BL160)으로부터의 출력전압(OUT1~OUT160)이 안정화되기까지의 사이에 모든 전원전압이 본래의 레벨에 도달하여 통상 동작으로 이행했다고는 할 수 없으므로, 시프트에 가장 시간이 걸리는 최종단의 블록(BL157~BL160)의 시프트 레지스터부(Q157~Q160)의 값을 조사할 필요가 있기 때문이다.
본 발명의 제2실시형태에 따른 액정구동회로는, 도 3에 나타낸 바와 같은 구성을 갖추고 있다. 상기 제1실시형태에서는, 클록(CLK)의 1주기분 하이레벨로 되는 입력신호(IN)가 입력되고, 최종단 4비트분의 블록(BL157~BL160)의 시프트 레지스터부(111)의 출력신호(Q157~Q160)가 전부 하이레벨인 경우에 전 출력전압 (OUT1~OUT160)이 비표시전압(V1) 또는 비표시전압(V2)으로 되도록 구성하고 있다.
이에 대해 제2실시형태는, 도 4에 나타낸 바와 같이 클록(CLK)의 3주기분 하이레벨로 되는 입력신호(IN)가 입력되고, 최종단 4비트분의 블록(BL157~BL160) 중 최전단의 블록(BL157)과 최종단의 블록(BL160)의 시프트 레지스터부(111)의 출력신호(Q157) 및 출력신호(Q160)가 동시에 하이레벨인 경우에, 전 출력전압 (OUT1~OUT160)이 비표시전압(V1) 또는 비표시전압(V2)으로 되도록 구성하고 있는 점에서 상위하다. 구체적으로는, 선택제어회로(22)의 NAND회로(NA3)에 신호(Q157) 및 신호(Q160)가 입력되도록 하고 있다. 그외 제1실시형태와 동일한 구성요소에는 동일한 번호를 붙이고, 설명을 생략한다.
본 실시형태에서는, 전원전압이 안정한 통상 동작에 있어서 도 4에 나타낸 바와 같이 입력신호(IN)는 클록 3주기분 하이레벨이 연속되므로, 이 경우의 동작에 지장을 주지 않도록 할 필요가 있다. 통상 동작에서는, 예컨대 기간(T3)과 같이 출력전압(OUT1) 및 출력전압(OUT3)이 하이레벨(표시전압 V3)로 되는 일이 있지만, 출력전압(OUT157)과 출력전압(OUT160)이 동시에 하이레벨로 되는 일은 없다. 그래서, 이와 같은 사태가 발생했을 때는, 전원전압이 안정화되어 있지 않은 기간에서의 이상동작이라고 간주하여 전 출력전압(OUT1~OUT160)을 비표시전압(V1) 또는 비표시전압(V2)으로 하여, 소비전력의 저감 및 출력전압(OUT1~OUT160)의 상승시간의 단축화를 도모하고 있다.
다음에, 본 발명의 1실시형태에 따른 액정표시 시스템에 대해 설명한다.
본 발명의 1실시형태에 따른 액정표시 시스템의 구성을 도 5에 나타낸다. 본 시스템은, LCD(Liquid Crystal Device)패널(201)과, 공통전압 발생회로(공통 (COMMON) 드라이버; 202)와 화소전압 발생회로(세그먼트(SEGMENT) 드라이버; 203)를 갖추고 있다.
LCD패널(201)은 통상적으로 이용되고 있는 것과 마찬가지의 것으로, j×k(j, k는 정수)개의 화소마다 설치된 화소전극과 공통전극의 사이에 액정이 끼워져 있고, 공통전극에 공통전압(COM1~COMj; 여기서, j는 1이상의 정수)이 인가되며, 화소전극에 화소전압(SEG1~SEGk)이 인가되어 표시동작을 행한다.
화소전압 발생회로(203)는, 도 6에 나타낸 바와 같은 구성을 갖추고 있다. 이 회로구성은, 기본적으로는 상술한 본 발명의 1실시형태에 따른 액정구동회로와 마찬가지이다. 여기에서는, 화소전압 발생회로(203)는 k개의 블록을 갖추고 있다.
선택제어회로(301)는, 시프트 레지스터부(304)로부터의 출력 중, 상술한 바와 같이 예컨대 최종단으로부터 4개의 블록의 출력을 받아, 전부가 하이레벨로 있을 때, 예컨대 로우레벨의 선택제어신호(S1) 또는 하이레벨의 반전 선택제어신호 (/S1)를 출력한다.
클록제어회로(303)는, 클록(CLK)과 선택제어회로(301)로부터의 출력을 받아 로우레벨의 신호(S1) 또는 하이레벨의 신호(/S1)를 받았을 때는 시프트 레지스터부 (304)가 인버터열로서 동작하도록 신호(F1~F4)를 출력한다.
시프트 레지스터부(304)는, 입력신호(DIN)와 신호(F1~F4)를 입력받아 신호 (Q1)와, 더욱이 시프트 레지스터 최종단의 출력신호(Dout)를 출력한다. 다만, 화소전압 발생회로(203)에 있어서는 신호(Q1)는 통상 출력래치회로(305)에 인가된다. 출력래치회로(305)는, 예컨대 시프트 레지스터 구성을 갖춘 것으로, 래치클록(LP)의 타이밍에 따라 신호(Q1)를 일단 래치한 후 출력한다.
출력선택회로(306)는, 프레임신호(FR)와 신호(Q1)를 받아 스위칭제어신호 (SEL1~SEL4)를 출력한다. 4치(値) 출력버퍼(307)는, 4종류의 전압(V0, V2, V3, V5)과 신호(SEL1~SEL4)를 받아 어느 하나의 전압을 화소전압(SEGout)으로서 출력한다. 여기에서는, 전압(V2) 및 전압(V3)이 비표시전압, 전압(V0) 및 전압(V5)이 표시전압이다. 상술한 바와 같이, 클록제어회로(303)로부터 시프트 레지스터부(304)를 인버터열로서 동작시키도록 신호(F1~F4)가 출력되었을 때는, 4치 출력버퍼(307)는 액정패널을 비동작상태로 하도록 출력을 행한다.
공통전압 발생회로(202)는 도 7에 나타낸 바와 같은 구성을 갖추고 있다. 이 회로구성은 상술한 본 발명의 1실시형태에 따른 액정구동회로와 동일하고, 공통전압 발생회로(202)는 j개의 블록을 갖추고 있다.
선택제어회로(311)는, 시프트 레지스터부(314)로부터의 출력 중, 상술한 바와 같이 예컨대 최종단으로부터 4개의 블록의 출력을 받아, 전부가 하이레벨로 있을 때, 예컨대 로우레벨의 선택제어신호(S1) 또는 하이레벨의 반전 선택제어신호 (/S1)를 출력한다.
클록제어회로(313)는, 클록(CLK)과 선택제어회로(311)로부터의 출력을 받아 로우레벨의 신호(S1) 또는 하이레벨의 신호(/S1)를 받았을 때는, 시프트 레지스터 (314)가 인버터열로서 동작하도록 신호(F1~F4)를 출력한다.
시프트 레지스터부(314)는, 입력신호(DI)와 신호(F1~F4)가 입력되어 신호 (Q1)와 더욱이 시프트 레지스터 최종단의 출력신호(DO)를 출력한다.
출력선택회로(315)는 프레임신호(FR)와 신호(Q1)를 받아 스위칭제어신호(SEL1~SEL4)를 출력한다. 4치 출력버퍼(316)는 4종류의 전압(V0, V1, V4, V5)과 신호(SEL1~SEL4)를 받아 어느 하나의 전압을 화소전압(COMout)으로서 출력한다. 상술한 바와 같이, 클록제어회로(313)로부터 시프트 레지스터부(314)를 인버터열로서 동작시키도록 신호(F1~F4)가 출력되었을 때는, 4치 출력버퍼(316)는 액정패널을 비동작상태로 하도록 출력을 행한다. 여기에서는, 전압(V1) 및 전압(V4)은 비표시전압, 전압(V0) 및 전압(V5)은 표시전압이고, 도 7에서의 각 전압(V0, V1, V4, V5)은 도 2 중의 전압(V3, V1, V2, V4)에 상당한다.
여기에서, 화소전압 발생회로(203)는 출력래치회로(305)를 갖추고, 공통전압 발생회로(202)는 출력래치회로를 갖추고 있지 않지만, 필요에 따라 회로(202) 및 회로(203) 모두 출력래치회로를 갖추고 있어도 좋고, 또 모두 출력래치회로를 갖추지 않은 것이어도 좋다.
상술한 실시형태는 모두 일례일 뿐이고, 본 발명을 한정하는 것은 아니다. 예컨대, 도 1 또는 도 2에 나타낸 선택제어회로(21), 클록제어회로(12)의 구성은 일례이고, 소정의 시프트 레지스터부의 출력신호가 하이레벨인 경우에 오동작이라고 판단하여 전 출력(OUT)이 비표시전압으로 되도록 제어하는 것이면 좋다.
이상 설명한 바와 같이 본 발명의 액정구동회로는, 시프트 레지스터부의 출력신호가 통상 동작에서는 일어나지 않는 값의 조합인 경우에는, 전원이 투입되어 전원전압이 안정되기 전의 사이에 이상동작이라고 판단하여 모든 액정표시용 전압을 비표시전압으로 함으로써 액정패널을 비표시상태로 하기 때문에, 소비전력을 저감하고, 또 쓸데없는 전류경로의 형성을 막아 액정표시용 전압의 상승을 고속화하는 것이 가능하다.

Claims (19)

  1. 액정패널을 구동하는 액정구동회로에 있어서,
    입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 시프트 레지스터부와,
    상기 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 출력선택회로와,
    상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 출력버퍼와,
    상기 시프트 레지스터부로부터 출력된 신호를 받아 이 신호가 통상동작모드 이외에서 표시전압의 값을 가질 때는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와,
    상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 구비하고,
    상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 신호 중 소정의 복수의 신호가, 상기 액정패널을 표시시키는 표시전압이 상기 출력버퍼로부터 출력되는 값을 갖는 경우에 이상동작이라고 판단하여 상기 선택제어신호를 생성하는 것을 특징으로 하는 액정구동회로.
  2. 액정패널을 구동하는 액정구동회로에 있어서,
    입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 제1시프트 레지스터부와,
    상기 제1시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제1출력선택회로와,
    상기 제1출력선택회로로부터 출력된 상기 스위칭 제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제1출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제1출력버퍼를 갖춘 제1블록과,
    상기 제1블록의 상기 제1시프트 레지스터부로부터 출력된 신호와 상기 클록을 입력받아 상기 클록에 기초하여 상기 제1시프트 레지스터부로부터 출력된 신호를 시프트한 신호를 출력하는 제2시프트 레지스터부와,
    상기 제2시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제2출력선택회로와,
    상기 제2출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제2출력선택회로로부터 출력된 상기 스위칭제어 신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제2출력버퍼를 갖춘 제2블록과,
    제n-1(n은 3이상의 정수)의 블록의 상기 제n-1의 시프트 레지스터부로부터출력된 신호와 상기 클록을 입력받아 상기 클록에 기초하여 상기 제n-1의 시프트 레지스터부로부터 출력된 신호를 시프트한 신호를 출력하는 제n의 시프트 레지스터부와,
    상기 제n의 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제n의 출력선택회로와,
    상기 제n의 출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제n의 출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제n의 출력버퍼를 갖춘 제n의 블록과,
    상기 제1~제n의 시프트 레지스터부 중 적어도 어느 하나의 시프트 레지스터부로부터 출력된 신호를 받아 이 신호가 통상동작모드 이외에서 표시전압의 값을 가질 때는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와,
    상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 제1시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 구비한 것을 특징으로 하는 액정구동회로.
  3. 제2항에 있어서, 상기 선택제어회로는, 제m(m은 1이상, n-1이하의 정수)~제n의 시프트 레지스터부로부터 출력된 신호를 받아 이 신호가 전부 대응하는 블록내의 상기 제m~제n의 출력버퍼로부터 상기 액정패널을 표시시키는 표시전압을 출력시키는 값을 갖는 경우에, 이상동작이라고 판단하여 상기 선택제어신호를 생성하는것을 특징으로 하는 액정구동회로.
  4. 제1클록에 기초하여 동작상태가 절체되고 입력신호를 입력받는 제1클록제어 인버터와, 상기 제1클록제어 인버터의 출력을 받는 제1인버터와, 제2클록에 기초하여 동작상태가 절체되고, 상기 제1인버터의 출력을 받는 제2클록제어 인버터와, 상기 제2클록제어 인버터의 출력을 받는 제2인버터와, 상기 제1클록에 기초하여 동작상태가 절체되고 상기 제1인버터의 출력단자에 입력측이 접속되며 상기 제1인버터의 입력단자에 출력측이 접속된 제3클록제어 인버터와, 상기 제2클록에 기초하여 동작상태가 절체되고 상기 제2인버터의 출력단자에 입력측이 접속되며 상기 제2인버터의 입력단자에 출력측이 접속된 제4클록제어 인버터를 갖추고, 상기 제2인버터로부터 제1신호를 출력하는 시프트 레지스터부와,
    프레임신호가 반전된 반전 프레임신호와 상기 제1신호를 입력받는 제1NAND회로와, 상기 프레임신호와 상기 제1신호를 입력받는 제2NAND회로와, 상기 반전 프레임신호와 상기 제1신호가 반전된 반전 제1신호를 입력받는 제3NAND회로와, 상기 프레임신호와 상기 반전 제1신호를 입력받는 제4NAND회로를 갖춘 출력선택회로와,
    상기 제1NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제1전압을 출력하는 제1스위칭소자와, 상기 제2NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제2전압을 출력하는 제2스위칭소자와, 상기 제3NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에 제3전압을 출력하는 제3스위칭소자와, 상기 제4NAND회로의 출력에 기초하여 개폐상태가 절체되어 닫힌 경우에제4전압을 출력하는 제4스위칭소자를 갖추고, 상기 제1, 제2, 제3 및 제4NAND회로의 출력에 기초하여 상기 제1, 제2, 제3 및 제4전압 중 어느 하나를 선택하여 출력하는 출력버퍼와,
    상기 시프트 레지스터부로부터 출력된 제1신호를 입력받아, 이 제1신호가 통상동작모드 이외에서 표시전압의 값을 가질 때는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와,
    상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 구비한 것을 특징으로 하는 액정표시회로.
  5. 액정패널을 구동하는 액정구동회로에 있어서,
    입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 제1시프트 레지스터부와,
    상기 제1시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제1출력선택회로와,
    상기 제1출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제1출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제1출력버퍼를 갖춘 제1블록과,
    상기 제1블록의 상기 제1시프트 레지스터부로부터 출력된 신호와 상기 클록을 입력받아 상기 클록에 기초하여 상기 제1시프트 레지스터부로부터 출력된 신호를 시프트한 신호를 출력하는 제2시프트 레지스터부와,
    상기 제2시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제2출력선택회로와,
    상기 제2출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제2출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제2출력버퍼를 갖춘 제2블록과,
    제n-1(n은 3이상의 정수)의 블록의 상기 제n-1의 시프트 레지스터부로부터 출력된 신호와 상기 클록을 입력받아, 상기 클록에 기초하여 상기 제n-1의 시프트 레지스터부로부터 출력된 신호를 시프트한 신호를 출력하는 제n의 시프트 레지스터부와,
    상기 제n의 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭제어신호를 출력하는 제n의 출력선택회로와,
    상기 제n의 출력선택회로로부터 출력된 상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 제n의 출력선택회로로부터 출력된 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 제n의 출력버퍼를 갖춘 제n의 블록을 구비하고,
    상기 제1~제n의 시프트 레지스터부 중 소정의 복수의 시프트 레지스터부로부터 출력된 신호가 모두 상기 복수의 시프트 레지스터부와 동일한 블록내의 각 출력버퍼로부터 상기 액정패널로 표시전압을 출력시키는 값인 경우에, 상기 복수의 시프트 레지스터부로부터의 출력신호를 상기 각 출력버퍼로부터 상기 액정패널로 비표시전압을 출력시키는 값으로 내부변환시키도록 제어하는 제어회로를 구비한 것을 특징으로 하는 액정표시회로.
  6. 제5항에 있어서, 상기 복수의 시프트 레지스터부는 제m(m은 1이상, n-1이하의 정수)~제n의 시프트 레지스터부인 것을 특징으로 하는 액정표시회로.
  7. 제5항에 있어서, 상기 제어회로는, 상기 제1~제n의 시프트 레지스터부의 전부에 대해, 상기 제1~제n의 모든 출력버퍼로부터 상기 액정패널로 비표시전압이 출력되는 값의 신호를 출력시키도록 제어하는 것을 특징으로 하는 액정표시회로.
  8. 매트릭스모양으로 배치된 화소마다 화소전극이 설치되고, 액정을 끼워 넣도록 상기 화소전극에 대향하여 공통전극이 설치되며, 상기 화소전극에 화소전압이 공급되고, 상기 공통전극에 공통전압이 공급되어 동작하는 액정패널과,
    적어도 표시전압 또는 비표시전압을 입력받아 그 입력전압중 어느 하나를 선택하여 상기 공통전압으로서 상기 액정패널에 공급하는 공통전압 발생회로와,
    적어도 표시전압 또는 비표시전압을 입력받아 그 입력전압중 어느 하나를 선택하여 상기 화소전압으로서 상기 액정패널에 공급하는 화소전압 발생회로를 구비하고,
    상기 공통전압 발생회로는, 입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 시프트 레지스터부와,
    상기 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭 제어신호를 출력하는 출력선택회로와,
    상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 출력버퍼와,
    상기 시프트 레지스터로부터 출력된 신호를 받아 그 신호가 통상동작모드 이외에서 표시전압의 값을 가질 때는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와,
    상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 포함하고 있으며,
    상기 클록제어회로는 상기 일정 신호를 출력하고, 상기 클록제어회로에 상기 신호를 입력하며, 상기 액정패널을 비표시시키는 전압이 상기 공통전압 발생회로로부터 출력되는 것을 특징으로 하는 액정표시 시스템.
  9. 제1항에 있어서, 상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 소정의 복수의 신호롤 입력받아 그 입력신호 전부가 상기 액정패널을 표시시키는 값을 가질 때 상기 선택제어신호를 출력하는 AND회로나 NAND회로를 포함하고 있는 것을 특징으로 하는 액정구동회로.
  10. 제9항에 있어서, 상기 클록제어회로는 상기 선택제어회로로부터 출력된 상기 선택제어신호와 상기 클록을 입력받는 OR회로나 NOR회로와, 상기 선택제어신호의 논리레벨을 반전한 신호와 상기 클록을 입력받는 AND회로나 NAND회로를 포함하고 있고, 상기 OR회로나 NOR회로 및 상기 AND회로나 NAND회로가 상기 선텍제어회로로부터 상기 선택재어신호를 입력받으변, 상기 OR회로나 NOR회로 및 상기 AND회로나 NAND회로는 일정 신호를 상기 시프트 레지스터부로 출력하는 것을 특징으로 하는 액정구동회로.
  11. 제2항에 있어서, 상기 선택제어회로는, 상기 제m∼제n의 시프트 레지스터부로부터 출력된 신호를 입력받아 그 입력신호 전부가 상기 액정패널을 표시시키는 값을 가질 때 상기 선택제어신호를 출력하는 AND회로나 NAND회로를 포함하고 있는 것을 특징으로 하는 액정구동회로.
  12. 제11항에 있어서, 상기 클록제어회로는 상기 선택제어회로로부터 출력된 상기 선택제어신호와 상기 클록을 입력받는 OR회로나 NOR회로와, 상기 선택제어신호의 논리레벨을 반전한 신호와 상기 클록을 입력받는 AND회로나 NAND회로를 포함하고 있고, 상기 OR회로나 NOR회로 및 상기 AND회로나 NAND회로가 상기 선택제어회로로부터 상기 선택제어신호를 입력받으면, 상기 OR회로나 NOR회로 및 상기 AND회로나 NAND회로는 일정 신호를 상기 시프트 레지스터부로 출력하는 것을 특징으로 하는 액정구동회로.
  13. 제4항에 있어서, 상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 소정의 복수의 제1신호가 상기 출력버퍼로부터 상기 액정패널을 표시시키는 표시전압을 출력시키는 값을 갖는 경우에, 이상동작이라고 판단하여 상기 선택제어신호를 생성하는 것을 특징으로 하는 액정표시회로.
  14. 제13항에 있어서, 상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 소정의 복수의 제1신호를 입력받아 그 입력된 제1신호 전부가 상기 액정패널을 표시시키는 값을 가질 때 상기 선택제어신호를 출력하는 AND회로나 NAND회로를 포함하고 있는 것을 특징으로 하는 액정표시회로.
  15. 제14항에 있어서, 상기 클록제어회로는, 상기 선택제어회로로부터 출력된 상기 선택제어신호와 상기 클록을 입력받는 OR회로나 NOR회로와, 상기 선택제어신호의 극성을 반전한 신호와 상기 클록을 입력받는 AND회로나 NAND회로를 포함하고있고, 상기 OR회로나 NOR회로 및 상기 AND회로나 NAND회로가 상기 선택제어회로로부터 상기 선택제어신호를 입력받으면, 상기 OR회로나 NOR회로 및 상기 AND회로나 NAND회로는 일정 신호를 상기 시프트 레지스터부로 출력하는 것을 특징으로 하는 액정표시회로.
  16. 제8항에 있어서, 상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 소정의 복수의 신호가, 상기 액정패널을 표시시키는 표시전압이 상기 출력버퍼로부터 출력되는 값을 갖는 경우에 이상동작이라고 판단하여 상기 선택제어신호를생성하는 것을 특징으로 하는 액정표시 시스템.
  17. 매트릭스모양으로 배치된 화소마다 화소전극이 설치되고, 액정을 끼워 넣도록 상기 화소전극에 대향하여 공통전극이 설치되며, 상기 화소전극에 화소전압이 공급되고, 상기 공통전극에 공통전압이 공급되어 동작하는 액정패널과,
    적어도 표시전압 또는 비표시전압을 입력받아 그 입력전압중 어느 하나를 선택하여 상기 공통전압으로서 상기 액정패널에 공급하는 공통전압 발생회로와,
    적어도 표시전압 또는 비표시전압을 입력받아 그 입력전압중 어느 하나를 선택하여 상기 화소전압으로서 상기 액정패널에 공급하는 화소전압 발생회로를 구비하고,
    상기 공통전압 발생회로는, 입력신호와 클록을 입력받아 상기 클록에 기초하여 상기 입력신호를 시프트한 신호를 출력하는 시프트 레지스터부와,
    상기 시프트 레지스터부로부터 출력된 신호와 프레임신호를 입력받아 스위칭 제어신호를 출력하는 출력선택회로와,
    상기 스위칭제어신호와 적어도 표시전압 또는 비표시전압을 입력받아 상기 스위칭제어신호에 기초하여 그 입력전압중 어느 하나를 선택하여 출력하는 출력버퍼와,
    상기 시프트 레지스터부로부터 출력된 신호를 받아 그 신호가 통상동작모드 이외에서 표시전압의 값을 가질 때는 이상동작이라고 판단하여 선택제어신호를 생성하는 선택제어회로와,
    상기 선택제어회로로부터 상기 선택제어신호가 생성되면, 상기 시프트 레지스터부에 상기 클록 대신에 상기 선택제어신호에 기초한 신호를 입력하여 인버터열로서 동작시키는 클록제어회로를 포함하고 있으며,
    상기 클록제어회로는 상기 일정 신호를 출력하고, 상기 클록제어회로에 상기신호를 입력하며, 상기 액정패널을 비표시시키는 전압이 상기 화소전압 발생회로로부터 출력되는 것을 특징으로 하는 액정표시 시스템.
  18. 제17항에 있어서, 상기 선택제어회로는, 상기 시프트 레지스터부로부터 출력된 소정의 복수의 신호가, 상기 액정패널을 표시시키는 표시전압이 상기 출력버퍼로부터 출력되는 값을 갖는 경우에 이상동작이라고 판단하여 상기 선택제어신호를생성하는 것을 특징으로 하는 액정표시 시스템.
  19. 제17항에 있어서, 상기 화소전압 발생회로는, 상기 시프트 레지스터부로부터출력된 신호를 래치하는 래치회로를 더 구비하고 있는 것을 특징으로 하는 액정표시 시스템.
KR10-1998-0023055A 1997-06-19 1998-06-19 액정구동회로 및 액정표시 시스템 KR100356752B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP97-162986 1997-06-19
JP9162986A JPH1115441A (ja) 1997-06-19 1997-06-19 液晶駆動回路及び液晶表示システム

Publications (2)

Publication Number Publication Date
KR19990007127A KR19990007127A (ko) 1999-01-25
KR100356752B1 true KR100356752B1 (ko) 2003-03-26

Family

ID=15765050

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0023055A KR100356752B1 (ko) 1997-06-19 1998-06-19 액정구동회로 및 액정표시 시스템

Country Status (3)

Country Link
US (1) US6281890B1 (ko)
JP (1) JPH1115441A (ko)
KR (1) KR100356752B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100800020B1 (ko) 2005-08-23 2008-02-01 세이코 엡슨 가부시키가이샤 시프트 레지스터, 주사선 구동 회로, 매트릭스형 장치,전기 광학 장치 및 전자 기기

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6927753B2 (en) * 2000-11-07 2005-08-09 Semiconductor Energy Laboratory Co., Ltd. Display device
JP3743504B2 (ja) * 2001-05-24 2006-02-08 セイコーエプソン株式会社 走査駆動回路、表示装置、電気光学装置及び走査駆動方法
EP1324308A1 (en) * 2001-12-27 2003-07-02 STMicroelectronics S.r.l. Generation system for driving voltages of the rows and of the columns of a liquid crystal display
JP2005266178A (ja) * 2004-03-17 2005-09-29 Sharp Corp 表示装置の駆動装置、表示装置、及び表示装置の駆動方法
JP4082384B2 (ja) * 2004-05-24 2008-04-30 セイコーエプソン株式会社 シフトレジスタ、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
US7940286B2 (en) * 2004-11-24 2011-05-10 Chimei Innolux Corporation Display having controllable gray scale circuit
JP2006309020A (ja) * 2005-04-28 2006-11-09 Toshiba Microelectronics Corp 走査線駆動回路
WO2007080655A1 (ja) * 2006-01-16 2007-07-19 Fujitsu Limited 表示素子の駆動方法、表示素子および電子端末
CN110880299B (zh) * 2019-11-08 2021-03-16 深圳市华星光电半导体显示技术有限公司 画面显示方法及画面显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69231230T2 (de) * 1991-11-12 2001-03-01 Microchip Tech Inc Einschaltverzoegerung fuer mikrokontroller
US5852370A (en) * 1994-12-22 1998-12-22 Texas Instruments Incorporated Integrated circuits for low power dissipation in signaling between different-voltage on chip regions

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100800020B1 (ko) 2005-08-23 2008-02-01 세이코 엡슨 가부시키가이샤 시프트 레지스터, 주사선 구동 회로, 매트릭스형 장치,전기 광학 장치 및 전자 기기

Also Published As

Publication number Publication date
JPH1115441A (ja) 1999-01-22
US6281890B1 (en) 2001-08-28
KR19990007127A (ko) 1999-01-25

Similar Documents

Publication Publication Date Title
KR100616789B1 (ko) 표시 장치의 구동 회로
USRE40973E1 (en) Liquid crystal driver and liquid crystal display device using the same
US7400320B2 (en) Digital/analog converter circuit, level shift circuit, shift register utilizing level shift circuit, sampling latch circuit, latch circuit and liquid crystal display device incorporating the same
KR960016729B1 (ko) 액정 장치 구동 회로
US8085236B2 (en) Display apparatus and method for driving the same
US7190342B2 (en) Shift register and display apparatus using same
JP4494050B2 (ja) 表示装置の駆動装置、表示装置
JP3588033B2 (ja) シフトレジスタおよびそれを備えた画像表示装置
JP2009015286A (ja) 画像表示装置及び駆動回路
KR100356752B1 (ko) 액정구동회로 및 액정표시 시스템
KR101075546B1 (ko) 디스플레이 디바이스의 구동 회로
US6765980B2 (en) Shift register
US6727876B2 (en) TFT LCD driver capable of reducing current consumption
US7245283B2 (en) LCD source driving circuit having reduced structure including multiplexing-latch circuits
KR100865329B1 (ko) 디스플레이 구동 회로, 상기 디스플레이 구동 회로를 구비하는 디스플레이 장치 및 그의 신호 제어 방법
JP4762251B2 (ja) 液晶表示装置およびその駆動方法
US7952572B2 (en) Image data driving apparatus and method of reducing peak current
KR20030081095A (ko) 표시 장치 구동 회로, 표시 장치, 및 표시 장치의 구동 방법
US5786800A (en) Display device
US20090167742A1 (en) Display Device Driving Circuit, Data Signal Line Driving Circuit, and Display Device
KR20000035327A (ko) 디지탈화상신호 입력대응 구동회로내장형 액정표시장치
JP2007033749A (ja) コモン電極駆動回路
KR20000021177A (ko) 티에프티-엘시디(tft-lcd)의 게이트 구동회로
KR100542689B1 (ko) 박막 트랜지스터 액정표시소자의 게이트 드라이버
JPH10333649A (ja) 電圧選択回路、液晶駆動回路および半導体装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee