KR100356650B1 - 가입자 라인 인터페이스 회로의 장치 - Google Patents

가입자 라인 인터페이스 회로의 장치 Download PDF

Info

Publication number
KR100356650B1
KR100356650B1 KR1019997004081A KR19997004081A KR100356650B1 KR 100356650 B1 KR100356650 B1 KR 100356650B1 KR 1019997004081 A KR1019997004081 A KR 1019997004081A KR 19997004081 A KR19997004081 A KR 19997004081A KR 100356650 B1 KR100356650 B1 KR 100356650B1
Authority
KR
South Korea
Prior art keywords
interface circuit
line
line interface
voltage
output terminal
Prior art date
Application number
KR1019997004081A
Other languages
English (en)
Other versions
KR20000053147A (ko
Inventor
에릭슨한스
Original Assignee
텔레폰악티에볼라겟엘엠에릭슨(펍)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텔레폰악티에볼라겟엘엠에릭슨(펍) filed Critical 텔레폰악티에볼라겟엘엠에릭슨(펍)
Publication of KR20000053147A publication Critical patent/KR20000053147A/ko
Application granted granted Critical
Publication of KR100356650B1 publication Critical patent/KR100356650B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/26Arrangements for supervision, monitoring or testing with means for applying test signals or for measuring
    • H04M3/28Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor
    • H04M3/30Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop
    • H04M3/305Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop testing of physical copper line parameters, e.g. capacitance or resistance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/738Interface circuits for coupling substations to external telephone lines
    • H04M1/76Compensating for differences in line impedance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Devices For Supply Of Signal Current (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Measurement Of Resistance Or Impedance (AREA)

Abstract

제어 프로세서(2)는 가입자 라인 인터페이스 회로(1)에 접속되어, 한편으로는 라인 인터페이스 회로(1)의 작동모드를 제어하고, 다른 한편으로는 라인 인터페이스 회로(1)의 검출기 출력단자(D)를 통해 라인 인터페이스 회로(1)에 접속된 라인의 상태를 감시한다. 제어 프로세서(2)는, 한편으로는 제1점에서 그 검출기 출력단자(D)가 제1신호상태에 있다는 것을 확인하고, 다른 한편으로는 상기 제1시점에서 라인전압의 측정을 개시하기 위해 라인 인터페이스 회로(1)를 제어하도록 되어 있다. 라인 인터페이스 회로(1)는 제2시점에서, 소정의 방식으로 측정 라인전압에 그 길이가 비례하는 시간간격 이후 검출기 출력단자(D)를 제2신호상태로 이동시키도록 되어 있으며, 제어 프로세서(2)는 라인 인터페이스 회로(1)의 검출기 출력단자(D)가 제1신호상태에 있는 시간간격을 라인전압에 상응하는 전압값으로 변환하도록 되어 있다.

Description

가입자 라인 인터페이스 회로의 장치{ARRANGEMENT IN A SUBSCRIBER LINE INTERFACE CIRCUIT}
라인 인터페이스 회로는 라인 인터페이스 기판상에 구비되고, 라인 인터페이스 기판상의 제어 프로세서에 의해 제어되며, 이 제어 프로세서는 다수의 라인 인터페이스 회로에 공통이다.
라인상의 라인 저항에 따른 감쇠를 보상하기 위해, 제어 프로세서는 각각의 라인 인터페이스 회로에 접속된 라인의 저항에 관한 정보를 필요로 한다. 인터페이스 회로의 전류특성과 공급전압이 알려져있으면, 라인 저항에 관한 정보를 얻는 방법은 라인 전압을 측정하는 단계와, 측정된 라인 전압으로부터 라인 저항을 계산하는 단계를 포함한다.
라인 전압 정보를 제어 프로세서에 전달하기 위해, 외부 아날로그/디지털 변환기 또는 라인 인터페이스 회로내의 내부 아날로그/디지털 변환기가 오늘날 이용되고 있다.
외부 아날로그/디지털 변환기의 경우, 라인 전압에 비례하는 출력전압을 출력하기 위해서는 라인 인터페이스 회로상에 개별적인 출력 단자가 필요하다.
라인 인터페이스 회로내의 내부 아날로그/디지털 변환기의 경우, 제어 프로세서와 통신하기 위해서는 라인 인터페이스 회로상에 적어도 하나의 개별적인 출력단자가 필요하다.
본 발명은 일반적으로 라인 인터페이스 회로에 접속된 전화선 양단간의 전압을 측정하는 장치에 관한 것이다.
단일 도면은 라인 인터페이스 회로에 접속된 라인 양단간의 전압을 측정하는 본 발명의 장치의 실시예를 도시한다.
이하 첨부한 도면을 참고로 하면서 본 발명을 상세히 설명한다.
단일의 도면은 라인 인터페이스 회로(1), 및 디지털 인터페이스(3)를 통해 라인 회로(1)의 작동모드를 제어하기 위한 제어 프로세서(2)를 개략적으로 도시한다.
인터페이스(3)는 라인 인터페이스 회로(1)에 접속된 라인(도시되지 않음) 양단간의 전압을 측정하기 위해 라인 인터페이스 회로(1)를 제어하는 두 개의 제어 출력 단자(S1, S2)를 가진다.
제어 출력 단자(S1)는 스위치(4)에 접속되어 상기 스위치를 하부위치와 상부위치 사이로 스위칭한다. 일반적으로, 스위치(4)는 블록(6)형식으로 도시된 라인 인터페이스 회로(1)의 정규 검출기로부터 반전 검출 출력 증폭기(5)의 검출 출력 단자(D)를 통해 제어 프로세서(2)에 신호를 전달하기 위해 하부위치에 위치한다. 본 발명을 수행하는데 전혀 관련이 없는 이들 검출기는 선행기술에 공지되어 있기 때문에, 이에 관해서는 설명하지 않는다.
라인 전압이 본 발명에 따라 측정될 경우, 스위치(4)는 도면에 도시된 상부위치로 스위칭되는데, 이러한 경우 후술되는 바와 같이 인터페이스(3)의 제어 출력 단자(S1)가 제어프로세서(2)에 의해 활성화된다(높은 신호레벨로 됨).
예시된 실시예에서, 인터페이스(3)의 제어 출력 단자(S2)는 트랜지스터(Q1)의 베이스에 접속되고, 이 트랜지스터의 컬렉터는 한쪽에서는 트랜지스터(Q6)의 베이스에 접속되고, 다른 한쪽에서는 다이오드(D1)의 애노드에 접속되며, 이 다이오드의 캐소드는 공급전압(VBB)에 접속되어 있다. 트랜지스터(Q1)의 이미터는 트랜지스터(Q2)의 이미터와 상호접속되며, 이 트랜지스터의 컬렉터는 상호접속 노드(A)에 접속되어 있다.
커패시터(C1)는 노드(A)와 접지 사이에 접속되어 있다. 노드(A)는 또한 트랜지스터(Q3)의 이미터에 접속되고, 이 트랜지스터의 베이스는 팁 와이어 접속단자(7)를 통해 도시되어 있지 않은 전화선의 두 와이어 중 하나(이 전위는 접지에 가장 근접하도록 되어 있으며, 일반적으로 a-와이어 또는 팁 와이어로 표시됨)상의 전위를 감지하도록 되어 있다.
트랜지스터(Q3)의 컬렉터는 한쪽에서는, 공급전압(VBB)에 접속되는 캐소드를 가진 다이오드(D2)의 애노드에 접속되고, 다른 한쪽에서는 트랜지스터(Q4)의 베이스에 접속되어 있으며, 이 트랜지스터(Q4)의 이미터는 공급전압(VBB)에 접속되고 컬렉터는 다중 컬렉터 트랜지스터(Q5)의 베이스와 하나의 컬렉터 사이의 상호접속점에 접속된다. 트랜지스터(Q5)의 제2컬렉터는 한쪽에서는, 저항(R1)을 통해 접지에 접속되어 있고, 또다른 한쪽에서는 스위치(4)의 상부극(upper pole)에 접속되어 있다. 트랜지스터(Q5)의 이미터는 공급전압(VCC)에 접속되어 있다.
또한, 전류발생기(I1)가 공급전압(VCC)과 트랜지스터(Q1)와 (Q2)의 이미터 사이의 상호 접속점 사이에 접속되어 있다.
노드(A)는 또한 다이오드(D3)의 캐소드에 접속되며, 이 다이오드의 애노드는 링와이어 접속단자(8)를 통해 라인 인터페이스 회로(1)에 접속된 라인(도시되지 않음)의 일반적으로 b-와이어 또는 링 와이어로 표시된 제2와이어상의 전압을 감지하도록 되어 있다. b-와이어(도시되지 않음)는 그 전위가 공급전압(VBB)에 가장 근접하도록 되어 있는 와이어이다.
마지막으로, 노드(A)는 트랜지스터(Q6)의 컬렉터에 접속되며, 이 트랜지스터의 이미터는 공급전압(VBB)에 접속되고 베이스는 상기와 같이 트랜지스터(Q1)의 컬렉터와 다이오드(D1)의 애노드 사이의 상호접속점에 접속된다.
트랜지스터(Q2)의 베이스는 DC 소스(9)에 접속되어 있다.
일반적으로, 트랜지스터(Q1)의 베이스는 트랜지스터(Q2)의 베이스에서의 신호레벨보다 낮은 신호레벨로 있다. 즉, 정상상태에서 트랜지스터(Q1)가 도통(on)하는 반면, 트랜지스터(Q2)는 차단된다. 따라서, 전류발생기(I1)로부터의 전류는 일반적으로 트랜지스터(Q1)와 다이오드(D1)를 통해 흐른다. 이 전류는 트랜지스터(Q6)의 컬렉터에 미러링(mirroring)되며, 노드(A)에서의 전압이 링와이어(도시되지 않음)의 전압, 즉 링와이어 접속단자(8)의 전압 미만으로 다이오드(D3)의 다이오드 전압강하되는 방식으로 다이오드(D3)를 통해 인출된다.
따라서, 커패시터(C1)는 통상적으로 이 전압으로 충전되게 된다.
접속단자(7, 8)에 접속된 라인(도시되지 않음) 양단간의 라인 전압을 측정하기 위해, 제어 프로세서(2)는, DC 소스(9)가 트랜지스터(Q2)의 베이스에 인가하는 신호 레벨에 비해 높은 신호레벨을 인터페이스(3)의 제어 출력단자(S2)를 통해 트랜지스터(Q1)의 베이스에 인가하도록 되어 있다.
이 시점은 제어 프로세서(2)에 의해 측정 시작시점으로 등록된다.이와 동시에, 인터페이스(3)의 제어 출력 단자(S1)가 작동하여, 스위치(4)를 도면에 도시된 위치로 이동시킨다. 이것에 의해, 증폭기(5)의 입력단자가 저항(R1)을 통해 접지된다. 따라서, 증폭기(5)의 출력단자상의 신호레벨이 낮아지게 된다. 증폭기(5)가 반전동작하는 것이므로, 신호레벨이 출력단자(D)에서 하이(high)로 되며, 이와 같이 함으로써 단자(D)상의 신호레벨이 이전의 신호레벨에 관계없이 높아지게 된다.
트랜지스터(Q1)의 베이스상의 신호레벨이 트랜지스터(Q2)의 베이스상의 신호레벨보다 높은 경우, 트랜지스터(Q1)가 차단되는 반면, 트랜지스터(Q2)가 도통(on)된다. 전류발생기(I1)로부터의 전류가 대신 트랜지스터(Q2)를 통해 흘러 커패시터(C1)를 재충전하기 시작한다.
커패시터(C1)를 가로지르는 전압, 즉 노드(A)에서의 전압이 트랜지스터(Q3)의 베이스상의 전압, 즉 팁와이어 접속단자(7)상의 전압과 관련하여 트랜지스터(Q3)가 도통하기 시작하는 값에 도달하면, 전류 발생기(I1)로부터의 전류가 트랜지스터(Q3)와 다이오드(D2)를 통해 흐르게 된다. 이 전류는 트랜지스터(Q4)의 컬렉터에 미러링된다. 트랜지스터(Q4)의 컬렉터 전류는 트랜지스터(Q5)의 베이스와 상호접속된 컬렉터로부터 인출되고, 다중 컬렉터 트랜지스터(Q5)의 제2컬렉터에 미러링된다. 따라서, 전류가 저항(R1)을 통해 흐르므로 이 저항 양단간의 전압을 발생시킨다. 저항(R1) 양단간의 전압은 도시된 위치의 스위치(4)를 통해 증폭기(5)의 입력단자에 연결되며, 이것은 신호레벨을 증폭기(5)의 출력에서 낮아지도록한다. 출력단자(D)상의 신호레벨이 낮아지는 것은 제어 프로세서(2)에 의해 측정 종료시점으로 등록된다.
따라서, 커패시터(C1)를 재충전하는데 걸리는 시간에 대응하는 시간 간격 이후 라인 인터페이스 회로(1)의 검출기 출력단자(D)가 로우(low)로 된다. 이 시간 간격동안, 커패시터(C1)는 팁 및 링 와이어 접속단자(7, 8)에 각각 접속된 라인(도시하지 않음) 양단간의 전압에 비례하는 전압으로 재충전된다.
제어 프로세서(2)는 라인 전압에 길이가 비례하는 상기 시간간격을 측정하도록 되어 있다. 이 계산된 전압값을 기반으로하여, 제어 프로세서(2)는 라인 인터페이스 회로의 전류 특성과 공급전압이 알려져있으므로 라인전류를 계산하도록 되어 있다. 이 라인 전류값으로부터, 제어 프로세서는 라인저항을 계산하도록 되어 있다.
본 발명의 목적은 라인 전압 측정을 위한 장치를 제공함으로써, 외부 부품 또는 외부 출력단자를 필요로하지 않는 라인 저항 계산을 위한 장치를 제공하는 것이다.
이것은 본 발명에 따라, 라인 인터페이스 회로가 라인 전압 측정을 개시하도록 제어됨과 동시에 제1시점에서 제어 프로세서가 라인 인터페이스 회로의 검출기 출력단자를 제1신호상태로 제어함으로써 이루어진다. 측정된 라인 전압에 비례하는 길이의 시간 간격 이후, 라인 인터페이스 회로의 검출기 출력단자가 제2신호상태로 제어된다. 제어 프로세서는 라인 인터페이스 회로의 검출기 출력 단자가 제1신호상태에 있는 시간간격을 측정된 라인 전압에 대응하는 전압값으로 변환하도록 되어 있다. 라인 인터페이스 회로의 전류특성과 공급전압이 알려져있기 때문에, 제어 프로세서는 이 전압값을 기반으로 라인전류를 계산할 수 있으며, 이것에 의해 라인 저항도 계산할 수 있다.
따라서, 어떠한 외부 부품 또는 외부 출력단자없이도 측정이 수행될 수 있다. 즉, 라인 인터페이스 기판에 어떠한 외부배선도 필요하지 않는다.

Claims (2)

  1. 제어 프로세서(2)가 접속되는 라인 인터페이스 회로(1)의 장치로서, 상기 제어 프로세서(2)는 한편으로는 라인 인터페이스 회로(1)의 작동모드를 제어하고, 다른 한편으로는 라인 인터페이스 회로(1)의 검출기 출력단자(D)를 통해 라인 인터페이스 회로(1)에 접속된 라인의 상태를 감시하도록 되어 있는 라인 인터페이스 회로(1)의 장치에 있어서,
    제어 프로세서(2)는 라인 인터페이스 회로(1)를 제어하여, 한편으로는 제1시점에서 그 검출기 출력단자(D)가 제1신호상태에 있도록 하고 다른 한편으로는 상기 제1시점에서 라인전압의 측정을 개시하도록 되어 있으며,
    라인 인터페이스 회로(1)는 제2시점에서, 소정의 방식으로 측정 라인 전압에 그 길이가 비례하는 시간간격 이후 검출기 출력단자(D)를 제2신호상태로 이동시키도록 되어 있으며,
    제어 프로세서(2)는 라인 인터페이스 회로(1)의 검출기 출력단자(D)가 제1신호상태에 있는 시간간격을 라인전압에 상응하는 전압값으로 변환하도록 되어 있는 것을 특징으로 하는 라인 인터페이스 회로의 장치.
  2. 제 1 항에 있어서,
    상기 제어 프로세서(2)는 라인 전압에 상응하는 전압값으로부터 라인 저항을 계산하도록 되어 있는 것을 특징으로 하는 라인 인터페이스 회로의 장치.
KR1019997004081A 1996-11-08 1997-11-06 가입자 라인 인터페이스 회로의 장치 KR100356650B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE9604099-3 1996-11-08
SE9604099A SE507739C2 (sv) 1996-11-08 1996-11-08 Anordning vid en linjekrets för mätning av linjespänning

Publications (2)

Publication Number Publication Date
KR20000053147A KR20000053147A (ko) 2000-08-25
KR100356650B1 true KR100356650B1 (ko) 2002-10-18

Family

ID=20404544

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997004081A KR100356650B1 (ko) 1996-11-08 1997-11-06 가입자 라인 인터페이스 회로의 장치

Country Status (11)

Country Link
US (1) US6263076B1 (ko)
EP (1) EP0928533B1 (ko)
JP (1) JP2001504301A (ko)
KR (1) KR100356650B1 (ko)
CN (1) CN1160926C (ko)
AU (1) AU4974597A (ko)
CA (1) CA2271108A1 (ko)
DE (1) DE69730610T2 (ko)
SE (1) SE507739C2 (ko)
TW (1) TW362310B (ko)
WO (1) WO1998021868A2 (ko)

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4004102A (en) 1975-08-08 1977-01-18 Bell Telephone Laboratories, Incorporated Automatic impedance modification of transmission lines
US4015091A (en) * 1975-12-05 1977-03-29 Bell Telephone Laboratories, Incorporated Telephone ringing generators
US4048551A (en) * 1975-12-05 1977-09-13 Bell Telephone Laboratories, Incorporated Battery charging circuit
US4025729A (en) * 1975-12-05 1977-05-24 Bell Telephone Laboratories, Incorporated Telephone ringing control circuits
US4056693A (en) * 1975-12-05 1977-11-01 Bell Telephone Laboratories, Incorporated Voltage and current controlled converter for telephone ringing
US4947427A (en) * 1987-05-15 1990-08-07 Northern Telecom Limited Protection arrangement for a telephone subscriber line interface circuit
US4894860A (en) * 1988-06-07 1990-01-16 Tie/Communications, Inc. Trunk interface circuitry for telephone systems
JPH02161858A (ja) 1988-12-14 1990-06-21 Ricoh Co Ltd 回線電流値計測回路および測音防止回路
DE59005114D1 (de) 1990-01-29 1994-04-28 Siemens Ag Verfahren und Anordnung zur Bildung des Leitungsabschlusses einer Telefonleitung.
SE465799B (sv) * 1990-03-15 1991-10-28 Ericsson Telefon Ab L M Anordning foer reducerad effektmatning till en abonnentlinje
US5661794A (en) * 1992-04-16 1997-08-26 Northern Telecom Limited Telephone line interface circuit with voltage control
US5193108A (en) * 1991-10-04 1993-03-09 Leviton Manufacturing Co., Inc. Portable telecommunications test instrument with inductive probe circuit
JPH05176354A (ja) * 1991-12-20 1993-07-13 Fujitsu Ltd 加入者インタフェース回路
GB9213992D0 (en) * 1992-07-01 1992-08-12 Raychem Ltd Remotely actuated switch and protection circuit
GB9218134D0 (en) * 1992-08-26 1992-10-14 Raychem Sa Nv Communication channel switching arrangement
US5388153A (en) * 1993-03-26 1995-02-07 At&T Corp. Apparatus and method for detecting telephone line status
US5440610A (en) * 1993-04-14 1995-08-08 Harris Corporation Mechanism for controlling operation of telephone metallic loop measurement device in dependence upon rate of settling of telephone line voltage
DE69318551T2 (de) * 1993-07-29 1998-09-10 St Microelectronics Srl Integrierte Teilnehmerleitungsschnittstellenschaltung mit langsamem Polaritätsumschalter
US5422939A (en) * 1993-08-05 1995-06-06 Schlumberger Industries, Inc. Parallel off-hook detection for both line-available and phone pick-up detection
GB2289188B (en) * 1994-04-26 1998-09-09 Motorola Inc Telephone line interface cicuit
US5553138A (en) * 1994-05-13 1996-09-03 Compaq Computer Corporation Telephone line sourced power supply
US5771285A (en) * 1996-02-07 1998-06-23 Lucent Technologies Circuit and method for detecting telephone line status and telephone instrument embodying the same

Also Published As

Publication number Publication date
WO1998021868A3 (en) 1998-07-16
EP0928533A2 (en) 1999-07-14
JP2001504301A (ja) 2001-03-27
DE69730610T2 (de) 2005-09-15
SE507739C2 (sv) 1998-07-06
CN1235726A (zh) 1999-11-17
KR20000053147A (ko) 2000-08-25
AU4974597A (en) 1998-06-03
TW362310B (en) 1999-06-21
DE69730610D1 (de) 2004-10-14
SE9604099D0 (sv) 1996-11-08
US6263076B1 (en) 2001-07-17
CN1160926C (zh) 2004-08-04
SE9604099L (sv) 1998-05-09
CA2271108A1 (en) 1998-05-22
WO1998021868A2 (en) 1998-05-22
EP0928533B1 (en) 2004-09-08

Similar Documents

Publication Publication Date Title
US5081379A (en) Current-sensing circuit for an ic power semiconductor device
US5473253A (en) Semiconductor sensor apparatus
US4612453A (en) Integrated circuit device having a circuit means for detecting a disconnection of input signal line
EP0838051B1 (en) Pulse generator
KR100356650B1 (ko) 가입자 라인 인터페이스 회로의 장치
JPH05107292A (ja) 断線検出装置
US20030052705A1 (en) Circuit configuration for the voltage supply of a two-wire sensor
CA2271113A1 (en) Arrangement for protecting the output transistors in a power amplifier
US3970930A (en) Current meter
CA1215139A (en) Frequency to current converter circuit
US4631362A (en) Low resistance origination scan circuit
US4712056A (en) Signalling circuit
KR100378515B1 (ko) 설정값으로부터의 세로신호성분의 편차를 결정하는 방법 및 장치
US6028420A (en) Constant voltage power supply with continuity checking
JPH0830992B2 (ja) アナログ出力回路の故障検出装置
KR20010080948A (ko) 이동전화기에 사용하기 위한 증폭기
KR870001820B1 (ko) 단선지점 감지용 경보장치
JP2818422B2 (ja) 不足電圧検出回路
KR100345107B1 (ko) 접촉 스위치
JP2545131B2 (ja) 直流電源回路
KR910000215B1 (ko) 초기전압 가변 링거선형 집적회로의 스타트업 회로
JP2562547Y2 (ja) 抵抗測定装置
WO2001026354A1 (en) An arrangement in a subscriber line interface circuit
JPH0377950B2 (ko)
JPS6135612A (ja) 出力開閉素子の短絡保護回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060929

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee