KR100338230B1 - 알에프 전력증폭기의 적응형 디지털 사전왜곡 선형화 및 피드-포워드 정정 - Google Patents

알에프 전력증폭기의 적응형 디지털 사전왜곡 선형화 및 피드-포워드 정정 Download PDF

Info

Publication number
KR100338230B1
KR100338230B1 KR1019997002350A KR19997002350A KR100338230B1 KR 100338230 B1 KR100338230 B1 KR 100338230B1 KR 1019997002350 A KR1019997002350 A KR 1019997002350A KR 19997002350 A KR19997002350 A KR 19997002350A KR 100338230 B1 KR100338230 B1 KR 100338230B1
Authority
KR
South Korea
Prior art keywords
weights
signal
feed
input signal
power amplifier
Prior art date
Application number
KR1019997002350A
Other languages
English (en)
Other versions
KR20000048479A (ko
Inventor
프록터제임스에이.
뮤세닉스레인스토드
Original Assignee
스펙트리안
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 스펙트리안 filed Critical 스펙트리안
Publication of KR20000048479A publication Critical patent/KR20000048479A/ko
Application granted granted Critical
Publication of KR100338230B1 publication Critical patent/KR100338230B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/26Modifications of amplifiers to reduce influence of noise generated by amplifying elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2201/00Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
    • H03F2201/32Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
    • H03F2201/3233Adaptive predistortion using lookup table, e.g. memory, RAM, ROM, LUT, to generate the predistortion

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

룩업 테이블을 기반으로 디지털적으로 구현한 사전왜곡 및 피드-포워드 정정 신호 처리 메카니즘은 RF 전력증폭기(68)에서 발생된 왜곡을 보상한다. 그 RF 전력 증폭기(68)의 입력신호는 그 측정된 RF 출력과 비교하기 위해 저장된다. 각 사전왜곡 및 피드-포워드 신호 처리 경로에서, 그 입력신호의 복소 파형의 크기는 그 입력신호와 곱해진 가중치를 저장하는 이중 포트 RAM(230)에서 판독 어드레스로부터 얻어 추출한다. 사전왜곡 신호 처리 경로에서, 그 결과는 RF 전력 증폭기(68)에 연결된다. 피드-포워드 정정 루프에서, 그 결과는 보조 피드-포워드 RF 증폭기(270)에 의해 증폭되고 그 증폭된 RF 전력증폭기(68)의 출력신호 경로에 연결된다.

Description

알에프 전력증폭기의 적응형 디지털 사전왜곡 선형화 및 피드-포워드 정정 {ADAPTIVE DIGITAL PREDISTORTION LINEARIZATION AND FEED-FORWARD CORRECTION OF RF POWER AMPLIFIER}
통신 서비스 제공자들은, 현재 측파대 유출, 즉 허가 받은 관심 대역 외부에 있는 에너지 유출량을 급격하게 감쇠하도록 요구하는(예를 들면, 50dB의 수준), 연방통신위원회(Federal Communications Commission: FCC)에 의해 부과된 기술적으로 강제된 명세 및 규약과 같은 매우 엄격한 대역폭의 가용 스펙트럼 제약을 받고 있다. 이와 같은 제약은 FM과 같은 전통적인 변조 형태에는 적합하지만, M-ary 변조와 같은 최신의 디지털 기반 변조 포맷을 사용하여 성취하는 것이 곤란하다. 이와 같은 변조 기술을 사용하여 산업이나 규정에 근거한 요구사항들을 만족하도록 측파대를 충분히 감쇠되도록 유지하기 위해서는, 매우 선형적인 신호처리 시스템과 부품의 사용을 요구한다. 비록 선형적인 부품들은 전화망에서 사용된 비교적 낮은 대역폭(기저대역)에서 적절한 비용으로 구현할 수 있지만, 이와 같은 부품들, 특히 전력증폭기를 RF 주파수에서 선형화하는 것은 매우 비용이 많이 드는 작업이 된다.
RF 전력 증폭기는 원래 비선형 장치로, 원치 않는 상호변조 생성물을 발생하는데, 이것들은 증폭된 출력신호 내부에 입력신호와 분리되고 그것과는 별도의 의사신호로서 나타난다. RF 증폭기 왜곡의 다른 원인은, 스펙트럼 생성의 존재 또는 입력신호에 존재하지 않는 스펙트럼 영역으로의 콤팩트한 스펙트럼의 확산을 들 수 있다. RF 증폭기에 의해 도입된 왜곡은, 그것의 증폭된 출력신호의 위상 및 진폭을 입력신호 각각의 위상 및 진폭으로부터 벗어나도록 하며, 입력신호의 증폭기에서 발생된 부수적인(그리고 원하지 않는) 변조로 생각할 수 있다.
RF 전력 증폭기를 선형화하기 위한 한 가지 맹목적인 기술은, 증폭기를 큰 고전력 장치로 구축한 후, 그 증폭기를 그것의 정격 출력 전력에 대해 수 퍼센트에 해당하는 저전력 레벨에서 동작시키는 것으로, 이때에 RF 증폭기의 전달 함수는 비교적 선형이 된다. 이와 같은 접근방법에 대한 명백한 결점은, 고 비용 및 사이즈의 증대라는 심각한 문제점에 해당한다.
RF 증폭기의 영화를 설명하기 위한 또 다른 종래기술의 시도는, 증폭기의 출력신호에 접속된 '후처리(post-processing)' 피드-포워드 정정 루프와, '전처리(pre-processing)', 즉 증폭기의 입력신호 경로에 접속된 '사전왜곡' 정정 루프의 설치를 포함한다. 후처리 피드-포워드 정정 루프의 목적은, 증폭기의 왜곡이 (이상적으로) 효과적으로 억제되도록, RF 증폭기의 출력신호에 존재하는 오차(왜곡) 양을 추출하고, 이와 같이 추출된 왜곡신호를 적절한 레벨로 증폭한 다음, 증폭된 오차신호(의 상보값)를 다시 증폭기의 출력 경로에 재주입하는 것이다.
한편, 사전왜곡 메커니즘은 '사전왜곡' 신호를 RF 증폭기의 입력신호 경로에 주입하는 역할을 한다. 이 사전왜곡 신호는 고출력 RF 증폭기의 출력에서 예측되는 왜곡에 대해 이상적으로는 동일하며 이러한 왜곡에 반대가 되도록 사전에 결정되는 특징 값을 가지므로, RF 증폭기의 전달 함수를 겪을 때, 이와 같은 사전왜곡 신호는 RF 증폭기의 예상된 왜곡 거동을 효과적으로 상쇄한다. 이와 같은 사전왜곡 메커니즘은, RF 증폭기의 출력에 존재하는 오류신호 성분을 추출하고, 실시간 동작중에 RF 증폭기의 이와 같이 추출된 오차 거동에 따라 사전왜곡 신호를 조정함으로써, 적응화되어, 증폭기의 출력에 존재하는 왜곡을 효율적이며 연속적으로 최소화할 수 있다.
과거에, 이와 같은 정정 메카니즘은 불연속적인 아날로그 구성요소를 사용하여 구현되었는데, 이러한 구성은 RF 증폭기의 매우 비선형적인 거동을 정밀하게 추적 및 보상할 수 없으므로, 이것들은 단지 제한된 범위의 선형화만을 제공한다. 이와 같은 구성은, 셀룰러 및 PCS 통신 대역에 부과될 수 있는 선형성 요구사항을 이러한 구성요소의 이상적인 성능보다 덜 제한함으로써, 대역폭의 가용성을 줄인다.
발명의 요약
본 발명에 따르면, 디지털 신호 처리기 및 응용 주문형 집적회로(ASIC) 기술의 속도 및 메모리 용량을 연속적으로 향상시켜, 디지털 영역에서 사전왜곡 및 피드-포워드 정정신호 처리를 수행할 수 있다는 이점이 얻어진다. 이와 같은 신호처리를 디지털 영역에서 수행하는 것은, 증폭기의 비선형 전달 함수에 대한 매우 정밀한 표시가 필요에 따라 모델화되고 반복적으로 조정할 수 있도록 하여, RF 전력 증폭기에서 발생된 AM 대 AM 및 AM 대 PM 왜곡의 양쪽을 완전하게 보상한다. 더구나, 본 발명의 사전왜곡 및 피드-포워드 정정 신호 처리 메카니즘은, 입력 전력에 기인한 단기간의 열적 가열 효과를 보상한다.
이와 같은 목적을 위해, 사전왜곡 신호 처리 경로에서, RF 증폭기에 대한 입력신호는 측정된 출력과 비교하기 위해 기억된다. 디지털 영역에서 RF 증폭기의 입력 및 출력 신호를 처리하기 위해, 이들 신호들을 기저대역 근처로 다운 컨버트된 후, 디지털화된다. 이와 달리, 디지털 기저대역 데이터가 입력신호로서 사용될 수 있다(디지털화된 기저대역 신호는 디지털 기저대역 셀룰러 기지국과 쉽게 인터페이스될 수 있다).
복소 기저대역 신호는 동위상(in-phase)(I) 및 직교 위상(Q) 성분으로 구성된다. 입력신호의 복소 파형의 크기는 크기 검출기를 사용하여 추출되고, 누설 적분기 필터로 인가된다. 상기한 누설 적분기는, RC 필터의 디지털 등가물로서, RF 전력 증폭기의 열적 시정수와 동등한 시정수를 갖는다. 따라서, 이 누설 적분기의 출력은 증폭기의 현재 열적 상태를 예측한다. 이와 같은 추정값은, 크기 검출기에 의해 판독 어드레스 코드로 주어진 순시 전력 예측값 조합(연결)된다. 이와 같은 판독 어드레스 코드는, 이중 포트 RAM과 어드레스 입력에 접속되어, 사전에 도출되어 RAM에 기억된 복소 사전왜곡 (피드-포워드 정정) 가중치의 현재 값을 판독한다.
이때, 필요한 사전왜곡 가중치는 서로 다른 온도에서 약간 차이가 나기 때문에, 증폭기의 열적 변화를 보상하는 것이 중요하다는 것에 주목해야 한다. 따라서, 이와 같은 사전왜곡 가중치는 어드레스의 일부분으로서 온도와 함께 검색되어, 주어진 가중치가 주어진 전력 레벨과 주어진 온도에 대해 사용된다.
상기한 판독된 가중치는, 입력신호가 인가되는 승산기에 접속된다. 이 승산기의 출력이 입력신호와 가중치의 복소 곱에 해당한다. 이와 같은 곱은 디지털 아날로그로 변환기에 접속되며, 그것의 출력이 필터링된 다음, 기저대역으로부터 RF로 업 컨버팅되어, RF 전력 증폭기에 인가된다.
상기한 RF 증폭기의 비선형 특성 때문에, 그것의 출력신호는 위상 및 진폭 왜곡을 포함한다. 이것은 복소량에 의해 왜곡되는 출력신호의 복소 포락선(complex envelope)과 동등하다. 상기한 RF 증폭기로부터 발생된 출력신호는 기저대역으로 다운 컨버트된 다음, 필터를 통해 A-D 변환기에 접속되는데, 이때 (복소) 출력신호가 디지털화된다. 이 디지털화된 출력신호는 복소값 제산기(divider)에 연결되고, 그것의 출력은 (복소값) 승산기에 접속된다. 또한, 이 제산기는, 입력신호가 접속된 지연기의 출력을 수신하도록 접속된다. 이와 같은 지연은 RF 증폭기의 스루풋 지연에 해당하며, 입력 및 출력 신호를 (시간)-정렬하는데 효과적이다. 상기한 제산기는, 샘플링된 복소 증폭된 출력신호에 의해 (복소) 지연된 입력신호를 나누어, 입력신호와 출력신호의 비를 나타내는 (복소) 몫을 생성한다. 또한, 상기한 승산기는 메모리로부터 판독된 가중치의 복소 지연된 값을 수신하도록 접속된다.
상기한 승산기는, 상기한 (복소) 몫을 지연된 가중치와 곱함으로써, 주어진 전력 레벨 및 열적 상태에 대해 RF 증폭기에 의해 발생된 왜곡의 복소 반전에 해당하는 출력 곱을 생성한다. 적응화 속도를 제어하기 위해, 상기한 승산기의 출력은, 바람직하게는 선형 무한 임펄스 응답(FIR) 필터로서 구현되는 루프 필터 내에서 필터링되며, 이 필터는 메모리에서 판독된 지연된 복소 가중치를 승산기에 의해 생성된 복소 가중치 추정값과 조합한다.
그 후, 필터링된 복소 가중치 예측값은 이중 포트 RAM의 기록 데이터 포트에 접속된다. 상기한 이중 포트 RAM의 기록 어드레스는 지연 회로의 출력에서 도출되는데, 이 지연회로는 판독 어드레스 코드를 지연시켜 지연된 기록 어드레스 코드를 생성하도록 동작한다.
피드-포워드 정정 신호 처리 경로에서, 디지털화된 기저대역 입력신호는, 사전왜곡 실시예의 어드레스 발생기와 동일하게 구성될 수 있으며, 피드-포워드 계수 메모리에 대한 각각의 판독 및 기록 어드레스들을 생성하도록 동작하는 어드레스 발생기에도 주어진다. 메모리에서 판독된 피드-포워드 정정 가중치는 제1 승산기에도 접속되는데, 이 제1 승산기도 디지털화된 입력신호를 수신한다. 이 승산기의 출력은, 입력신호와 RAM으로부터 판독된 피드-포워드 정정 가중치의 (복소) 곱에 해당한다.
이와 같은 복소 곱은 DAC에 접속되며, 이것의 출력은 필터링된 후 업 컨버터를 통해 연결되는데, 이때 필터링된 신호를 기저대역으로부터 RF로 업 컨버트되어, 보조 오류 증폭기에 인가된다. 이와 같은 보조 오류 증폭기의 출력은, 주 RF 증폭기의 출력 경로 내부에 주입되는 증폭된 피드-포워드 오류 정정 신호에 해당한다.
상기한 사전왜곡 실시예와 유사하게, 메모리에 기억되고 반복적으로 갱신되는 피드-포워드 정정 계수를 도출하기 위해, 상기 RF 전력 증폭기에 의해 발생된 (복소) 출력신호가 추출된다. 이때, 출력신호는 복소 왜곡 벡터에 의해 승산된 신호로 구성된다. RF 증폭기로부터 발생된 출력신호는 다운 컨버터에 접속되며, 여기에서 증폭된 신호가 기저대역으로 (직교) 다운 컨버트된 후, 필터를 통해 접속되어 디지털화된다.
기저대역으로 다운 컨버트되고, 필터링되어 복소 샘플링 양으로 디지털화된 후, 이 신호는, 입력신호가 접속된 시간 정렬(time-aligning) 지연기의 출력에 접속된 제산기에 접속된다. 사전왜곡 실시예에서와 같이, 이 지연기는 RF 증폭기를 통해 직접적인 신호 흐름 경로의 스루풋 지연에 해당하는 지연을 분배하여, 제산기에 대해 입력 및 출력 신호를 정렬하는 역할을 한다. 상기한 제산기는 (복소) 출력신호를 상기한 지연된 입력신호로 나누는 동작을 하여, 감산부에 접속된 복소 왜곡 벡터를 생성한다. 이와 같은 제산기의 출력은, 실제로는 사전왜곡 실시예에 있어서의 제산기의 출력의 역수에 해당한다.
더구나, 상기한 감산부는, 복소 정렬 벡터를 수신하도록 접속되며, 피드-포워드 가중치에 필요한 과잉의 전압 양에 해당하는, 복소 정렬 벡터와 제산기에 의해 생성된 복소 왜곡 벡터 사이의 차이를 나타내는 출력을 발생한다. 이와 같은 차이값은, 주 RF 증폭기의 출력을 사용하여 RF 오류 증폭기의 출력을 진폭과 위상면에서 정렬하는데 효과적인 복소 출력 정렬 벡터와 곱해진다. 결과적으로 얻어진 곱은 복소 피드-포워드 정정 신호에 해당한다.
상기한 사전왜곡 실시예에서와 같이, 적응화 속도를 제어하기 위해, 승산기의 출력은 루프 필터 내에서 필터링되는데, 이 루프 필터는 RAM의 출력에 접속된 지연회로로부터 얻어진 지연된 피드-포워드 정정값을 피드-포워드 정정 추정값과 조합한다. 그 후, 상기한 필터링된 피드-포워드 가중치 추정값은 RAM에 기록된다.
결합된 사전왜곡 및 피드-포워드 정정신호 처리 아키텍처는, 사전왜곡 신호처리 스테이지와 피드-포워드 신호처리 스테이지로 구성된다. 디지털화된 기저대역 입력신호는 어드레스 발생기로 주어지고, 어드레스 발생기는 각각의 사전왜곡과 피드-포워드 스테이지의 가중치/계수 메모리에 대한 판독 및 기록 어드레스를 생성한다. 상기한 사전왜곡 스테이지에 의해 발생한 사전왜곡 신호는 주 RF 증폭기의 입력에 접속되는 반면에, 피드-포워드 정정 스테이지에 의해 발생된 피드-포워드 정정 신호는 보조 오류 증폭기에서 증폭되어, 주 RF 증폭기의 출력 경로로 주입된다.
본 발명은, 일반적으로 통신 시스템에 관한 것으로, 특히, 증폭된 신호에 있는 진폭 및 위상 왜곡을 효과적으로 제거하여 마이크로파/RF 전력 증폭기의 동작을 선형화하기 위해, 보조 디지털 피드-포워드(feed-forward) 오류 정정 루프와 조합 가능한, 적응형 디지털 RF 전력 증폭기 사전왜곡(predistortion) 메커니즘에 관한 것이다.
도 1은 본 발명에 따른 디지털식으로 구현된 룩업 테이블에 근거한 적응형 RF 증폭기 사전왜곡 신호처리 구조의 일 실시예를 개략적으로 나타낸 것이고,
도 2는 본 발명에 따른 디지털식으로 구현된 룩업 테이블에 근거한 적응형 RF 증폭기 피드-포워드 정정 신호처리 구조의 일 실시예를 개략적으로 나타낸 것이며,
도 3은 도 1 및 도 2에 도시된 각각의 신호처리 구조로 이루어진, 조합된 사전왜곡 및 피드-포워드 정정 신호처리 장치를 개략적으로 나타낸 것이다.
본 발명에 따른 신규하고 개량된 적응형 디지털 RF 전력 증폭기 왜곡 보상 메카니즘을 상세히 설명하기 전에, 본 발명은, 종래의 통신회로 및 관련된 디지털 신호처리 구성요소와, 이와 같은 회로 및 구성요소의 동작을 제어하는 부수적인 감시 제어 회로의 어떠한 배치가 효과적인지에 대해 주로 다룬다는 점에 유의해야 한다. 따라서, 이와 같은 회로 구성요소의 구조와 이들 회로 구성요소가 다른 통신 시스템 장비와 인터페이스되는 방식은, 대부분 용이하게 알 수 있는 블록도에 의해 도면에 나타내었는데, 이 도면은, 본 발명이 속하는 기술분야의 당업자에 자명한 상세내용으로 본 발명의 내용을 불명료하게 하지 않도록, 본 발명에 속하는 특정한 내용만을 나타낸다. 이에 따라, 본 발명을 더욱 용이하게 파악할 수 있도록, 블록도의 예시는, 주로 간편한 기능적 그룹화로 시스템의 주요 구성요소를 나타내기 위한 것이다.
본 발명을 보다 용이하게 이해할 수 있도록 하기 위해, 먼저 RF 증폭기에 의해 발생된 왜곡의 특성을 조사하는 것이 유용할 것이다. 증폭기에 의해 도입된 AM/AM 및 AM/PM 왜곡은, RF 입력신호의 복소 포락선의 크기의 함수로서 모델화될 수 있다. RF 증폭기의 입력 및 출력신호의 복소 포락선을 검출함으로써, 일련의 복소 사전왜곡 정정 가중치를 산출할 수 있다. 사전왜곡 정정은, 입력신호의 복소 포락선을 사전왜곡 가중치와 곱한 후, 사전왜곡 곱 신호를 RF 증폭기에 대한 입력으로서 인가함으로써 달성된다. 그후, 증폭기는 이와 같은 사전왜곡 곱 신호를 실질적으로 '깨끗한(clean)' 증폭된 출력신호로 '왜곡'시킨다.
RF 증폭기의 왜곡은 입력신호의 복소 포락선 크기에 의해 특정될 수 있으므로, 보상 가중치도 이것에 의해 특정될 수 있다. 그 결과, 보상 가중치는 입력신호의 포락선 크기에 따라 기억될 수 있다. 따라서, 일단, 이와 같은 가중치가 동일한 포락선 전력을 갖는 입력신호의 수신에 응답하여 산출되면, 이전에 산출되어 기억된 가중치는 그것을 정정하는 데에 사용할 수 있다. 이와 같은 구성은 수많은 입력 전력 레벨에 대한 가중치의 기억을 필요로 한다.
또한, RF 전력 증폭기 내부의 왜곡이 온도에 따라 변화한다는 점에 주목해야 한다. 그러나, 온도의 단기적인 변동은 RF 출력신호의 최근 복소 포락선의 크기에 의해 일어난다. 증폭기의 열적 추정값은, 상기한 입력신호의 복소 포락선의 크기로부터 도출된다. 최근의 RF 출력신호는 RF 입력신호에 해당하기 때문에, 입력 크기의 최근 히스토리는 RF 전력 증폭기의 열적 상태를 특정하는데 사용될 수 있다. 이것은 2차원 룩업 테이블의 생성을 허용하며, 이 룩업 테이블의 내용은 왜곡 보상 가중치에 해당한다.
상기한 룩업 테이블의 열의 어드레스는 입력신호의 순시 포락선 전력에 의해 제어되며, 이 테이블의 행의 어드레스는 동일한 입력 전력 레벨의 함수로서 제어된다. 이 함수는, 증폭기의 열적 상태의 추정값을 제공하는 전술한 누설 적분기에 대응하며, 이 추정값은 순시 전력 추정값과 결합되어, 이전에 기억된 복소 사전왜곡 가중치의 값을 제어 가능하게 액서스한다.
전술한 것과 같이, 서로 다른 온도에서 필요한 사전왜곡 가중치가 조금씩 다르기 때문에, 증폭기 내부의 열적 변동을 보상하는 것은 중요하다. 따라서, 사전왜곡 가중치는 어드레스의 일부로서 온도와 함께 검색되어, 주어진 전력 레벨과 주어진 온도에 대해 주어진 가중치가 사용된다.
도 1은, 본 발명의 적응형 RF 증폭기 사전왜곡 구조에 사용될 수 있는, 디지털식으로 구현되고 룩업 테이블에 근거한 구현한 신호처리 구조를 개략적으로 나타낸 것이다. 도면을 간략화하기 위해, 다운 변환 및 업 변환 회로는 도시하지 않았다. 더구나, 비록 단일 신호 경로만을 도시하였지만, Si으로 표시한 신호 처리되는 기저대역 입력신호는 동위상(I)과 직교위상(Q) 성분으로 구성된다는 것을 알 수 있다.(전술한 것과 같이, 또 다른 실시예에 있어서는, 디지털 기저대역 셀룰러 기지국에 용이하게 인터페이스될 수 있는 디지털 기저대역 데이터 신호가 입력신호로서 사용될 수 있다).
도 1에 도시된 것과 같이, (복소) 기저대역 입력신호 Si는 링크(11)를 거쳐 입력 필터(13)를 통과한 다음, 디지털 아날로그로 변환기(15)를 사용하여 디지털화된다. 기저대역 입력신호 Si는 어드레스 발생기(20)로 주어지고, 이 어드레스 발생기는 사전왜곡 계수 메모리(30)에 대한 판독 및 기록 어드레스를 발생한다. 이를 위해, 기저대역 입력신호 Si의 복소 파형의 크기가 크기 검출기(21)를 사용하여 추출되고, 전술한 누설 적분기로서 구현된 필터(23)에 인가되는데, 이 누설 적분기는, 정정하려는 왜곡 거동을 갖는 RF 증폭기의 상승 및 하강 열적 시정수를 모사한다.
상기한 누설 적분기/필터(23)의 출력과 크기 검출기(21)의 출력을 합성되어 읽기 어드레스 코드(Addi)를 형성하며, 이것은 이중 포트 RAM(30)으로 구현된 룩업 테이블의 읽기 어드레스 입력(31)에 접속된다. 이 읽기 어드레스 코드 ADDi는, 이전에 도출되고 RAM(30)에 기억된 사전왜곡 가중치의 현재 값을 판독하는데 사용된다. RAM(30)의 출력 포트(33)로부터 판독된 사전왜곡 가중치는 승산기(40)의 제1 입력(41)에 접속된다. 전술한 것과 같이, 필요한 사전왜곡 가중치가 서로 다른 온도에서 조금씩 다르기 때문에, 이것은 증폭기 내부의 열적 변동을 보상하여, 어드레스의 일부분으로서 온도를 사용하여 사전왜곡 가중치가 RAM(30)으로부터 판독됨으로써, 주어진 전력 레벨과 주어진 온도에 대해 주어진 가중치가 사용된다.
승산기(40)는 디지털화된 입력신호 Si가 인가되는 제2 입력(42)을 갖는다. 입력신호 Si와 가중치 Wi의 곱을 나타내는 승산기(40)의 출력(43)은, 디지털 아날로그 변환기(DAC)(50)에 접속된다. 이 DAC(50)의 출력은 필터(60)에서 필터링된 후, 업 컨버터(65)에 접속되며, 여기에서 필터링된 신호는 기저대역으로부터 RF로 업 컨버트되어 RF 전력 증폭기(68)로 인가된다.
전술한 것과 같이, RF 증폭기의 비선형 거동 때문에, 그것의 출력신호 So가 왜곡되는데, 이것은 복소량 D로서 모델화될 수 있다. 증폭기(68)에 의해 생성된 출력신호는 복소량 Sj*Wj*Dj로 표시되는데, 이때 j는 시간 i 보다 늦거나 또는 그 이후의 시간 j에서 샘플링/신호처리된 데이터 값을 나타낸다. 따라서, RF 증폭기(68)로부터 발생된 출력신호의 샘플은, 출력신호 경로(69)로 주어질 때, 방향성 결합기(71)로부터 도출된다. 출력 샘플은 다운 컨버터(73)에 접속되어, 출력신호가 기저대역으로 다운 컨버트된 후, 필터(80)를 거쳐 A-D 변환기(85)에 접속되어, (복소) 출력신호가 디지털화된다.
상기한 디지털화된 출력신호 Sj*Wj*Dj는 제산기(90)의 제1 입력(91)에 접속되며, 제산기의 출력(93)은 승산기(100)의 제1 입력(101)에 접속된다. 분주기(90)의 제2 입력(92)은, 입력신호 Si가 접속된 지연기(110)의 출력에 접속된다. 지연기(110)에 의해 주어진 지연은, RF 증폭기(68)를 통한 직접적인 신호 흐름 경로의 스루풋 지연에 해당하며, 제산기(90)에 대해 입력 및 출력 신호를 정렬하는 역할을 한다. 따라서, 제산기(90)는 (복소) 지연된 입력신호 Sj를 출력신호 Sj*Wj*Dj로 나누도록 동작하여, 몫 1/(Wj*Dj)를 생성하며, 이것은 전술한 것과 같이 승산기(100)의 제1 입력(101)에 접속된다.
상기한 승산기(100)는, RAM(30)의 데이터 출력 포트(33)로부터 판독된 가중치 Wi를 수신하도록 접속된 지연회로(120)로부터 도출된 지연된 가중치 Wj를 수신하도록 접속된 제2 입력(102)을 갖는다. 상기한 승산기(100)는, 몫 1/(Wj*Dj)를 지연된 가중치 Wj와 곱함으로써, 그것의 출력(103)에 출력 곱 1/Dj를 생성한다. 이와 같은 출력 곱 1/Dj는, 주어진 전력 레벨과 열적 상태에 대해 RF 증폭기(68)에 의해 생성된 왜곡의 복소 반전에 해당한다.
적응화 속도를 제어하기 위해, 승산기(100)의 출력(103)은 루프 필터(130) 내에서 필터링된다. 상기한 루프 필터(130)는, 지연회로(120)에서 발생된 지연된 가중치 Wj와 승산기(100)에 의해 생성된 가중치 추정값 1/Dj를 합성하는 선형 유한 임펄스 응답(FIR) 필터로서 구현하는 것이 바람직하다. 그후, 필터링된 가중치 추정값은 RAM(30)의 기록 데이터 포트(34)에 접속된다. RAM(30)의 기록 어드레스(32)는, 판독 어드레스 코드 ADDi를 지연시켜 지연된 기록 어드레스 코드 ADDj를 생성하도록 동작하는 지연회로(140)의 출력에서 도출된다.
동작시에, 전술한 방법으로 발생되고 갱신된 각각의 가중치 Wi가 RAM(30)에서 판독될 때, 이 가중치는 승산기(40) 내부에서 기저대역 신호 Si와 곱해져, '사전왜곡된' 입력신호를 생성한다. 그후, 이와 같이 사전왜곡된 입력신호는 아날로그 포맷으로 변환되고, 필터링되며 업 컨버트되어, RF 증폭기(68)로 인가된다. 시간이 지남에 따라, 입력신호 Si의 주어진 전력 레벨에 대해, 그것의 관련된 증폭기 왜곡 가중치 Dj는 증분적으로 갱신되고 룩업 테이블 RAM(30) 내부에서 교체되므로, 메모리에 기억된 가중치들은 연속적으로 증폭기 파라미터(예를 들면, 온도 및 수명)의 변동에 맞추어 적응된다.
도 2는, 본 발명에 따라 디지털식으로 구현된 적응형 RF 증폭기 피드-포워드 정정 메카니즘을 개략적으로 나타낸 것이다. 마찬가지로, 도 1에 도시된 사전왜곡 실시예의 경우에서와 같이, 관련된 다운 변환 및 업 변환 회로는 도시하지 않았다. 또한, 비록 단일의 신호 경로만 도시되어 있지만, 기저대역 입력신호 Si는 (동 위상(I) 및 직교위상(Q) 성분으로 구성된) 복소수인 것을 알 수 있다.
도 1의 사전왜곡 구성에서와 같이, 도 2의 피드-포워드 정정 장치에 있어서는, 도 1의 사전왜곡 실시예의 어드레스 발생기(20)와 동일하게 구성될 수 있으며 (바람직하게는 이중 포트 RAM으로 구현된) 사전왜곡 계수 메모리(230)에 대해 각각의 판독 및 기록 어드레스 ADDi 및 ADDj를 발생하도록 동작하는 어드레스 발생기(220)로 디지털화된 (복소) 기저대역 입력 신호 Si가 공급된다. 판독 어드레스 코드 ADDi는, 이전에 도출되어 메모리 RAM(230)에 기억된 피드-포워드 정정 가중치의 현재값을 판독하는데 사용된다. 이러한 피드-포워드 정정 가중치는 RAM(230)의 출력 포트(233)로부터 판독되어, 승산기(240)의 제1 입력(241)에 접속된다.
상기한 승산기(240)는, 디지털화된 입력신호 Si가 인가되는 제2 입력(42)과, 입력신호 Si와 RAM(230)으로부터 판독된 피드-포워드 정정 가중치 Wi의 (복소) 곱에 해당하는 출력(243)을 갖는다. 이와 같은 복소 곱은 DAC(250)에 접속되고, 그것의 출력은 필터(260)에서 필터링된 후, 업 컨버터(265)에 접속되어, 필터링된 신호가 기저대역으로부터 RF로 업 컨버트되며, 상기한 주 RF 증폭기(68)의 출력 전력 용량보다 낮은 출력 전력 용량을 갖는 보조 오류 증폭기(270)로 인가된다. 이 오류 증폭기(270)의 출력은, 방향성 결합기(268)를 통해 주 RF 증폭기(68)의 출력 경로(69) 내부로 주입되는 증폭된 피드-포워드 오류 정정신호에 해당한다.
도 1의 사전왜곡 실시예와 유사하게, RAM(230)에 기억되고 반복적으로 갱신된 피드-포워드 정정 계수를 도출하기 위해, RF 전력 증폭기(68)에 의해 발생된 (복소) 출력 신호는 방향성 결합기(275)를 통해 출력 경로(69)로부터 추출된다. 이 출력신호는 복소 왜곡 벡터에 의해 곱해진 신호로 구성된다. 방향성 결합기(275)에 의해 출력 경로(69)로부터 추출된 RF 증폭기(68)로부터 발생된 출력신호는 다운 컨버터(277)에 접속되어, 출력신호가 기저대역으로 (직교) 다운 컨버트된 후, 필터(280)를 거쳐 A-D 변환기(285)로 접속되어, (복소) 출력신호가 디지털화된다.
기저대역으로 다운 컨버트되고, 필터링되어, 복소 샘플링된 양 Sj*Dj'*Vai로 디지털화된 후, 이 신호는 제산기(290)의 제1 입력(291)에 접속된다. 제산기(290)의 제2 입력(292)은, 입력신호 Si가 접속되는 시간 정렬 지연기(209)의 출력에 접속된다. 도 1의 사전왜곡 실시예에서와 마찬가지로, 지연기(209)에 의해 주어진 지연은, RF 증폭기(68)를 통한 직접적인 신호 흐름 경로의 스루풋 지연에 해당하며, 제산기(290)에 대한 입력 및 출력 신호를 정력하는 역할을 한다. 제산기(290)는 (복소) 출력신호를 지연된 입력신호로 나누어, 복소 왜곡 벡터 Dj'*Vai를 생성하도록 동작하며, 이 벡터는 출력(293)을 통해 감산부(200)의 제1 입력(201)에 접속된다. (이때, 제산기(290)의 출력은, 실제로는 전술한 도 1의 사전왜곡 실시예에 있어서의 제산기(90)의 출력의 역수라는 점에 주목해야 한다.)
상기한 감산부(200)는 복소 정렬 벡터 Vai가 인가되는 제2 입력(202)을 갖는다. 이 감산기(200)의 출력(203)은, 복소 정렬 벡터 Vai와 분주기(290)에 의해 형성된 복소 왜곡 벡터 Dj'*Vai 사이의 차이값 Vai(1-Dj')를 나타내며, 피드-포워드 가중치에 필요한 잔류 오류 전압의 양에 해당한다. 이 차이값 Vai(1-Dj')는 승산기(210)의 제1 입력(211)에 접속된다. 승산기(210)의 제2 입력(212)은, 복소 출력 정렬 벡터 Vao를 수신하도록 접속된다. 복소 출력 정렬 벡터 Vao는, RF 증폭기(68)의 출력에 존재하는 파형에 있는 클리핑을 제거하기 위해, 진폭과 위상면에서 RF 오류 증폭기(270)의 출력을 주 RF 증폭기(68)의 출력과 정렬하는 역할을 한다. 각각의 정렬 벡터 Vai 및 Vao는 미도시된 종래의 위상 및 진폭 정렬회로를 사용하여 도출될 수 있다. 승산기(210)는, 그것의 출력(213)으로부터 주어진 전력 레벨과 열적 상태에 대한 복소 피드-포워드 정정 가중치에 해당하는 곱을 생성한다.
도 1의 사전왜곡 실시예에서와 마찬가지로, 적응화 속도를 조절하기 위해, 승산기(210)의 출력(213)은 선형 (FIR) 필터로서 구현될 수 있는 루프 필터(214) 내부에서 필터링된다. 필터(214)는, RAM(230)의 출력(233)에 접속된 지연회로(215)로부터 발생된 지연된 피드-포워드 정정 값을 승산기(210)에 의해 생성된 피드-포워드 정정 추정값과 합성한다. 그후, 필터링된 피드-포워드 가중치 추정값은 RAM(230)의 기록 데이터 포트(234)에 접속된다.
도 2의 피드-포워드 실시예의 동작은 전술한 도 1의 사전왜곡 실시예의 동작과 유사하지만, 사전왜곡 실시예와 독립적으로 동작한다. 즉, 각각의 피드-포워드 가중치가 RAM(230)으로부터 판독될 때, 이 가중치는 승산기(240) 내부에서 기저대역 신호 Si와 곱해져, 피드-포워드 정정신호를 생성한다. 그후, 이러한 피드-포워드 정정 신호는 아날로그 포맷으로 변환되고, 필터링되어, RF로 업 컨버트되고 증폭되어, 보조 오류 증폭기(68)로 인가된다. 마찬가지로, 입력신호 Si의 주어진 전력 레벨에 대해, 시간이 지남에 따라, 각각의 피드-포워드 정정 가중치는 증분적으로 갱신되어 룩업 테이블 RAM(230) 내부에서 교체됨으로써, 메모리에 기억된 가중치가 주 RF 증폭기(68)의 파라미터(예를 들면, 온도 및 수명)의 변화에 맞추어 연속적으로 적응된다.
도 3은 도 1과 도 2를 참조하여 전술한 방법으로 각각 구현된 사전왜곡 신호처리 스테이지(300)와 피드-포워드 신호처리 스테이지(400)를 구비한 조합된 사전왜곡 및 피드-포워드 정정 신호처리 구조를 개략적으로 나타낸 것이다.다시 도 1을 참조하여 사전왜곡기(300)를 설명하면 다음과 같다. (복소) 기저대역 입력신호 Si는 링크(11)를 거쳐 입력 필터(13)를 통과한 다음, 디지털 아날로그로 변환기(15)를 사용하여 디지털화된다. 기저대역 입력신호 Si는 어드레스 발생기(20)로 주어지고, 이 어드레스 발생기는 사전왜곡 계수 메모리(30)에 대한 판독 및 기록 어드레스를 발생한다. 이를 위해, 기저대역 입력신호 Si의 복소 파형의 크기가 크기 검출기(21)를 사용하여 추출되고, 전술한 누설 적분기로서 구현된 필터(23)에 인가되는데, 이 누설 적분기는, 정정하려는 왜곡 거동을 갖는 RF 증폭기의 상승 및 하강 열적 시정수를 모사한다.상기한 누설 적분기/필터(23)의 출력과 크기 검출기(21)의 출력을 합성되어 읽기 어드레스 코드(Addi)를 형성하며, 이것은 이중 포트 RAM(30)으로 구현된 룩업 테이블의 읽기 어드레스 입력(31)에 접속된다. 이 읽기 어드레스 코드 ADDi는, 이전에 도출되고 RAM(30)에 기억된 사전왜곡 가중치의 현재 값을 판독하는데 사용된다. RAM(30)의 출력 포트(33)로부터 판독된 사전왜곡 가중치는 승산기(40)의 제1 입력(41)에 접속된다. 전술한 것과 같이, 필요한 사전왜곡 가중치가 서로 다른 온도에서 조금씩 다르기 때문에, 이것은 증폭기 내부의 열적 변동을 보상하여, 어드레스의 일부분으로서 온도를 사용하여 사전왜곡 가중치가 RAM(30)으로부터 판독됨으로써, 주어진 전력 레벨과 주어진 온도에 대해 주어진 가중치가 사용된다.승산기(40)는 디지털화된 입력신호 Si가 인가되는 제2 입력(42)을 갖는다. 입력신호 Si와 가중치 Wi의 곱을 나타내는 승산기(40)의 출력(43)은, 디지털 아날로그 변환기(DAC)(50)에 접속된다. 이 DAC(50)의 출력은 필터(60)에서 필터링된 후, 업 컨버터(65)에 접속되며, 여기에서 필터링된 신호는 기저대역으로부터 RF로 업 컨버트되어 RF 전력 증폭기(68)로 인가된다.전술한 것과 같이, RF 증폭기의 비선형 거동 때문에, 그것의 출력신호 So가 왜곡되는데, 이것은 복소량 D로서 모델화될 수 있다. 증폭기(68)에 의해 생성된 출력신호는 복소량 Sj*Wj*Dj로 표시되는데, 이때 j는 시간 i 보다 늦거나 또는 그 이후의 시간 j에서 샘플링/신호처리된 데이터 값을 나타낸다. 따라서, RF 증폭기(68)로부터 발생된 출력신호의 샘플은, 출력신호 경로(69)로 주어질 때, 방향성 결합기(71)로부터 도출된다. 출력 샘플은 다운 컨버터(73)에 접속되어, 출력신호가 기저대역으로 다운 컨버트된 후, 필터(80)를 거쳐 A-D 변환기(85)에 접속되어, (복소) 출력신호가 디지털화된다.상기한 디지털화된 출력신호 Sj*Wj*Dj는 제산기(90)의 제1 입력(91)에 접속되며, 제산기의 출력(93)은 승산기(100)의 제1 입력(101)에 접속된다. 분주기(90)의 제2 입력(92)은, 입력신호 Si가 접속된 지연기(110)의 출력에 접속된다. 지연기(110)에 의해 주어진 지연은, RF 증폭기(68)를 통한 직접적인 신호 흐름 경로의 스루풋 지연에 해당하며, 제산기(90)에 대해 입력 및 출력 신호를 정렬하는 역할을 한다. 따라서, 제산기(90)는 (복소) 지연된 입력신호 Sj를 출력신호 Sj*Wj*Dj로 나누도록 동작하여, 몫 1/(Wj*Dj)를 생성하며, 이것은 전술한 것과 같이 승산기(100)의 제1 입력(101)에 접속된다.상기한 승산기(100)는, RAM(30)의 데이터 출력 포트(33)로부터 판독된 가중치 Wi를 수신하도록 접속된 지연회로(120)로부터 도출된 지연된 가중치 Wj를 수신하도록 접속된 제2 입력(102)을 갖는다. 상기한 승산기(100)는, 몫 1/(Wj*Dj)를 지연된 가중치 Wj와 곱함으로써, 그것의 출력(103)에 출력 곱 1/Dj를 생성한다. 이와 같은 출력 곱 1/Dj는, 주어진 전력 레벨과 열적 상태에 대해 RF 증폭기(68)에 의해 생성된 왜곡의 복소 반전에 해당한다.적응화 속도를 제어하기 위해, 승산기(100)의 출력(103)은 루프 필터(130) 내에서 필터링된다. 상기한 루프 필터(130)는, 지연회로(120)에서 발생된 지연된 가중치 Wj와 승산기(100)에 의해 생성된 가중치 추정값 1/Dj를 합성하는 선형 유한 임펄스 응답(FIR) 필터로서 구현하는 것이 바람직하다. 그 후, 필터링된 가중치 추정값은 RAM(30)의 기록 데이터 포트(34)에 접속된다. RAM(30)의 기록 어드레스(32)는, 판독 어드레스 코드 ADDi를 지연시켜 지연된 기록 어드레스 코드 ADDj를 생성하도록 동작하는 지연회로(140)의 출력에서 도출된다.동작시에, 전술한 방법으로 발생되고 갱신된 각각의 가중치 Wi가 RAM(30)에서 판독될 때, 이 가중치는 승산기(40) 내부에서 기저대역 신호 Si와 곱해져, '사전왜곡된' 입력신호를 생성한다. 그 후, 이와 같이 사전왜곡된 입력신호는 아날로그 포맷으로 변환되고, 필터링되며 업 컨버트되어, RF 증폭기(68)로 인가된다. 시간이 지남에 따라, 입력신호 Si의 주어진 전력 레벨에 대해, 그것의 관련된 증폭기 왜곡 가중치 Dj는 증분적으로 갱신되고 룩업 테이블 RAM(30) 내부에서 교체되므로, 메모리에 기억된 가중치들은 연속적으로 증폭기 파라미터(예를 들면, 온도 및 수명)의 변동에 맞추어 적응된다.다시 도 2를 참조하여 피드-포워드 정정 장치를 설명하면 다음과 같다. 상술한 사전왜곡기(300)의 구성에서와 같이, 피드-포워드 정정 장치(400)는, 사전왜곡기(300)의 어드레스 발생기(20)(도 1 참조)와 동일하게 구성될 수 있으며 (바람직하게는 이중 포트 RAM으로 구현된) 사전왜곡 계수 메모리(230)에 대해 각각의 판독 및 기록 어드레스 ADDi 및 ADDj를 발생하도록 동작하는 어드레스 발생기(220)로 디지털화된 (복소) 기저대역 입력 신호 Si가 공급된다. 판독 어드레스 코드 ADDi는, 이전에 도출되어 메모리 RAM(230)에 기억된 피드-포워드 정정 가중치의 현재값을 판독하는 데에 사용된다. 이러한 피드-포워드 정정 가중치는 RAM(230)의 출력 포트(233)로부터 판독되어, 승산기(240)의 제1 입력(241)에 접속된다.상기한 승산기(240)는, 디지털화된 입력신호 Si가 인가되는 제2 입력(42)과, 입력신호 Si와 RAM(230)으로부터 판독된 피드-포워드 정정 가중치 Wi의 (복소) 곱에 해당하는 출력(243)을 갖는다. 이와 같은 복소 곱은 DAC(250)에 접속되고, 그것의 출력은 필터(260)에서 필터링된 후, 업 컨버터(265)에 접속되어, 필터링된 신호가 기저대역으로부터 RF로 업 컨버트되며, 상기한 주 RF 증폭기(68)의 출력 전력 용량보다 낮은 출력 전력 용량을 갖는 보조 오류 증폭기(270)로 인가된다. 이 오류 증폭기(270)의 출력은, 방향성 결합기(268)를 통해 주 RF 증폭기(68)의 출력 경로(69) 내부로 주입되는 증폭된 피드-포워드 오류 정정신호에 해당한다.상술한 사전왜곡기(300)와 유사하게, RAM(230)에 기억되고 반복적으로 갱신된 피드-포워드 정정 계수를 도출하기 위해, RF 전력 증폭기(68)에 의해 발생된 (복소) 출력 신호는 방향성 결합기(275)를 통해 출력 경로(69)로부터 추출된다. 이 출력신호는 복소 왜곡 벡터에 의해 곱해진 신호로 구성된다. 방향성 결합기(275)에 의해 출력 경로(69)로부터 추출된 RF 증폭기(68)로부터 발생된 출력신호는 다운 컨버터(277)에 접속되어, 출력신호가 기저대역으로 (직교) 다운 컨버트된 후, 필터(280)를 거쳐 A-D 변환기(285)로 접속되어, (복소) 출력신호가 디지털화된다.기저대역으로 다운 컨버트되고, 필터링되어, 복소 샘플링된 양 Sj*Dj'*Vai로 디지털화된 후, 이 신호는 제산기(290)의 제1 입력(291)에 접속된다. 제산기(290)의 제2 입력(292)은, 입력신호 Si가 접속되는 시간 정렬 지연기(209)의 출력에 접속된다. 도 1의 사전왜곡 실시예에서와 마찬가지로, 지연기(209)에 의해 주어진 지연은, RF 증폭기(68)를 통한 직접적인 신호 흐름 경로의 스루풋 지연에 해당하며, 제산기(290)에 대한 입력 및 출력 신호를 정력하는 역할을 한다. 제산기(290)는 (복소) 출력신호를 지연된 입력신호로 나누어, 복소 왜곡 벡터 Dj'*Vai를 생성하도록 동작하며, 이 벡터는 출력(293)을 통해 감산부(200)의 제1 입력(201)에 접속된다. (이때, 제산기(290)의 출력은, 실제로는 사전왜곡기(300)에 있어서의 제산기(90)(도 1 참조)의 출력의 역수라는 점에 주목해야 한다.)상기한 감산부(200)는 복소 정렬 벡터 Vai가 인가되는 제2 입력(202)을 갖는다. 이 감산기(200)의 출력(203)은, 복소 정렬 벡터 Vai와 분주기(290)에 의해 형성된 복소 왜곡 벡터 Dj'*Vai 사이의 차이값 Vai(1-Dj')를 나타내며, 피드-포워드 가중치에 필요한 잔류 오류 전압의 양에 해당한다. 이 차이값 Vai(1-Dj')는 승산기(210)의 제1 입력(211)에 접속된다. 승산기(210)의 제2 입력(212)은, 복소 출력 정렬 벡터 Vao를 수신하도록 접속된다. 복소 출력 정렬 벡터 Vao는, RF 증폭기(68)의 출력에 존재하는 파형에 있는 클리핑을 제거하기 위해, 진폭과 위상면에서 RF 오류 증폭기(270)의 출력을 주 RF 증폭기(68)의 출력과 정렬하는 역할을 한다. 각각의 정렬 벡터 Vai 및 Vao는 미도시된 종래의 위상 및 진폭 정렬회로를 사용하여 도출될 수 있다. 승산기(210)는, 그것의 출력(213)으로부터 주어진 전력 레벨과 열적 상태에 대한 복소 피드-포워드 정정 가중치에 해당하는 곱을 생성한다.사전왜곡기(300)와 마찬가지로, 적응화 속도를 조절하기 위해, 승산기(210)의 출력(213)은 선형 (FIR) 필터로서 구현될 수 있는 루프 필터(214) 내부에서 필터링된다. 필터(214)는, RAM(230)의 출력(233)에 접속된 지연회로(215)로부터 발생된 지연된 피드-포워드 정정 값을 승산기(210)에 의해 생성된 피드-포워드 정정 추정값과 합성한다. 그 후, 필터링된 피드-포워드 가중치 추정값은 RAM(230)의 기록 데이터 포트(234)에 접속된다.피드-포워드 정정 장치(400)의 동작은 사전왜곡기(300)의 동작과 유사하지만, 사전왜곡기(300)와 독립적으로 동작한다. 즉, 각각의 피드-포워드 가중치가 RAM(230)으로부터 판독될 때, 이 가중치는 승산기(240) 내부에서 기저대역 신호 Si와 곱해져, 피드-포워드 정정신호를 생성한다. 그 후, 이러한 피드-포워드 정정 신호는 아날로그 포맷으로 변환되고, 필터링되어, RF로 업 컨버트되고 증폭되어, 보조 오류 증폭기(68)로 인가된다. 마찬가지로, 입력신호 Si의 주어진 전력 레벨에 대해, 시간이 지남에 따라, 각각의 피드-포워드 정정 가중치는 증분적으로 갱신되어 룩업 테이블 RAM(230) 내부에서 교체됨으로써, 메모리에 기억된 가중치가 주 RF 증폭기(68)의 파라미터(예를 들면, 온도 및 수명)의 변화에 맞추어 연속적으로 적응된다.도 3을 참조하여, 사전왜곡기(300)와 피드-포워드 정정 장치(400) 주변의 다른 회로를 설명하면, 입력 필터(13)와 DAC(15)를 통해 신호처리된 디지털화된 (복소) 기저대역 입력신호 Si가 어드레스 발생기(20)로 주어진다. 어드레스 발생기는, 전술한 방법으로 스테이지(300, 400)에 있는 가중치/계수 메모리(30, 230)에 대한 판독 어드레스 및 기록 어드레스를 발생한다. 사전왜곡 스테이지(300)에 의해 발생된 사전왜곡 신호는 주 RF 증폭기(68)의 입력에 접속되는 한편, 피드-포워드 정정 신호 스테이지(400)에 의해 생성된 피드-포워드 정정신호는 보조 오류 증폭기(270)에서 증폭되고 방향성 결합기(268)를 통해 RF 증폭기(68)의 출력 경로(69)에 주입된다.
전술한 설명으로부터 알 수 있듯이, 본 발명은, 디지털 신호 처리기의 속도 및 메모리 용량을 이용하여, 디지털 영역에서 사전왜곡 및 피드-포워드 정정 신호처리를 수행함으로써, RF 전력 증폭기의 비선형 전달 함수의 매우 정밀한 표현을 모델화하고 반복적으로 조정하여, RF 입력 전력으로 인한 단기간의 열적 효과 뿐만 아니라, AM 대 AM 및 AM 대 PM 왜곡을 보상할 수 있다.
비록, 본 발명에 따른 다양한 실시예를 예시하고 설명하였지만, 본 발명은 이에 이에 한정되지 않으며 본 발명이 속하는 기술분야의 당업자에게 알려진 수많은 변경 및 변형이 이루어질 수 있으므로, 본 발명은 본 명세서에 도시되고 설명된 발명내용에 제한되지 않으며, 본 발명의 당업자에게 있어서 자명한 이러한 모든 변화 및 변형을 포괄한다.

Claims (59)

  1. RF 전력 증폭기의 진폭 및 위상 왜곡을 정정하는 방법에 있어서,
    (a) 상기 RF 전력 증폭기에 의해 증폭될 신호의 복소 포락선을 나타내는 디지털화된 입력신호와 상기 RF 전력 증폭기로부터 도출된 증폭된 복소 파형을 나타내는 신호의 디지털화된 출력신호를 공급하는 단계와,
    (b) 상기 단계 (a)에서 공급된 상기 디지털화된 입력 및 출력 신호에 대해 복수의 RF 증폭기 왜곡 측정을 수행하여, 상기 진폭 및 위상 왜곡을 나타내는 복수의 제1 가중치를 발생하는 단계와,
    (c) 메모리에 상기 복수의 제1 가중치를 기억시키는 단계와,
    (d) 상기 RF 전력 증폭기에 의해 증폭될 입력신호에 따라 메모리에 기억된 상기 복수의 제1 가중치의 각각의 가중치를 액서스하는 단계와,
    (e) 메모리로부터 액서스된 상기 복수의 제1 가중치의 상기 각각의 가중치에 따라 상기 RF 전력 증폭기에 대한 상기 입력신호를 사전왜곡하여, 사전왜곡된 입력신호를 도출하는 단계와,
    (f) 상기 사전왜곡된 입력신호를 상기 RF 증폭기에 인가하는 단계를 포함하는 것을 특징으로 하는 방법.
  2. 제1 항에 있어서,
    (g) 상기 단계(a)에서 공급된 상기 디지털화된 입력신호 및 출력신호에 대해 복수의 RF 증폭기 왜곡 측정을 수행하여, 상기 진폭 및 위상 왜곡을 나타내는 복수의 제2 가중치를 발생하는 단계와,
    (h) 상기 복수의 제2 가중치를 메모리에서 기억시키는 단계와,
    (i) 상기 RF 전력 증폭기에 의해 증폭될 입력신호에 따라 메모리에 기억된 상기 복수의 제2 가중치 중 각각의 가중치를 액서스하는 단계와,
    (j) 메모리로부터 액서스된 상기 복수의 제2 가중치 중 상기 각각의 가중치에 따라 상기 입력신호를 변경하여, 피드-포워드 정정신호를 도출하는 단계와,
    (k) 상기 피드-포워드 정정신호를 상기 RF 전력 증폭기로부터 발생된 증폭된 출력신호와 합성하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  3. 제2 항에 있어서,
    상기 단계 (g)는, 상기 디지털화된 입력 및 출력 신호에 대해 상기 복수의 RF 증폭기 왜곡 측정의 상기 연속된 측정에 따라 상기 복수의 제2 가중치를 적응적으로 조정하는 과정을 포함하는 것을 특징으로 하는 방법.
  4. 제1 항에 있어서,
    상기 단계 (b)는, 상기 디지털화된 입력 및 출력 신호에 대해 상기 복수의 RF 증폭기 왜곡 측정의 상기 연속된 측정에 따라 상기 복수의 제1 가중치를 적응적으로 조정하는 과정을 포함하는 것을 특징으로 하는 방법.
  5. 제2 항에 있어서,
    상기 단계 (k)는, 상기 RF 전력 증폭기의 동작 전력 범위보다 작은 동작 전력 범위를 갖는 보조 RF 오류 증폭기를 사용하여 상기 피드-포워드 정정 신호를 증폭하는 과정과, 증폭된 피드-포워드 정정 신호를 상기 RF 전력 증폭기로부터 발생된 증폭된 출력신호에 접속하는 과정을 포함하는 것을 특징으로 하는 방법.
  6. 제2 항에 있어서,
    상기 복수의 제1 및 제2 가중치는, 상기 RF 전력 증폭기의 왜곡-삽입 거동의 포락선-의존성에 근거를 둔 것을 특징으로 하는 방법.
  7. 삭제
  8. 제1 항에 있어서,
    상기 단계 (b)는, 상기 입력신호의 복소 포락선의 상기 출력신호에 의한 복소 제산에 따라 상기 복수의 제1 복소 가중치를 도출하는 단계를 포함하고, 상기 단계 (e)는, 상기 RF 입력신호의 복소 포락선을 상기 단계 (d)에서 액서스된 상기 복수의 제1 복소 가중치 중 상기 각각의 가중치로 곱하여, 상기 사전왜곡된 입력신호를 도출하는 과정을 포함하는 것을 특징으로 하는 방법.
  9. 제8 항에 있어서,
    상기 단계 (g)는, 상기 입력신호의 복소 포락선의 상기 출력신호에 의한 복소 제산에 따라 상기 복수의 제2 복소 가중치를 도출하는 단계를 포함하고, 상기 단계 (j)는, 상기 RF 입력신호의 복소 포락선을 상기 단계 (i)에서 액서스된 상기 복수의 제2 가중치 중 상기 각각의 가중치로 곱하여, 상기 피드-포워드 정정신호를 도출하는 과정을 포함하는 것을 특징으로 하는 방법.
  10. 제2 항에 있어서,
    상기 단계 (d) 및 (i)는, 상기 RF 전력 증폭기에 의해 증폭될 상기 입력신호 내부의 기저대역 전력에 의존하여 메모리에 기억된 복수의 제1 및 제2 가중치를 액서스하는 과정을 각각 포함하는 것을 특징으로 하는 방법.
  11. 제10 항에 있어서,
    상기 단계 (d) 및 (i)는, 상기 RF 전력 증폭기에 의해 증폭될 상기 입력신호와 동일한 기저대역 전력을 갖는 메모리에 기억된 복수의 제1 및 제2 가중치를 액서스하는 과정을 각각 포함하는 것을 특징으로 하는 방법.
  12. 제2 항에 있어서,
    상기 단계 (b) 및 (g)는, 상기 입력신호의 복소 파형의 크기에 따라 메모리에 기억된 복수의 제1 및 제2 가중치를 액서스하기 위한 각각의 판독 어드레스 코드를 발생하는 과정을 포함하는 것을 특징으로 하는 방법.
  13. 제12 항에 있어서,
    상기 단계 (e)는, 상기 RF 전력 증폭기에 대한 입력신호를 메모리에서 판독된 상기 복수의 제1 가중치 중 각각의 가중치로 곱하여, 상기 사전왜곡된 입력신호를 도출하는 과정을 포함하는 것을 특징으로 하는 방법.
  14. 제12 항에 있어서,
    상기 단계 (j)는, 상기 RF 전력 증폭기에 대한 입력신호를 메모리에서 판독된 상기 복수의 제2 가중치 중 각각의 가중치로 곱하여, 상기 피드-포워드 정정신호를 도출하는 과정을 포함하는 것을 특징으로 하는 방법.
  15. 제1 항에 있어서,
    상기 단계 (b)는, 상기 입력신호와 상기 출력신호의 비를 나타내는 몫을 생성하는 과정과, 상기 몫을 상기 복수의 제1 가중치 중 상기 각각의 가중치로 곱하여, 상기 복수의 제1 가중치 중 상기 각각의 가중치의 적응적으로 조정된 값을 생성하는 과정을 포함하는 것을 특징으로 하는 방법.
  16. 제5 항에 있어서,
    상기 단계 (g)는, 상기 입력신호 및 상기 출력신호의 비를 나타내는 몫을 생성하는 과정과, 정렬 벡터에서 상기 몫을 감산하는 과정과, 진폭과 위상면에서 상기 보조 오류 증폭기의 출력을 상기 RF 전력 증폭기의 출력과 정렬시키는 역할을 하는 출력 정렬 벡터로 상기 몫을 곱하여, 상기 복수의 제2 가중치 중 상기 각각의 가중치의 적응적으로 조정된 값을 생성하는 과정을 포함하는 것을 특징으로 하는 방법.
  17. 제2 항에 있어서,
    상기 단계 (c) 및 (h)는, 상기 입력신호의 복소 파형의 크기의 지연된 크기에 따라 메모리에 복수의 제1 및 제2 가중치를 기억시키기 위한 각각의 기록 어드레스 코드를 생성하는 과정을 포함하는 것을 특징으로 하는 방법.
  18. RF 전력 증폭기의 진폭 및 위상 왜곡을 정정하는 방법에 있어서,
    (a) 상기 RF 전력 증폭기에 의해 증폭될 디지털화된 입력신호와 상기 RF 전력 증폭기로부터 도출된 디지털화된 증폭된 출력신호를 공급하는 단계와,
    (b) 상기 단계 (a)에서 제공된 상기 디지털화된 입력 및 출력 신호에 대해 복수의 RF 증폭기 왜곡 측정을 수행하여, 상기 진폭 및 위상 왜곡을 나타내는 복수의 피드-포워드 정정 가중치를 발생하는 단계와,
    (c) 상기 복수의 피드-포워드 정정 가중치를 메모리에 기억시키는 단계와,
    (d) 상기 RF 전력 증폭기에 의해 증폭될 입력신호에 따라 메모리에 기억된 상기 복수의 피드-포워드 정정 가중치 중 각각의 가중치를 액서스하는 단계와,
    (e) 메모리로부터 액서스된 상기 복수의 피드-포워드 정정 가중치 중 상기 각각의 가중치에 따라 상기 입력신호를 변형하여, 피드-포워드 정정신호를 도출하는 단계와,
    (f) 상기 피드-포워드 정정신호를 상기 RF 전력 증폭기에서 발생된 증폭된 출력신호와 합성하는 단계를 포함하는 것을 특징으로 하는 방법.
  19. 제18 항에 있어서,
    상기 단계 (b)는, 상기 디지털화된 입력 및 출력 신호에 대한 상기 복수의 RF 증폭기 왜곡 측정의 상기 연속된 측정에 따라 상기 복수의 피드-포워드 정정 가중치를 적응적으로 조정하는 과정을 포함하는 것을 특징으로 하는 방법.
  20. 제18 항에 있어서,
    상기 단계 (f)는, 상기 RF 전력 증폭기의 동작 전력 범위보다 작은 동작 전력 범위를 갖는 보조 RF 오류 증폭기를 사용하여 상기 피드-포워드 정정신호를 증폭하는 과정과, 증폭된 피드-포워드 정정 신호를 상기 RF전력 증폭기로부터 발생된 증폭된 출력신호에 접속하는 과정을 포함하는 것을 특징으로 하는 방법.
  21. 제18 항에 있어서,
    상기 복수의 피드-포워드 정정 가중치는, 상기 RF 전력 증폭기의 왜곡-도입 가동의 포락선-의존성에 근거를 둔 것을 특징으로 하는 방법.
  22. 제18 항에 있어서,
    상기 단계 (b)는, RF 증폭기의 입력 및 출력 신호의 복소 포락선에 대해 RF 증폭기 왜곡 측정을 수행하여, 복수의 피드-포워드 복소 가중치를 발생하는 과정을 포함하는 것을 특징으로 하는 방법.
  23. 제22 항에 있어서,
    상기 단계 (b)는, 상기 출력신호에 의한 상기 입력신호의 복소 포락선의 복소 제산에 따라 상기 복수의 피드-포워드 정정 복소 가중치를 도출하는 과정을 포함하는 것을 특징으로 하는 방법.
  24. 제18 항에 있어서,
    상기 단계 (d)는, 상기 RF 전력 증폭기에 의해 증폭될 상기 입력신호 내부의 기저대역 전력에 의존하여 메모리에 기억된 복수의 피드-포워드 정정 가중치를 액서스하는 과정을 포함하는 것을 특징으로 하는 방법.
  25. 제18 항에 있어서,
    상기 단계 (b)는, 상기 입력신호의 복소 파형의 크기에 따라 메모리에 기억된 복수의 피드-포워드 정정 가중치를 액서스하기 위한 각각의 판독 어드레스 코드를 발생하는 과정을 포함하는 것을 특징으로 하는 방법.
  26. 제25 항에 있어서,
    상기 단계 (e)는, 상기 RF 전력 증폭기에 대한 입력신호를 메모리로부터 판독된 상기 복수의 제2 가중치 중의 각각의 가중치로 곱하여, 상기 피드-포워드 정정신호를 도출하는 과정을 포함하는 것을 특징으로 하는 방법.
  27. 제18 항에 있어서,
    상기 단계 (b)는, 상기 입력신호 및 상기 출력신호의 비를 나타내는 몫을 생성하는 과정과, 정렬 벡터에서 상기 몫을 감산하는 과정과, 진폭과 위상면에서 상기 보조 오류 증폭기의 출력을 상기 RF 전력 증폭기의 출력과 정렬시키는 역할을 하는 출력 정렬 벡터로 상기 몫을 곱하여, 상기 복수의 제2 가중치 중 상기 각각의 가중치의 적응적으로 조정된 값을 생성하는 과정을 포함하는 것을 특징으로 하는 방법.
  28. 제18 항에 있어서,
    상기 단계 (c)는, 상기 입력신호의 복소 파형의 크기의 지연된 크기에 따라 메모리에 복수의 피드-포워드 가중치를 기억시키기 위한 기록 어드레스 코드를 생성하는 과정을 포함하는 것을 특징으로 하는 방법.
  29. RF 전력 증폭기의 진폭 및 위상 왜곡을 정정하는 신호처리장치에 있어서,
    상기 RF 전력 증폭기에 의해 증폭될 신호성분의 복소 포락선을 나타내는 디지털화된 입력신호와, 상기 RF 전력 증폭기로부터 도출된 증폭된 신호성분의 복소 포락선을 나타내는 디지털화된 출력신호을 공급하도록 동작하는 신호 결합기와,
    상기 디지털화된 입력신호 및 상기 디지털된 출력신호에 대해 복수의 RF 증폭기 왜곡 측정들을 수행하여, 상기 진폭 및 위상 왜곡을 나타내는 복수의 제1 가중치를 발생하도록 동작하는 왜곡 측정부와,
    상기 복수의 제1 가중치를 기억하는 제1 메모리와,
    상기 RF 전력 증폭기에 의해 증폭될 입력신호에 따라 상기 제1 메모리로부터 상기 복수의 제1 가중치 중 각각의 가중치를 제어가능하게 판독하도록 동작하는 메모리 액서스부와,
    상기 제1 메모리 액서스부에 의해 판독된 상기 복수의 제1 가중치 중 상기 각각의 가중치에 따라 상기 RF 전력 증폭기에 대한 상기 입력신호를 사전왜곡하여, 상기 RF 증폭기에 인가되는 사전왜곡된 입력신호를 발생하도록 동작하는 사전왜곡부를 구비한 것을 특징으로 하는 신호처리장치.
  30. 제29 항에 있어서,
    제2 메모리와 피드-포워드 정정부를 더 구비하고,
    상기 왜곡 측정부는 상기 디지털화된 입력신호 및 상기 디지털화된 출력신호에 대해 복수의 RF 증폭기 왜곡 측정을 수행하여, 상기 제2 메모리에 기억되는 상기 진폭 및 위상 왜곡을 나타내는 복수의 제2 가중치를 발생하도록 더 동작하고,
    상기 메모리 액서스부는 상기 RF 전력 증폭기에 의해 증폭될 입력신호에 따라 상기 제2 메모리로부터 상기 복수의 제2 가중치 중 각각의 가중치를 제어가능하게 판독하도록 동작하며, 상기 복수의 제2 가중치 중의 상기 각각의 가중치에 따라 상기 입력신호를 변형하여, 피드-포워드 정정 신호를 도출하고, 상기 피드-포워드 정정신호와 상기 RF 전력 증폭기로부터 발생된 증폭된 출력신호를 합성하도록 동작하는 것을 특징으로 하는 신호처리장치.
  31. 제30 항에 있어서,
    상기 왜곡 측정부는, 상기 디지털화된 입력신호 및 상기 디지털화된 출력신호의 상기 연속적인 신호에 따라 상기 복수의 제1 및 제2 가중치를 적응적으로 조정하도록 동작하는 것을 특징으로 하는 신호처리장치.
  32. 제31 항에 있어서,
    상기 피드-포워드 정정부는, 상기 RF 전력 증폭기의 동작 전력 범위보다 작은 동작 전력 범위를 갖고 상기 피드-포워드 정정 신호를 증폭하도록 동작하는 보조 RF 오류신호 증폭기를 구비하고, 증폭된 피드-포워드 정정신호는 상기 RF 전력 증폭기로부터 발생된 증폭된 출력신호와 합성되는 것을 특징으로 하는 신호처리장치.
  33. 제30 항에 있어서,
    상기 복수의 제1 및 제2 가중치는, 상기 RF 전력 증폭기의 왜곡-도입 거동의 포락선-의존성에 근거를 둔 것을 특징으로 하는 신호처리장치.
  34. 제30 항에 있어서,
    상기 왜곡 측정부는, 상기 입력 신호 및 출력신호의 복소 포락선의 복소 제산을 수행함으로써 상기 복수의 제1 및 제2 가중치를 도출하도록 동작하는 것을 특징으로 하는 신호처리장치.
  35. 제34 항에 있어서,
    상기 사전왜곡분, 상기 입력신호의 복소 포락선을 상기 제1 메모리로부터 액서스된 상기 복수의 제1 가중치 중 각각의 가중치로 곱함으로써 상기 RF 전력 증폭기에 대한 상기 입력신호를 사전왜곡하여, 상기 사전왜곡된 입력신호를 도출하도록 동작하는 것을 특징으로 하는 신호처리장치.
  36. 제34 항에 있어서,
    상기 피드-포워드 정정부는, 상기 입력신호의 복소 포락선을 상기 제2 메모리로부터 액서스된 상기 복수의 제2 가중치 중 상기 각각의 가중치로 곱함으로써 상기 피드-포워드 정정신호를 발생하도록 동작하는 것을 특징으로 하는 신호처리장치.
  37. 제29 항에 있어서,
    상기 메모리 액서스부는, 상기 RF 전력 증폭기에 의해 증폭될 상기 입력신호 내부의 기저대역 전력에 의존하여 상기 제1 메모리로부터 상기 복수의 제1 가중치 중 각각의 가중치를 제어가능하게 판독하도록 동작하는 것을 특징으로 하는 신호처리장치.
  38. 제29 항에 있어서,
    상기 메모리 액서스부는, 상기 입력신호의 복소 파형의 크기에 따라 상기 제1 메모리에 기억된 제1 가중치를 액서스하기 위한 판독 어드레스 코드를 발생하도록 동작하는 것을 특징으로 하는 신호처리장치.
  39. 제38 항에 있어서,
    상기 사전왜곡부는, 상기 RF 전력 증폭기에 대한 입력신호를 상기 제1 메모리로부터 판독된 상기 복수의 제1 가중치 중 각각의 가중치로 곱하여, 상기 사전왜곡된 입력신호를 도출하도록 동작하고, 상기 피드-포워드 정정부는, 입력신호를 상기 제2 메모리로부터 판독된 상기 복수의 제2 가중치 중 각각의 가중치로 곱하여, 상기 피드-포워드 정정 신호를 도출하도록 동작하는 것을 특징으로 하는 신호처리장치.
  40. 제29 항에 있어서,
    상기 왜곡 측정부는, 상기 입력 신호와 상기 출력신호의 비를 나타내는 몫신호들을 발생하고, 상기 몫 신호를 제1 및 제2 가중치와 곱하여 상기 복수의 제1 및 제2 가중치의 적응적으로 조정된 값을 생성하도록 동작하는 것을 특징으로 하는 신호처리장치.
  41. 제30 항에 있어서,
    상기 메모리 액서스부는, 상기 입력신호의 복소 파형의 크기의 지연된 크기에 따라 상기 제1 및 제2 메모리에 복수의 제1 및 제2 가중치를 기억시키기 위한 각각의 기록 어드레스 코드를 발생하도록 동작하는 것을 특징으로 하는 신호처리장치.
  42. RF 전력 증폭기의 진폭 및 위상 왜곡을 정정하는 신호처리장치에 있어서,
    상기 RF 전력 증폭기에 의해 증폭될 디지털화된 입력신호 성분과, 상기 RF 전력 증폭기로부터 도출된 디지털화된 증폭된 출력신호 성분을 공급하도록 동작하는 신호 결합기와,
    상기 디지털화된 신호 성분에 대해 복수의 RF 증폭기 왜곡 측정을 수행하여, 상기 진폭 및 위상 왜곡을 나타내는 복수의 피드-포워드 정정 가중치를 발생하도록 동작하는 왜곡 측정부와,
    상기 복수의 피드-포워드 정정 가중치를 기억하는 메모리와,
    상기 RF 전력증폭기에 의해 증폭될 입력신호에 따라 메모리로부터 상기 복수의 피드-포워드 정정 가중치 중 각각의 가중치를 제어가능하게 판독하도록 동작하는 메모리 액서스부와,
    메모리로부터 판독된 상기 복수의 피드-포워드 정정 가중치의 상기 각각의 가중치에 따라 상기 RF 전력 증폭기에 대한 상기 입력신호를 변경하고, 상기 RF 증폭기의 출력과 합성되는 증폭된 변형 입력신호를 발생하도록 동작하는 보조 RF 오류 증폭기를 포함하는 피드-포워드 정정부를 구비한 것을 특징으로 하는 신호처리장치.
  43. 제42 항에 있어서,
    상기 왜곡 측정부는, 상기 복수의 디지털화된 신호 성분의 상기 연속적인 신호 성분에 따라 상기 복수의 피드-포워드 정정 가중치를 적응적으로 조정하도록 동작하는 것을 특징으로 하는 신호처리장치.
  44. 제42 항에 있어서,
    상기 보조 RF 오류신호 증폭기는, 상기 RF 전력 증폭기의 동작 전력 범위보다 작은 동작 전력 범위를 갖는 것을 특징으로 하는 신호처리장치.
  45. 제42 항에 있어서,
    상기 복수의 피드-포워드 정정 가중치는, 상기 RF 전력 증폭기의 왜곡-도입 거동의 포락선-의존성에 근거를 둔 것을 특징으로 하는 신호처리장치.
  46. 제42 항에 있어서,
    상기 왜곡 측정부는, 상기 입력신호 및 상기 출력신호의 복소 포락선의 복소 제산을 수행함으로써 상기 복수의 피드-포워드 정정 가중치를 도출하도록 동작하는 것을 특징으로 하는 신호처리장치.
  47. 제45 항에 있어서,
    상기 피드-포워드 정정부는, 상기 입력신호의 복소 포락선을 메모리로부터 액서스된 피드-포워드 정정 가중치로 곱함으로써 상기 피드-포워드 정정신호를 발생하도록 동작하는 것을 특징으로 하는 신호처리장치.
  48. 제42 항에 있어서,
    상기 메모리 액서스부는, 상기 RF 전력 증폭기에 의해 증폭될 상기 입력신호 내부의 기저대역 전력에 의존하여 메모리로부터 상기 복수의 피드-포워드 정정 가중치 중 각각의 가중치를 제어가능하게 판독하도록 동작하는 것을 특징으로 하는 신호처리장치.
  49. 제48 항에 있어서,
    상기 메모리 액서스부는, 상기 RF 전력 증폭기에 의해 증폭될 상기 입력신호와 동일한 기저대역 전력을 갖는 피드-포워드 정정 가중치로부터 판독하도록 동작하는 것을 특징으로 하는 신호처리장치.
  50. 제42 항에 있어서,
    상기 메모리 액서스부는, 상기 입력신호의 복소 파형의 크기에 따라 상기 제1 메모리에 기억된 제1 가중치를 액서스하기 위한 판독 어드레스 코드를 발생하도록 동작하는 것을 특징으로 하는 신호처리장치.
  51. 제42 항에 있어서,
    상기 왜곡 측정부는, 상기 입력 신호와 상기 출력신호의 비를 나타내는 몫 신호들을 발생하고, 상기 몫 신호를 상기 복수의 피드-포워드 정정 가중치로 곱하여, 상기 복수의 피드-포워드 정정 가중치의 적응적으로 조정된 값을 생성하도록 동작하는 것을 특징으로 하는 신호처리장치.
  52. 제42 항에 있어서,
    상기 메모리 액서스부는, 상기 입력신호의 복소 파형의 크기의 지연된 크기에 따라 메모리에 상기 복수의 피드-포워드 정정 가중치를 기억시키기 위한 각각의 기록 어드레스 코드를 발생하도록 동작하는 것을 특징으로 하는 신호처리장치.
  53. 제42 항에 있어서,
    상기 왜곡 측정부는, 상기 입력신호 및 상기 출력신호의 비를 나타내는 몫을 생성하여, 정렬 벡터에서 상기 몫을 감산하고, 진폭과 위상면에서 상기 보조 오류 RF 증폭기의 출력을 상기 RF 전력 증폭기의 출력과 정렬시키는 역할을 하는 출력 정렬 벡터로 상기 몫을 곱하여, 피드-포워드 정정 가중치의 적응적으로 조정된 값을 생성하도록 동작하는 것을 특징으로 하는 신호처리장치.
  54. 제53 항에 있어서,
    상기 메모리 액서스부는, 온도에 따라 메모리로부터의 상기 복수의 피드-포워드 정정 가중치 중 각각의 가중치를 판독하도록 동작하는 것을 특징으로 하는 신호처리장치.
  55. 제54 항에 있어서,
    상기 메모리 액서스부는 누설 적분기를 구비한 것을 특징으로 하는 신호처리장치.
  56. 제1 항에 있어서,
    상기 단계 (d)는, 온도에 따라 상기 복수의 제1 가중치 중 상기 각각의 가중치를 액서스하는 과정을 포함하는 것을 특징으로 하는 방법.
  57. 제18 항에 있어서,
    상기 단계 (d)는, 온도에 따라 메모리에 기억된 상기 복수의 피드-포워드 가중치 중 상기 각각의 가중치를 액서스하는 과정을 포함하는 것을 특징으로 하는 방법.
  58. 제29 항에 있어서,
    상기 메모리 액서스부는, 온도에 따라 상기 제1 메모리로부터 상기 복수의 제1 가중치 중 상기 각각의 가중치를 제어가능하게 판독하도록 동작하는 것을 특징으로 하는 신호처리장치.
  59. 제58 항에 있어서,
    상기 메모리 액서스부는 누설 적분기를 구비한 것을 특징으로 하는 신호처리장치.
KR1019997002350A 1996-09-20 1997-08-07 알에프 전력증폭기의 적응형 디지털 사전왜곡 선형화 및 피드-포워드 정정 KR100338230B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/717,500 US5898338A (en) 1996-09-20 1996-09-20 Adaptive digital predistortion linearization and feed-forward correction of RF power amplifier
US08/717,500 1996-09-20
US8/717,500 1996-09-20

Publications (2)

Publication Number Publication Date
KR20000048479A KR20000048479A (ko) 2000-07-25
KR100338230B1 true KR100338230B1 (ko) 2002-05-27

Family

ID=24882278

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997002350A KR100338230B1 (ko) 1996-09-20 1997-08-07 알에프 전력증폭기의 적응형 디지털 사전왜곡 선형화 및 피드-포워드 정정

Country Status (6)

Country Link
US (2) US5898338A (ko)
EP (1) EP0928515B1 (ko)
JP (1) JP2001508954A (ko)
KR (1) KR100338230B1 (ko)
DE (1) DE69716935T2 (ko)
WO (1) WO1998012800A1 (ko)

Families Citing this family (117)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6549242B1 (en) * 1997-04-04 2003-04-15 Harris Corporation Combining adjacent TV channels for transmission by a common antenna
KR100251561B1 (ko) * 1997-06-19 2000-04-15 윤종용 디지털통신시스템의송신기선형화장치및방법
US6208686B1 (en) * 1997-07-18 2001-03-27 Innova Corporation System and method for dynamic amplitude adjustment of modulating signal in frequency modulated transceivers
FI105366B (fi) 1997-10-29 2000-07-31 Nokia Networks Oy Linearisointimenetelmä ja vahvistinjärjestely
US6215354B1 (en) * 1998-03-06 2001-04-10 Fujant, Inc. Closed loop calibration for an amplitude reconstruction amplifier
US6600792B2 (en) * 1998-06-26 2003-07-29 Qualcomm Incorporated Predistortion technique for high power amplifiers
JP3360029B2 (ja) * 1998-07-13 2002-12-24 松下電器産業株式会社 歪補償用アドレス発生器,歪補償回路および送信歪補償付き送信機
KR100279948B1 (ko) * 1998-07-21 2001-02-01 윤종용 선형화된 전력 증폭 장치 및 방법
US6075412A (en) * 1998-10-13 2000-06-13 Ophir Rf, Inc. Linearization for power amplifiers
US6188732B1 (en) * 1998-10-19 2001-02-13 Samsung Electronics Co., Ltd. Digital feedforward amplifier for use in an RF transmitter and method of operation
US6166601A (en) * 1999-01-07 2000-12-26 Wiseband Communications Ltd. Super-linear multi-carrier power amplifier
JP3185778B2 (ja) 1999-02-10 2001-07-11 日本電気株式会社 アクティブマトリクス型液晶表示装置、その製造方法及びその駆動方法
US6104239A (en) * 1999-03-12 2000-08-15 Thomcast Communications, Inc. Method for correcting frequency-varying nonlinear errors and digital correction circuit implementing same
JP4062816B2 (ja) * 1999-05-13 2008-03-19 株式会社デンソー 送信電力制御回路
GB2351624B (en) * 1999-06-30 2003-12-03 Wireless Systems Int Ltd Reducing distortion of signals
CA2378719C (en) 1999-07-09 2003-12-30 Andrzej Haczewski Biasing circuit for vgs drift and thermal compensation of a power device
US6587514B1 (en) * 1999-07-13 2003-07-01 Pmc-Sierra, Inc. Digital predistortion methods for wideband amplifiers
DE19933545A1 (de) * 1999-07-16 2001-02-08 Siemens Ag Anordnung zur Linearisierung einer Verstärkerschaltung
GB2352570B (en) * 1999-07-28 2003-12-24 Wireless Systems Int Ltd Distortion reduction
KR100324123B1 (ko) * 1999-08-04 2002-02-20 남상욱 전력 증폭기의 사전 왜곡 선형화 방법 및 장치
US6693974B2 (en) * 1999-08-05 2004-02-17 Samsung Electronics Co., Ltd. Adaptive digital pre-distortion circuit using adjacent channel power profile and method of operation
US6507732B1 (en) * 1999-09-14 2003-01-14 Lucent Technologies Inc. Dynamic path gain compensation for radios in wireless communication systems
DE19943957C1 (de) 1999-09-14 2001-04-12 Bosch Gmbh Robert Verfahren zur Linearisierung eines Hochfrequenz-Verstärkers
JP2001111438A (ja) * 1999-10-13 2001-04-20 Nec Corp 送信機及びそれに用いる歪み補償方法
GB2372184B (en) * 1999-10-13 2003-03-12 Nec Corp Transmitter and distortion compensation method to be used therefor
WO2001029962A1 (en) * 1999-10-18 2001-04-26 Baskin Brian L Wideband vector feedback apparatus
US6246286B1 (en) * 1999-10-26 2001-06-12 Telefonaktiebolaget Lm Ericsson Adaptive linearization of power amplifiers
EP1104093A1 (en) * 1999-11-24 2001-05-30 Telefonaktiebolaget Lm Ericsson Method and apparatus for generation of a RF signal
US6266517B1 (en) * 1999-12-30 2001-07-24 Motorola, Inc. Method and apparatus for correcting distortion in a transmitter
US6751447B1 (en) * 1999-12-30 2004-06-15 Samsung Electronics Cop., Ltd. Adaptive digital pre-distortion circuit using output reference signal and method of operation
US6628923B1 (en) 2000-05-03 2003-09-30 Nokia Networks Oy Adaptive phase and amplitude linearization method and apparatus
JP2002009557A (ja) * 2000-06-21 2002-01-11 Matsushita Electric Ind Co Ltd 線形補償増幅装置
JP4356201B2 (ja) * 2000-06-28 2009-11-04 ソニー株式会社 適応歪み補償装置
US6934341B2 (en) * 2000-08-29 2005-08-23 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for plurality signal generation
US6771710B1 (en) * 2000-10-17 2004-08-03 Northrop Grumman Corporation Partial frequency offset digital upconversion
DE10108101A1 (de) * 2001-02-20 2002-09-26 Bosch Gmbh Robert Sender zum Versenden von Signalen über Funkkanäle mit orthogonalen Frequenzmiliplex (OFDM) und Verfahren zum Senden von Signalen über Funkkanäle mit orthogonalen Frequenzmultiplex (OFDM)
US6928122B2 (en) * 2001-06-07 2005-08-09 Motorola, Inc. Amplifier predistortion system and method
GB2376613B (en) * 2001-06-15 2005-01-05 Wireless Systems Int Ltd Methods and apparatus for signal distortion correction
GB2376584B (en) * 2001-06-15 2005-02-16 Wireless Systems Int Ltd Signal correction techniques
GB2376583B (en) * 2001-06-15 2005-01-05 Wireless Systems Int Ltd Time alignment of signals
DE10133332A1 (de) * 2001-07-10 2003-01-30 Fraunhofer Ges Forschung Vorverzerrungslinearisierungs-Vorrichtung und -Verfahren
SE520466C2 (sv) * 2001-11-12 2003-07-15 Ericsson Telefon Ab L M Metod och anordning vid en digital linjäriseringskoppling
US6700439B2 (en) 2002-04-11 2004-03-02 Andrew Corporation Zero-bias bypass switch
US6812786B2 (en) 2002-04-11 2004-11-02 Andrew Corporation Zero-bias bypass switching circuit using mismatched 90 degrees hybrid
US8380143B2 (en) * 2002-05-01 2013-02-19 Dali Systems Co. Ltd Power amplifier time-delay invariant predistortion methods and apparatus
US6985704B2 (en) * 2002-05-01 2006-01-10 Dali Yang System and method for digital memorized predistortion for wireless communication
US8064850B2 (en) 2002-05-01 2011-11-22 Dali Systems Co., Ltd. High efficiency linearization power amplifier for wireless communication
US8472897B1 (en) 2006-12-22 2013-06-25 Dali Systems Co. Ltd. Power amplifier predistortion methods and apparatus
US8811917B2 (en) 2002-05-01 2014-08-19 Dali Systems Co. Ltd. Digital hybrid mode power amplifier system
JP3502087B2 (ja) * 2002-05-14 2004-03-02 松下電器産業株式会社 ハイブリッド歪補償方法およびハイブリッド歪補償装置
US6680649B2 (en) 2002-06-07 2004-01-20 Telefonaktiebolaget Lm Ericsson (Publ) Coordinate rotation of pre-distortion vector in feedforward linearization amplification system
US7756421B2 (en) * 2002-10-03 2010-07-13 Ciena Corporation Electrical domain compensation of non-linear effects in an optical communications system
US6812791B2 (en) * 2002-10-14 2004-11-02 Raytheon Company Method and system for linearizing an amplified signal
US6937094B2 (en) * 2002-11-22 2005-08-30 Powerwave Technologies, Inc. Systems and methods of dynamic bias switching for radio frequency power amplifiers
US6812792B2 (en) * 2003-01-02 2004-11-02 Harris Corporation Precorrection of a nonlinear amplifier
US6985706B2 (en) * 2003-01-23 2006-01-10 Powerwave Technologies, Inc. Feed forward amplifier system employing self-generating alignment lists and adaptive controller
US7741341B2 (en) 2003-05-19 2010-06-22 Sanofi-Aventis Deutschland Gmbh Benzimidazole-derivatives as factor Xa inhibitors
US20040258176A1 (en) * 2003-06-19 2004-12-23 Harris Corporation Precorrection of nonlinear distortion with memory
US7062234B2 (en) 2003-07-28 2006-06-13 Andrew Corporation Pre-distortion cross-cancellation for linearizing power amplifiers
US7126421B2 (en) * 2003-09-23 2006-10-24 Powerwave Technologies, Inc. Method for aligning feed forward loops
US7023273B2 (en) * 2003-10-06 2006-04-04 Andrew Corporation Architecture and implementation methods of digital predistortion circuitry
US6963243B2 (en) * 2003-10-22 2005-11-08 Andrew Corporation Amplifier pre-distortion processing based on composite look-up tables
EP1712019B1 (en) 2004-01-29 2014-01-15 Neocific, Inc. Methods and apparatus for overlaying multi-carrier and direct sequence spread spectrum signals in a broadband wireless communication system
US8009660B2 (en) 2004-01-29 2011-08-30 Neocific, Inc. Methods and apparatus using cell-specific and common pilot subcarriers in multi-carrier, multi-cell wireless communication networks
CN1943152B (zh) 2004-02-13 2011-07-27 桥扬科技有限公司 用于具有自适应发射和反馈的多载波通信系统的方法和设备
WO2005088853A1 (en) 2004-03-09 2005-09-22 Neocific Inc. Methods and apparatus for random access in multi-carrier communication systems
US7113036B2 (en) * 2004-04-15 2006-09-26 Agere Systems Inc. Method and apparatus for adaptive digital predistortion using nonlinear and feedback gain parameters
US8089911B2 (en) 2004-05-01 2012-01-03 Neocific, Inc. Methods and apparatus for cellular broadcasting and communication system
US7355470B2 (en) 2006-04-24 2008-04-08 Parkervision, Inc. Systems and methods of RF power transmission, modulation, and amplification, including embodiments for amplifier class transitioning
US7327803B2 (en) 2004-10-22 2008-02-05 Parkervision, Inc. Systems and methods for vector power amplification
CN100530946C (zh) * 2005-01-25 2009-08-19 中兴通讯股份有限公司 基于矢量包络注入的预失真方法与装置
JP4786644B2 (ja) * 2005-03-09 2011-10-05 富士通株式会社 歪補償装置
JP2006270638A (ja) * 2005-03-24 2006-10-05 Shimada Phys & Chem Ind Co Ltd 非線形歪み補償装置
CN101091390B (zh) 2005-06-09 2011-01-12 桥扬科技有限公司 用于高功率效率的广播和通信系统的方法和设备
JP5301831B2 (ja) * 2005-06-30 2013-09-25 富士通株式会社 歪補償回路を有する電力増幅器
WO2007036990A1 (ja) * 2005-09-28 2007-04-05 Fujitsu Limited 歪補償装置
US7911272B2 (en) 2007-06-19 2011-03-22 Parkervision, Inc. Systems and methods of RF power transmission, modulation, and amplification, including blended control embodiments
US7937106B2 (en) 2006-04-24 2011-05-03 ParkerVision, Inc, Systems and methods of RF power transmission, modulation, and amplification, including architectural embodiments of same
US8031804B2 (en) 2006-04-24 2011-10-04 Parkervision, Inc. Systems and methods of RF tower transmission, modulation, and amplification, including embodiments for compensating for waveform distortion
DE102006031046A1 (de) * 2006-07-05 2008-01-10 Rohde & Schwarz Gmbh & Co. Kg Anordnung zum Bestimmen der Betriebkenngrößen eines Hochfrequenz-Leistungsverstärkers
US8315336B2 (en) 2007-05-18 2012-11-20 Parkervision, Inc. Systems and methods of RF power transmission, modulation, and amplification, including a switching stage embodiment
US8370113B2 (en) 2006-09-29 2013-02-05 Netlogic Microsystems, Inc. Low-power and low-cost adaptive self-linearization system with fast convergence
US8032336B2 (en) * 2006-09-29 2011-10-04 Netlogic Microsystems, Inc. Distortion cancellation using adaptive linearization
US8041757B2 (en) * 2006-09-29 2011-10-18 Netlogic Microsystems, Inc. Low power and low complexity adaptive self-linearization
CN104202279A (zh) * 2006-12-26 2014-12-10 大力系统有限公司 用于多信道宽带通信系统中的基带预失真线性化的方法和系统
US9026067B2 (en) 2007-04-23 2015-05-05 Dali Systems Co. Ltd. Remotely reconfigurable power amplifier system and method
US8274332B2 (en) 2007-04-23 2012-09-25 Dali Systems Co. Ltd. N-way Doherty distributed power amplifier with power tracking
EP2145385B1 (en) * 2007-04-23 2018-10-17 Dali Systems Co. Ltd N-way doherty distributed power amplifier
US8170819B2 (en) * 2007-04-26 2012-05-01 Qualcomm, Incorporated Systems and methods for measuring non-linear characteristics of a power amplifier
WO2008156800A1 (en) 2007-06-19 2008-12-24 Parkervision, Inc. Combiner-less multiple input single output (miso) amplification with blended control
WO2009005768A1 (en) 2007-06-28 2009-01-08 Parkervision, Inc. Systems and methods of rf power transmission, modulation, and amplification
US8224266B2 (en) * 2007-08-30 2012-07-17 Dali Systems Co., Ltd. Power amplifier predistortion methods and apparatus using envelope and phase detector
KR101669173B1 (ko) 2007-12-07 2016-10-25 달리 시스템즈 씨오. 엘티디. 베이스밴드-도출형 광대역 rf 디지털 전치 왜곡 시스템
JP5571391B2 (ja) * 2008-01-30 2014-08-13 日本電気株式会社 半導体装置
WO2009145887A1 (en) 2008-05-27 2009-12-03 Parkervision, Inc. Systems and methods of rf power transmission, modulation, and amplification
CN101656512B (zh) * 2008-08-18 2012-06-27 富士通株式会社 功率放大器非线性程度度量装置、方法和预失真补偿装置
GB2463015A (en) * 2008-08-27 2010-03-03 Roke Manor Research An RF transmitter with distortion reduction by feedforward of a model-derived error signal
US8483631B2 (en) * 2008-09-10 2013-07-09 Qualcomm Incorporated Method and apparatus for predistorting a waveform for input to an amplifier
DE102008052172B4 (de) * 2008-10-17 2014-01-23 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Vorrichtung zum Erzeugen eines Korrektursignals
KR101046350B1 (ko) 2008-10-30 2011-07-05 장세주 간섭억제시스템 필터모듈 기반 전치왜곡장치 및 적응형 피드포워드 선형화회로가 적용된 이동통신장치의 출력단
US8498591B1 (en) * 2009-08-21 2013-07-30 Marvell International Ltd. Digital Predistortion for nonlinear RF power amplifiers
US8699620B1 (en) 2010-04-16 2014-04-15 Marvell International Ltd. Digital Predistortion for nonlinear RF power amplifiers
JP5402817B2 (ja) * 2010-04-30 2014-01-29 富士通株式会社 電力増幅器のメモリ効果キャンセラ、無線送信機
CN105141513B (zh) 2010-09-14 2018-12-14 大力系统有限公司 操作分布式天线系统的方法和在该系统中进行通信的方法
WO2012050838A1 (en) 2010-09-28 2012-04-19 Neocific, Inc. Methods and apparatus for flexible use of frequency bands
KR20140026458A (ko) 2011-04-08 2014-03-05 파커비전, 인크. Rf 전력 송신, 변조 및 증폭 시스템들 및 방법들
KR20140034895A (ko) 2011-06-02 2014-03-20 파커비전, 인크. 안테나 제어
US8548404B2 (en) 2011-09-30 2013-10-01 Scintera Networks, Inc. Linearization of power amplifiers through digital in-band predistortion followed by analog predistortion
US8629718B2 (en) * 2011-11-07 2014-01-14 Telefonaktiebolaget L M Ericsson (Publ) Signal splitting apparatus suitable for use in a power amplifier
US9160586B1 (en) 2013-07-24 2015-10-13 Marvell International Ltd. Method and apparatus for estimating and compensating for in-phase and quadrature (IQ) mismatch in a receiver of a wireless communication device
EP3047348A4 (en) 2013-09-17 2016-09-07 Parkervision Inc METHOD, DEVICE AND SYSTEM FOR THE PRESENTATION OF A MEDIA TIME FUNCTION
CN104320095B (zh) * 2014-10-23 2017-09-22 清华大学 一种降低数字预失真中adc采样速率的方法及装置
CN104515944B (zh) * 2014-12-18 2017-04-26 华中科技大学 一种基于pid反馈的预失真修正方法及led结温温度测量方法
US9509350B1 (en) * 2015-06-11 2016-11-29 Infineon Technologies Ag Devices and methods for adaptive crest factor reduction in dynamic predistortion
US10658982B1 (en) 2018-12-21 2020-05-19 Motorola Solutions, Inc. Dynamically linearizing multi-carrier power amplifiers
US10763791B2 (en) 2018-12-21 2020-09-01 Motorola Solutions, Inc. Selective linearization of scalable fault tolerant frequency agile transmitters
US11483018B1 (en) * 2021-06-04 2022-10-25 Xilinx, Inc. Reconfigurable and scalable nonlinear filter for digital pre-distorters

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4291277A (en) * 1979-05-16 1981-09-22 Harris Corporation Adaptive predistortion technique for linearizing a power amplifier for digital data systems
DE3221911C1 (de) * 1982-06-11 1983-11-17 Standard Elektrik Lorenz Ag, 7000 Stuttgart Hochfrequenzleistungsverstaerker mit einer Modulationseinrichtung
US4700151A (en) * 1985-03-20 1987-10-13 Nec Corporation Modulation system capable of improving a transmission system
FR2644638B1 (ko) * 1989-03-14 1991-05-31 Labo Electronique Physique
US4943783A (en) * 1989-07-31 1990-07-24 Nippon Telegraph And Telephone Corporation Feed forward distortion correction circuit
US5485120A (en) * 1994-07-28 1996-01-16 Aval Communications Inc. Feed-forward power amplifier system with adaptive control and control method
US5486789A (en) * 1995-02-28 1996-01-23 Motorola, Inc. Apparatus and method for providing a baseband digital error signal in an adaptive predistorter
JP2967699B2 (ja) * 1995-03-06 1999-10-25 日本電気株式会社 送信装置
US5650758A (en) * 1995-11-28 1997-07-22 Radio Frequency Systems, Inc. Pipelined digital predistorter for a wideband amplifier

Also Published As

Publication number Publication date
US5949283A (en) 1999-09-07
EP0928515A4 (en) 1999-12-01
DE69716935T2 (de) 2003-07-03
DE69716935D1 (de) 2002-12-12
KR20000048479A (ko) 2000-07-25
US5898338A (en) 1999-04-27
EP0928515A1 (en) 1999-07-14
JP2001508954A (ja) 2001-07-03
WO1998012800A1 (en) 1998-03-26
EP0928515B1 (en) 2002-11-06

Similar Documents

Publication Publication Date Title
KR100338230B1 (ko) 알에프 전력증폭기의 적응형 디지털 사전왜곡 선형화 및 피드-포워드 정정
US5867065A (en) Frequency selective predistortion in a linear transmitter
US6072364A (en) Adaptive digital predistortion for power amplifiers with real time modeling of memoryless complex gains
US20020171485A1 (en) Digitally implemented predistorter control mechanism for linearizing high efficiency RF power amplifiers
US5959500A (en) Model-based adaptive feedforward amplifier linearizer
CA2679114C (en) Linearization of rf power amplifiers using an adaptive subband predistorter
US7460613B2 (en) Digital linearization circuit
US7091779B2 (en) Non-linear modeling method
KR101109861B1 (ko) 전치 보상기
US7995674B2 (en) Digital predistortion transmitter
KR100789125B1 (ko) 광대역 향상된 디지털 주입 전치왜곡 시스템 및 방법
Kim et al. Digital predistortion linearizes wireless power amplifiers
CA2317901C (en) Method and apparatus for reducing adjacent channel power in wireless communication systems
US20090115513A1 (en) Predistorter
CA2347407A1 (en) A linear amplifier arrangement
Braithwaite et al. General principles and design overview of digital predistortion
US20140211882A1 (en) Dynamic Determination of Volterra Kernels for Digital Pre-Distortion
US20060091949A1 (en) Signal correction by predistortion
KR101464753B1 (ko) 협대역 신호를 이용한 광대역 신호의 비선형 모델 파라미터추출 방법 및 이를 이용한 전치 왜곡 장치 및 그 방법
KR100487209B1 (ko) 룩업 테이블을 사용하여 전력 증폭기의 비선형 왜곡특성을 보상하는 전치보상 장치 및 방법
Murillo-Fuentes et al. Applying GCMAC to predistortion in GSM base stations
Aslan Adaptive digital predistortion for power amplifier linearization

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee