KR100329641B1 - 통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치 - Google Patents

통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치 Download PDF

Info

Publication number
KR100329641B1
KR100329641B1 KR1019990029156A KR19990029156A KR100329641B1 KR 100329641 B1 KR100329641 B1 KR 100329641B1 KR 1019990029156 A KR1019990029156 A KR 1019990029156A KR 19990029156 A KR19990029156 A KR 19990029156A KR 100329641 B1 KR100329641 B1 KR 100329641B1
Authority
KR
South Korea
Prior art keywords
output
board
detection circuit
tfca
driver
Prior art date
Application number
KR1019990029156A
Other languages
English (en)
Other versions
KR20010010337A (ko
Inventor
김도경
윤병석
김종수
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1019990029156A priority Critical patent/KR100329641B1/ko
Publication of KR20010010337A publication Critical patent/KR20010010337A/ko
Application granted granted Critical
Publication of KR100329641B1 publication Critical patent/KR100329641B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/74Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for increasing reliability, e.g. using redundant or spare channels or apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

본 발명은 DCS 또는 PCS 등의 CDMA 방식을 적용한 통신 시스템의 기지국에 실장되는 TFCA의 이중화 구현에 있어서, 출력 검출회로를 이용하여 TFCA내 출력 드라이버의 이상 유무를 검출하고, 이 검출 결과에 따라 TFCA내 보드의 이중화 제어를 안정적으로 수행할 수 있도록 한 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치에 관한 것으로, 보드에 대한 최종 출력의 이상 유무를 판단하기 위해 보드내에 리시버 및 카운터를 실장하여 그 출력을 검출하는 회로를 구성하고, 그 회로의 출력을 이용하여 보드의 최종 출력 상태를 검출할 수 있도록 함으로써 다른 보드나 출력 검출용 지그 보드에 의해서만 알 수 있었던 최종 출력의 이상 유무를 보드 자체에서 알 수 있도록 함을 특징으로 하며, 이와 같이 보드의 최종 출력 확인을 위해 타 보드와의 연동이나 출력 검출용 보드를 따로 이용할 필요없이 보드 자체에서 리시버 및 카운터로 구성되는 출력 검출회로를 통해 출력 확인이 가능함으로써 보드 디버깅 시간을 절약할 수 있으며, 또한 출력 드라이버의 이상 유무를 검출할 수 없음으로 드라이버에 이상이 있어서 출력을 제대로 내주지 못하는 보드가 계속 액티브로 동작함으로써 야기되는 시스템의 오동작을 액티브로 동작하는 보드가 드라이버에 이상이 있을 때 정상적인 스탠바이 보드로 절체하여 줌으로써 방지할 수 있게 되는 효과가 있다.

Description

통신 시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화 장치 {TFCA dual apparatus using output detection circuit of communication system}
본 발명은 디지털 셀룰라 시스템(Digital Cellular System ; 이하, 'DCS'라 칭함) 또는 개인 휴대통신 시스템(Personal Communication System ; 이하, 'PCS'라 칭함) 등의 CDMA(Code Division Multiple Access) 방식을 적용한 통신 시스템의 기지국에 실장되는 시간 & 주파수 발생 보드(Timing & Frequency Generation Board ; 이하, 'TFCA'라 칭함)의 이중화 구현에 있어서, 출력 검출회로를 이용하여 TFCA내 출력 드라이버의 이상 유무를 검출하고, 이 검출 결과에 따라 TFCA내 보드의 이중화 제어를 안정적으로 수행할 수 있도록 한 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치에 관한 것이다.
종래 통신 시스템의 기지국에 실장되는 TFCA는 초기 기동시 기지국으로 기준 시간과 기준 클럭을 공급하는 GPS(Global Positioning System) 수신기로부터 기준 입력신호인 1PPS(Pulse Per Second)와 TOD(Time Of Day)를 수신하여 기준 시간 정보와 PP2S를 채널카드로 전송한다.
그리고, 상기 TFCA는 액티브 보드(Active Board)와 스탠바이 보드(Standby Board)로 이중화 구성이 되어 있으며, 특히 기지국 전반에 걸쳐 기준 시각으로 사용되는 이븐_세크(Even_Sec)와, 시스템 클럭으로 사용되는 19.6608MHz와, 로컬 주파수의 기준 주파수로 사용되는 10MHz를 제공한다.
한편, 상기와 같이 이중화로 이루어지는 종래의 TFCA에는 각 출력 드라이버의 이상 유무를 검출하는 회로가 포함되어 있지 않다.
따라서, 만약 액티브로 동작하는 보드의 출력 드라이버에 이상이 발생하였을 경우에는 출력 드라이버의 이상을 감지할 수 없기 때문에 스탠바이로 동작하는 보드로 절체가 이루어지지 않고 계속해서 액티브로 동작하게 되고, 이는 결국 출력 드라이버의 이상으로 출력을 정상적으로 공급하지 못하여 기지국 시스템이 정상적으로 운용되지 못하게 되는 문제점을 초래하였다.
그리고, 출력 드라이버의 이상 유무를 판단하기 위해 기지국 시스템상의 다른 보드와 연동하거나 별도의 출력 검출용 보드를 사용할 경우에는 시간이 많이 소요되는 단점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 그 목적은 DCS 또는 PCS 등의 CDMA 방식을 적용한 통신 시스템의 기지국에 실장되는 TFCA의 이중화 구현에 있어서, 리시버(Receiver)와 카운터(Counter)로 이루어지는 출력 검출회로를 이용하여 TFCA내 출력 드라이버의 이상 유무를 검출하고, 이 검출 결과에 따라 TFCA내 보드의 이중화 제어를 안정적으로 수행할 수 있도록 한 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치를 제공하는 데에 있다.
도 1은 본 발명에 의한 통신 시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화 장치의 블록 구성도,
도 2는 본 발명에 의한 출력 검출회로의 상세 구성도.
<도면의 주요부분에 대한 부호의 설명>
10 : 출력 드라이버 20 : 출력 검출회로
21-1∼21-3 : 제1∼제3 리시버 22-1∼22-3 : 제1∼제3 카운터
30 : 출력 이상 유무 상태 관리부 40 : 이중화 회로
이러한 목적을 달성하기 위한 본 발명의 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치는, 보드에 대한 최종 출력의 이상 유무를 판단하기 위해 보드내에 리시버 및 카운터를 실장하여 그 출력을 검출하는 회로를 구성하고, 그 회로의 출력을 이용하여 보드의 최종 출력 상태를 검출할 수 있도록 함으로써 다른 보드나 출력 검출용 지그 보드에 의해서만 알 수 있었던 최종 출력의 이상 유무를 보드 자체에서 알 수 있도록 함을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명에 의한 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치의 구성 및 동작을 상세히 설명한다.
도 1은 본 발명에 의한 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치의 블록 구성도로서, 로컬 주파수의 기준 주파수로 사용되는 10MHz와, 시스템 클럭으로 사용되는 19.6608MHz와, 기지국 전반에 걸쳐 기준 시각으로 사용되는 이븐_세크를 각각 ECL 레벨로 출력하는 출력 드라이버(10)와, 상기 출력 드라이버(10)에서 출력되는 신호에 대해 이상 유무를 검출하는 출력 검출회로(20)와, 상기 출력 검출회로(20)에서 출력되는 검출신호를 이용하여 자체 보드의 출력 이상 유무의 상태를 관리하며, 디버그(Debug) 명령어 입력시 현재의 관리 상태를 디스플레이(Display)하는 출력 이상 유무 상태 관리부(30)와, 상기 출력 검출회로(20)에서 출력되는 검출신호를 이용하여 자체 보드에 대한 이중화 제어를 수행하는 이중화 회로(40)로 구성된다.
도 2는 상기 출력 검출회로(20)의 상세 구성도로서, 상기 출력 드라이버(10)에서 출력되는 각 ECL 레벨의 신호를 TTL 레벨로 변환하는 제1∼제3 리시버(21-1∼21-3)와, 상기 제1∼제3 리시버(21-1∼21-3)에서 출력되는 신호의 이상 유무에 따라 클럭 단자로 입력되는 신호를 카운트하여 최종 출력 검출신호를 출력하는 제1∼제3 카운터(22-1∼22-3)로 구성된다.
상기와 같이 구성된 본 발명에 의한 통신 시스템에서의 출력 검출회로를 이용한 TFCA의 이중화 장치의 동작을 설명하면 다음과 같다.
먼저, 출력 드라이버(10)에서는 보드의 출력인 로컬 주파수의 기준 주파수로 사용되는 10MHz와, 시스템 클럭으로 사용되는 19.6608MHz와, 기지국 전반에 걸쳐 기준 시각으로 사용되는 이븐_세크를 ECL 레벨로 출력 검출회로(20)로 출력한다.
이어, 출력 검출회로(20)내 제1∼제3 리시버(21-1∼21-3)에서는 상기 출력 드라이버(10)에서 출력되는 10MHz ECL 신호와, 시스템 클럭 ECL 신호와, 이븐_세크 ECL 신호를 TTL 레벨로 변환하여 제1∼제3 카운터(22-1∼22-3)의 클리어(Clear) 단자로 출력한다.
그러면, 상기 제1, 제2 카운터(22-1,22-2)에서는 클럭 단자로 입력되는 CPU 클럭에 따라 카운트 동작을 하게 되는데, 이때 정상적으로 10MHz TTL 신호와 시스템 클럭 TTL 신호가 입력되는 경우에는 상기 10MHz TTL 신호와 시스템 클럭 TTL 신호가 제1, 제2 카운터(22-1,22-2)를 계속 클리어시켜 최종 출력 검출신호로 로우(Low) 신호를 출력하고, 상기 10MHz TTL 신호와 시스템 클럭 TTL 신호가 없는 비정상적인 경우에는 클럭 단자로 입력되는 CPU 클럭을 카운트하여 카운트 수가 2이상이 될 때 출력이 없는 것으로 판단하여 최종 출력 검출신호로 하이(High) 신호를 출력하게 된다.
상기 제3 카운터(22-3) 역시 정상적으로 이븐_세크 TTL 신호가 입력되면 로우 신호를 출력하고, 비정상적으로 이븐_세크 TTL 신호의 입력이 없으면 GPS의 1PPS를 카운트한 하이 신호를 출력한다.
한편, 상기 출력 이상 유무 상태 관리부(30)에서는 상기 출력 검출회로(20)내 제1∼제3 카운터(22-1∼22-3)에서 출력되는 검출신호를 이용하여 현재 자체 보드의 출력 이상 유무의 상태를 관리하고, 별도의 디버그 명령어 입력시 현재의 관리 상태를 디스플레이하도록 한다.
그리고, 상기 이중화 회로(40)에서는 기존에 이중화 구현에 사용되던 신호와 함께 상기 출력 검출회로(20)내 제1∼제3 카운터(22-1∼22-3)에서 출력되는 검출신호를 이용하여 자체 보드에 대한 이중화 제어를 수행하게 되는데, 즉 자체 보드의 출력에 이상이 발생하였을 경우라면 스탠바이 보드로 액티브 제어신호를 출력하여10MHz, 19.6608MHz, 이븐_세크 등의 신호를 정상적으로 내보낼 수 있도록 한다.
이상, 상기 설명에서와 같이 본 발명은, 보드의 최종 출력 확인을 위해 타 보드와의 연동이나 출력 검출용 보드를 따로 이용할 필요없이 보드 자체에서 리시버 및 카운터로 구성되는 출력 검출회로를 통해 출력 확인이 가능함으로써 보드 디버깅 시간을 절약할 수 있으며, 또한 출력 드라이버의 이상 유무를 검출할 수 없음으로 드라이버에 이상이 있어서 출력을 제대로 내주지 못하는 보드가 계속 액티브로 동작함으로써 야기되는 시스템의 오동작을 액티브로 동작하는 보드가 드라이버에 이상이 있을 때 정상적인 스탠바이 보드로 절체하여 줌으로써 방지할 수 있게 되는 효과가 있다.

Claims (2)

  1. 로컬 주파수의 기준 주파수로 사용되는 10MHz와, 시스템 클럭으로 사용되는 19.6608MHz와, 기지국 전반에 걸쳐 기준 시각으로 사용되는 이븐_세크를 각각 ECL 레벨로 출력하는 출력 드라이버와, 상기 출력 드라이버에서 출력되는 신호에 대해 이상 유무를 검출하는 출력 검출회로와, 상기 출력 검출회로에서 출력되는 검출신호를 이용하여 자체 보드의 출력 이상 유무의 상태를 관리하며, 디버그 명령어 입력시 현재의 관리 상태를 디스플레이하는 출력 이상 유무 상태 관리부와, 상기 출력 검출회로에서 출력되는 검출신호를 이용하여 자체 보드에 대한 이중화 제어를 수행하는 이중화 회로로 구성됨을 특징으로 하는 통신 시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화 장치.
  2. 제1항에 있어서, 상기 출력 검출회로는, 상기 출력 드라이버에서 출력되는 각 ECL 레벨의 신호를 TTL 레벨로 변환하는 제1∼제3 리시버와, 상기 제1∼제3 리시버에서 출력되는 신호의 이상 유무에 따라 클럭 단자로 입력되는 신호를 카운트하여 최종 출력 검출신호를 출력하는 제1∼제3 카운터로 구성됨을 특징으로 하는 통신 시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화 장치.
KR1019990029156A 1999-07-19 1999-07-19 통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치 KR100329641B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990029156A KR100329641B1 (ko) 1999-07-19 1999-07-19 통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990029156A KR100329641B1 (ko) 1999-07-19 1999-07-19 통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치

Publications (2)

Publication Number Publication Date
KR20010010337A KR20010010337A (ko) 2001-02-05
KR100329641B1 true KR100329641B1 (ko) 2002-03-21

Family

ID=19602746

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990029156A KR100329641B1 (ko) 1999-07-19 1999-07-19 통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치

Country Status (1)

Country Link
KR (1) KR100329641B1 (ko)

Also Published As

Publication number Publication date
KR20010010337A (ko) 2001-02-05

Similar Documents

Publication Publication Date Title
KR100329641B1 (ko) 통신시스템에서의 출력 검출회로를 이용한 티에프씨에이의 이중화장치
SE9604376D0 (sv) Unit switching apparatus
KR860001789B1 (ko) 페이저 수신기
KR0123395B1 (ko) 코드분할다중접속 이동통신 시스템에서의 티에프유
KR100364780B1 (ko) 통신 시스템의 정상회로 선택 장치
KR19990054051A (ko) 개인휴대통신시스템의 기지국 클럭 공급장치
KR100221815B1 (ko) 클럭 디바이스의 지피에스 클럭 선택 방법 및 장치
KR100392854B1 (ko) 교환 시스템의 클럭 모니터 장치
KR100800836B1 (ko) 셀 버스의 전원 이중화 장치
KR20000023564A (ko) 통신용 반도체 집적회로와 그의 배터리 절전 방법
KR100329657B1 (ko) 이동통신시스템의기지국내티에프씨에이의입력신호유무판단방법
KR200167747Y1 (ko) 전전자교환기의 링크보드에서 디시-버스 루프백 테스트 시스템
KR100374721B1 (ko) 셀버스 및 블럭 상태 보드 이중화 장치 및 방법
KR0134253Y1 (ko) 외부 동기 클럭원 수신 장치
KR100247008B1 (ko) 이중화 모듈간 스위칭제어회로
JPS6096994A (ja) 監視装置
KR19990031056U (ko) 다중화기를 이용한 클럭 절체 장치
KR100197439B1 (ko) 전전자 교환기의 프로세서와 디바이스간 이중화 통신장치
JPH11275063A (ja) デジタル伝送装置
KR100220228B1 (ko) 이중화구조에 있어서 상태천이제어장치
KR900002601A (ko) 전자교환기의 데이타 링크 정합장치
EP1614229A4 (en) METHOD OF DUPLEXING A CLOCK CARD
JPH07202866A (ja) クロックパス制御方式
KR19990054742A (ko) 페이징 시스템 기지국 제어 장치의 지피에스 수신기 이중화방법 및 장치
KR20000073679A (ko) 통신 시스템의 티에프씨내 지피에스의 이중화 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070308

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee