KR100329460B1 - 디바이스간 통신에서 타임 슬롯 할당 방법 - Google Patents
디바이스간 통신에서 타임 슬롯 할당 방법 Download PDFInfo
- Publication number
- KR100329460B1 KR100329460B1 KR1020000005897A KR20000005897A KR100329460B1 KR 100329460 B1 KR100329460 B1 KR 100329460B1 KR 1020000005897 A KR1020000005897 A KR 1020000005897A KR 20000005897 A KR20000005897 A KR 20000005897A KR 100329460 B1 KR100329460 B1 KR 100329460B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- component
- time slot
- communication
- transmission
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40143—Bus networks involving priority mechanisms
- H04L12/40156—Bus networks involving priority mechanisms by using dedicated slots associated with a priority level
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Small-Scale Networks (AREA)
Abstract
본 발명은 일반 전자회로에서 상기 회로를 구성하는 디바이스간의 데이터 통신시 타임 슬롯(time slot)을 할당하는 방법에 관한 것으로 보다 상세하게는 두 디바이스간의 데이터 통신시 발생할 수 있는 디바이스간 충돌 현상을 방지하고 통신에 사용되는 포트(port)의 개수를 줄일 수 있도록 할 수 있는 타임 슬롯의 할당 방법에 관한 것이다.
본 발명에서는 종전 네 개의 시리얼 라인을 이용하여 디바이스간 통신을 행하던 것을 두 개의 시리얼 라인만을 구비시켜 각 디바이스의 데이터 전송 타임 슬롯 할당을 서로 달리하여 디바이스간 데이터 전송시 데이터간의 충돌을 방지할 수 있다.
본 발명을 이용하면 다음과 같은 이점이 있다.
구성요소간 데이터 전송 타임 슬롯을 달리함으로써 구성요소간의 충돌을 방지할 수 있으며 데이터 처리 장치에 4개의(2쌍의) serial 포트를 사용하여 두 구성요소간 통신이 가능했던 점을 1쌍의 serial 포트만을 구비시켜 가능하게 함으로써 데이터 전송 효율을 더욱 높일 수 있다.
Description
본 발명은 일반 전자회로에서 상기 회로를 구성하는 디바이스간의 데이터 통신시 타임 슬롯(time slot)을 할당하는 방법에 관한 것으로 보다 상세하게는 두 디바이스간의 데이터 통신시 발생할 수 있는 디바이스간 충돌 현상을 방지하고 통신에 사용되는 포트(port)의 개수를 줄일 수 있도록 할 수 있는 타임 슬롯의 할당 방법에 관한 것이다.
보통 일반 전자회로는 여러 디바이스를 구성요소로 하여 이루어지며 그 디바이스는 IC(Integrated Circuit), 여러 데이터 처리 장치(ASIC, DSP 등) 등이 될 수 있다.
상기 회로는 그 구성요소들간의 데이터 통신이 필요한 경우가 있으며 이는 구성요소들간의 직접 결합에 의해 통신이 이루어지거나 한 쪽 구성요소의 데이터가 어떤 데이터 처리 장치를 통해 가공되어 다른 쪽 구성요소로 전송되는 간접 결합에 의해 통신이 이루어질 수 있다.
이러한 구성요소들간의 통신 방식은 parallel 방식 및 serial 방식 등이 대표적이며 serial 방식은 단 두개의 선(송신(Tx) 선, 수신(Rx) 선)만으로 구성요소들간의 통신 구현이 가능하기 때문에 여러 개의 선(통상 8개 또는 16개)으로 구현되는 parallel 방식에 비해 선호되고 있다.
도1에 구성요소간 간접 결합에 의한 데이터 통신 실시의 종래 구성도 및 타이밍도가 제시되어 있다.
serial 방식에 의한 두 구성요소간(10, 20)의 직접 결합에 의한 통신은 상기와 같은 두 개의 선만으로도 가능하며 데이터 처리 장치(30)를 통한 간접 결합에 의한 통신은 통상 데이터 처리 장치(30)에 한 쪽 구성요소와의 통신을 위한 두 개의 serial 포트, 또 다른 한 쪽 구성요소와의 통신을 위한 두 개의 serial 포트로써 도합 4개의 serial 포트가 구비되어 있다.
그러나 상기와 같은 간접 결합에 의한 serial 통신 방식은 두 개의 구성요소에 데이터의 전송을 위한 타임 슬롯이 동일하게 할당되어 있기 때문에 전송 과정 중의 충돌 현상이 발생할 수 있다.
환언하면 한 쪽 구성요소(제1 구성요소, 10)에서 다른 쪽 구성요소(제2 구성요소, 20)로 데이터를 전송하는 것과 그 반대 방향의 전송이 일어나는 시점이 동일한 경우가 발생하여 전송 데이터간 충돌을 야기할 수 있는데 이는 바로 위에서 언급한 두 구성요소에서의 데이터 전송 타임 슬롯을 같게 하기 때문에 발생한다.
또한 4개의 serial 포트를 사용함으로써 구성요소의 재원(resource)의 낭비를 유발하는 문제점도 안고 있다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서 본 발명의 목적은 전자회로에서의 구성요소간 데이터 통신시 구성요소간 데이터 전송 타임 슬롯을 서로 다르게 할당시켜 전송 과정 중의 충돌 현상을 방지하는 방법을 제시함에 있으며 본 발명의 또 다른 목적은 서로 다르게 할당된 타임 슬롯으로 인하여 데이터 처리 장치의 serial 포트를 줄일 수 있는 방법을 제시함에 있다.
도1은 구성요소간 간접 결합에 의한 데이터 통신 실시의 종래 구성도 및 타이밍도이다.
도2는 본 발명의 실시를 위한 구성도 및 타이밍도 이다.
상기와 같은 목적을 달성하기 위해 본 발명에서는 우선 두 구성 요소의 Tx 라인끼리, Rx 라인끼리를 하나의 전송선로로 결합시켰으며 결합된 Tx 라인을 데이터 처리 장치의 입력으로 결합된 Rx 라인을 출력으로 구성시켰다.
본 발명의 동작 방식을 첨부 도면을 참조하여 자세히 설명한다.
도2에 본 발명의 실시를 위한 구성도 및 타이밍도가 예시되었다.
제1 구성요소(100)에서의 데이터 입출력에 타임 슬롯 0, 타임 슬롯 1을 할당시켰으며 제2 구성요소(200)에서의 데이터 입출력에는 타임 슬롯 2, 타임 슬롯 3을 할당시켰다.
타임 슬롯 0: 제1 구성요소(100)에서 제2 구성요소(200)로 데이터를 전송할 경우에 할당되며 제1 구성요소(100)에서 Tx 라인(400)을 통해 데이터 처리 장치(300)까지의 데이터 전송이 수행된다.
타임 슬롯 2: 데이터 처리 장치(300)에서 Rx 라인(500)을 통해 제2 구성요소(200)로 데이터를 전송할 경우에 할당되며 제1 구성요소(100)에서 Tx 라인(400)을 통해 들어온(타임 슬롯 0을 통해 들어온) 데이터의 전송이 수행된다.
타임 슬롯 3: 제2 구성요소(200)에서 제1 구성요소(100)로 데이터를 전송할 경우에 할당되며 제2 구성요소(200)에서 Tx 라인(400)을 통해 데이터 처리 장치(300)까지의 데이터 전송이 수행된다.
타임 슬롯 1: 데이터 처리 장치(300)에서 Rx 라인(500)을 통해 제1 구성요소(100)로 데이터를 전송할 경우에 할당되며 제2 구성요소(100)에서 Tx 라인(400)을 통해 들어온(타임 슬롯 3을 통해 들어온) 데이터의 전송이 수행된다.
상기의 타임 슬롯의 할당 방식은 여러 가지 경우의 일례이며 또한 반드시 상기 순서대로 데이터의 전송이 발생되는 것은 아니며 회로가 어떤 애플리케이션(통신 신호 처리, 영상 신호 처리 등등)에 적용되는 경우냐에 따라 여러 순서로 데이터의 전송 과정이 진행될 수 있음을 아울러 밝혀둔다. 중요한 점은 어떤 방식으로 할당하건 상기 네 가지 경우의 동작을 시간적으로 분리할 수 있다는데 있다.
본 발명을 이용하면 다음과 같은 이점이 있다.
구성요소간 데이터 전송 타임 슬롯을 달리함으로써 구성요소간의 충돌을 방지할 수 있으며 데이터 처리 장치에 4개의(2쌍의) serial 포트를 사용하여 두 구성요소간 통신이 가능했던 점을 1쌍의 serial 포트만을 구비시켜 가능하게 함으로써 데이터 전송 효율을 더욱 높일 수 있다.
Claims (4)
- 전자 회로에서 상기 회로에 포함되는 제1 구성요소와 제2 구성요소간의 데이터 통신 중 상기 데이터를 가공하는 데이터 처리 장치를 매개로 데이터 통신을 실시하는 방법에 있어서:상기 제1 구성요소와 제2 구성요소의 송신 선로끼리를 동일 선로(Tx 시리얼 라인)로 결합시켜 상기 Tx 시리얼 라인을 상기 데이터 처리 장치의 입력으로 설정시키며;상기 제1 구성요소와 제2 구성요소의 수신 선로끼리를 동일 선로(Rx 시리얼 라인)로 결합시켜 상기 Rx 시리얼 라인을 상기 데이터 처리 장치의 출력으로 설정시키며;상기 제1 구성요소에서 상기 데이터 처리 장치로 상기 Tx 시리얼 라인을 통한 데이터의 전송에 제1 타임 슬롯을 할당시키며;상기 데이터 처리 장치에서 상기 제2 구성요소로 상기 Rx 시리얼 라인을 통한 데이터의 전송에(상기 제1 타임 슬롯을 통해 전송된 데이터의 전송에) 제2 타임 슬롯을 할당시키며;상기 제2 구성요소에서 상기 데이터 처리 장치로 상기 Tx 시리얼 라인을 통한 데이터의 전송에 제3 타임 슬롯을 할당시키며;상기 데이터 처리 장치에서 상기 제1 구성요소로 상기 Rx 시리얼 라인을 통한 데이터 전송에(상기 제3 타임 슬롯을 통해 전송된 데이터의 전송에) 제4 타임슬롯을 할당시켜 상기 두 구성요소간 데이터 전송시 데이터의 충돌을 방지할 수 있음을 특징으로 하는 전자 회로에서 상기 회로를 구성하는 구성요소간 데이터 통신을 실시하는 방법.
- 제1항에 있어서 상기 제1 구성요소는 특수 기능을 하는 IC(ASIC : Application Specific Integrated Circuit) 이거나 디지털 신호 처리장치(DSP : Digital Signal Processor)임을 특징으로 하는 전자 회로에서 상기 회로를 구성하는 구성요소간 데이터 통신을 실시하는 방법.
- 제1항에 있어서 상기 제2 구성요소는 특수 기능을 하는 IC(ASIC : Application Specific Integrated Circuit) 이거나 디지털 신호 처리장치(DSP : Digital Signal Processor)임을 특징으로 하는 전자 회로에서 상기 회로를 구성하는 구성요소간 데이터 통신을 실시하는 방법.
- 제1항에 있어서 상기 데이터 처리 장치는 특수 기능을 하는 IC(ASIC : Application Specific Integrated Circuit) 이거나 디지털 신호 처리장치(DSP : Digital Signal Processor)임을 특징으로 하는 전자 회로에서 상기 회로를 구성하는 구성요소간 데이터 통신을 실시하는 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000005897A KR100329460B1 (ko) | 2000-02-09 | 2000-02-09 | 디바이스간 통신에서 타임 슬롯 할당 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000005897A KR100329460B1 (ko) | 2000-02-09 | 2000-02-09 | 디바이스간 통신에서 타임 슬롯 할당 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010078550A KR20010078550A (ko) | 2001-08-21 |
KR100329460B1 true KR100329460B1 (ko) | 2002-03-23 |
Family
ID=19644825
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000005897A KR100329460B1 (ko) | 2000-02-09 | 2000-02-09 | 디바이스간 통신에서 타임 슬롯 할당 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100329460B1 (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0653974A (ja) * | 1992-07-30 | 1994-02-25 | Nec Corp | バス制御装置 |
JPH06110831A (ja) * | 1992-09-25 | 1994-04-22 | Fujitsu Ltd | データ転送装置 |
JPH06197115A (ja) * | 1992-12-24 | 1994-07-15 | Fujitsu Ltd | Lan通信装置 |
JPH0746243A (ja) * | 1993-07-27 | 1995-02-14 | Matsushita Electric Works Ltd | Auiループバック検出装置 |
JPH0870295A (ja) * | 1994-08-29 | 1996-03-12 | Sony Corp | 信号伝送方法 |
-
2000
- 2000-02-09 KR KR1020000005897A patent/KR100329460B1/ko not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0653974A (ja) * | 1992-07-30 | 1994-02-25 | Nec Corp | バス制御装置 |
JPH06110831A (ja) * | 1992-09-25 | 1994-04-22 | Fujitsu Ltd | データ転送装置 |
JPH06197115A (ja) * | 1992-12-24 | 1994-07-15 | Fujitsu Ltd | Lan通信装置 |
JPH0746243A (ja) * | 1993-07-27 | 1995-02-14 | Matsushita Electric Works Ltd | Auiループバック検出装置 |
JPH0870295A (ja) * | 1994-08-29 | 1996-03-12 | Sony Corp | 信号伝送方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20010078550A (ko) | 2001-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950035193A (ko) | 컴퓨터 네트워크 및 음성 정보와 데이타 정보를 통신하는 방법 | |
KR970012192A (ko) | 정보 처리 시스템 및 통신 시스템 | |
GB1372228A (en) | Communication among computers | |
US6163827A (en) | Method and apparatus for round-robin flash channel arbitration | |
KR20160014480A (ko) | 직교 신호 파형 기반의 직렬 버스 통신 장치 및 방법 | |
KR100329460B1 (ko) | 디바이스간 통신에서 타임 슬롯 할당 방법 | |
CN113641610A (zh) | 处理器接口电路及处理器接口分时复用方法、电子设备 | |
US5867670A (en) | Self-control type bus arbitration circuit and arbitration method therefor | |
US20080126640A1 (en) | Round-Robin Bus Protocol | |
CN210015437U (zh) | 一种cpci板卡 | |
RU2173029C1 (ru) | Устройство для демультиплексирования | |
KR950020207A (ko) | 다중 프로세서의 통신장치 | |
KR940005008A (ko) | 에프디디아이(fddi)브리지 시스템에서 프레임 스트리핑 방법 및 회로 | |
KR100264865B1 (ko) | 종합정보통신망가입자보드와가입자제어보드간의접속제어장치및방법 | |
KR920004415B1 (ko) | 데이타 전송회로 및 방법 | |
KR0154485B1 (ko) | 다수의 하이레벨 시리얼 통신확장칩을 수용한 보드의 인터럽트 처리방법 | |
SU1562914A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
KR100739117B1 (ko) | 호스트와 직접 연결된 인터페이스 모듈을 구비하는전자장치 및 그의 데이터 전송방법. | |
KR0179950B1 (ko) | 효율적인 공용램 사용장치 및 방법 | |
KR100236330B1 (ko) | 피씨아이(PCI) 슬레이브(Slave) 어드레스 스테핑(Spepping)장치 | |
JPS60237741A (ja) | 情報伝送競合制御方式 | |
SU1443186A1 (ru) | Анализатор состо ни канала множественного доступа | |
JPH02272843A (ja) | データ伝送装置 | |
KR960018917A (ko) | 하이파이 플러스(HiPi+) 버스의 인터럽트 버스 동기화 방법 및 그 장치 | |
KR20010046914A (ko) | 데이터 인터페이스 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130227 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20140227 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |