KR100323911B1 - 액티브 매트릭스 표시장치 및 그의 구동방법 - Google Patents

액티브 매트릭스 표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR100323911B1
KR100323911B1 KR1019950053209A KR19950053209A KR100323911B1 KR 100323911 B1 KR100323911 B1 KR 100323911B1 KR 1019950053209 A KR1019950053209 A KR 1019950053209A KR 19950053209 A KR19950053209 A KR 19950053209A KR 100323911 B1 KR100323911 B1 KR 100323911B1
Authority
KR
South Korea
Prior art keywords
image signal
active matrix
display device
pixels
digital
Prior art date
Application number
KR1019950053209A
Other languages
English (en)
Other versions
KR960025303A (ko
Inventor
준 고야마
Original Assignee
야마자끼 순페이
가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마자끼 순페이, 가부시키가이샤 한도오따이 에네루기 켄큐쇼 filed Critical 야마자끼 순페이
Publication of KR960025303A publication Critical patent/KR960025303A/ko
Application granted granted Critical
Publication of KR100323911B1 publication Critical patent/KR100323911B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S345/00Computer graphics processing and selective visual display systems
    • Y10S345/904Display with fail/safe testing feature

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

플릭커를 발생하지 않고 액티브 매트릭스 액정표시장치를 구동하는 구동회로이다. 액정표시장치의 액정패널에 인가되는 전압의 반전 주파수가 검사되며, 이 반전 주파수는 액정표시장치에 고유하다. 액정패널의 양측부에 인가되는 전압들 사이의 차이가 이미지 센서를 사용하여 액정물질의 투과율로부터 화소 마다 구해진다. 이렇게 구해진 값은 아날로그/디지털 변환기에 의해 디지털 형태로 변환되어, 보정값 기억회로에 저장된다. 그리고, 액티브 매트릭스 표시장치가 사용될 때, 각 화소에 대해 구해져서 상기 기억회로에 저장된 화소 마다의 차(差)전압이 액티브 매트릭스 표시장치에 인가되는 화상신호에 부가되어, 액정패널에 고유한 플릭커를 방지한다.

Description

액티브 매트릭스 표시장치 및 그의 구동방법
본 발명은 액티브 매트릭스 표시장치 및 그의 구동방법에 관한 것으로, 특히소비전력의 감소에 관한 것이다.
액티브 매트릭스 표시장치는 매트릭스의 각 교차부에 배치된 화소들을 가지고 있고, 각 화소에는 스위칭 소자가 설치되어 있으며, 각 스위칭 소자를 온/오프함으로써 화상에 관한 정보가 제어된다. 그러한 표시장치에서의 표시매체로서는 액정물질이 사용된다. 본 발명에서는, 3개의 단자(즉, 게이트, 소스 및 드레인)를 가진 박막트랜지스터(TFT)가 각 스위칭 소자로서 사용된다.
본 명세서에서는, 매트릭스에 있어서의 행(行)은, 해당 행에 평행하게 배치된 신호선(게이트선)이 해당 행의 트랜지스터들의 게이트 전극에 접속되어 있는 것을 의미하고, 열(列)은, 해당 열에 평행하게 배치된 신호선(소스선)이 해당 열의 트랜지스터들의 소스(또는 드레인) 전극에 접속어 있는 것을 의미한다. 게이트선을 구동시키는 회로를 게이트 구동회로라 부르고, 소스선을 구동시키는 화로를 소스 구동회로라 부른다. 또한, 박막트랜지스터를 종종 TFT라 칭한다.
게이트 구동회로에서는, 수직방향으로 배열된 게이트선의 수와 동일한 수의 시프트 레지스터가 1열로 직렬로 연결되어, 액티브 매트릭스 표시장치를 위한 수직방향 주사 타이밍 신호들을 발생한다. 이렇게 하여, 게이트 구동회로가 액티브 매트릭스 표시장치의 각 TFT를 온/오프시킨다.
소스 구동회로에서는, 수평방향으로 배열된 소스선의 수와 동일한 수의 시프트 레지스터가 1열로 직렬로 연결되어, 액티브 매트릭스 표시장치에 표시되는 화상 데이터의 수평성분을 표시하게 된다. 아날로그 스위치는 수평방향 주사신호에 동기하는 래치(latch) 펄스에 의해 온/오프된다. 이렇게 하여, 소스 구동회로가 액티브매트릭스 표시장치의 TFT들을 선택적으로 구동하고, 각 화소 셀의 배향을 제어한다.
종래의 액티브 매트릭스 표시장치에 인가되는 신호들이 제 3 도에 나타내어져 있다. 액티브 매트릭스 표시장치에 인가되는 이들 신호는 아날로그 형태를 취한다. 화상의 1 프레임은 2개의 필드로 구성되고, 1 필드마다 위상 변환이 이루어진다.
제 3 도에, 화상신호 전압(Vs)과 공통전극에 인가되는 전압(V1)이 나타내어져 있다. 화상신호 전압(Vs)이 각 화소의 전극에 인가되기 때문에, 이 화소전극과 공통전극 사이에 배치된 화소 셀에는 차(差)전압(Vs-V1)이 인가된다. 화상신호 전압(Vs)의 위상이 1 필드마다 반전되기 때문에, 각 화소 셀에 인가되는 전압은 거의 대칭인 교류전압이 된다. 그리하여, 각 화소 셀에 잔류하는 직류전압이 감소되어, 화소 셀의 수명이 연장된다.
액티브 매트릭스 표시장치에 의해 소비되는 전력은 인가전압의 반전 주파수를 낮춤으로써 효율적으로 감소될 수 있다.
액티브 매트릭스 표시장치에 인가되는 전압의 반전주기를 크게 하여 두면, 각 TFT가 "온"(on)이 된 때 그 TFT로 전하가 끌려들어가는데, 그 이유는 TFT의 게이트부분에 용량성분이 있기 때문이다. 그 결과, 액티브 매트릭스 표시장치에 인가되는 아날로그 화상신호의 전압과 공통전극에 인가되는 전압 사이에, 끌려들어간 전하에 대응하는 전압차가 발생하여, 플릭커(flicker)를 발생한다.
또한, 개개의 액티브 매트릭스 액정표시장치는 각기 다른 특성을 갖는다. 사용되는 액정물질의 열화(劣化)를 고려하면, 인가전압의 반전 주파수를 모든 표시 장치에 대하여 같은 양만큼 감소시키는 것은 불가능하다.
따라서, 개개의 액티브 매트릭스 표시장치의 특성에 따라 인가전압의 반전 주파수를 조정하는 간단한 방법이 요망된다.
본 발명의 목적은, 액티브 매트릭스 표시장치의 특성에 따라 액티브 매트릭스 표시장치에 인가되는 전압의 반전 주파수를 조정할 수 있는 액티브 매트릭스 표시장치의 구동방법을 제공하는데 있다.
상기 목적은 하기 수단에 의해 달성된다.
액티브 매트릭스 표시장치의 시험 단계에서, 액정패널에 고유한 플릭커를 발생하는 인가전압의 반전 주파수를 검사한다.
그 다음, 예를 들어, 이미지 센서를 사용하여, 액정패널의 투과율로부터, 액정패널에 실제로 인가되는 전압을 검출한다.
그 다음, 인가전압과 실제로 인가되는 전압 사이의 차전압을 메모리에 저장한다.
그리고, 액티브 매트릭스 표시장치의 사용시에는, 차전압을 판독하고 화상신호에 부가하여 각 화소에 인가한다. 이때, 실제로 인가되는 전압은 액정패널의 양측부에 인가되는 전압들 사이의 차이(이것은 각 화소의 액정물질의 투과율로부터 화소 마다 구해진다)이다. 이렇게 구해진 전압을 A/D 변환기에 의해 디지털 형태로 변환하고, 얻어진 디지털 값들에 관한 데이터를 메모리에 저장한다.
상기한 바와 같이, 액티브 매트릭스 표시장치가 사용되고 있을 때, 화상신호보정회로가 각 화소에 대한 차전압(메모리에 저장되어 있는)을 화상신호에 부가한다. 이로 인하여, 액정패널에 고유한 플릭커가 방지된다. 그 결과, 아날로그 화상신호의 반전 주파수가 감소될 수 있다. 이것은 액티브 매트릭스 표시장치에 의해 소비되는 전력의 감소에 기여한다.
이하, 본 발명의 실시예를 첨부 도면들을 참조하여 상세히 설명한다.
실시예 1
본 실시예의 구성이 제 1 도에 나타내어져 있다.
액티브 매트릭스 표시장치(101)는 액정패널(102)과, 보정값 기억회로(103)와, 아날로그 화상신호 보정회로(104)로 구성된다. 또한, 이미지 센서(105)가 액티브 매트릭스 표시장치(101)에 대한 시험용 지그(jig)를 구성하고, 액티브 매트릭스 표시장치(101)의 보정값 기억회로(103)와 연결되어 있다.
보정값 기억회로(103)는 EPROM(erasable programmable read-only memory), PROM(programmable read-only memory), 배터리에 의해 지원되는 SRAM(static random- access memory), 플래시 메모리, 하드디스크 드라이브 등으로 구성될 수 있다.
아날로그 화상신호 보정회로(104)는, 제 4 도에 나타낸 바와 같이, MPU(micro-processing unit)(401), ROM(read-only memory)(402), 아날로그/디지털변환기(A/D 변환가)(403), 디지털/아날로그 변환기(D/A 변환가)(404)로 구성된다. 이미지 센서(105)는 광디이오드와 전하결합소자(CCD)로 구성된다.
이 액티브 매트릭스 표시장치(101)는 다음에 설명되는 방식으로 동작한다.먼저, 액티브 매트릭스 표시장치(101)의 시험 단계에서, 시험용 지그를 액티브 매트릭스 표시장치(101)에 연결한다. 그리고, 아날로그 화상신호를 액티브 매트릭스 표시장치(101)에 인가한다. 이때, 아날로그 화상신호 보정회로(104)의 보정기능은 작용하지 않는다. 이 조건하에서, 아날로그 화상신호는 원래의 상태 그대로 액정패널(102)에 입력된다. 그 다음, 아날로그 화상신호의 주파수를 변화시켜, 플릭커를 발생하는 주파수를 구한다. 이때의 액정패널(102)의 화소 마다의 투과율을 이미지 센서(105)에 의해 감지한다. 이미지 센서(105)에 의해 인지된 투과율에 상응하는 전하가 디지털 형태로 변환되어, 보정값 기억회로(103)에 보유된다.
액티브 매트릭스 표시장치(101)를 통상으로 사용하는 경우에는, 아날로그 화상신호가 A/D 변환기(403)에 의해 디지털 형태로 변환된다. MPU(401)가 보정값 기억회로(103)내의 해당 값을 판독한다. 이 판독값은 디지털 화상신호에 부가되어, 디지털 보정화상신호를 생성한다. 이 디지털 보정화상신호는 D/A 변환기(404)에 의해 아날로그 보정화상신호로 변환되어, 액정패널(102)에 입력된다.
또다르게는, 제 5 도에 나타낸 회로가 사용될 수 있다.
액티브 매트릭스 표시장치(101)가 통상으로 사용될 때, 아날로그 화상신호가 A/D 변환기(503)에 의해 디지털 형태로 변환된다. MPU(501)가 보정값 기억회로(103)내의 해당 값을 판독한다. 이 판독값은 디지털 화상신호에 부가되어, 디지털 보정화상신호를 생성한다. 이 디지털 보정화상신호는 액정패널(102)에 입력된다.
이렇게 하여, 액정패널(102)의 각 TFT가 동작할 때 끌려들어온 전하 만큼의전압강하에 의해 통상 야기되는 플릭커가 방지될 수 있다. 이것은 아날로그 화상 신호의 반전주기를 증가시킬 수 있게 한다. 얻어질 수 있는 최대 주기는 사용되는 액정물질의 종류에 의존한다. 불소계 액정물질 ZLI-4792(Merck사에서 제조된)의 경우, 상기 주기는 수직 동기신호의 주기의 100배까지 증가될 수 있다.
실시예 2
본 실시예의 구성이 제 2 도에 나타내어져 있다.
액티브 매트릭스 표시장치(2O1)는 액정패널(202)과, 보정값 기억회로(203)와, 디지털 화상신호 보정회로(204)로 구성된다. 또한, 이미지 센서(205)가 액티브 매트릭스 표시장치(201)의 시험용 지그를 구성하고, 액티브 매트릭스 표시장치(201)의 보정값 기억회로(203)에 연결된다.
보정값 기억회로(203)는 EPROM, PROM, 배터리에 의해 지원되는 SRAM, 플래시메모리, 하드디스크 드라이브 등으로 구성될 수 있다.
디지털 화상신호 보정회로(204)는, 제 6 도에 나타낸 바와 같이, MPU(601), ROM(602), 디지털/아날로그 변환기(D/A 변환기)(604)로 구성된다. 이미지 센서(205)는 광다이오드와 전하결합소자로 구성된다.
이 액티브 매트릭스 표시장치(201)는 다음에 설명되는 방식으로 동작한다. 먼저, 액티브 매트릭스 표시장치(201)의 시험 단계에서, 시험용 지그를 액티브 매트릭스 표시장치(201)에 연결한다. 디지털 화상신호가 액티브 매트릭스 표시장치(201)에 입력된다. 이때, 디지털 화상신호 보정회로(204)의 보정기능이 작용하지 않는다. 이 조건하에서, 디지털 화상신호는 원래의 상태 그대로액정패널(202)에 입력된다. 그 다음, 디지털 화상신호의 주파수를 변화시켜, 플릭커를 발생하는 주파수를 구한다. 이때의 액정패널(202)의 화소 마다의 투과율을 이미지 센서(205)에 의해 감지한다. 이미지 센서(205)에 의해 인지된 투과율에 상응하는 전하가 디지털 형태로 변환되어, 보정값 기억회로(203)에 보유된다.
액티브 매트릭스 표시장치(201)가 통상으로 사용되는 경우에는, 디지털 화상신호가 입력된다. MPU(601)가 보정값 기억회로(203)내의 해당 값을 판독한다. 이 판독값은 디지털 화상신호에 부가되어, 디지털 보정화상신호를 생성한다. 이 디지털 보정화상신호가 D/A 변환기(604)에 의해 아날로그 보정화상신호로 변환되어, 액정패널(202)에 입력된다.
또다르게는, 제 7 도에 나타낸 회로가 사용될 수 있다.
액티브 매트릭스 표시장치(201)가 통상으로 사용될 때, 디지털 화상신호가 입력된다. MPU(701)가 보정값 기억회로(203)내의 해당 값을 판독한다. 이 판독값이 디지털 화상신호에 부가되어, 디지털 보정화상신호를 생성힌다. 이 디지털 보정화상신호가 액정패널(202)에 입력된다.
이렇게 하여, 액정패널(202)의 각 TFT가 동작할 때 끌려들어온 전하 만큼의 전압강하에 의해 통상 야기되는 플릭커가 방지될 수 있다. 이것은 디지털 화상신호의 반전주기를 증가시킬 수 있게 한다. 얻어질 수 있는 최대 주기는 사용되는 액정물질의 종류에 의존한다. 불소계 액정물질 ZLI-4792(Merck사에서 제조된)의 경우, 상기 주기는 수직 동기신호의 주기의 100배까지 증가될 수 있다.
본 발명에서는, 화상신호가 개개의 액티브 매트릭스 표시장치의 특성에 따라보정된다. 화질을 손상시키지 않고서도 화상신호의 반전 주파수가 감소된다. 이것은 액티브 매트릭스 표시장치의 소비전력의 감소에 기여하게 된다.
제 1 도는 본 발명에 따른 액티브 매트릭스 표시장치의 일 예의 블록도.
제 2 도는 본 발명에 따른 액티브 매트릭스 표시장치의 다른 예의 블록도.
제 3 도는 종래의 액티브 매트릭스 표시장치에 인가되는 각종 전압을 나타내는 파형도.
제 4 도는 제 1 도의 액티브 매트릭스 표시장치에 설치되는 아날로그 화상신호 보정회로의 일 예의 블록도.
제 5 도는 제 1 도의 액티브 매트릭스 표시장치에 설치되는 아날로그 화상신호 보정회로의 다른 예의 블록도.
제 6 도는 제 2 도의 액티브 매트릭스 표시장치에 설치되는 디지털 화상신호 보정회로의 일 예의 블록도.
제 7 도는 제 2 도의 액티브 매트릭스 표시장치에 설치되는 디지털 화상신호 보정회로의 다른 예의 블록도.

Claims (26)

  1. 화소들을 가지고 있는 표시패널;
    시험 모드에서, 상기 표시패널의 투과율에 의거하여, 플릭커를 발생할 때의 상기 표시패널에의 실제 인가전압을 화소 마다 검출하는 검출수단;
    검출된 전압과 인가전압 사이의 차(差)전압을 저장하는 저장수단; 및
    정상 모드에서, 입력된 화상신호에 상기 차전압을 부가하여 상기 입력된 화상신호를 보정하고 그 보정된 화상신호를 해당 화소에 공급하는 보정수단을 포함하는 것을 특징으로 하는 액티브 매트릭스 표시장치,
  2. 제 1 항에 있어서, 상기 보정수단이, 입력된 아날로그 화상신호를 디지털 신호로 변환하는 A/D 변환기와, 보정된 화상신호를 아날로그 형태로 출력하는 D/A 변환기를 포함하고, 입력된 아날로그 화상신호를 보정하는 아날로그 화상신호 보정회로인 것을 특징으로 하는 액티브 매트릭스 표시장치.
  3. 제 1 항에 있어서, 상기 보정수단이, 입력된 아날로그 화상신호를 디지털 신호로 변환하는 A/D 변환기를 포함하고, 입력된 아날로그 화상신호를 보정하는 아날로그 화상신호 보정회로이고, 상기 보정된 화상신호가 디지털 형태로 출력되는 것을 특징으로 하는 액티브 매트릭스 표시장치.
  4. 제 1 항에 있어서, 상기 보정수단이, 입력된 디지털 화상신호를 보정하고 그 보정된 화상신호를 아날로그 형태로 출력하는 D/A 변환기를 포함하는 디지털 화상신호 보정회로인 것을 특징으로 하는 액티브 매트릭스 표시장치.
  5. 제 1 항에 있어서, 상기 보정수단이 입력된 디지털 화상신호를 보정하는 디지털 화상신호 보정회로이고, 보정된 화상신호가 디지털 형태로 출력되는 것을 특징으로 하는 액티브 매트릭스 표시장치.
  6. 제 1 항에 있어서, 상기 검출수단이, 상기 시험 모드에서 상기 표시패널에 연결되는 이미지 센서인 것을 특징으로 하는 액티브 매트릭스 표시장치.
  7. 화소들을 가지고 있는 표시패널;
    각 화소에 대한 플릭커를 방지하기 위한 보상전압을 저장하는 저장수단; 및
    정상 사용시에 상기 보상전압에 의거하여 화상신호를 보정하는 보정수단을 포함하고;
    상기 화상신호의 반전주기를 길게 한 것을 특징으로 하는 액티브 매트릭스 표시장치.
  8. 제 7 항에 있어서, 상기 보정수단이 MPU, ROM, 아날로그/디지털 변환기, 및 디지털/아날로그 변환기를 포함하는 것을 특징으로 하는 액티브 매트릭스 표시장치.
  9. 제 1 항 또는 제 7 항에 있어서, 상기 표시패널이 액정패널인 것을 특징으로 하는 액티브 매트릭스 표시장치.
  10. 제 1 항 또는 제 7 항에 있어서, 상기 화소들에 연결된 박막트랜지스터를 더 포함하는 것을 특징으로 하는 액티브 매트릭스 표시장치.
  11. 화소들을 가지고 있는 표시패널과, 그 화소들의 응답특성에 관한 정보를 저장하는 메모리와, 그 정보에 따라 상기 화상신호를 보정하는 보정회로, 및 보정된 화상신호를 상기 화소들에 인가하는 구동회로를 포함하고, 주기적으로 반전되는 극성을 가지는 화상신호가 입력되는 액티브 매트릭스 액정표시장치를 플릭커 없이 구동하는 방법으로서,
    상기 화상신호가 상기 보정회로에 의해 보정되지 않으면 상기 표시패널에서 플릭커가 발생하게 하는 낮은 주파수에서 상기 화상신호의 극성을 반전시키는 단계와;
    시험 모드에서 인가전압의 주파수를 변화시킴으로써 각각의 화소에 대하여 상기 플릭커가 일어나는 고유 주파수를 측정하는 단계와;
    상기 고유 주파수에 상응하는 상기 표시패널의 투과율로부터 상기 표시패널에 실제로 인가되는 전압을 검출하는 단계와;
    상기 메모리내에 상기 정보로서, 상기 인가전압과 상기 실제로 인가되는 전압사이의 차전압을 저장하는 단계와;
    정상 모드에서, 상기 보정회로에서 상기 화상신호에 상기 정보를 부가하는 단계; 및
    상기 구동회로에 의해 상기 부가된 화상신호를 해당 화소에 공급하는 단계를 포함하는 것을 특징으로 하는 액티브 매트릭스 액정표시장치 구동방법.
  12. 제 11 항에 있어서, 상기 정보가 디지털 형태로 저장되고, 상기 화상신호가 아날로그 신호이며;
    상기 아날로그 화상신호가 디지털 신호로 변환되고, 상기 저장된 정보가 그 디지털 신호에 부가되고, 그 부가된 디지털 신호가 아날로그 신호로 변환되어 출력되는 것을 특징으로 하는 액티브 매트릭스 액정표시장치 구동방법.
  13. 제 11 항에 있어서, 상기 정보가 디지털 형태로 저장되고, 상기 화상신호가 아날로그 신호이며;
    상기 아날로그 화상신호가 디지털 신호로 변환되고, 상기 저장된 정보가 그 디지털 신호에 부가되고, 그 부가된 디지털 신호가 디지털 형태로 출력되는 것을 특징으로 하는 액티브 매트릭스 액정표시장치 구동방법.
  14. 제 11 항에 있어서, 상기 정보가 디지털 형태로 저장되고, 상기 화상신호가디지털 신호이며;
    입력된 디지털 화상신호가 상기 정보에 부가되고, 그 부가된 디지털 신호가 아날로그 신호로 변환되어 출력되는 것을 특징으로 하는 액티브 매트릭스 액정표시장치 구동방법.
  15. 제 11 항에 있어서, 상기 정보가 디지털 형태로 저장되고, 상기 화상신호가 디지털 신호이며;
    입력된 디지털 화상신호가 상기 정보에 부가되고, 그 부가된 디지털 신호가 디지털 형태로 출력되는 것을 특징으로 하는 액티브 매트릭스 액정표시장치 구동방법.
  16. 제 11 항에 있어서, 상기 투과율이, 상기 시험 모드에서 상기 표시장치에 연결되는 이미지 센서에 의해 검출되는 것을 특징으로 하는 액티브 매트릭스 액정 표시장치 구동방법.
  17. 주기적으로 반전되는 극성을 가지는 화상신호가 입력되는 액티브 매트릭스 액정표시장치로서,
    화소들을 가지고 있는 표시패널과;
    상기 화소들의 응답특성에 관한 정보를 저장하는 메모리와;
    상기 정보에 따라 상기 화상신호를 보정하는 보정회로; 및
    보정된 화상신호를 상기 화소들에 인가하는 구동회로를 포함하고;
    상기 정보는, 상기 화상신호가 상기 보정회로에 의해 보정되지 않으면 상기 표시패널에서 플릭커가 발생하게 하는 낮은 주파수에서 상기 화상신호의 극성이 반전될 때 상기 화소들에 인가되는 전압을 검출함으로써 얻어지는 것을 특징으로 하는 액티브 매트릭스 액정표시장치.
  18. 제 17 항에 있어서, 상기 보정회로에 의해 보정되기 전에 상기 화상신호를 디지털화하는 A/D 변환기를 추가로 포함하는 것을 특징으로 하는 액티브 매트릭스 액정표시장치.
  19. 제 18 항에 있어서, 상기 보정된 화상신호를 아날로그 형태로 변환시키는 D/A 변환기를 추가로 포함하는 것을 특징으로 하는 액티브 매트릭스 액정표시장치.
  20. 제 17 항에 있어서, 상기 화소들에 인가되는 전압을 검출하기 위한 이미지 센서를 추가로 포함하는 것을 특징으로 하는 액티브 매트릭스 액정표시장치.
  21. 제 17 항에 있어서, 상기 화상신호의 극성이, 상기 화상신호의 반전주기가 수직 동기신호의 주기의 100배가 되도록 하는 정도로 반전되는 것을 특징으로 하는 액티브 매트릭스 액정표시장치.
  22. 제 17 항에 있어서, 상기 메모리가, EPROM, PROM, 배터리에 의해 지원되는 SRAM, 플래시 메모리, 하드디스크 드라이브로 이루어진 군으로부터 선택된 메모리인 것을 특징으로 하는 액티브 매트릭스 액정표시장치.
  23. 화소들을 가지고 있는 표시패널과, 그 화소들의 응답특성에 관한 정보를 저장하는 메모리와, 그 정보에 따라 상기 화상신호를 보정하는 보정회로, 및 보정된 화상신호를 상기 화소들에 인가하는 구동회로를 포함하고, 주기적으로 반전되는 극성을 가지는 화상신호가 입력되는 액티브 매트릭스 액정표시장치를 플릭커 없이 구동하는 방법으로서,
    상기 화상신호가 상기 보정회로에 의해 보정되지 않으면 상기 표시패널에서 플릭커가 발생하게 하는 낮은 주파수에서 상기 화상신호의 극성을 반전시키는 단계를 포함하는 것을 특징으로 하는 액티브 매트릭스 액정표시장치 구동방법.
  24. 화소들을 가진 액티브 매트릭스 표시장치를 구동하는 방법으로서,
    시험 모드에서 인가전압의 주파수를 변화시킴으로써 각 화소에 대하여 플리커가 일어나는 고유 주파수를 측정하는 단계와;
    상기 고유 주파수에 상응하는 상기 표시장치의 투과율로부터 상기 표시장치에 실제로 인가되는 전압을 검출하는 단계와;
    상기 인가전압과 상기 실제로 인가되는 전압 사이의 차전압을 메모리내에 정보로서 저장하는 단계와;
    정상 모드에서, 보정회로에서 화상신호에 상기 정보를 부가하는 단계; 및
    구동회로에 의해 상기 부가된 화상신호를 해당 화소에 공급하는 단계를 포함하는 것을 특징으로 하는 액티브 매트릭스 표시장치 구동방법.
  25. 주기적으로 반전되는 극성을 가지는 화상신호가 입력되는 액티브 매트릭스 표시장치로서,
    화소들을 가지고 있는 표시패널과;
    상기 화소들에 인가되는 전압을 검출함으로써 얻어지는, 상기 화소들의 응답특성에 관한 정보를 저장하는 메모리와;
    그 정보에 따라 상기 화상신호를 보정하는 보정회로; 및
    보정된 화상신호를 상기 화소들에 인가하는 구동회로를 포함하고;
    상기 정보는, 상기 화상신호가 상기 보정회로에 의해 보정되지 않으면 상기 표시패널에서 플릭커가 발생하게 하는 낮은 주파수에서 상기 화상신호의 극성이 반전될 때 상기 화소들에 인가되는 전압을 검출함으로써 얻어지는 것을 특징으로 하는 액티브 매트릭스 표시장치.
  26. 화소들을 가지고 있는 표시패널과, 그 화소들의 응답특성에 관한 정보를 저장하는 메모리와, 그 정보에 따라 상기 화상신호를 보정하는 보정회로, 및 보정된 화상신호를 상기 화소들에 인가하는 구동회로를 포함하고, 주기적으로 반전되는 극성을 가지는 화상신호가 입력되는 액티브 매트릭스 표시장치를 플릭커 없이 구동하는 방법으로서,
    상기 화상신호가 상기 보정회로에 의해 보정되지 않으면 상기 표시패널에서 플릭커가 발생하게 하는 낮은 주파수에서 상기 화상신호의 극성을 반전시키는 단계를 포함하는 것을 특징으로 하는 액티브 매트릭스 표시장치 구동방법.
KR1019950053209A 1994-12-22 1995-12-21 액티브 매트릭스 표시장치 및 그의 구동방법 KR100323911B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP33642494 1994-12-22
JP94-336424 1994-12-22

Publications (2)

Publication Number Publication Date
KR960025303A KR960025303A (ko) 1996-07-20
KR100323911B1 true KR100323911B1 (ko) 2002-06-20

Family

ID=18298993

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950053209A KR100323911B1 (ko) 1994-12-22 1995-12-21 액티브 매트릭스 표시장치 및 그의 구동방법

Country Status (4)

Country Link
US (2) US6023257A (ko)
KR (1) KR100323911B1 (ko)
CN (1) CN1105322C (ko)
TW (1) TW290678B (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3893622B2 (ja) * 1996-02-28 2007-03-14 セイコーエプソン株式会社 表示素子駆動装置、表示装置、情報処理装置及び表示素子駆動方法
WO2000025292A1 (en) * 1998-10-27 2000-05-04 Koninklijke Philips Electronics N.V. Driving a matrix display panel
US6469684B1 (en) * 1999-09-13 2002-10-22 Hewlett-Packard Company Cole sequence inversion circuitry for active matrix device
US6774578B2 (en) * 2000-09-19 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Self light emitting device and method of driving thereof
US6764367B2 (en) * 2000-10-27 2004-07-20 Science Applications International Corporation Liquid manufacturing processes for panel layer fabrication
JP4703883B2 (ja) 2001-04-09 2011-06-15 株式会社半導体エネルギー研究所 半導体装置の作製方法
US20030191693A1 (en) * 2002-04-08 2003-10-09 Itamar Aphek System and method for conducting an advertising business
US7351605B2 (en) * 2001-04-09 2008-04-01 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
US6911966B2 (en) * 2001-08-24 2005-06-28 Koninklijke Philips Electronics N.V. Matrix display device
CN100347820C (zh) * 2002-05-22 2007-11-07 统宝香港控股有限公司 有源矩阵显示器件及其制作
KR100870018B1 (ko) 2002-06-28 2008-11-21 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
TWI284876B (en) * 2002-08-19 2007-08-01 Toppoly Optoelectronics Corp Device and method for driving liquid crystal display
KR20050042812A (ko) * 2002-09-12 2005-05-10 코닌클리즈케 필립스 일렉트로닉스 엔.브이. 가시 플리커 감소 방법 및 반투과반사형 디스플레이 장치
JP4451052B2 (ja) * 2002-09-25 2010-04-14 シャープ株式会社 アクティブマトリクス型表示装置
JP4383833B2 (ja) * 2003-11-17 2009-12-16 東芝モバイルディスプレイ株式会社 表示装置
JP4037370B2 (ja) * 2004-02-25 2008-01-23 シャープ株式会社 表示装置
CN100343731C (zh) * 2004-08-09 2007-10-17 友达光电股份有限公司 于开机过程改善画面闪烁的液晶显示器及方法
KR100582402B1 (ko) * 2004-09-10 2006-05-22 매그나칩 반도체 유한회사 패널에서 플리커 프리 디스플레이를 지원하는 메모리읽기/쓰기 타이밍 제어방법 및 그 방법을 이용한 tdc패널 구동장치
JP4335849B2 (ja) * 2005-06-13 2009-09-30 富士通マイクロエレクトロニクス株式会社 フリッカ検出可能な撮像装置
CN100492110C (zh) * 2005-11-04 2009-05-27 群康科技(深圳)有限公司 液晶显示器及其驱动电路和驱动方法
JP5838542B2 (ja) * 2010-09-29 2016-01-06 Jfeスチール株式会社 冷延鋼板の製造方法
JP5750852B2 (ja) 2010-09-29 2015-07-22 Jfeスチール株式会社 冷延鋼板
CN102256062A (zh) * 2011-05-06 2011-11-23 钰创科技股份有限公司 自动侦测影像闪烁的电路及其方法
KR102102177B1 (ko) * 2013-09-03 2020-05-29 삼성전자 주식회사 반도체 장치 및 그 구동 방법
US11210772B2 (en) * 2019-01-11 2021-12-28 Universal City Studios Llc Wearable visualization device systems and methods
US11545062B1 (en) 2021-06-30 2023-01-03 Hewlett-Packard Development Company, L.P. Dynamic reference voltage control in display devices

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0261698A (ja) 1988-08-26 1990-03-01 Fujitsu Ltd 液晶表示装置の駆動方法
US5041823A (en) * 1988-12-29 1991-08-20 Honeywell Inc. Flicker-free liquid crystal display driver system
US5206633A (en) * 1991-08-19 1993-04-27 International Business Machines Corp. Self calibrating brightness controls for digitally operated liquid crystal display system
JP3672586B2 (ja) 1994-03-24 2005-07-20 株式会社半導体エネルギー研究所 補正システムおよびその動作方法
US5625373A (en) * 1994-07-14 1997-04-29 Honeywell Inc. Flat panel convergence circuit

Also Published As

Publication number Publication date
CN1105322C (zh) 2003-04-09
US6023257A (en) 2000-02-08
CN1134557A (zh) 1996-10-30
US6600465B1 (en) 2003-07-29
KR960025303A (ko) 1996-07-20
TW290678B (ko) 1996-11-11

Similar Documents

Publication Publication Date Title
KR100323911B1 (ko) 액티브 매트릭스 표시장치 및 그의 구동방법
KR100777705B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100261053B1 (ko) 액정 패널 구동 방법 및 회로
US5798746A (en) Liquid crystal display device
KR0176295B1 (ko) 액정 표시 장치
KR101469468B1 (ko) 액정표시장치 및 그의 구동 방법
KR100767364B1 (ko) 액정 표시 장치 및 그 구동 방법
US5892494A (en) Correction of LCD drive voltage in dependence upon LCD switching element turn on time between polarity changes
KR20080000533A (ko) 액정표시장치 및 그 구동방법
KR100495934B1 (ko) 표시구동장치 및 그 구동제어방법
JP2007199721A (ja) 表示装置の駆動装置及びこれを有する表示装置
JP2004177827A (ja) 液晶駆動装置
JP2002041003A (ja) 液晶表示装置、及び液晶駆動方法
US6911966B2 (en) Matrix display device
KR950001375A (ko) 액정매트릭스 표시장치와 그 구동방법
JP2009145492A (ja) 表示駆動装置及びそれを備えた表示装置
JPH02187789A (ja) アクティブマトリクス型液晶表示装置
KR0142778B1 (ko) 액정표시장치의 공통전압 보상 구동장치 및 방법과 크로스토크 보상 구동장치
JPH05289054A (ja) アクティブマトリックス型液晶表示装置
JP4557325B2 (ja) 液晶表示装置
JP2006106019A (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
KR100443248B1 (ko) 전압 레벨 안정화를 위한 액정 표시 장치
KR101012797B1 (ko) 액정 표시 장치
KR100443830B1 (ko) 액정표시장치 및 그 구동방법
JPH0343786A (ja) アクティブマトリックス液晶パネル用信号処理回路

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
E902 Notification of reason for refusal
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130104

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140103

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee