KR100298844B1 - 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치 - Google Patents

에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치 Download PDF

Info

Publication number
KR100298844B1
KR100298844B1 KR1019990033943A KR19990033943A KR100298844B1 KR 100298844 B1 KR100298844 B1 KR 100298844B1 KR 1019990033943 A KR1019990033943 A KR 1019990033943A KR 19990033943 A KR19990033943 A KR 19990033943A KR 100298844 B1 KR100298844 B1 KR 100298844B1
Authority
KR
South Korea
Prior art keywords
signal
stm
signals
frame
output
Prior art date
Application number
KR1019990033943A
Other languages
English (en)
Other versions
KR20010018122A (ko
Inventor
정구홍
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019990033943A priority Critical patent/KR100298844B1/ko
Publication of KR20010018122A publication Critical patent/KR20010018122A/ko
Application granted granted Critical
Publication of KR100298844B1 publication Critical patent/KR100298844B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 광신호 통신 시스템에 있어서, 프레임(Frame) 단위 신호의 시작을 나타내는 프레임 정렬 신호(FAS: Frame Alignment Signal)를 검색하는 리프레임(Reframe) 장치에 관한 것으로, 특히, 에스티엠 1급 4개 또는 에스티엠 4급 1개의 신호를 겸용으로 리프레임 할 수 있는 장치에 관한 것이며, 다수의 에스티엠 원 신호와 하나의 에스티엠 포 신호를 인가 받고, 모드 제어 신호에 의하여 에스티엠 원 신호는 그대로 출력하고, 에스티엠 포 신호는 에스티엠 원 급의 전송 속도로 분할하여 출력하는 입력 인터페이스부와, 상기 입력 인터페이스부로부터 인가 받은 에스티엠 원 신호를 8 비트의 병렬신호로 변환하는 다수의 에스티엠 원 직병렬 변환기와, 상기의 직병렬 변환기로부터 각각 인가 받은 신호를 2단 쉬프트 하여 23 비트의 신호로 출력하는 다수의 에스티엠 원 쉬프트와, 상기 쉬프트로부터 각각 인가 받은 신호를 16 비트씩 차례로 스캔하여 프레임 정렬 바이트 신호를 검출하고, 상기 프레임 정렬 바이트 신호로부터 재 정렬하여 8 비트의 프레임 단위 신호로 출력하는 다수의 에스티엠 원 스캐너와, 상기 다수의 에스티엠 원 스캐너로부터 인가 받은 신호를 모드 선택 제어 신호에 의하여 출력하는 모드 선택부로 구성되는 것을 특징으로 한다.

Description

에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치{A DEVICE OF REFRAMING FOR STM-1 AND STM-4}
본 발명은 광신호 통신 시스템에 있어서, 프레임(Frame) 단위 신호의 시작을 나타내는 프레임 정렬 신호(FAS: Frame Alignment Signal)를 검색하는 리프레임(Reframe) 장치에 관한 것으로, 특히, 에스티엠 1급 4개 또는 에스티엠 4급 1개의 신호를 겸용으로 리프레임 할 수 있는 장치에 관한 것이다.
하나의 전송선로에 대량의 데이터 신호를 전송할 수 있는 광 통신 시스템 중에서, 일 실시예로, 일 초당 2.5 기가(Giga) 비트(Bit)의 신호를 전송할 수 있는 2.5G SDH(Synchronous Digital Hierarchy) 광통신 시스템은 데이터를 전송함에 있어서, 프레임(Frame) 단위로 데이터를 전송한다.
따라서, 데이터를 전송하는 측에서는 프레임 단위의 시작을 알리는 프레임 정렬 신호(FAS: Frame Alignment Signal)를 프레임 단위 데이터 신호의 맨 처음 프레임에 삽입하게 되고, 이러한 작업을 프레이밍(Framing)이라고 한다.
또한, 상기와 같이 프레이밍 된 신호를 수신하는 측에서는, 상기 프레임 정렬 신호(FAS)를 검색한 후, 상기 프레임 정렬 신호부터 프레임 단위로 데이터를 수신 및 처리하여야 하며, 상기와 같이 프레임 정렬 신호를 검색하는 작업을 리프레이밍(Reframing) 이라고 한다.
2.5G SDH 시스템은 STM-16급으로서, STM-1급 16개 또는 STM-4급 4개 또는 다수의 STM-1급 및 다수의 STM-4급을 동시에 수용하여 송수신 할 수 있다.
상기와 같은 2.5G SDH 광통신 시스템에서, 다수의 STM-1 급 및 STM-4급 광신호를 동시에 전송하는 경우, 각각의 STM급 신호에 대하여 상기와 같은 프레이밍(Framing) 및 리프레이밍(Reframing) 작업을 할 수 있는 장치가 필요하고, 전기적 회로에서는 STM-4급의 622Mbps 신호를 용이하게 처리하기 어려운 문제가 있으므로, STM-1급의 155Mbps 신호로 분할하여 처리하고, 다시 혼합(Muxing)하는 방법을 사용한다.
그러므로, STM-1급 신호를 처리하는 회로와 4개로 분할된 STM-4급 신호의 처리 회로는 일부 겸용하여 사용할 수 있게 된다.
이하, 첨부된 도면을 참조하여, 종래 기술에 의한 광통신 시스템에서의 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치를 설명한다.
도1 은 종래 기술의 일 실시예에 의한 리프레이밍 장치의 기능 구성도 이다.
상기의 도면을 참조하면, 일 실시예로서, 155Mbps의 STM-1급 신호 4개를 각각인가 받아 프레임 정렬 신호(FAS)를 검색하여 출력하는 제1 내지 제4 리프레이밍부(2,3,4,5)와,
하나의 622Mbps STM-4급 신호를 STM-1급과 동일한 4개의 155Mbps 신호로 분리하여 출력하는 입력 인터페이스부(7)와,
상기 입력 인터페이스부(7)로부터 인가 받은 4개의 155Mbps 신호로부터 프레임 정렬 신호(FAS)를 검색한 후, 출력하는 제5 리프레이밍부(ASIC)(8)와,
상기 제1 내지 제5 리프레이밍부(2,3,4,5,8)으로부터 인가 받은 155Mbps 신호를 모드선택 제어 신호에 의하여 STM-1급 신호와 STM-4급 신호로 분리하여 출력하는 출력 인터페이스부(6)로 구성된다.
이하, 상기와 같은 구성에 의한 종래 기술의 작용을 도면을 참조하여 상세히 설명한다.
상기와 같은 구성의 STM-1 및 STM-4 겸용 리프레이밍(Reframing) 장치는, 신호 전송 속도가 155Mbps인 STM-1급의 신호를 채널별로 인가 받고, 해당되는 채널별 155Mbps 신호로부터 프레임 단위의 정렬(Align) 신호(FAS)를 검색하는 것으로써, 주문형 집적 회로(Custom IC)의 에이직(ASIC: Application Specification IC)으로 이루어진 제1 내지 제4 리프레이밍부(2,3,4,5)에 의하여, 프레임 단위의 시작을 나타내고 바이트(Byte) 단위의 정렬 신호(FAS)가 검색된다.
또한, 상기 다수의 리프레이밍부(2,3,4,5)는, 상기와 같이 인가된 155Mbps의 STM-1 신호를 상기에서 검색된 프레임 정렬 신호(FAS)가 맨 처음의 프레임으로 배치되게 하고, 그 이후의 신호를 바이트 단위의 프레임으로 재 정렬한 후, 상기 출력 인터페이스부(6)에 인가 되도록 한다.
또한, 622Mbps의 STM-4급 신호가 인가되면, 622Mbps의 전기적 신호를 원활하게 처리할 수 있는 전기회로 소자가 아직 없고, 있다고 해도 매우 고가일 것은 분명하므로, 상기 STM-4급 신호를 상기 입력 인터페이스부(7)에서, STM-1급 155Mbps 4개의 신호로 분할한다.
상기 4개의 155Mbps 전송 속도로 분할된 신호는 상기와 동일하게 ASIC으로 이루어지는 제5 리프레이밍부(8)에 인가되어, 각각의 분할된 신호로부터 바이트(Byte) 단위의 프레임 정렬 신호(FAS)를 검색한 후, 상기 검색된 FAS에 의하여 프레임 단위로 재 정렬하고 상기 출력 인터페이스부(6)에 인가한다.
상기에서, STM-4급의 신호가 155Mbps로 분할된 후, 상기 제1 내지 제4 리프레이밍부(2,3,4,5)에 인가되어 처리되지 않고, STM-4 신호 처리부인 제5 리프레이밍부(8)에서 상기 FAS를 검색 및 재 정렬하는 리프레이밍(Reframing) 작업을 하는 이유는, STM-1급 신호로 전송되기 위한 신호로서, 운용상 필요한 오버헤드(Over Head) 신호와 STM-4급 신호로 전송하기 위한 신호로서, 운용상 필요한 오버헤드(Over Head) 신호가 서로 다른 구조이기 때문이다.
상기 제1 내지 제5 리프레이밍부(2,3,4,5,8)로부터 각각 155Mbps의 신호를 인가 받은 상기 출력 인터페이스부(6)는 외부로부터 인가되는 제어 신호에 의하여 재정열된 STM-1급 신호와 STM-4급 병렬신호를 분리하여 출력하게 된다.
상기와 같은 구성의 종래 기술은, 고가이며 제품의 확보가 원활하지 않은 주문형 회로인 ASIC를 사용하여야 하고, 상기 ASIC에 의한 많은 전력 소모 및 하드웨어 사이즈가 커지며, 열 발생을 별도로 처리하여야 하는 등의 문제가 있었다.
본 발명은 고가의 ASIC을 다수 사용하지 않고, 저가의 일반적인 회로를 사용하여 프레임 정렬 신호를 검색하는 STM-1 및 STM-4 겸용 리프레이밍 장치를 제공하는 것이 그 목적이다.
또한, 본 발명의 다른 목적은 구성된 리프레이밍 장치를 하나의 ASIC으로 형성하여, 부피 및 전력 소모 그리고 열 발생의 문제를 해결하는 것이다.
상기와 같은 문제를 해결하기 위하여 안출한 본 발명은, 다수의 에스티엠 원 신호와 하나의 에스티엠 포 신호를 인가 받고, 모드 제어 신호에 의하여 에스티엠원 신호는 그대로 출력하고, 에스티엠 포 신호는 에스티엠 원 급의 전송 속도로 분할하여 출력하는 입력 인터페이스부와, 상기 입력 인터페이스부로부터 인가 받은 에스티엠 원 신호를 8 비트의 병렬신호로 변환하는 다수의 에스티엠 원 직병렬 변환기와, 상기의 직병렬 변환기로부터 각각 인가 받은 신호를 2단 쉬프트 하여 23 비트의 신호로 출력하는 다수의 에스티엠 원 쉬프트와, 상기 쉬프트로부터 각각 인가 받은 신호를 16 비트씩 차례로 스캔하여 프레임 정렬 바이트 신호를 검출하고, 상기 프레임 정렬 바이트 신호로부터 재 정렬하여 8 비트의 프레임 단위 신호로 출력하는 다수의 에스티엠 원 스캐너와, 상기 다수의 에스티엠 원 스캐너로부터 인가 받은 신호를 모드 선택 제어 신호에 의하여 출력하는 모드 선택부로 구성되는 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치를 특징으로 한다.
도1 은 종래 기술의 일 실시예에 의한 리프레이밍 장치의 기능 구성도 이고,
도2 는 본 발명의 일 실시예에 의한 리프레이밍 장치의 기능 구성도 이고,
도3 은 본 발명의 일 실시예에 의한 2 단계 쉬프트 상태도 이고,
도4 는 본 발명의 일 실시예에 의한 스캔 상태도 이고,
도5 는 본 발명의 일 실시예에 의한 STM-4 신호의 STM-1 급 4개 신호로 나누어져 병렬 변환된 상태도 이고,
도6 은 본 발명의 일 실시예에 의한 4개로 나누어진 STM-1급 병렬 신호의 1단 내지 2단 쉬프트 상태도 이고,
도7 은 본 발명의 일 실시예에 의한 STM-4 신호의 스캔 상태도 이다.
* 도면의 주요 부분에 대한 부호 설명 *
2,3,4,5,8 : 리프레이밍부 6 : 출력 인터페이스부
7,10 : 입력 인터페이스부 20,22,24,26,28 : 직병렬 변횐기
30,32,34,36,38 : 쉬프트 40,42,44,46,48 : 스캐너
52,54,56,58 : 경보 검출부 60 : 모드 선택부
이하, 첨부된 도면을 참조하여 본 발명에 의한 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치를 설명한다.
도2 는 본 발명의 일 실시예에 의한 리프레이밍 장치의 기능 구성도 이고, 도3 은 본 발명의 일 실시예에 의한 STM-1 병렬신호의 2 단계 쉬프트 상태도 이고, 도4 는 본 발명의 일 실시예에 의한 STM-1 병렬신호의 스캔 상태도 이고, 도5 는 본 발명의 일 실시예에 의한 STM-4 신호의 STM-1 급 4개 신호로 나누어져 병렬 변환된 상태도 이고, 도6 은 본 발명의 일 실시예에 의한 4개로 나누어진 STM-1급 병렬 신호의 1단 내지 2단 쉬프트 상태도 이고, 도7 은 본 발명의 일 실시예에 의한 STM-4 신호의 스캔 상태도 이다.
상기의 도면에 의한 본 발명의 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치는, 다수의 STM-1 병렬신호와 하나의 STM-4 병렬신호를 인가 받고, 모드(Mode) 제어 신호에 의하여 STM-1 신호는 그대로 출력하고, STM-4 신호는 STM-1 급의 전송 속도 155Mbps로 분할하여 출력하는 입력 인터페이스부(10)와,
상기 입력 인터페이스부(10)로부터 인가 받은 STM-1 신호를 8 비트(Bit)의 19Mbps 전송속도 병렬(Parallel) 신호로 변환(Conversion)하고 외부로부터 인가되는 모드 제어 신호에 의하여 동작하는 제1 내지 제4 STM-1 직병렬 변환기(22,24,26,28)와,
상기의 다수의 직병렬 변환기(22,24,26,28)로부터 각각 인가 받은 신호를 2단 쉬프트(Shift) 하여 23 비트(Bit)의 신호로 출력하는 제1 내지 제4 STM-1 쉬프트(32,34,36,38)와,
상기 다수의 쉬프트(32,34,36,38)로부터 각각 인가 받은 신호를 16 비트(Bit) 씩 차례로 스캔(Scan)하여 바이트(Byte) 단위의 프레임 정렬 신호(FAS: Frame Align Signal)를 검출하고, 상기 프레임 정렬 바이트 신호(FAS)로부터 재 정렬하여 정렬된 8 비트 단위의 프레임 신호를 출력하는 제1 내지 제4 STM-1 스캐너(42,44,46,48)와,
상기 입력 인터페이스부(10)로부터 4개의 STM-1 급의 전송속도 155Mbps로 분할된 STM-4 신호를 인가 받고, 각 분할된 신호를 8 비트, 19Mbps 전송 속도의 병렬(Parallel) 신호로 변환(Conversion)하며, 외부로부터 인가된 모드 제어 신호에 의하여 동작하는 STM-4 직병렬 변환기(20)와,
상기의 직병렬 변환기(20)로부터 8 비트로 병렬 변환된 신호를 처음 3개 신호는 1단 쉬프트(Shift) 하고 마지막 1개 신호는 2단 쉬프트(Shift)하여, 총 72 비트(Bit)의 신호로 출력하는 STM-4 쉬프트(30)와,
상기 쉬프트(30)로부터 인가 받은 신호를 16 비트씩 차례로 스캔(Scan)하여 바이트(Byte) 단위의 프레임 정렬 신호(FAS: Frame Align Signal)를 검출하고, 상기 프레임 정렬 바이트 신호(FAS)로부터 재 정렬하여 각각 4개의 19Mbps 전송 속도의 정렬된 8 비트(Bit) 프레임 단위 신호로 출력하는 STM-4 스캐너(40)와,
상기 제1 내지 제4 STM-1 스캐너(42,44,46,48) 및 STM-4 스캐너(40)의 출력단에는 프레임 정렬 바이트 신호(FAS)가 4개의 프레임(Frame)의 500㎲ 동안 연속하여 검출되지 않으면, 아웃 오브 프레임(OOF: Out Of Frame) 경보 신호를 출력하고; 상기 OOF 경보 신호를 출력한 상태에서 250㎲ 동안에, 상기 프레임 정렬 바이트 신호(FAS)가 검출되면 상기 OOF 경보 신호를 해제하고, 인 프레임(In Frame) 신호를 출력하고; 상기 다수의 스캐너 출력신호가 3㎳ 동안 계속하여 상기 프레임 정렬 바이트 신호(FAS)가 검출되지 않으면 로스 오브 프레임(LOF: Loss Of Frame) 경보 신호를 출력하고; 상기 인 프레임(In Frame) 신호가 출력되고, 3㎳가 지나면 상기 로스오브 프레임(LOF) 경보 신호를 해제하는 다수의 경보 검출부(52,54,56,58)와,
상기 다수의 STM-1 스캐너(42,44,46,48) 및 STM-4 스캐너(40)로부터 인가 받은 신호를 모드(Mode) 선택 제어 신호에 의하여 STM-1 모드 및 STM-4 모드로 선별하여 출력하는 모드 선택부(60)로 구성된다.
이하, 상기와 같은 구성의 본 발명에 의한 STM-1 및 STM-4 겸용리프레이밍(Reframing) 장치의 상세한 작용을 첨부된 도면을 참조하여 상세히 설명한다.
광신호 전송 장치인 2.5G SDH 시스템으로부터 종속신호(Tributary Signal)인 STM-1 급 신호 4개와 STM-4 급 신호 1개를 인가 받은 입력 인터페이스부(10)는 모드(Mode) 선택 제어 신호를 도면에 도시되지 않은 외부로부터 인가 받아 선택된 모드의 종속 신호를 출력한다.
즉, STM-1 모드가 선택되는 모드 제어 신호를 인가 받으면, 해당 채널로 인가된 신호를 해당되는 STM-1 직병렬 변환기(22,24,26,28)에 출력하고, STM-4 모드가 선택되면, STM-1급의 155Mbps 전송속도 신호 4개로 분할하여 STM-4 직병렬 변환기(20)에 출력한다.
상기 다수의 직병렬 변환기(20,22,24,26,28)는 상기와 동일하게, 외부로부터 인가되는 모드 신호에 의하여 STM-1급을 선택하는 모드 제어 신호인 경우는 STM-1 직병렬 변환기(22,24,26,28)가 동작되어, 상기 입력 인터페이스(10)로부터 인가되는 신호를 8비트의 19Mbps 전송속도 신호로 변환하고, 상기 모드 신호가 STM-4급을 선택하는 모드 제어 신호인 경우는 STM-4 직병렬 변환기(20)가 동작되어, 상기 입력 인터페이스(10)로부터 4개로 분할되어 각 채널별로 인가되는 STM-4급 신호를 8비트의 19Mbps 전송속도 신호로 변환한다.
상기 STM-1 직병렬 변환기(22,24,26,28)로부터 각각 8 비트(Bit)의 신호를 인가 받은 제1 내지 제4 쉬프트(32,34,36,38)는 내장된 2단의 쉬프트 레지스터(Shift Resister)를 이용하여, 도3에 도시된 것과 같이 2단 쉬프트를 한다.
상기 도3 에 도시된 것과 같이 2단에서 쉬프트된 신호의 마지막 비트(Bit)는 사용하지 않으므로, 2단 쉬프트된 신호는 총 23 비트(Bit)가 된다.
상기 STM-1 직병렬 변환기(22,24,26,28)로부터 인가되고, 상기 제1 내지 제4 쉬프트(32,34,36,38)에서 2단 쉬프트 되어 23 비트가 된 신호는 각각 해당하는 제1 내지 제4 스캐너(Scanner)(42,44,46,48)에 인가된다.
상기 제1 내지 제4 스캐너(Scanner)(42,44,46,48)는 각각 해당되는 STM-1 직병렬 변환기(22,24,26,28)로부터 인가된 신호를 도4에 도시된 것과 같이, 16 비트(Bit)씩 스캔(Scan)하여 바이트(Byte) 단위의 프레임 정열 신호(FAS) 인지를 검색한다.
상기 제1 내지 제4 스캐너(Scanner)(42,44,46,48)는 상기와 같이 검색하여 프레임 정렬 신호(FAS)를 검색하면, 상기 FAS 프레임의 바이트(Byte)부터 프레임(Frame) 단위의 바이트(Byte) 신호로 인가된 신호를 모두 재 정렬(Reframing)한 후, 출력한다.
상기의 과정은 상기 STM-4 직병렬 변환기(20), STM-4 쉬프트(30) 및 STM-4 스캐너(40)에서도 동일하게 작용한다.
상기 STM-4 직병렬 변환기(20)로부터 도5와 같이 4개의 19Mbps 전송 속도로 분할된 8 비트(Bit)의 신호를 인가 받은 STM-4 쉬프트(30)는 내장된 1단 내지 2단의 쉬프트 레지스터(Shift Resister)를 이용하여, 도6에 도시된 것과 같이 처음 3개의 STM-1급 신호는 1단 쉬프트 하고, 마지막 1개의 STM-1급 신호는 2단 쉬프트를한다.
상기 도7 에 도시된 것과 같이 상기 STM-4 쉬프트에서 1단 및 2단 쉬프트된 신호는 총 72 비트(Bit)가 된다.
상기 STM-4 직병렬 변환기(20)로부터 인가되고, 상기 STM-4 쉬프트(30)에서 1단 내지 2단 쉬프트 되어 총 72 비트가 된 4개의 STM-1급 병렬신호는 STM-4 스캐너(Scanner)(40)에 인가된다.
상기 STM-4 스캐너(Scanner)(40)는 상기 STM-4 직병렬 변환기(20) 및 STM-4 쉬프트(30)로부터 인가된 신호를 도7에 도시된 것과 같이, 16 비트(Bit)씩 32번 스캔(Scan)하면 바이트(Byte) 단위의 프레임 정열 신호(FAS)를 모두 검색할 수 있게 된다.
상기 STM-4 스캐너(Scanner)(40)는 상기와 같이 검색하여 72 비트로부터 프레임 정렬 신호(FAS)를 검색하면, 상기 FAS 프레임의 바이트(Byte)로부터 프레임(Frame) 단위의 바이트(Byte) 신호로 인가된 신호를 모두 재 정렬(Reframing)하여 출력한다.
상기와 같이 작용하는 다수의 스캐너(40,42,44,46,48)로부터 재 정렬(Reframing)된 신호를 인기 받은 모드 선택부(60)는 외부로부터 인가된 모드(Mode) 선택 제어 신호에 의하여 STM-1급 신호 또는 STM-4급 신호를 구분하여 출력하게 된다.
이때, 상기 다수의 스캐너(40,42,44,46,48) 출력단에 연결된 제1 내지 제4 경보 검출부(52,54,56,58)는 상기 다수의 스캐너(40,42,44,46,48)로부터 출력되는신호에서, 프레임 정렬 바이트 신호(FAS)가 4개의 프레임(Frame)의 500㎲ 시간 동안 연속하여 검출되지 않으면, 아웃 오브 프레임(OOF: Out Of Frame) 경보 신호를 출력하고; 상기 OOF 경보 신호를 출력한 상태에서 연속되는 250㎲ 동안 이내에, 프레임 정렬 신호(FAS)가 검출되면 상기 OOF 경보 신호를 해제하고, 인 프레임(In Frame) 신호를 출력한다.
또한, 상기 다수 스캐너(40,42,44,46,48)의 출력신호로부터 3㎳ 동안 계속하여 상기 프레임 정렬 바이트 신호(FAS)가 검출되지 않으면 로스 오브 프레임(LOF: Loss Of Frame) 경보 신호를 출력하고; 상기 인 프레임(In Frame) 신호가 출력되고, 3㎳가 지나면 상기 로스오브 프레임(LOF) 경보 신호를 해제하는 신호를 도면에 도시되지 않은 외부에 출력한다.
상기와 같은 본 발명의 STM-1 및 STM-4 겸용 리프레이밍 장치는 일반적으로 사용되는 회로를 사용하여 FAS 신호를 검색하므로써, 낮은 가격으로 회로를 구성할 수 있고, 또한, 상기와 같은 구성을 하나의 ASIC으로 제작 할 수 있으므로써, 작은 면적에 저소모 전력으로서 구현 할 수 있다.
상기와 같은 본 발명의 구성은 일반적으로 사용되는 간단한 회로를 사용하여 STM-1 및 STM-4 겸용 리프레이밍 장치를 구현 할 수 있고, 낮은 가격 및 용이하게 회로를 구현 할 수 있는 효과가 있다. 또한, 하나의 ASIC 회로로 구현 할 수 있으므로, 제품을 낮은 가격으로, 작은 크기, 그리고 저소모 전력으로 구현 할 수 있는 공업적 이용 효과가 있다.

Claims (3)

  1. 광신호 통신 시스템의 리프레이밍 장치에 있어서,
    다수의 에스티엠 원 신호와 하나의 에스티엠 포 신호를 인가 받고, 모드 제어 신호에 의하여 에스티엠 원 신호는 그대로 출력하고, 에스티엠 포 신호는 에스티엠 원 급의 전송 속도로 분할하여 출력하는 입력 인터페이스부와,
    상기 입력 인터페이스부로부터 인가 받은 에스티엠 원 신호를 8 비트의 병렬신호로 변환하는 다수의 에스티엠 원 직병렬 변환기와,
    상기의 직병렬 변환기로부터 각각 인가 받은 신호를 2단 쉬프트 하여 23 비트의 신호로 출력하는 다수의 에스티엠 원 쉬프트와,
    상기 쉬프트로부터 각각 인가 받은 신호를 16 비트씩 차례로 스캔하여 프레임 정렬 바이트 신호를 검출하고, 상기 프레임 정렬 바이트 신호로부터 재 정렬하여 8 비트의 프레임 단위 신호로 출력하는 다수의 에스티엠 원 스캐너와,
    상기 다수의 에스티엠 원 스캐너로부터 인가 받은 신호를 모드 선택 제어 신호에 의하여 출력하는 모드 선택부로 구성되는 것을 특징으로 하는 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치.
  2. 제1 항에 있어서,
    상기 모드 선택부는, 상기 입력 인터페이스부로부터 에스티엠 원 급의 전송속도로 분할된 에스티엠 포 신호를 인가 받고 각 분할된 신호를 8 비트의 병렬신호로 변환하는 에스티엠 포 직병렬 변환기와,
    상기의 직병렬 변환기로부터 8 비트로 병렬 변환된 신호를 처음 3개 신호는 1단 쉬프트하고 마지막 1개 신호는 2단 쉬프트 하여 72 비트의 신호로 출력하는 에스티엠 포 쉬프트와,
    상기 쉬프트로부터 인가 받은 신호를 16 비트씩 차례로 스캔하여 프레임 정렬 바이트 신호를 검출하고, 상기 프레임 정렬 바이트 신호로부터 재 정렬하여 8 비트의 프레임 단위 신호로 출력하는 에스티엠 포 스캐너를 통하여서도 신호를 인가 받는 것을 특징으로 하는 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치.
  3. 제1 항에 있어서,
    상기 스캐너의 출력단에는 경보 검출부가 연결되어, 프레임 정렬 바이트 신호가 4개의 프레임 동안 검출되지 않으면 아웃 오브 프레임 경보 신호 출력하고,
    상기 신호를 출력한 상태에서 250㎲ 동안 상기 프레임 정렬 바이트 신호가 검출되면 상기 경보 신호를 해제하고, 인 프레임 신호를 출력하고,
    상기 스캐너의 출력신호가 3㎳ 동안 계속하여 상기 프레임 정렬 바이트 신호가 검출되지 않으면 로스 오브 프레임 신호를 출력하고,
    상기 인 프레임 신호가 출력되고, 3㎳가 지나면 상기 로스오브 프레임 경보를 해제하는 것을 특징으로 하는 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치.
KR1019990033943A 1999-08-17 1999-08-17 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치 KR100298844B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990033943A KR100298844B1 (ko) 1999-08-17 1999-08-17 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990033943A KR100298844B1 (ko) 1999-08-17 1999-08-17 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치

Publications (2)

Publication Number Publication Date
KR20010018122A KR20010018122A (ko) 2001-03-05
KR100298844B1 true KR100298844B1 (ko) 2001-11-01

Family

ID=19607547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990033943A KR100298844B1 (ko) 1999-08-17 1999-08-17 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치

Country Status (1)

Country Link
KR (1) KR100298844B1 (ko)

Also Published As

Publication number Publication date
KR20010018122A (ko) 2001-03-05

Similar Documents

Publication Publication Date Title
EP0320882B1 (en) Demultiplexer system
JP2002057727A5 (ko)
CA2009472A1 (en) Format converting system for synchronous optical network
KR100334774B1 (ko) 광전송 시스템에서 자기진단 전송속도 변환장치
KR100342522B1 (ko) 광전송 시스템에서 전송속도 무관 광 교차-접속 장치
KR100298844B1 (ko) 에스티엠 원 및 에스티엠 포 겸용 리프레이밍 장치
KR100885294B1 (ko) 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치
JPH07297803A (ja) データ速度変換装置
KR100310830B1 (ko) 광시분할다중화방식에기반한광패킷스위칭시스템
KR0185872B1 (ko) 이이1/티이1 정합용 속도변환회로
US20030103533A1 (en) Parallel signal dividing and signal processing in multiplex devices with a high ordinal number
KR100248411B1 (ko) 파장분할 다중화 방식 버퍼 메모리 구현방법
JPH0653936A (ja) 光信号時分割多重伝送方法
US20020081058A1 (en) Optical cross-connect for optional interconnection of communication signals of different multiplex levels
KR100460514B1 (ko) 에스디에이취 전송장치
KR0168908B1 (ko) 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로
KR0179505B1 (ko) 저속 스위칭을 위한 티유 신호의 프레임 정렬기
KR100259767B1 (ko) 위상 정렬 장치 및 방법
KR930008173B1 (ko) 광 catv용 가입자 단말장치의 역 다중화장치
KR100429266B1 (ko) 동기전송모듈 리프레이머의 신호처리 논리회로
JPH02305239A (ja) チャネル信号整合方法
KR19980043200A (ko) 16비트 병렬 데이터의 프레임 정렬워드 검출장치
KR100249775B1 (ko) 광 패킷 스위치를 위한 완전 광 헤더 구조 및검출방법
KR0179502B1 (ko) 시간 스위치 접속회로
JP2965321B2 (ja) Sdh用soh終端回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee