KR100885294B1 - 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 - Google Patents

다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 Download PDF

Info

Publication number
KR100885294B1
KR100885294B1 KR1020060122662A KR20060122662A KR100885294B1 KR 100885294 B1 KR100885294 B1 KR 100885294B1 KR 1020060122662 A KR1020060122662 A KR 1020060122662A KR 20060122662 A KR20060122662 A KR 20060122662A KR 100885294 B1 KR100885294 B1 KR 100885294B1
Authority
KR
South Korea
Prior art keywords
data
mode
skew
communication device
channel
Prior art date
Application number
KR1020060122662A
Other languages
English (en)
Other versions
KR20080051477A (ko
Inventor
신종윤
이현재
고제수
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020060122662A priority Critical patent/KR100885294B1/ko
Priority to US11/947,349 priority patent/US7624311B2/en
Priority to JP2007311092A priority patent/JP4723554B2/ja
Publication of KR20080051477A publication Critical patent/KR20080051477A/ko
Application granted granted Critical
Publication of KR100885294B1 publication Critical patent/KR100885294B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1611Synchronous digital hierarchy [SDH] or SONET
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L65/00Network arrangements, protocols or services for supporting real-time applications in data packet communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Computer Security & Cryptography (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Communication Control (AREA)
  • Optical Communication System (AREA)

Abstract

본 발명은 다양한 데이터양을 가지는 고속데이터들간의 인터페이스 변환 방법 및 장치에 관한 것으로, 하나의 회로를 통해 높은 데이터양을 가지는 데이터들을 다양하게 수용하고 선택적으로 인터페이싱할 수 있도록 하기 위하여, 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신부와, 상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 포함하여 구성되며, 이에 의하여 하나의 하드웨어를 통해서도 높은 데이터양을 가지는 데이터들을 다양하게 수용하고 선택적으로 인터페이싱할 수 있도록 한다.
고속데이터, 인터페이스, 스큐보상

Description

다양한 데이터양을 가지는 고속데이터들간의 인터페이스 변환 방법 및 장치{Method and Apparatus for interface converting among high-speed signals having various volume}
도1은 종래의 기술에 따른 40G급 데이터 인터페이스 기능을 지원하는 디지털 통신 장치의 구성도,
도2는 본 발명의 일실시예에 따른 40G급 데이터 인터페이스 기능을 지원하는 디지털 통신 장치의 구성도,
도3은 본 발명의 일실시예에 따른 인터페이스 변환 장치의 상세 구성도,
도4a는 본 발명의 일실시예에 따른 10G 모드를 위한 스큐채널의 생성 방법을 설명하기 위한 타이밍도,
도4b는 본 발명의 일실시예에 따른 40G 모드를 위한 스큐채널의 생성 방법을 설명하기 위한 타이밍도,
도5a는 본 발명의 일실시예에 따른 10G 모드를 위한 정렬 신호의 생성 방법을 설명하기 위한 타이밍도,
도5b는 본 발명의 일실시예에 따른 40G 모드를 위한 정렬 신호의 생성 방법을 설명하기 위한 타이밍도, 그리고
도6은 본 발명의 일실시예에 따른 인터페이스 변환 동작을 설명하기 위한 흐 름도이다.
본 발명은 인터페이스 변환 장치에 관한 것으로, 특히 기가(GIGA) 바이트급 이상의 다양한 고속 데이터들을 모두 수용하고 선택적으로 인터페이싱할 수 있도록 하는 다양한 데이터양을 가지는 고속데이터들간의 인터페이스 변환 방법 및 장치에 관한 것이다.
현재의 네트워크 통신 기술이 점차로 발달함에 따라 낮은 데이터량을 가지는 데이터 뿐 만 아니라 보다 높은 데이터양을 가지는 데이터들도 네트워크 망을 통해 송수신될 수 있게 되었다. 이에 프레이머와 같은 통신 장치는 낮은 데이터량 뿐 만 아니라 높은 데이터양을 가지는 다양한 데이터들도 함께 수용하고 이를 처리할 수 있어야 한다.
도1은 종래의 기술에 따른 40G급 데이터 인터페이스 기능을 지원하는 디지털 통신 장치의 구성도를 도시한 도면으로, 도1은 디지털 통신 장치는 STM-256/OTU3 프레이머(10), 1개의 40G급 광전송기(101), 3개의 10G급 광전송기들(102~104), 4개의 2.5G급 광전송기들(105~108)을 구비한다.
STM-256/OTU3 프레이머(10)는 다양한 데이터양을 가지는 고속 데이터들 즉, STM-16/OTU1데이터(이하, 2.5G급 데이터라 칭한다), STM-64/OTU2 데이터(이하, 10G급 데이터라 칭한다) 및 STM-256/OTU3 데이터(이하, 40G급 데이터라 칭한다)를 수 용하여 STM-256/OTU3 프레임(이하, 40G급 프레임이라 칭한다)으로 변환하거나 재생하며, 그 역과정을 수행한다.
40G급 광전송기(101)는 STM-256/OTU3 프레이머(10)로부터 전송되는40G급 데이터를 광신호로 변환하여 네트워크망으로 출력하거나, 네트워크망으로부터 전송되는 광신호를 40G급 데이터로 변환하여 STM-256/OTU3 프레이머(10)로 전송한다.
10G급 광전송기들(102~104) 각각은 STM-256/OTU3 프레이머(10)로부터 전송되는 10G급 데이터를 광신호로 변환하여 네트워크망으로 출력하거나, 네트워크망으로부터 전송되는 광신호를 10G급 데이터로 변환하여 STM-256/OTU3 프레이머(10)로 전송한다.
2.5G급 광전송기들(105~108) 각각은 STM-256/OTU3 프레이머(10)로부터 전송되는 2.5G급 데이터를 광신호로 변환하여 네트워크망으로 출력하거나, 네트워크망으로부터 전송되는 광신호를 2.5G급 데이터로 STM-256/OTU3 프레이머(10)로 전송한다.
이와 같이 종래의 프레이머(10)는 40G급 데이터, 10G급 데이터 및 2.5G급 데이터 모두를 수용하여 40G급 프레임으로 변환하거나, 40G급 프레임을 40G급 데이터, 10G급 데이터 및 2.5G급 데이터 중 하나로 역변환한 후 해당 광전송기로 전송하는 동작을 수행하여 주었다.
그러나 종래의 프레이머는 상기와 같이 40G급 데이터, 10G급 데이터 및 2.5G급 데이터 모두를 수용하기 위해서는, 40G급 데이터, 10G급 데이터 및 2.5G급 데이터 각각에 대한 인터페이스 수단 및 채널뿐만 아니라 이들의 동작을 지원하기 위한 회로들도 별도로 구비해야 있었다. 이에 종래의 프레이머(10)는 사실상 수용하고자하는 고속 데이터의 종류를 결정한 후, 그에 따른 회로를 별도로 설계할 수밖에 없었다.
따라서 종래의 프레이머는 40G급 데이터를 생성하는 것은 동일하더라도 수용할 데이터의 종류에 따라 각각에 대한 회로들을 선택하여 각각의 인터페이스 모듈을 설계하고 사용해야하는 문제가 있었다.
상기와 같은 문제점을 해결하기 위한 본 발명의 목적은, 하나의 회로를 통해 높은 데이터양을 가지는 데이터들을 다양하게 수용하고 선택적으로 인터페이싱할 수 있도록 하는 다양한 데이터양을 가지는 고속데이터들간의 인터페이스 변환 방법 및 장치를 제공하는데 있다.
상기와 같은 본 발명의 목적을 달성하기 위하여, 본 발명의 인터페이스 변환 장치는 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신부와, 상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비한다.
상기와 같은 본 발명의 목적을 달성하기 위하여, 본 발명의 디지털 통신 장 치는 제1데이터 용량을 가지는 데이터가 송수신되는 복수개의 채널들을 통해 상기 제1데이터용량 뿐 만 아니라 제2 및 제3 데이터 용량을 가지는 데이터들도 수용하는 제1통신장치와, 상기 제1통신장치로부터 복수개의 데이터들이 전송되면 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하고, 상기 제2통신장치로부터 스큐 채널과 복수개의 데이터들이 전송되면, 상기 스큐 채널을 이용하여 상기 복수개의 데이터들 각각의 스큐를 제거한 후 상기 제1통신장치로 전송하는 인터페이스 변환 장치를 구비한다.
바람직하게, 상기 인터페이스 변환 장치는 상기 제1통신장치로부터 전송되는 상기 복수개의 데이터들 각각의 타이밍 정보를 가지는 상기 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 상기 제2통신장치로 출력하는 데이터 송신부와, 상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하는 것을 특징으로 한다.
상기와 같은 본 발명의 목적을 달성하기 위하여, 본 발명의 인터페이스 변환 방법은 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신 단계와, 상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정 렬한 후, 상기 제1통신장치로 전송하는 데이터 수신 단계를 구비한다.
이하 첨부된 도면을 참조하여 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 실시 예를 상세히 설명한다. 다만, 본 발명의 바람직한 실시 예에 대한 동작 원리를 상세하게 설명함에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략한다.
또한, 도면 전체에 걸쳐 유사한 기능 및 작용을 하는 부분에 대해서는 동일한 도면 부호를 사용한다.
도2는 본 발명의 일실시예에 따른 40G급 데이터 인터페이스 기능을 지원하는 디지털 통신 장치의 구성도이다.
계속하여 도2를 참조하면, 본 발명의 디지털 통신 장치는 STM-256/OTU3 프레이머(100), 인터페이스 변환 장치(200), 1개의 40G급 광전송기(301), 4개의 10G급 광전송기들(302~305) 및 16개의 2.5G급 광전송기들(306~322)로 구성된다.
이때, 도2에는 미도시되었으나 도2의 인터페이스 변환 장치(200)는 스큐 채널을 송수신해야 하는 또 다른 인터페이스 변환 장치(200)를 더 구비해야지만 본 발명에서 제안하는 인터페이스 변환 동작을 실제적으로 수행할 수 있다. 이에 이하에서는 설명의 편이를 위해 도2에서 도시된 디지털 통신 장치내에 구비되며 인터페이스 변환 장치(200)와 연결된 STM-256/OTU3 프레이머(100)는 제1통신장치라 칭하고, 도2에서는 미도시되었으나 도2의 인터페이스 변환 장치(200)와 동일한 동작을 수행하는 인터페이스 변환 장치를 포함하는 40G급 광전송기(301), 10G급 광전송 기(302~305) 또는 2.5G급 광전송기(306~322)를 제2 통신 장치라 칭하기로 한다.
STM-256/OTU3 프레이머(100)는 2.5G급 데이터가 송수신되는 16개 채널을 통해 16개의 2.5G급 데이터들, 4개의 10G급 데이터들, 또는 1개의 40G급 데이터를 수용하여 40G급 프레임으로 변환하거나 재생하며, 그 역과정을 수행한다. 이때의 2.5G급 데이터는 1개의 채널을 통해 독립적으로 송수신되고, 10G급 데이터는 4개의 채널들을 통해 송수신되고, 40G급 데이터는 16개의 채널들을 통해 송수신된다.
인터페이스 변환 장치(200)는 STM-256/OTU3 프레이머(100) 즉, 제1통신 장치와 제2 통신 장치(301~305)간에 송수신되는 데이터의 종류를 감지하여 인터페이스 모드를 결정하고, 결정된 인터페이스 모드에 따라 1개의 채널을 통해 독립된 2.5G 데이터를 인터페이싱하거나, 4개의 채널들을 통해 1개의 10G급 데이터를 인터페이싱하거나, 16개의 채널들을 통해 1개의 40G급 데이터를 인터페이싱하여준다. 이를 위해 인터페이스 변환 장치(200)가 제2통신 장치로부터 스큐 채널과 복수개의 데이터들을 전송 받으면, 스큐 채널을 이용하여 현재의 인터페이스 모드를 감지 및 설정함과 동시에 복수개의 데이터들 각각의 스큐를 제거한 후 STM-256/OTU3 프레이머(100)로 전송하고, STM-256/OTU3 프레이머(100)로부터 복수개의 데이터들이 전송되면, 현재의 인터페이스 모드에 대응되는 스큐 채널을 생성하고, 복수개의 데이터들과 함께 제2 통신 장치로 전송하여 준다.
여기서, 인터페이스는 모드는 2.5G 모드, 10G 모드 및 40G 모드를 포함하고, 2.5G 모드는 1개의 채널을 통해 2.5G급 데이터를 인터페이싱하는 모드이고, 10G 모드는 4개의 채널을 통해 10G급 데이터들을 인터페이싱하는 모드이고, 40G 모드는 16개의 채널을 통해 40G급 데이터들을 인터페이싱하는 모드이다.
이에 본 발명의 STM-256/OTU3 프레이머(100)는 16개의 2.5G급 데이터들을 송수신하기 위한 인터페이스 및 채널들과 이를 처리하기 위한 회로만을 구비하면서도 종래에서와 동일하게 2.5G급 데이터 뿐 만 아니라 10G급 데이터 및 40G급 데이터를 동시에 수용하고 처리할 수 있게 되는 것이다.
40G급 광전송기(301)는 인터페이스 변환 장치(200)로부터 전송되는 16개의 채널을 통한 40G급 데이터들을 스큐 채널을 이용하여 각각의 스큐를 제거한 40G급 데이터를 생성한 후, 광신호로 변환하여 네트워크망으로 출력하거나, 네트워크망으로부터 전송되는 광신호를 40G급 데이터로 광전변환하여 16개의 채널의 데이터로 분리한 후, 전송하는 16개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성하여 상기 16개의 데이터들과 함께 인터페이스 변환 장치(200)로 전송한다.
10G급 광전송기들(302~305) 각각은 인터페이스 변환 장치(200)로부터 전송되는 4개의 채널을 통한 10G급 데이터들을 스큐 채널을 이용하여 각각의 스큐를 제거한 10G급 데이터를 생성한 후, 광신호로 변환하여 네트워크망으로 전송하거나, 네트워크망으로부터 전송되는 광신호를 10G급 데이터로 광전변환하여 4개의 채널의 데이터로 분리한 후, 전송하는 4개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성하여 상기 4개의 데이터들과 함께 인터페이스 변환 장치(200)로 전송한다.
2.5G급 광전송기들(306~322) 각각은 인터페이스 변환 장치(200)로부터 전송되는 2.5G급 데이터를 광신호로 변환하여 네트워크망으로 전송하거나, 네트워크망 으로부터 전송되는 광신호를 2.5G급 데이터로 변환하여 인터페이스 변환 장치(200)로 전송한다.
도3은 본 발명의 일실시예에 따른 인터페이스 변환 장치(200)의 상세 구성도이다.
도3을 참조하면, 인터페이스 변환 장치(200))는 데이터 송신부(400)와 데이터 수신부(500)로 구성되고, 데이터 송신부(400)는 16개의 송신 SERDES(serializer/deserializer)(401~416), 4개의 스큐채널생성 SERDES들(417~420) 및 스큐채널생성 제어부(421)를 구비하고, 데이터 수신부(500)는 16개의 수신 SERDES들(501~516), 16개의 비트 및 바이트 정렬부들(517~532), 4개의 스큐채널획득 SERDES들(533~536), 4개의 스큐채널 비트 및 바이트 정렬부(537~540), 및 스큐 보상 제어부(541)로 구성된다.
바람직하게, 도3의 복수개의 송신 및 수신 채널들은 40G급 광전송기(301), 10G급 광전송기들(302~305) 및 2.5G급 광전송기들(306~322)에 공통으로 연결가능하다.
16개의 송신 SERDES들(401~416) 각각은 16개의 송신 채널들(CH0~CH15) 각각에 대응되며 STM-256/OTU3 프레이머(100)로부터 병렬 전송되는 데이터들을 직렬 변환하는 직렬기(Seriallzer)와 직렬 변환된 데이터를 해당 송신 채널로 출력하는 드라이버(Driver)를 구비한다. 이에 2.5G 모드 시에는 1개의 송신 SERDES(401)를 통해 독립된 2.5G급 데이터를, 10G 모드 시에는 4개의 송신 SERDES들(401~404)을 통해 하나의 10G급 데이터를, 40G 모드 시에는 16개의 송신 SERDES들(401~416)을 통 해 하나의 40G급 데이터를 직렬데이터형태로 각각 출력한다.
4개의 스큐채널생성 SERDES들(417~420) 각각은 4개의 송신 SERDES(401~404, 405~408, 409~412, 413~416) 마다 하나씩 할당되며, 스큐채널생성 제어부(421)로부터 제공되는 헤더 데이터와 타이밍 데이터들을 직렬 변환하여 스큐 채널을 생성하는 직렬기(Seriallzer)와 스큐 채널을 해당 송신 채널로 출력하는 드라이버(Driver)를 구비한다. 이에 10G 모드 시에 4개의 스큐채널생성 SERDES(417~420) 각각을 통해 스큐채널생성 제어부(421)로부터 제공되는 헤더 데이터와 타이밍 데이터들을 직렬 변환하여 10G 모드 동작을 지원하기 위한 스큐채널을 생성하고, 40G 모드 시에는 하나의 스큐채널생성 SERDES(예를 들어, 제3스큐채널생성 SERDES(420))를 통해 40G 모드 동작을 지원하기 위한 스큐채널을 생성한다.
스큐채널생성 제어부(421)는 모드 제어 신호(mctrl)에 따라 인터페이스 모드를 결정한다. 그리고 10G 및 40G 모드 시에는 4개 또는 16개의 송신 SERDES들(401~404,401~416)로 동시 전송되는 4개 또는 16개의 데이터들을 정해진 타이밍에 따라 순차적으로 추출한 후 헤더 데이터와 함께 해당 스큐채널생성 SERDES로 전송한다. 이때 헤더 데이터는 스큐채널의 프레임 시작 정보를 가지는 데이터이다.
반면에 2.5G 모드 시에는 복수개의 송신 SERDES(401~416) 각각이 독립된 2.5G급 데이터를 전송하여 채널 각각의 스큐를 보상할 필요가 없으므로 상기의 추출동작을 중지하여, 스큐채널생성 SERDES들(417~420)이 스큐채널을 생성하지 않거나 프레임 형식만을 가지는 스큐 채널을 생성하도록 한다.
16개의 수신 SERDES들(501~516) 각각은 16개의 수신 채널들(CH0~CH15) 각각 에 대응되며, 해당 수신 채널을 통해 전송되는 직렬 데이터를 수신하여 데이터 및 클럭을 복원하는 리시버(Receiver)와 복원한 직렬 데이터를 병렬 변환하는 병렬기(Deseriallzer)를 구비한다. 이에 2.5G 모드 시에는 1개의 SERDES(501)를 통해 독립된 2.5G급 데이터를, 10G 모드 시에는 4개의 수신 SERDES들(501~504)을 통해 하나의 10G급 데이터를, 40G 모드 시에는 16개의 수신 SERDES들(501~516)을 통해 하나의 40G급 데이터를 수신하여 병렬 변환한다.
16개의 비트 및 바이트 정렬부(517~532) 각각은 16개의 수신 SERDES(501~516) 각각에 대응되어, 정렬 신호를 이용하여 대응되는 수신 SERDES로부터 전송되는 데이터의 비트 및 바이트를 정렬한다. 이에 4개 또는 16개의 수신 SERDES들(501~504,501~516)을 통해 하나의 10G급 데이터 또는 40G급 데이터를 수신하더라도 복수개의 데이터들은 동일한 타이밍을 가지며 출력된다. 즉, 복수개 채널들 각각의 스큐를 제거된 복수개의 데이터들을 출력한다.
4개의 스큐채널획득 SERDES들(533~536) 각각은 4개의 수신 SERDES(501~501, 505~508, 509~512, 513~516) 마다 하나씩 할당된다. 그리고 해당 수신 채널을 통해 전송되는 스큐 채널을 수신하여 데이터 및 클럭을 복원하는 리시버(Receiver)와 복원한 스큐 채널의 데이터를 병렬 변환하는 병렬기(Deseriallzer)를 구비하여, 스큐 채널을 수신하여 병렬 변환한다.
4개의 스큐채널 비트 및 바이트 정렬부(537~540) 각각은 4개의 스큐채널획득 SERDES들(533~536) 각각에 대응된다. 그리고 대응되는 스큐채널획득 SERDES로부터 스큐 채널이 전송되면, 헤더 데이터를 이용하여 비트 및 바이트를 정렬한 후 스큐 보상 제어부(541)에 제공한다.
이때, 4개의 스큐채널 비트 및 바이트 정렬부들 중 하나는(예를 들어, 제3스큐채널 비트 및 바이트 정렬부(540))은 현재의 인터페이스 변환 장치(200)의 인터페이스 모드를 설정하고 이를 스큐채널생성 제어부(421) 및 스큐 보상 제어부(541)로 통보하는 동작을 더 수행하도록 한다. 즉, 제3스큐채널 비트 및 바이트 정렬부(540)는 제3스큐 채널(DS CH[3])이 미수신되거나 프레임 형식만을 가지는 스큐 채널이 전송되는 경우에는 2.5G 모드를, 10G 모드 시에 생성되는 스큐 채널과 동일한 프레임 주기를 가지는 스큐 채널이 전송되는 경우에는 10G 모드를, 및 40G 모드 시에 생성되는 스큐 채널과 동일한 프레임 주기를 가지는 스큐 채널이 전송되는 경우에는 40G 모드를 현재의 인터페이스 모드로 각각 설정한다. 또한 프레임 주기가 3회 이상 불일치되면 현재의 동작 상태가 Out Of Frame(OOF) 상태라고 판단하고 2.5G 모드를 현재의 인터페이스 모드로 설정한다.
스큐 보상 제어부(541)는 10G 모드 및 40G 모드 시에는 대응되는 스큐채널 비트 및 바이트 정렬부와 비트 및 바이트 정렬부들간의 데이터를 비교하여, 복수개의 데이터들 각각의 스큐 값을 측정한다. 그리고 측정 결과를 반영한 4개 또는 16개의 정렬 신호들을 생성하여 4개 또는 16개의 비트 및 바이트 정렬부들로 각각 제공한다.
상기의 설명에서는 4개의 스큐채널 비트 및 바이트 정렬부들 중 하나를 이용하여 인터페이스 모드의 감지 및 설정을 수행하도록 하였으나, 필요에 따라서는 스큐 보상 제어부(541)가 상기의 기능을 수행하도록 할 수 있음은 물론 당연하다.
도4a는 본 발명의 일실시예에 따른 10G 모드를 위한 스큐채널의 생성 방법을 설명하기 위한 타이밍도이고, 도4b는 40G 모드를 위한 스큐채널의 생성 방법을 설명하기 위한 타이밍도이다.
먼저, 도4a를 참조하여 10G 모드를 위한 제0 스큐채널(DS CH[0])의 생성 방법을 설명하면 다음과 같다.
10G 모드 시에는 제0 내지 제3 송신 SERDES들(401~404)을 통해 하나의 10G급 데이터를 위해 제0 내지 제3 데이터(DATA[0]~DATA[3])가 동시에 제0 내지 제3 송신 SERDES들(401~404)로 입력된다.
스큐채널생성 제어부(421)는 정해진 타이밍에 따라 제0 내지 제3 데이터(DATA[0]~DATA[3])의 2 바이트씩 순차적으로 획득한 후, 헤더 데이터(Header)와 함께 제0 스큐채널생성 SERDES(417)로 병렬 전송한다.
제0스큐채널생성 SERDES(417)는 이들을 직렬 변환하여, 헤더 데이터(Header)와 "Byte 15.2, 15.2, 14.4, 14.5, ... , 12.8, 12.9"의 데이터 순번을 가지는 데이터들로 구성되는 제0 스큐채널(DS CH[0])을 생성한다.
상기와 같은 동작은 다른 채널들(CH[4]~CH[15])에 대해서도 동일하게 수행된다. 이에 나머지 제1 내지 제3 스큐채널생성 SERDES들(418~420)도 자신이 대응되는 4개의 송신 SERDES들(405~408, 409~412, 413~416)로 전송된 데이터들(DATA[4]~DATA[7],DATA[8]~DATA[11],DATA[12]~DATA[15])을 이용하여 제1 내지 제3 스큐채널(DS CH[1]~DS CH[3])을 생성한다.
계속하여 도4b를 참조하여 40G 모드를 위한 제3 스큐채널(DS CH[3])의 생성 방법을 설명하면 다음과 같다.
40G 모드 시에는 16개의 송신 SERDES들(401~416)을 통해 하나의 40G급 데이터를 전송하기 위해 하기 위한 16개의 병렬 데이터(DATA[0]~DATA[15])가 동시에 16개의 송신 SERDES들(401~416)로 입력된다.
스큐채널생성 제어부(421)는 도4a에서와 동일한 방법으로 정해진 타이밍에 따라 제0 내지 제15 데이터(DATA[0]~DATA[15])의 2 바이트씩 순차적으로 획득한 후, 헤더 데이터(Header)와 함께 제3 스큐채널생성 SERDES(417)로 병렬 전송한다.
제3스큐채널생성 SERDES(420)는 이들을 직렬 변환하여, 헤더 데이터(Header)와 "Byte 15.2, 15.2, 14.4, 14.5, ... , 1.31,0.32,0.33"의 데이터 순번을 가지는 데이터들로 구성되는 제3 스큐채널(DS CH[3])을 생성한다.
도5a는 본 발명의 일실시예에 따른 10G 모드를 위한 정렬 신호의 생성 방법을 설명하기 위한 타이밍도이고, 도5b는 40G 모드를 위한 정렬 신호의 생성 방법을 설명하기 위한 타이밍도이다.
먼저, 도5a를 참조하여 10G 모드를 위한 제0 내지 제3 정렬 신호들(Alignment timing of Data[0]~Data[3])의 생성 방법을 설명하면 다음과 같다.
10G 모드 시에는 제0 스큐채널획득 SERDES(533)를 통해 제0 스큐채널(DS CH[0])이 입력되고, 제0 내지 제3 수신 SERDES들(501~504)을 통해 제0 내지 제3 직렬 데이터가 전송된다.
제0 스큐채널획득 SERDES(533) 및 제0스큐채널 비트 및 바이트 정렬부(537)는 헤더 데이터(Header)와 "Byte 15.2, 15.2, 14.4, 14.5, ... , 12.8, 12.9"의 데 이터 순번을 가지는 데이터들을 병렬로 출력하고, 제0 내지 제3 수신 SERDES들(501~504) 각각은 상기의 도4a의 제0 내지 제3 데이터(DATA[0]~DATA[3])와 동일한 데이터 순번을 가지는 데이터들을 병렬로 출력한다.
스큐 보상 제어부(541)는 정해진 타이밍에 따라 제0 스큐채널(DS CH[0])의 데이터와 제0 내지 제3 데이터(DATA[0]~DATA[3])의 2 바이트씩 순차적으로 비교하여 스큐 발생 여부를 확인한다. 그리고 비교 결과를 반영하는 제0 내지 제3의 정렬 신호들(Alignment Timing of Data[0]~ Data[3])을 생성한다.
이때의 정렬 신호(Alignment Timing)는 대응되는 스큐채널의 데이터와 수신 채널들의 데이터가 일치하면 로우 레벨을 가지고, 불일치하면 하이레벨을 가지도록 한다. 이에 제0 내지 제3 비트 및 바이트 정렬부들(517~520)은 제0 내지 제3 정렬 신호의 하강 에지에 입력된 데이터를 동기화시킴으로써, 제0 내지 제3 데이터의 비트 및 바이트를 정렬시킬 수 있다.
나머지 제4 내지 제15 정렬 신호들(Alignment timing of Data[4]~Data[15])도 상기와 동일한 과정을 통해 생성되도록 하고, 이에 대한 상세한 설명은 생략한다.
계속하여 도5b를 참조하여 40G 모드를 위한 제3 스큐채널(DS CH[3])의 생성 방법을 설명하면 다음과 같다.
40G 모드 시에는 제3 스큐채널획득 SERDES(536)(미도시)를 통해 제0 스큐채널(DS CH[3])이 입력되고, 제0 내지 제15 수신 SERDES들(501~516)을 통해 제0 내지 제15 직렬 데이터가 전송된다.
제3 스큐채널획득 SERDES(536) 및 제3스큐채널 비트 및 바이트 정렬부(540)는 헤더 데이터(Header)와 "Byte 15.2, 15.2, 14.4, 14.5, ... , 1.31,0.32,0.33"의 데이터 순번을 가지는 데이터들을 병렬로 출력하고, 제0 내지 제15 수신 SERDES들(501~504) 각각은 상기의 도4b의 제0 내지 제15 데이터(DATA[0]~DATA[15])와 동일한 데이터 순번을 가지는 데이터들을 병렬로 출력한다.
스큐 보상 제어부(541)는 도5a와 동일하게 정해진 타이밍에 따라 제3 스큐채널(DS CH[3])의 데이터와 제0 내지 제15 데이터(DATA[0]~DATA[15])의 2 바이트씩 순차적으로 비교하여 스큐 발생 여부를 확인한다. 그리고 비교 결과를 반영하는 제0 내지 제15의 정렬 신호들(Alignment Timing of Data[0]~ Data[15])을 생성한다.
이에 제0 내지 제15 비트 및 바이트 정렬부들(517~532)은 제0 내지 제15 정렬 신호의 하강 에지에 입력된 데이터를 동기화시킴으로써, 제0 내지 제15 데이터의 비트 및 바이트를 정렬시킬 수 있다.
도6은 본 발명의 일실시예에 따른 인터페이스 변환 동작을 설명하기 위한 흐름도이다.
외부로부터 소정개의 채널들을 통해 소정개의 신호들과 함께 스큐 채널이 입력되면, 인터페이스 변환 장치는 스큐 채널의 헤더 데이터를 검출하여 스큐채널의 프레임 주기를 획득한다(S1).
단계 S1에서 스큐채널의 프레임 주기가 획득되지 않으면, 스큐채널을 생성되지 않거나 프레임 형식만을 가지는 스큐 채널이 생성되는 2.5G 모드임을 확인하고, 2.5G 모드를 인터페이스 모드로 설정한다(S2). 2.5G 모드 시에는 상기에 설명된 바 와 같이 별도의 스큐 보상 동작이 필요하지 않으므로 입력된 신호들에 대한 스큐 보상 동작을 수행하지 않는다.
단계 S1을 통해 획득된 프레임 주기가 10G 모드 시에 생성되는 스큐 채널의 프레임 주기와 동일하면(S3), 외부로부터 10G급 데이터가 전송되고 있다고 판단하고 10G 모드를 인터페이스 모드로 설정한다(S4).
그러면 인터페이스 변환 장치는 스큐 보상 동작을 수행하여 소정개 즉, 4개의 채널들을 통해 입력된 신호들의 비트 및 바이트를 정렬하여 4개의 신호들을 동기화시킨 후, 1개의 10G급 데이터로써 출력한다.
이에 인터페이스 변환 장치는 스큐 채널을 이용하여 4개의 정렬 신호를 생성하고, 이들을 이용하여 입력된 소정개 즉, 4개의 채널들을 통해 입력된 데이터들의 비트 및 바이트를 정렬하여 4개의 데이터들을 동기화시킨 후, 1개의 10G급 데이터로써 STM-256/OTU3 프레이머(100)로 제공한다(S5).
그리고 단계 S1을 통해 획득된 프레임 주기가 40G 모드 시에 생성되는 스큐 채널의 프레임 주기와 동일하면(S6), 외부로부터 40G급 데이터가 전송되고 있다고 판단하고 40G 모드를 인터페이스 모드로 설정한다(S7).
인터페이스 변환 장치는 다시 단계 S5로 진입하여 스큐 보상 동작을 수행하여 소정개 즉, 16개의 채널들을 통해 입력된 데이터들의 비트 및 바이트를 정렬하여 16개의 데이터들을 동기화시킨 후, 1개의 40G급 데이터로써 출력한다(S5).
반면에 그리고 단계 S1을 통해 획득된 프레임 주기가 현재에 설정된 인터페이스 모드와 3회 이상 불일치되면 OOF 상태임을 확인하고 2.5G 모드를 인터페이스 모드로 설정한다(S8).
상기의 설명에서는 인터페이스 변환 장치가 2.5G급 데이터, 10G급 데이터 및 40G급 데이터만을 선택적으로 인터페이스 하도록 하였으나, 필요에 따라서는 SERDES의 데이터 용량을 가변함으로써, 상이한 데이터양을 가지는 다양한 데이터들간의 인터페이스 동작도 지원할 수 있음은 물론 당연하다.
예를 들어, 2.5급 SERDES를 10급 SERDES로 교체하여 10G급 데이터, 40G급 데이터 및 160G급 데이터를 선택적으로 인터페이스할 수 있다.
또한 상기의 설명에서는 설명의 편이를 위해 인터페이스 변환 장치를 이용하는 통신 장치로 STM-256/OTU3 프레이머를 채택하였으나, 실제의 작업 환경 하에는 상이한 데이터양을 가지는 다양한 데이터들 다양하게 수용하고 이를 이용한 작업을 수행하는 모든 종류의 통신 장치가 적용될 수 있다.
이상에서 설명한 본 발명은 전술한 실시 예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경할 수 있다는 것은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 당업자에게 있어 명백할 것이다.
이와 같이 본 발명의 다양한 데이터양을 가지는 고속데이터들간의 인터페이스 변환 방법 및 장치는 하나의 회로를 통해 높은 데이터양을 가지는 데이터들을 다양하게 수용하고 선택적으로 인터페이싱하여 준다. 이에 본 발명의 인터페이스 변환 장치를 이용하는 통신 장치는 상대적으로 저용량을 가지는 데이터들을 수용하 기 위한 인터페이스 및 채널들, 그리고 이에 대응되는 회로만을 구비하면서도 다양한 데이터양을 가지는 데이터들 모두에 대한 작업을 안정적으로 수행할 수 있도록 한다.

Claims (36)

  1. 삭제
  2. 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신부; 및
    상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하고,
    상기 데이터 송신부는
    상기 제1통신장치로부터 병렬 전송되는 상기 복수개의 데이터들을 직렬변환한 후, 상기 제2통신장치로 출력하는 복수개의 송신부들; 제1 모드 시에는 대기상태로 동작하고, 제2 및 제3 모드 시에는 상기 복수개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출하여 헤더 데이터와 함께 병렬 전송하는 스큐 채널 생성 제어부; 및 상기 제2 및 제3 모드 시에는 상기 스큐 채널 생성부로부터 병렬 전송되는 상기 헤더 데이터와 상기 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성한 후, 상기 제2통신장치로 전송하는 스큐 채널 생성부를 구비하며,
    상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 장치.
  3. 제2항에 있어서, 상기 스큐 채널 생성부는
    상기 제1 모드 시에는 상기 스큐 채널을 생성하지 않거나, 프레임 형식만을 가지는 상기 스큐 채널을 생성하는 기능을 더 구비하는 것을 특징으로 하는 인터페이스 변환 장치.
  4. 제2항에 있어서,
    상기 제1 모드는 1개의 송신부를 통해 독립된 제1 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,
    상기 제2 모드는 4개의 송신부들을 통해 제2 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,
    상기 제3 모드는 16개의 송신부들을 통해 제3 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이며,
    상기 제1 데이터 용량, 상기 제2 데이터 용량 및 상기 제3 데이터 용량순으로 데이터 용량이 증가되는 것을 특징으로 하는 인터페이스 변환 장치.
  5. 제4항에 있어서, 상기 스큐 채널 생성 제어부는
    상기 제2 모드 시에는 상기 4개의 송신부들로 병렬 전송되는 4개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하고,
    상기 제3 모드 시에는 상기 16개의 송신부들로 전송되는 16개의 데이터들 각각의 상기 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하는 것을 특징으로 하는 인터페이스 변환 장치.
  6. 제2항에 있어서, 상기 스큐 채널 생성부는
    상기 제2 모드 시에는 상기 헤더 데이터와 상기 4개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하고,
    상기 제3 모드 시에는 상기 헤더 데이터와 상기 16개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하는 것을 특징으로 하는 인터페이스 변환 장치.
  7. 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신부; 및
    상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하고,
    상기 데이터 수신부는
    상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들을 병렬 변환하고, 복수개의 정렬신호에 응답하여 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하는 복수개의 수신 및 정렬부들; 상기 제2통신장치로부터 직렬 전송되는 상기 스큐 채널을 병렬 변환하고, 상기 스큐 채널의 헤더 데이터의 전송 주기를 분석하여 제1 내지 제3 모드 중 하나를 설정하는 스큐 채널 수신 및 정렬부; 및 제2 및 제3 모드 시에는 상기 병렬 변환된 스큐 채널과 상기 병렬 변환된 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 복수개의 정렬 신호들을 생성하는 스큐 보상 제어부를 구비하며,
    상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 장치.
  8. 제7항에 있어서, 상기 복수개의 수신 및 정렬부들 각각은
    상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들 각각을 병렬 변환하는 복수개의 수신부들; 및
    상기 복수개의 정렬 신호에 따라 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하여 상기 병렬 변환된 데이터들 각각의 스큐를 제거한 후, 상기 제1통신장치로 출력하는 복수개의 비트 및 바이트 정렬부들을 구비하는 것을 특징으로 하는 인터페이스 변환 장치.
  9. 제7항에 있어서, 상기 스큐 채널 수신 및 정렬부는
    상기 스큐 채널을 수신하여 병렬변환하는 스큐 채널 수신부; 및
    상기 병렬변환된 스큐 채널의 헤더 데이터를 이용하여 상기 병렬변환된 스큐 채널의 비트 및 바이트를 정렬함과 동시에 인터페이스 모드를 설정하는 스큐 채널 비트 및 바이트 정렬부를 구비하는 것을 특징으로 하는 인터페이스 변환 장치.
  10. 제7항에 있어서, 상기 스큐 보상 제어부는
    상기 제2 모드 시에는 상기 스큐 채널과 상기 4개의 데이터들을 순차적으로 비교하여 상기 4개의 정렬 신호들을 생성하고,
    상기 제3 모드 시에는 상기 스큐 채널과 상기 16개의 데이터들을 순차적으로 비교하여 상기 16개의 정렬 신호들을 생성하는 것을 특징으로 하는 인터페이스 변환 장치.
  11. 제2항 또는 제7항에 있어서,
    상기 2.5G 모드는 2.5G급 데이터를 인터페이싱하는 모드이고,
    상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,
    상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 장치.
  12. 제2항 또는 제7항에 있어서,
    상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,
    상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드이고,
    상기 160G 모드는 160G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 장치.
  13. 삭제
  14. 제1데이터 용량을 가지는 데이터가 송수신되는 복수개의 채널들을 통해 상기 제1데이터용량 뿐 만 아니라 제2 및 제3 데이터 용량을 가지는 데이터들도 수용하는 제1통신장치; 및
    상기 제1통신장치로부터 복수개의 데이터들이 전송되면 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하고, 상기 제2통신장치로부터 스큐 채널과 복수개의 데이터들이 전송되면, 상기 스큐 채널을 이용하여 상기 복수개의 데이터들 각각의 스큐를 제거한 후 상기 제1통신장치로 전송하는 인터페이스 변환 장치를 구비하고,
    상기 인터페이스 변환 장치는
    상기 제1통신장치로부터 전송되는 상기 복수개의 데이터들 각각의 타이밍 정보를 가지는 상기 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 상기 제2통신장치로 출력하는 데이터 송신부; 및 상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하는 것을 특징으로 하는 디지털 통신 장치.
  15. 제14항에 있어서, 상기 데이터 송신부는
    상기 제1통신장치로부터 병렬 전송되는 상기 복수개의 데이터들을 직렬변환한 후, 상기 제2통신장치로 출력하는 복수개의 송신부들;
    제1 모드 시에는 대기상태로 동작하며, 제2 및 제3 모드 시에는 상기 복수개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출하여 헤더 데이터와 함께 병렬 전송하는 스큐 채널 생성 제어부; 및
    상기 제2 및 제3 모드 시에는 상기 스큐 채널 생성부로부터 병렬 전송되는 상기 헤더 데이터와 상기 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성한 후, 상기 제2통신장치로 전송하는 스큐 채널 생성부를 구비하며,
    상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 디지털 통신 장치.
  16. 제15항에 있어서, 상기 스큐 채널 생성부는
    상기 제1 모드 시에는 상기 스큐 채널을 생성하지 않거나, 프레임 형식만을 가지는 상기 스큐 채널을 생성하는 기능을 더 구비하는 것을 특징으로 하는 디지털 통신 장치.
  17. 제15항에 있어서,
    상기 제1 모드는 1개의 송신부를 통해 독립된 상기 제1 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,
    상기 제2 모드는 4개의 송신부들을 통해 상기 제2 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,
    상기 제3 모드는 16개의 송신부들을 통해 상기 제3 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이며,
    상기 제1 데이터 용량, 상기 제2 데이터 용량 및 상기 제3 데이터 용량순으로 데이터 용량이 증가되는 것을 특징으로 하는 디지털 통신 장치.
  18. 제17항에 있어서, 상기 스큐 채널 생성 제어부는
    상기 제2 모드 시에는 상기 4개의 송신부들로 병렬 전송되는 4개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하고,
    상기 제3 모드 시에는 상기 16개의 송신부들로 전송되는 16개의 데이터들 각각의 상기 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하는 것을 특징으로 하는 디지털 통신 장치.
  19. 제15항에 있어서, 상기 스큐 채널 생성부는
    상기 제2 모드 시에는 상기 헤더 데이터와 상기 4개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하고,
    상기 제3 모드 시에는 상기 헤더 데이터와 상기 16개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하는 것을 특징으로 하는 디지털 통신 장치.
  20. 제14항에 있어서, 상기 데이터 수신부는
    상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들을 병렬 변환하고, 복수개의 정렬 신호에 응답하여 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하는 복수개의 수신 및 정렬부들;
    상기 제2통신장치로부터 직렬 전송되는 상기 스큐 채널을 병렬 변환하고, 상기 스큐 채널의 헤더 데이터의 전송 주기를 분석하여 상기 제1 내지 제3 모드 중 하나를 정하는 스큐 채널 수신 및 정렬부; 및
    상기 제2 및 제3 모드 시에는 상기 병렬변환된 스큐 채널과 상기 병렬 변환된 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 복수개의 정렬 신호들을 생성하는 스큐 보상 제어부를 구비하는 것을 특징으로 하는 디지털 통신 장치.
  21. 제20항에 있어서, 상기 복수개의 수신 및 정렬부들 각각은
    상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들 각각을 병렬 변환하는 복수개의 수신부들; 및
    상기 복수개의 정렬 신호에 따라 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하여 상기 병렬 변환된 데이터들 각각의 스큐를 제거한 후, 상기 제1통신장치로 출력하는 복수개의 비트 및 바이트 정렬부들을 구비하는 것을 특징으로 하는 디지털 통신 장치.
  22. 제20항에 있어서, 상기 스큐 채널 수신 및 정렬부는
    상기 스큐 채널을 수신하여 병렬변환하는 스큐 채널 수신부; 및
    상기 병렬변환된 스큐 채널의 헤더 데이터를 이용하여 상기 병렬변환된 스큐 채널의 비트 및 바이트를 정렬함과 동시에 인터페이스 모드를 설정하는 스큐 채널 비트 및 바이트 정렬부를 구비하는 것을 특징으로 하는 디지털 통신 장치.
  23. 제20항에 있어서, 상기 스큐 보상 제어부는
    상기 제2 모드 시에는 상기 스큐 채널과 상기 4개의 데이터들을 순차적으로 비교하여 상기 4개의 정렬 신호들을 생성하고,
    상기 제3 모드 시에는 상기 스큐 채널과 상기 16개의 데이터들을 순차적으로 비교하여 상기 16개의 정렬 신호들을 생성하는 것을 특징으로 하는 디지털 통신 장치.
  24. 제15항에 있어서,
    상기 2.5G 모드는 2.5G급 데이터를 인터페이싱하는 모드이고,
    상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,
    상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 디지털 통신 장치.
  25. 제15항에 있어서,
    상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,
    상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드이고,
    상기 160G 모드는 160G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 디지털 통신 장치.
  26. 삭제
  27. 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신 단계; 및
    상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신 단계를 구비하고,
    상기 데이터 송신 단계는
    제1 모드시에는 상기 복수개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출하는 추출동작을 중지하고, 제2 및 제3 모드시에는 상기 추출동작을 수행하는 추출 단계; 상기 제2 및 제3 모드시에는 헤더 데이터와 상기 복수개의 데이터들을 포함하는 상기 스큐 채널을 생성하는 스큐채널 생성 단계; 및 상기 제2 및 제3 모드시에는 스큐 채널과 상기 복수개의 데이터들과 함께 상기 제2통신 장치로 출력하는 제1출력단계를 구비하며,
    상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 방법.
  28. 제27항에 있어서, 상기 데이터 송신 단계는
    상기 제1 모드시에는 상기 복수개의 데이터들만을 상기 제2통신 장치로 출력하는 상기 제2통신 장치로 출력하는 제2출력단계를 더 구비하는 것을 특징으로 하는 인터페이스 변환 방법.
  29. 제27항에 있어서, 상기 데이터 송신 단계는
    프레임 형식만을 가지는 상기 스큐 채널과 상기 복수개의 데이터들을 상기 제2통신 장치로 출력하는 제3출력단계를 더 구비하는 것을 특징으로 하는 인터페이스 변환 방법.
  30. 제27항에 있어서,
    상기 제1 모드는 1개의 채널을 통해 독립된 제1 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,
    상기 제2 모드는 4개의 채널들을 통해 제2 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,
    상기 제3 모드는 16개의 채널들을 통해 제3 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이며,
    상기 제1 데이터 용량, 상기 제2 데이터 용량 및 상기 제3 데이터 용량순으로 데이터 용량이 증가되는 것을 특징으로 하는 인터페이스 변환 방법.
  31. 제30항에 있어서, 상기 추출단계는
    상기 제2 모드 시에는 상기 4개의 데이터들로부터 상기 타이밍 데이터들을 추출하고, 상기 제3 모드 시에는 상기 16개의 데이터들로부터 상기 타이밍 데이터들을 추출하는 것을 특징으로 하는 인터페이스 변환 방법.
  32. 제27항에 있어서, 상기 스큐채널 생성 단계는
    상기 제2 모드 시에는 상기 헤더 데이터와 상기 4개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하고, 상기 제3 모드 시에는 상기 헤더 데이터와 상기 16개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하는 것을 특징으로 하는 인터페이스 변환 방법.
  33. 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신 단계; 및
    상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신 단계를 구비하고,
    상기 데이터 수신 단계는
    상기 제2통신 장치로부터 전송되는 상기 복수개의 데이터들 및 상기 스큐 채널을 수신하고, 상기 스큐 채널의 헤더 데이터의 전송 주기를 분석하여 제1 내지 제3 모드 중 하나를 설정하는 모드 설정 단계; 상기 제2 및 제3 모드 시에는 상기 스큐 채널과 상기 수신된 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 복수개의 정렬 신호들을 생성하는 정렬신호생성단계; 및 상기 복수개의 정렬 신호들 각각에 응답하여 상기 수신된 데이터들 각각의 비트 및 바이트를 정렬하는 정렬 단계를 구비하며,
    상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 방법.
  34. 제33항에 있어서, 상기 정렬신호생성단계는
    상기 제2 모드 시에는 상기 스큐 채널과 상기 4개의 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 4개의 정렬 신호들을 생성하고, 상기 제3 모드 시에는 상기 스큐 채널과 상기 16개의 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 16개의 정렬 신호들을 생성하는 것을 특징으로 하는 인터페이스 변환 방법.
  35. 제27항 또는 제33항에 있어서,
    상기 2.5G 모드는 2.5G급 데이터를 인터페이싱하는 모드이고,
    상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,
    상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 방법.
  36. 제27항 또는 제33항에 있어서,
    상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,
    상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드이고,
    상기 160G 모드는 160G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 방법.
KR1020060122662A 2006-12-05 2006-12-05 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 KR100885294B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020060122662A KR100885294B1 (ko) 2006-12-05 2006-12-05 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치
US11/947,349 US7624311B2 (en) 2006-12-05 2007-11-29 Method and apparatus for converting interface between high speed data having various capacities
JP2007311092A JP4723554B2 (ja) 2006-12-05 2007-11-30 多様なデータ量を有する高速データ間のインターフェース変換方法及び装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060122662A KR100885294B1 (ko) 2006-12-05 2006-12-05 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20080051477A KR20080051477A (ko) 2008-06-11
KR100885294B1 true KR100885294B1 (ko) 2009-02-23

Family

ID=39475905

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060122662A KR100885294B1 (ko) 2006-12-05 2006-12-05 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치

Country Status (3)

Country Link
US (1) US7624311B2 (ko)
JP (1) JP4723554B2 (ko)
KR (1) KR100885294B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101046730B1 (ko) * 2008-12-30 2011-07-05 주식회사 하이닉스반도체 반도체 메모리 장치 및 그 구동 방법
JP5429535B2 (ja) * 2009-06-30 2014-02-26 日本電気株式会社 インターフェース回路
CN102970109B (zh) * 2012-11-16 2016-06-22 中兴通讯股份有限公司 一种高速多通道的数据传输方法、相关装置和系统
CA3067011A1 (en) * 2016-06-17 2017-12-21 Axon Enterprise, Inc. Systems and methods for aligning event data

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040037558A (ko) * 2002-10-29 2004-05-07 한국전자통신연구원 2.5 Gbps,10 Gbps, 및 40 Gbps의 종속신호를 갖는 43 Gbps광 트랜스폰더

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW419924B (en) 1998-02-16 2001-01-21 Nippon Telegraph & Telephone Channel-to-channel skew compensation
US7106968B2 (en) 2001-07-06 2006-09-12 Optix Networks Inc. Combined SONET/SDH and OTN architecture
US6874107B2 (en) * 2001-07-24 2005-03-29 Xilinx, Inc. Integrated testing of serializer/deserializer in FPGA
EP1289212A1 (en) * 2001-08-28 2003-03-05 Lucent Technologies Inc. Electro-optic interface for parallel data transmission
US6798946B2 (en) * 2001-12-14 2004-09-28 Molex Incorporated Method to deskew parallel optical links
US7245686B2 (en) * 2001-12-17 2007-07-17 Mysticom Ltd. Fast skew detector
US7467335B2 (en) * 2005-07-01 2008-12-16 Alcatel-Lucent Usa Inc. Method and apparatus for synchronizing data channels using an alternating parity deskew channel
JP4718933B2 (ja) * 2005-08-24 2011-07-06 富士通株式会社 並列信号のスキュー調整回路及びスキュー調整方法
US7500156B2 (en) * 2005-09-28 2009-03-03 Electronics And Telecommunications Research Institute Method and apparatus for verifying multi-channel data
US7546494B2 (en) * 2006-08-03 2009-06-09 Avalon Microelectronics Inc. Skew-correcting apparatus using dual loopback
US7760836B2 (en) * 2006-08-03 2010-07-20 Avalon Microelectronics, Inc. Skew-correcting apparatus using external communications element
US7656983B2 (en) * 2006-09-29 2010-02-02 Intel Corporation Dual clock domain deskew circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040037558A (ko) * 2002-10-29 2004-05-07 한국전자통신연구원 2.5 Gbps,10 Gbps, 및 40 Gbps의 종속신호를 갖는 43 Gbps광 트랜스폰더

Also Published As

Publication number Publication date
JP4723554B2 (ja) 2011-07-13
US20080131136A1 (en) 2008-06-05
KR20080051477A (ko) 2008-06-11
US7624311B2 (en) 2009-11-24
JP2008148302A (ja) 2008-06-26

Similar Documents

Publication Publication Date Title
CN1747376B (zh) 同步装置和半导体装置
US7127645B2 (en) Skew compensation method
US6829436B2 (en) Optical cross-connect device with transparency
CN107087132B (zh) 接收器及信号传输方法
US8446978B2 (en) Communication system
KR100885294B1 (ko) 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치
US8488622B2 (en) Jitter control apparatus
US7227875B2 (en) Interfacing to a data framer
US8817855B2 (en) Method and apparatus for aligning and integrating serial data streams
US20140293826A1 (en) Data transport system, receiver and transmitter
US7000158B2 (en) Simplifying verification of an SFI converter by data format adjustment
JP5448638B2 (ja) 伝送装置、伝送方法および多重回路
CN101577598A (zh) 多路信号复用、解复用的方法、装置和系统
TWI352523B (en) Multi-mode integrated circuit for use in optoelect
US7206323B1 (en) Interfacing 622.08 MHz line interface to a 77.76 MHz SONET framer
KR20090052023A (ko) 송신 데이터 스큐 자동 제어 장치 및 방법
JP2003143097A (ja) マルチフレームレート同期検出方法及びその装置
CN111355623A (zh) 一种用于万兆以太网SerDes信号抖动检测的方法
KR102225619B1 (ko) 고속직렬데이터수신장치
CN101232361B (zh) 一种多路同等级异源数据的复用方法及其装置
CN104410638B (zh) 一种基于sonet的多业务传输协议解读装置及方法
KR102329928B1 (ko) 저전압 차등 시그널 시스템
KR100684564B1 (ko) 프레임 동기화 방법, 장치 및 이를 위한 기록매체
KR100293941B1 (ko) 데이타전송장치에서의프레임정렬데이타출력회로
JP2000183857A (ja) 非同期信号重畳装置及び分離装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
E902 Notification of reason for refusal
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130205

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140519

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150217

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee