KR0168908B1 - 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로 - Google Patents

에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로 Download PDF

Info

Publication number
KR0168908B1
KR0168908B1 KR1019950052164A KR19950052164A KR0168908B1 KR 0168908 B1 KR0168908 B1 KR 0168908B1 KR 1019950052164 A KR1019950052164 A KR 1019950052164A KR 19950052164 A KR19950052164 A KR 19950052164A KR 0168908 B1 KR0168908 B1 KR 0168908B1
Authority
KR
South Korea
Prior art keywords
function block
stm
signal
mhz
clock
Prior art date
Application number
KR1019950052164A
Other languages
English (en)
Other versions
KR970056073A (ko
Inventor
이호재
이형섭
김홍주
이종현
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950052164A priority Critical patent/KR0168908B1/ko
Publication of KR970056073A publication Critical patent/KR970056073A/ko
Application granted granted Critical
Publication of KR0168908B1 publication Critical patent/KR0168908B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0623Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 SDH(Synchronous Digital Hierarchy) DXC(Digital Cross-Connect)에 적용되어 타 동기식 전송망 노드(DXC, 분기결합 장치, 단국장치)와 STM-4(Synchronous Transport Module level-4)광신호로 접속되어 중계/다중 구간 섹션 오버헤드의 종단 및 AU(Administrative Unit)신호에 대한 시간 스위칭 기능을 수행하는 신호접속 회로에 관한 것으로, STM-16급 광신호와 전기적 신호간의 광·전 및 전·광변환기능, 고속신호의 다중/역다중 기능, STM-16신호를 통해 송·수신되는 중계/다중구간 SOH(Section Overhead)프로세싱 기능, 고속 신호 분배부에 수용될 AU3 및 AU4 신호관련 포인터 프로세싱 기능, 분배부 기능의 일부인 전·후단 타임스위칭 기능, DXC가 타노드의 분기/결합 기능들과 2 fiber 또는 4 fiber MS shared Ring형성시 발생 가능한 중계 전송구간의 장애(fiber cut등)에 대비한 BLS(Bidirectional Line Switching)기능, 고속 스위치부와의 접속 규격 신호인 HBUS(77.76Mb/s 병렬 데이타)신호 접속 기능과 다중방향의 HBUS신호들의 개별신호간의 시간지연을 보상해 주기 위한 HBUS 정렬기능, STM-16 신호처리 유니트의 상태 감시 및 제어 그리고 스위치 matrix (re)configuration을 위한 CPU인터페이스 기능, 그리고 송신 STM-16 신호를 형성할 송신 타이밍 발생 기능 및 각 기능들을 처리하기 위해 수용되는 ASIC들의 CPU인터페이스 기능들이 수용된다.

Description

에스디에이치(SDH)디엑스씨(DXC)용 에스티엠-4(STM-4)신호 접속 회로
제1도는 본 발명에 따른 SDH용 DXC의 STM-16 I/O부 기능 블럭도.
제2도는 8KHz 펄스 및 38.88MHz 클럭 발생 기능블럭도.
제3도는 백보드 신호 송신 기능 블럭도.
제4도는 백보드 신호 수신 기능 블럭도.
* 도면의 주요부분에 대한 부호의 설명
50 : 광.전변환/STM-4 데이타 및 클럭 추출 기능 블럭
100 : 고속 역다중 기능 블럭
150 : STM-4 SOH 수신 종단 기능 블럭
200 : AU 포인터 해석/발생 기능 블럭
250 : 시스템 타이밍 발생 기능 블럭
300 : 전단 시간 스위치 기능 블럭
350 : 8KHz 펄스 및 38.88MHz 클럭 발생 기능 블럭
400 : 백보드 신호 송신 기능 블럭
450 : 백보드 신호 수신 기능 블럭
500 : 77.76MHz 클럭 추출용 PLL기능 블럭
550 : 데이타정렬 기능 블럭
600 : 후단 시간 스위치 기능 블럭
650 : AU 신호 사용/미사용 결정 기능 블럭
700 : STM-4 SOH 송신 종단 기능 블럭
750 : 고속 다중 기능 블럭
800 : 전·광 변환 기능 블럭
850 : 마이크로 프로세서 접속 기능 블럭
본 발명은 SDH(Synchronous Digital Hierarchy)DXC(Digital Cross-Connect)에 적용되어 타 동기식 전송망 노드(DXC, 분기결합 장치, 단국장치)와 STM-4(Synchronous Transport Module level-4)광신호로 접속되어 중계/다중 구간 섹션 오버헤드의 종단 및 AU(Administrative Unit)신호에 대한 시간 스위칭 기능을 수행하는 신호접속 회로에 관한 것이다.
SDH는 기본적으로 광 케이블을 전송매체로 사용하고 DXC의 경우 DXC의 기본적인 역할인 분배기능을 수행하기 위해서 다수의 STM-N(N=1,4,16)광신호를 수용하며 이것은 시스템의 규모가 커지게 하는 기본적인 요인이다. 또한 분배 기능을 충실히 하기 위해서는 스위칭 구조에 세심한 주의를 요하게 되며 이에 따라 다수개의 공간 스위치 및 시간 스위치 기능이 연동되어 전체의 분배 기능을 제공하도록 해야 한다. 또한 SDH DXC는 현재 범 세계적으로 개발되고 있는 전송망 노드장치이다.
본 발명은 TST(시간-공간-시간) 스위치 구조를 가지는 DXC의 STM-4 접속부에 대한 회로로서 STM-4신호의 형성/해체 및 DXC의 T-S-T 스위치 구조에서 전.후단 T 스위치 기능을 단일 유니트에 실장 가능하도록 하여 시스템의 크기를 소형화하였고 대부분의 기능은 ASIC 으로 구현한 에스디에이치(SDH) 디엑스씨(DXC)용 에스티엠-4(STM-4)신호 접속 회로를 제공하는 데 그 목적이 있다.
상기의 목적을 달성하기 위해 본 발명은, 대국에서 장거리용 STM-16광신호를 발생하는 광수신기로부터 수신된 광신호를 광.전 변환하고 STM-4전기적 데이타와 클럭을 추출하는 광·전변환/STM-4데이타 및 클럭 추출 기능 블럭; 상기 광·전변환/STM-4데이타 및 클럭 추출 기능블럭에서 제공되는 622Mbps 수신 데이타와 622MHz 수신클럭을 제공 받아 8개의 77.76Mbps 수신데이타와 51.84MHz 수신클럭을 발생하는 고속 역다중 기능블럭; 상기 고속 역다중 기능 블럭으로 부터 32개의 19.44Mbps 수신데이타와 19.44MHz 수신클럭을 제공 받아 STM-4 신호 리프레이밍, 디스크렘블링, 중계·다중구간 오버헤드 처리 기능을 수행하여 결과에 대한 정보를 CPU접속-1을 통해 마이크로 프로세서 접속 기능블럭에 제공하며 RX8K와 RXCLK 그리고 32개의 RXDATA를 발생시키는 STM-4 SOH 수신종단 기능블럭; 상기 STM-4 SOH 수신종단 기능 블럭로 부터 RX8K 와 RXCLK 그리고 32개의 RXDATA를 제공받아 RX8K를 기준으로 하여 각 RXDATA의 포인트 위치를 찾아 포인터 값을 해석하고 시스템 타이밍 발생 기능블럭으로 부터 제공되는 시스템 8K-1와 시스템 77.76MHz-1를 기준으로 새로운 포인터 값을 삽입하여 1개의 TXHBUS와 TBLS-HBUS 그리고 TXHBUS-78M과 TA1-8K를 발생시키며 CPU접속-2를 통해 수신된 포인터의 상태를 알리는 AU 포인터 해석/발생 기능블럭; 상기 AU 포인터 해석/발생 기능블럭으로 부터 1개의 TXHBUS, TXHBUS-78M과 TA1-8K를 수신하여 CPU 접속-3의 제어에 따라 전단 시간 스위치 기능을 수행하고 PRE-8K, PRE-78M과 16개의 TXHBUS를 발생시키는 전단 시간 스위치 기능 블럭; 상기 전단 시간 스위치 기능 블럭으로 부터 PRE-8K와 PRE-78M을 수신하여 1개의 THBUS-8K, 9개의 THBUS-38M와 8개의 T78M을 발생시키는 8KHz 펄스 및 38.88MHz 클럭 발생 기능 블럭; 상기 AU포인터 해석/발생 기능 블럭으로 부터 4개의 TBLS-HBUS, TA1-8K, 그리고 TXHBUS-78M 신호와 상기 전단 시간 스위치 기능 블럭으로 부터의 16개 TXHBUS 그리고 상기 8KHz 펄스 및 38.88MHz 클럭 발생 기능 블럭으로 부터의 4개 THBUS-8K, THBUS-38K 그리고 T78M 신호를 받아 T8K-1∼9, TH38M-1∼9, 그리고 THBUS-1∼17 신호를 발생시키는 백보드 신호 송신 기능블럭; 외부 스위치부로부터 공급되는 R8K-1∼9, R38M-1∼9, 그리고 RHBUS-1∼20을 수신하여 9개의 RHBUS-38M, 8개의 RA1-8K, 16개의 RXHBUS, RBLS-8K와 4개의 RBLS-HBUS 신호를 발생시키는 백보드 신호 수신 기능블럭; 상기 백보드 신호 수신 기능블럭에 접속되어 38.88MHz 주파수를 가진 RHBUS-38M을 수신하여 8KHz 기준 펄스 및 수신 HBUS들을 리타이밍하기 위해 77.76MHz인 16개의 ALN-78M와 4개의 RBLS=78M를 발생하는 77.76MHz 클럭 추출용 PLL기능블럭; 상기 백보드 신호 수신 기능 블럭으로부터 8개의 RA1-8KDHK 16개의 RXHBUS를 수신하고 상기 77.76MHz 클럭 추출용 PLL기능블럭으로 부터 16개의 ALN-78M신호 그리고 시스템 타이밍 발생 기능 블럭으로부터 시스템 77.76MHz-5∼6과 시스템 8K-5∼6을 수신하여 PA-78M, PA-8K, 그리고 16개의 RXHBUS를 발생 시키는 데이타 정렬 기능 블럭; 상기 데이타 정렬 기능 블럭으로 부터의 PA-78M, PA-8K 그리고 16개의 RXHBUS를 수신하여 CPU접속-7을 통한 제어에 따라 후단 시간 스위칭딘 4개의 RXHBUS, RA1-8K, 그리고 RXHBUS-78M을 발생하는 후단 시간 스위치 기능 블럭; 상기 백보드 신호 수신 기능블럭으로 부터의 RBLS-8K 와 4개의 RBLS-HBUS와 상기 77.76MHz 클럭 추출용 PLL 기능 블럭으로 부터의 4개의 RBLS-78M 그리고 상기 후단 시간 스위치 기능 블럭으로 부터의 4개 RXHBUS, RA1-8K, 그리고 RXHBUS-78M을 수신하고 STM-16 SOH 송신 종단 기능블럭으로부터 AU 송신 51.84MHz를 수신하여 TX8K, TXCLK 그리고 48개의 TXDATA 신호들을 발생시키는 AU 신호 사용/미사용 결정 기능 블럭; 상기 AU 신호 사용/미사용 결정 기능 블럭 기능으로부터 TX8K, TXCLK 그리고 48개의 TXDATA신호들을 수신하고 고속 다중 기능 블럭으로부터 시스템 51.84MHz를 수신하여 51.84MHz 송신 클럭과 48개의 51.84Mbps 송신 데이타를 발생 시키는
STM-16 SOH송신 종단 기능 블럭; 상기 STM-16 SOH 송신 종단 기능 블럭으로부터 51.84MHz 송신 클럭과 48개의 51.84Mbps송신 데이타를 수신하고 시스템 타이밍 발생 기능 블럭으로 부터 2.5GHz 송신 클럭을 공급 받아 2.5Gbps 송신 데이타, 51.84MHz PLL기준 클럭 그리고 시스템 51.84MHz를 발생시키는 고속 다중 기능 블럭: 및 상기 고속 다중 기능 블럭으로 부터 2.5Gbps송신데이타를 공급 받아 STM-16 송신 광신호를 발생시키는 전·광 변환기능 블럭을 구비하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.
제1도는 SDH용 DXC의 STM-16 I/O 부 기능 블럭도로서, STM-16수신 광신호의 역다중 방향으로 SDH DXC의 STM-16 I/O 부기능 블럭도를 기본으로 하여 설명하면 아래와 같다.
광·전 변환/STM-16데이타 및 클럭 추출 기능 블럭(50)은 대국에서 장거리용 STM-16 광신호를 발생하는 광 송신기로 부터 수신된 광 신호를 전기적 신호로 변환하는 기능을 주로하며 부가적으로 STM-16데이타의 복구 및 해당 클럭을 추출해 낸다. 이렇게 추출된 데이타와 신호는 2.5Gbps 수신데이타와 2.5GHz 수신클럭으로서 고속 역다중 기능 블럭(100)으로 공급된다.
AU 포인터 해석/발생 기능 블럭(200)은 RX8K, RXCLK, 그리고 48개의 RXDATA를 수신하여 RX8K를 기준으로 각 RXDATA의 포인터 위치를 찾아 포인터 값을 해석하고 포인터 버퍼에 저장 한 후 시스템 타이밍 발생 기능 블럭(250)으로 부터 공급되는 시스템 8K-1∼4와 시스템 77.76MHz-1∼4를 기준으로 새로운 포인터 값을 삽입한 후 12개의 RXDATA신호들을 바이트 단위로 병렬시킨 후 다중한 형태를 가지는 4개의 TXHBUS, 이에 따르는 77.76MHz 클럭인 TXHBUS-78M 및 TXHBUS 신호의 기준이 되는 BLS(Bidirectional Line Switched)링 구성시 망 복구를 위해 적용하기 위한 4개의 TBLS-HBUS(TXHBUS)와 동일한 정보를 갖고 있음)를 출력하게 된다. 또한 AU 포인터 해석/발생 기능 블럭(200)은 CPU 접속-2∼5를 통해 각 RXDATA의 포인터와 관련된 정보를 마이크로 프로세서 접속 기능 블럭(250)으로 보고 한다.
전단 시간 스위치 기능 블럭(300)은 TA1-8K, TXHBUS-78M, 그리고 4개의 TXHBUS 신호들을 수용하여 타임 스위치 기능을 수행하는 기능 블럭이다. 여기서는 시스템의 non-blocking 스위칭 기능을 제공하기 위해 CPU 접속-6의 제어에 따라 입력되는 4개의 TXHBUS를 8개의 출력 TXHBUS로 분산 수용하여 시간 스위칭을 하고 또한 DXC가 BLS링의 하나의 노드로서 동작할때 루프백 기능을 제공하기 위해 이 8개의 TXHBUS를 copy하여 출력 함으로써 총 16개의 TXHBUS와 8KHz기준 펄스인 PRE-8K 그리고 해당 77.76MHz 클럭인 PRE-78M 신호들을 출력하게 된다.
8KHz 펄스 및 38.88MHz 클럭 발생 기능 블럭(350)은 제2도에 세부 기능 블럭들이 도시되어 있으며 전단 시간 스위치 기능 블럭(300)에서 형성된 TXHBUS들이 여타의 유니트에 접속되었을 때 기준 점을 제공해 주고 또한 해당 TXHBUS 신호를 리타이밍 할 수 있도록 하기 위해 단일 PRE-8K와 PRE-78M 그리고 시스템 타이밍 발생 기능 블럭(250)에서 공급되는 38.88MHz 클럭인 T38M을 입력하여 PRE-8K 신호의 경우 PRE-78M의 경우는 clock driver를 이용하여 각 각 9개의 THBUS-38M 과 8개의 T78M 클럭들을 발생하여 출력한다.
백 보드 신호 송신 기능 블럭(400)은 제3도에 도시된 바와 같이 BLS용 HBUS 신호송신 기능 블럭(410)과 정상 상태의 HBUS 신호 송신 기능 블럭(420)으로 구성되어 있으며 TTL신호를 백보드로 전송하기 위해 BTL(Backplane Transceiver Logic)신호로 변환하는 것을 주된 목적으로 한다. BLS용 HBUS 신호 송신 기능 블럭(410)은 AU 포인터 해석/발생 기능 블럭(200)에서 출력된 TA1-8K, TXHBUS-78M, 그리고 4개의 TBLS-HBUS를 리타이밍하여 BTL 신호 레벨을 가진 T8K-9, TH38M-9, 그리고 THBUS-17∼20을 출력하고 정상 상태의 HBUS 신호 송신 기능블럭(420)에서는 4개의 THBUS-8K, 8개의 THBUS-38M 그리고 16개의 TXHBUS를 입력하여 8개의 T78M 신호들로 리타이밍하여 8개의 T8K-1∼8, 8개의 TH38M-1∼8과 16개의 THBUS-1∼16 BTL신호를 백보드로 출력한다.
신호의 다중 방향으로 보면 백보드 신호 수신 기능 블럭(450)은 제4도에 도시되어 있는 바와 같이 BLS용 HBUS 신호 수신 기능 블럭(451)과 정상 상태의 HBUS신호 수신 기능 블럭(452)로 구성되어 있으며 백보드로 부터 공급되는 R8K-1∼9, R38M-1∼9, 그리고 RHBUS-1∼20 BTL신호들을 수신하여 TTL신호로 변환하여 9개의 RHBUS-38M, 8개의 RA1-8K, 16개의 RXHBUS, RBLS-8K, 그리고 4개의 RBLS-HBUS 신호를 출력한다.
77.76MHz 클럭 추출용 PLL기능 블럭(500)은 38.88MHz의 주파수를 가진 RHBUS-38M을 수신하여 8KHz 기준 펄스 및 수신 HBUS들을 리타이밍하기 위해 77.76MHz인 16개의 ALN-78M와 4개의 RBLS-78M를 발생한다.
데이타 정렬 기능 블럭(550)은 수신되는 R8K와 RHBUS의 위상들이 비트 단위 정도의 차이를 가질 수 있다는 것을 바탕으로 이를 수용하기 위해 시스템 타이밍 발생 기능 블럭(250)으로 부터 공급되는 시스템 8K-5∼6와 시스템 77.76MHz-5∼6을 이용하여 16개의 RXHBUS를 정렬하는 기능을 수행하며 PA-78M, PA-8K, 그리고 16개 RXHBUS를 출력한다.
후단 시간 스위치 기능블럭(600)은 CPU 접속-7의 제어에 따라 입력되는 16개의 RXHBUS중 운용 중인 8개 RXHBUS에 대한 시간 스위치 기능을 수행한 뒤 4개의 RXHBUS, RA1-8K, RXHBUS-78M 신호들을 출력한다.
AU 신호 사용/미사용 결정 기능 블럭(650)에는 4개의 RXHBUS, RA1-8K,RXHBUS-78M, 4개의 RXHBUS, RA1-8K, RXHBUS-78M, 4개의 RBLS-78M, RBLS-8K, 그리고 4개의 RBLS-HBUS가 입력된다. 4개의 RXHBUS, RA1-8K, RXHBUS-78M들은 시스템의 정상적인 동작 상태에서 적용되는 신호이고 4개의 RBLS-78M, RBLS-8K들은 시스템이 BLS링에 포함되어 있을때 루프백 기능를 구현해 주기 위한 신호이다. 여기서는 각 HBUS에 다중되어 있는 AU 신호들에 해당되는 경로 오버헤드에 AU 신호가 실제로 사용되고 있는지에 대한 정보를 삽입하며 STM-16 SOH 송신종단 기능 블럭(700)에서 제공되는 AU 송신 8KHz와 AU송신 51.84MHz클럭을 입력하여 4개의 RXHBUS에 다중되어 있는 48개의 AU 신호들을 직력 51.84MHz 신호(TXDATA)로 변환하여 T8K,TXCLK와 함께 출력한다.
STM-16 SOH 송신 종단 기능 블럭에서는 TX8K, TXCLK, 48개의 TXDATA를 입력하여 STM-16신호의 중계/다중구간 오버헤드를 삽입하고 스크램블링을 하고 프레이밍 바이트들을 삽입한 후 고속 다중 기능 블럭(750)에서 제공되는 시스템 51.84MHz 클럭을 이용하여 48개 51.84MHz 송신 데이타와 51.84MHz 송신클럭을 출력한다.
전·광 변환 기능블럭(800)에서는 입력되는 전기 2.5Gbps송신 데이타를 광 신호로 변환하여 STM-16송신 광 신호를 출력하게 된다.
상기와 같이 구성되어 동작하는 본 발명은 STM-16급 광신호와 전기적 신호간의 광·전 및 전·광변환기능, 고속신호의 다중/역다중 기능, STM-16 신호를 통해 송·수신되는 중계/다중구간 SOH(Section Overhead)프로세싱 기능, 고속신호 분배부에서 수용될 AU3 및 AU4 신호관련 포인터 프로세싱 기능, 분배부 기능의 일부인 전·후단 타임스위칭 기능, DXC가 타 노드의 분기/결합 기능들과 2 fiber 또는 4 fiber MS shared Ring 형성시 발생 가능한 중계 전송구간의 장애(fiber cut등)에 대비한 BLS(Bidirectional Line Switching)기능, 고속 스위치부와의 접속 규격 신호인 HBUS(77.76Mb/s 병렬 데이타) 신호 접속 기능과 다중 방향의 HBUS 신호들의 개별신호간의 시간지연을 보상해 주기 위한 HBUS정렬기능, STM-16 신호처리 유니트의 상태 감시 및 제어 그리고 스위치 matrix (re)configuration을 위한 CPU 인터페이스 기능, 그리고 송신 STM-16신호를 형성할 송신 타이밍 발생 기능 및 각 기능들을 처리하기 위해 수용되는 ASIC들의 CPU인터페이스 기능들이 수용된다.

Claims (1)

  1. 대국에서 장거리용 STM-16광신호를 발생하는 광수신기로부터 수신된 광신호를 광·전 변환하고 STM-4 전기적 데이타와 클럭을 추출하는 광·전변환/STM-4데이타 및 클럭 추출 기능 블럭(50); 상기 광·전변환/STM-4데이타 및 클럭 추출 기능블럭(50)에서 제공되는 622Mbps 수신 데이타 622MHz 수신클럭을 제공 받아 8개의 77.76 Mbps 수신데이타와 51.84MHz 수신클럭을 발생하는 고속 역다중 기능 블럭(100); 상기 고속 역다중 기능 블럭(100)으로부터 32개의 19.44Mbps 수신데이타와 19.44MHz 수신클럭을 제공 받아 STM-4신호 리프레이밍, 디스크렘블링, 중계·다중구간 오버헤드 처리 기능을 수행하여 결과에 대한 정보를 CPU 접속-1을 통해 미설명된 마이크로 프로세서 접속 기능블럭(850)에 제공하며 RX8K와 RXCLK그리고 32개의 RXDATA를 발생 시키는 STM-4 SOH 수신종단 기능블럭(150); 상기 STM-4 SOH 수신종단 기능블럭(150)으로부터 RX8K와 RXCLK그리고 32개의 RXDATA를 제공받아 RX8K를 기준으로 하여 각 RXDATA의 포인트 위치를 찾아 포인터 값을 해석 하고 미설명된 시스템 타이밍 발생 기능블럭(250)으로부터 제공되는 시스템 8K-1와 시스템 77.76MHz-1를 기준으로 새로운 포인터 값을 삽입하여 1개의 TXHBUS와 TBLS-HBUS 그리고 TXHBUS-78M과 TA1-8K를 발생시키며 CPU접속-2를 통해 수신된 포인터의 상태를 알리는 AU포인터 해석/발생 기능블럭(200); 상기 AU 포인터 해석/발생 기능블럭(200)으로부터 1개의 TXHBUS, TXHBUS-78M과 TA1-8K를 수신하여 CPU접속-3의 제어에 따라 전단 시간 스위치 기능을 수행하고 PRE-8K, PRE-78M과 16개의 TXHBUS를 발생시키는 전단 시간 스위치 기능 블럭(300); 상기 전단 시간 스위치 기능 블럭(300)으로부터 PRE-8K와 PRE-78M을 수신하여 1개의 THBUS-8K, 9개의 THBUS-38M와 8개의 T78M을 발생시키는 8KHz 펄스 및 38.88MHz클럭 발생 기능 블럭(350); 상기 AU 포인터 해석/발생 기능 블럭(200)으로부터 4개의 TBLS-HBUS, TA1-8K, 그리고 TXHBUS-78M 신호와 상기 전단 시간 스위치 기능 블럭(300)으로부터의 16개 TXHBUS그리고 상기 8KHz 펄스 및 38.88MHz클럭 발생 기능 블럭(350)으로부터의 4개 THBUS-8K, THBUS-38K 그리고 T78M 신호를 받아 T8K-1∼9, TH38M-1∼9, 그리고 THBUS-1∼17 신호를 발생 시키는 백보드 신호 송신 기능블럭(400); 외부 스위치부로부터 공급되는 R8K-1∼9, R38M-1∼9, 그리고 RHBUS-1∼20을 수신하여 9개의 RHBUS-38M, 8개의 RA1-8K, 16개의 RXHBUS, RBLS-8K와 4개의 RBLS-HBUS 신호를 발생시키는 백보드 신호 수신 기능블럭(450); 상기 백보드 신호 수신 기능블럭(450)에 접속되어 38.88MHz 주파수를 가진 RHBUS-38M을 수신하여 8KHz기준 펄스 및 수신 HBUS들을 리타이밍하기 위해 77.76MHz인 16개의 ALN-78M와 4개의 RBLS-78M를 발생하는 77.76MHz클럭 추출용 PLL기능블럭(500); 상기 백보드 신호 수신 기능 블럭(450)으로부터 8개의 RA1-8K DHK 16개의 RXHBUS를 수신하고 상기 77.76MHz 클럭 추출용 PLL 기능블럭(500)으로 부터 16개의 ALN-78M 신호와 시스템 타이밍 발생 기능 블럭(250)으로부터 시스템 77.76MHz-5∼6과 시스템 8K-5∼6을 수신하여 PA-78M, PA-8K, 그리고 16개의 RXHBUS를 발생 시키는 데이타 정렬 기능 블럭(550); 상기 데이타 정렬 기능 블럭(550)으로부터의 PA-78M, PA-8K와 16개의 RXHBUS를 수신하여 CPU 접속-7을 통한 제어에 따라 후단 시간 스위칭된 4개의 RXHBUS, RA1-8K, 그리고 RXHBUS-78M을 발생하는 후단 시간 스위치 기능 블럭(600); 상기 백보드 신호 수신 기능블럭(450)으로부터의 RBLS-8K와 4개의 RBLS-HBUS와 상기 77.76MHz 클럭 추출용 PLL기능 블럭(500)으로부터의 4개의 RBLS-78M와 상기 후단 시간 스위치 기능 블럭(600)으로부터의 4개 RXHBUS, RA1-8K, 그리고 RXHBUS-78M을 수신하고 미설명된 STM-16 SOH 송신 종단 기능블럭(700)으로부터 AU 송신 51.84MHz를 수신하여 TX8K, TXCLK 그리고 48개의 TXDATA 신호들을 발생시키는 AU 신호 사용/미사용 결정 기능 블럭(650); 상기 AU신호 사용/미사용 결정 기능 블럭(650)으로부터 TX8K, TXCLK그리고 48개의 TXDATA신호들을 수신하고 미설명된 고속 다중 기능 블럭(750)으로부터 시스템 51.84MHz를 수신하여 51.84MHz송신 클럭과 48개의 51.84Mbps 송신 데이타를 발생시키는 STM-16 SOH 송신 종단 기능 블럭(700); 상기 STM-16 SOH 송신 종단 기능 블럭(700)으로부터 51.84MHz 송신클럭과 48개의 51.84Mbps 송신 데이타를 수신하고 상기 시스템 타이밍 발생 기능 블럭(250)으로 부터 2.5GHz 송신 클럭을 공급받아 2.5Gbps송신 데이타, 51.84MHz PLL 기준 클럭과 시스템 51.84MHz를 발생시키는 고속 다중 기능 블럭(750); 및 상기 고속 다중 기능 블럭(750)으로부터 2.5Gbps 송신데이타를 공급 받아 STM-16 송신 광신호를 발생시키는 전·광 변환기능 블럭(800)을 구비하는 것을 특징으로 하는 SDH DXC용 STM-4신호 접속 회로.
KR1019950052164A 1995-12-19 1995-12-19 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로 KR0168908B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950052164A KR0168908B1 (ko) 1995-12-19 1995-12-19 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950052164A KR0168908B1 (ko) 1995-12-19 1995-12-19 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로

Publications (2)

Publication Number Publication Date
KR970056073A KR970056073A (ko) 1997-07-31
KR0168908B1 true KR0168908B1 (ko) 1999-02-01

Family

ID=19441518

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950052164A KR0168908B1 (ko) 1995-12-19 1995-12-19 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로

Country Status (1)

Country Link
KR (1) KR0168908B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100539917B1 (ko) * 1998-12-30 2006-02-28 삼성전자주식회사 전송장치의 프레임 정렬 감시회로

Also Published As

Publication number Publication date
KR970056073A (ko) 1997-07-31

Similar Documents

Publication Publication Date Title
US7269130B2 (en) Redundant add/drop multiplexor
US5940456A (en) Synchronous plesiochronous digital hierarchy transmission systems
CN100361434C (zh) Wdm网络中的光时钟信号分布系统
KR101240326B1 (ko) 시분할 멀티플렉스 신호들을 스위칭하기 위한 분할 및 재조립(sar)기능을 구비한 확장가능 네트워크 소자
US6256326B1 (en) Pseudo-synchronization prevention method in SDH transmission mode, pseudo-synchronization preventing SDH transmission system, and transmitter-receiver in pseudo-synchronization preventing SDH transmission system
US6400291B1 (en) Multiple time domain serial-to-parallel converter
KR0151908B1 (ko) 동기식 디지틀 회선분배 장치
US5983294A (en) Synchronous cross-connect system with the function of ring network interworking using backplane interconnection
KR0168908B1 (ko) 에스디에이치 디엑스씨용 에스티엠-4 신호 접속회로
US7145922B2 (en) Composite add/drop multiplexor with crisscross loop back
US7161965B2 (en) Add/drop multiplexor with aggregate serializer/deserializers
US7110424B2 (en) Bi-directional serializer/deserializer with discretionary loop-back
KR0179502B1 (ko) 시간 스위치 접속회로
KR100256691B1 (ko) 임의 조합의 종속신호를 수용하는 광전송 장치
CN100502258C (zh) 多光口光波长转换单元
KR0157151B1 (ko) 비동기 전달모드 교환기에서 고속 중계선 정합 장치
KR100256698B1 (ko) 광전송 시스템의 종속신호 접속 장치
KR100360011B1 (ko) 2.5Gbps 광전송용 트랜시버 장치
KR100263383B1 (ko) 광 가입자 전송장치에 있어서의 분기/결합 장치
KR100216515B1 (ko) Tu11/tu12 혼용 회선분배를 위한 tu 스위칭 정합장치 및 그 신호구성 방법
KR100198431B1 (ko) 10gbps 광전송 시스템의 고속부와 종속부간의 신호 연결 장치
KR0179505B1 (ko) 저속 스위칭을 위한 티유 신호의 프레임 정렬기
KR960009475B1 (ko) 에스.티.엠(stm)-4 다중화 및 역다중화 장치
KR100284010B1 (ko) 링형 망 결합을 위한 광가입자 전송장치에서의 타임 슬롯 스위칭 장치
KR960012975B1 (ko) 광대역종합정보통신망의 가입자액세스망 내에서 방송형 분배 서비스를 제공하는 물리계층의 방송형 광송, 수신장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031001

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee