KR100297992B1 - 동화상 복호 방법 및 장치, 및 동화상 재생 장치 - Google Patents

동화상 복호 방법 및 장치, 및 동화상 재생 장치 Download PDF

Info

Publication number
KR100297992B1
KR100297992B1 KR1019980041575A KR19980041575A KR100297992B1 KR 100297992 B1 KR100297992 B1 KR 100297992B1 KR 1019980041575 A KR1019980041575 A KR 1019980041575A KR 19980041575 A KR19980041575 A KR 19980041575A KR 100297992 B1 KR100297992 B1 KR 100297992B1
Authority
KR
South Korea
Prior art keywords
register group
display
coding type
signal
separated
Prior art date
Application number
KR1019980041575A
Other languages
English (en)
Other versions
KR19990036821A (ko
Inventor
가츠키 미야와키
히로히코 이나가키
다다요시 고노
미츠히코 오타
고이치 야마시타
Original Assignee
아끼구사 나오유끼
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쯔 가부시끼가이샤 filed Critical 아끼구사 나오유끼
Publication of KR19990036821A publication Critical patent/KR19990036821A/ko
Application granted granted Critical
Publication of KR100297992B1 publication Critical patent/KR100297992B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/423Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/61Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 회로 규모를 축소하고, 또 그 제어 동작을 간단화하는 것을 과제로 한다.
본 발명은 표시 파라미터 동기 유지 회로(20)는 가변 길이 복호 회로에서 분리된 표시 파라미터(DP)가 데이터 입력단에 공급되는 레지스터 군(21)과, 표시 파라미터(DP)와 레지스터 군(21)의 출력중 한 쪽을 선택하여 출력하는 선택기(24)와, 선택기(24)의 출력이 데이터 입력단에 공급되는 레지스터 군(22)과, 레지스터 군(22)의 출력이 데이터 입력단에 공급되고 VSYNC에 응답하여 입력 데이터를 유지하는 레지스터 군(23)과, 제어 회로(25)를 구비하고, 이 제어 회로(25)는 화상 코딩 타입(PCT)이 I 또는 P 화상인 것을 나타내고 있는 경우에는 선택기(24)에 대하여 레지스터 군(21)의 출력을 선택시키고 레지스터 군(22, 21)으로의 유지 신호(SH2, SH1)를 차례로 액티브로 하며, PCT가 B 화상인 것을 나타내고 있는 경우에는 선택기(24)에 대하여 DP를 선택시키고 SH2를 액티브로 한다.

Description

동화상 복호 방법 및 장치, 및 동화상 재생 장치
본 발명은 동화상 복호 방법 및 장치 및 동화상 재생 장치에 관한 것이다.
종래의 동화상 복호 장치에서는 공급되는 부호화 데이터 순(順)으로 복호 처리하여 프레임 메모리에 격납하고, 복호된 화상 데이터가 프레임 메모리로부터 원(原)화상 순으로 독출된다. 독출된 데이터는 표시 파라미터에 기초하여 처리되고, 아날로그화되어 비디오 신호가 생성된다.
이 표시 파라미터로는 다음과 같은 것이 있다.
화상 표시 확장(picture display extension) 중의 3조의 프레임 센터 오프셋(수평 방향 위치 및 수직 방향 위치)
화상 공간 스케일러블 확장(picture spatial scalable extension) 중의,
업 샘플용 시공간 가중 테이블(spacial temporal weight code table lndex)
하위층 수직 오프셋(lower layer vertical offset)
하위층 수평 오프셋(lower layer horizontal offset)
하위층 일시 참조(lower layer temporal reference)
하위층 필드 선택(lower layer deinterlaced field select)
리피트 퍼스트 필드(repeat first field)
톱 필드 퍼스트(top field first)
도 5에 있어서, I, B 및 P는 각각 I 화상, B 화상 및 P 화상을 나타내고 있고, 이들 I, B 또는 P에 붙여진 수치는 복호 처리 순서를 나타내고 있다.
표시 파라미터는 가변 길이 복호 회로에서 분리되고, 화상 표시 회로에서 사용되며, 사용 후에 그 내용이 해제(release)된다. 예컨대 도 5에 있어서, I1, B2, B3 및 B4의 복호 처리가 차례로 행하여지면, 화상마다 그 표시 파라미터가 가변 길이 복호 회로에서 분리되고, 각각 레지스터 군(1∼4)에 유지된다. 이들의 내용은 화상 표시 회로에서의 데이터 처리가 화상 단위로 종료할 때마다 해제되고, 재기록 가능하게 된다. 도 5중의 해칭(hatching)부는 해제되어 있는 기간을 나타내고 있다. 계속해서 B5, B6 및 B7의 복호 처리가 차례로 행하여지면, 화상마다 그 표시 파라미터가 가변 길이 복호 회로에서 분리되고, 각각 해제된 순의 레지스터 군(2, 3, 1)에 유지된다.
종래의 동화상 복호 장치에서는 표시 파라미터를 유지하기 위해서, 4조의 레지스터 군이 필요하였기 때문에, 회로 규모가 증가하는 원인이 되었다. 또한, 표시 파라미터의 유지 및 독출에 있어서, 4조의 레지스터 군중 1개를 적정히 선택해야만 하기 때문에, 그 제어가 복잡하였다.
본 발명의 목적은 이러한 문제점을 감안하여 회로 규모를 축소하고, 또한 제어 동작을 간단화할 수 있는 동화상 복호 방법 및 장치 및 동화상 재생 장치를 제공하는 것에 있다.
도 1은 본 발명의 일실시 형태의 동화상 복호 장치의 개략 구성을 도시한 블록도.
도 2는 도 1중의 표시 파라미터 동기 유지 회로의 구성예를 도시한 도면.
도 3의 (a)는 도 2중의 제어 회로의 구성예를 도시한 도면이고, 도 3의 (b)는 도 3의 (a)의 회로의 동작을 도시한 타임 챠트.
도 4는 도 2의 회로의 동작 설명도.
도 5는 종래의 표시 파라미터 동기 유지 동작 설명도.
〈도면의 주요 부분에 대한 부호의 설명〉
11 : 메모리 제어 회로
12 : 전체 제어 회로
13 : 메모리
15 : 가변 길이 복호 회로
19 : 화상 표시 회로
20 : 표시 파라미터 동기 유지 회로
21 : 재배열 레지스터 군
22 : 표시 레지스터 군
23 : 표시 동기 레지스터 군
24 : 선택기
25 : 제어 회로
251 : 판별 회로
252 : 지연 회로
253 : OR 게이트
VSYNC : 수직 동기 신호
SEL : 선택 제어 신호
SH1, SH2 : 유지 신호
ST : 동기 신호
PCT : 화상 코딩 타입
DP : 표시 파라미터
청구항 제1항에서는 부호화 데이터로부터 표시 파라미터 및 화상 코딩 타입을 분리하고, 이 부호화 데이터를 복호하며, 분리된 상기 표시 파라미터를 기억시켜 두고, 기억된 상기 표시 파라미터를 표시 화상 순으로 독출하며, 독출된 상기 표시 파라미터에 기초하여 복호된 데이터를 처리하는 동화상 복호 장치에 있어서,
제1, 제2 및 제3 레지스터 군과,
상기 화상 코딩 타입이 참조 화상인 것을 나타내고 있는 경우에는, 상기 제1 레지스터 군의 내용을 상기 제2 레지스터 군에 유지시키고, 분리된 상기 표시 파라미터를 상기 제1 레지스터 군에 유지시키며, 상기 부호화 데이터로부터 분리된 화상 코딩 타입이 비참조 화상인 것을 나타내고 있는 경우에는, 분리된 상기 표시 파라미터를 상기 제2 레지스터 군에 유지시키는 제어 회로를 구비하고,
표시 동기 신호에 동기하여 상기 제2 레지스터 군의 내용이 상기 표시 화상 순의 표시 파라미터로서 상기 제3 레지스터 군에 유지된다.
이 동화상 복호 장치에 의하면, 3조의 레지스터 군을 구비하면 좋기 때문에, 종래와 같이 4조 구비한 경우보다도 회로 규모가 감소된다고 하는 효과를 나타낸다. 더욱이, 화상 코딩 타입에 기초하여 제1 레지스터 군 또는 제2 레지스터 군에 대한 유지 제어를 행하면 좋기 때문에, 그 제어가 간단하게 된다고 하는 효과를 나타낸다. 또한, 표시 동기 신호에 동기하여 제2 레지스터 군의 출력을 제3 레지스터 군에 유지시키고, 제3 레지스터 군의 출력에 기초하여 복호된 데이터를 처리하면 좋으며, 복수조의 레지스터 군으로부터 1조를 선택할 필요가 없기 때문에, 레지스터 군으로부터의 데이터 독출 제어가 간단하게 된다고 하는 효과를 나타낸다.
청구항 제2항에서는 부호화 데이터로부터 표시 파라미터 및 화상 코딩 타입을 분리하고, 이 부호화 데이터를 복호하며, 분리된 상기 표시 파라미터를 기억시켜 두고, 기억된 상기 표시 파라미터를 표시 화상 순으로 독출하며, 독출된 상기 표시 파라미터에 기초하여 복호된 데이터를 처리하는 동화상 복호 장치에 있어서,
분리된 상기 표시 파라미터가 데이터 입력단에 공급되고, 제1 유지 신호에 응답하여 입력 데이터를 유지하는 제1 레지스터 군과,
선택 제어 신호에 따라서, 분리된 상기 표시 파라미터와 상기 제1 레지스터 군의 출력중 한 쪽을 선택하여 출력하는 선택 수단과,
상기 선택 수단의 출력이 데이터 입력단에 공급되고, 제2 유지 신호에 응답하여 입력 데이터를 유지하는 제2 레지스터 군과,
상기 제2 레지스터 군의 출력이 데이터 입력단에 공급되고, 표시 동기 신호에 응답하여 입력 데이터를 유지하는 제3 레지스터 군과,
상기 화상 코딩 타입이 참조 화상인 것은 나타내고 있는 경우에는, 상기 선택 수단이 상기 제1 레지스터 군의 출력을 선택하기 위한 상기 선택 제어 신호를 출력하고 상기 제2 유지 신호를 액티브로 하여 출력하며 상기 제1 유지 신호를 액티브로 하여 출력하고, 상기 화상 코딩 타입이 비참조 화상인 것을 나타내고 있는 경우에는, 분리된 상기 표시 파라미터를 상기 선택 수단이 선택하기 위한 상기 선택 제어 신호를 출력하고 상기 제2 유지 신호를 액티브로 하여 출력하는 제어 회로를 구비한다.
청구항 제3항의 동화상 복호 장치에서는, 청구항 제2항에 있어서 상기 제어 회로는 상기 화상 코딩 타입이 상기 참조 화상인 것을 나타내고 있는지 상기 비참조 화상인 것을 나타내고 있는 지를 판별하는 판별 회로와,
상기 판별 회로의 판별 결과에 기초하여 상기 선택 제어 신호, 상기 제1 유지 신호 및 상기 제2 유지 신호를 생성하는 제어 신호 생성 회로를 구비한다.
청구항 제4항의 동화상 복호 장치에서는, 청구항 제3항에 있어서, 상기 판별 회로는 상기 화상 코딩 타입이 상기 참조 화상인 것을 나타내고 있는 경우에는 제1 펄스를 출력하고, 상기 화상 코딩 타입이 상기 비참조 화상인 것을 나타내고 있는 경우에는 제2 펄스를 출력하며,
상기 제어 신호 생성 회로는 상기 제1 펄스를 상기 선택 제어 신호로서 출력하고, 상기 제1 펄스를 지연시킨 것을 상기 제1 유지 신호로서 출력하며, 상기 제1 펄스와 상기 제2 펄스의 논리합에 상당하는 신호를 상기 제2 유지 신호로서 출력한다.
청구항 제5항의 동화상 복호 장치에서는 청구항 제1항에 있어서, 상기 표시 동기 신호는 수직 동기 신호이다.
청구항 제6항의 동화상 재생 장치에서는 청구항 제1항에 기재된 동화상 복호 장치를 구비한다.
청구항 제7항에서는 부호화 데이터로부터 표시 파라미터 및 화상 코딩 타입을 분리하고, 상기 부호화 데이터를 복호하며, 분리된 상기 표시 파라미터를 기억시켜 두고, 기억된 상기 표시 파라미터를 표시 화상 순으로 독출하며, 독출된 상기 표시 파라미터에 기초하여 복호된 데이터를 처리하는 동화상 복호 방법에 있어서,
제1, 제2 및 제3 레지스터 군을 구비하고,
상기 화상 코딩 타입이 참조 화상인 것을 나타내고 있는 경우에는, 상기 제1 레지스터 군의 내용을 상기 제2 레지스터 군에 유지시키고, 분리된 상기 표시 파라미터를 상기 제1 레지스터 군에 유지시키며,
상기 화상 코딩 타입이 비참조 화상인 것을 나타내고 있는 경우에는, 분리된 상기 표시 파라미터를 상기 제2 레지스터 군에 유지시키고,
표시 동기 신호에 동기하여 상기 제2 레지스터 군의 내용을 상기 표시 화상 순의 표시 파라미터로서 상기 제3 레지스터 군에 유지시킨다.
이하, 도면에 기초하여 본 발명의 일실시 형태를 설명한다.
도 1은 동화상 복호 장치(10)의 개략적인 구성을 도시한다.
MPEG(2) 방식으로 부호화되어 있는 비디오 비트 스트림(VBS)은 동화상 복호 장치(10)의 메모리 제어 회로(11)에 공급된다. 동화상 복호 장치(10)에서는 전체 제어 회로(12)의 지령에 기초하여 메모리 제어 회로(11)에 의해 비디오 비트 스트림(VBS)이 메모리(13)의 부호화 데이터 영역(131)에 고속으로 일시 격납되고, 이 영역(131) 내의 데이터가 격납시보다도 저속으로 독출되며, 메모리 버스(14)를 통해 부호화 화상 데이터(DAT0)로서 가변 길이 복호 회로(15)에 공급된다. DAT0은 가변 길이 복호 회로(15)에 의해 양자화 DCT 계수로 변환되고, 이어서 역양자화 회로(16)에서 DCT 계수로 변환되며, 이어서 역(逆)DCT 회로(17)에서 화상 데이터(DAT1)로 변환된다.
DAT0에 포함되어 있는 제어 데이터는 가변 길이 복호 회로(15)에서 분리되고, 그 일부가 전체 제어 회로(12)에 공급되며, 이것에는 화상 코딩 타입(PCT)이 포함되어 있다.
DAT1이 I 화상(내부 부호화 화상)인 경우에는, 예측 복호 회로를 포함하는 움직임 보상 회로(18)를 그냥 통과하고, 메모리 버스(14) 및 메모리 제어 회로(11)를 통해 복호 화상 데이터(DAT2)로서 메모리(13)의 복호 데이터 격납 영역(132)에 격납된다. DAT1이 P 화상(이전 방향 예측 부호화 화상) 또는 B 화상(쌍방향 예측 부호화 화상)인 경우에는, 메모리 제어 회로(11)에 의해, 메모리(13)의 복호 데이터 격납 영역(132)으로부터 참조용 복호 화상 데이터가 독출되고, 참조용 복호 화상 데이터(DAT3)로서 움직임 보상 회로(18)에 공급되며, DAT3으로부터 예측 화상이 생성되고, 이것에 DAT1이 가산되어 복호 화상 데이터(DAT2)가 생성되고, 메모리 버스(14) 및 메모리 제어 회로(11)를 거쳐 영역(132)에 격납된다.
영역(132) 내의 데이터는 메모리 제어 회로(11)에 의해, 부호화 전의 화상 순으로 독출되고, 메모리 버스(14)를 통해 표시용 복호 화상 데이터(DAT4)로서 화상 표시 회로(19)에 공급되며, 표시 파라미터 동기 유지 회로(20)로부터의 표시 파라미터에 기초하여 포맷 변환 등이 행하여지고, 그 후 아날로그화되어 비디오 신호(VS)가 생성된다.
표시 파라미터 동기 유지 회로(20)에는 가변 길이 복호 회로(15)에서 분리된 제어 데이터 중 표시 파라미터 및 화상 코딩 타입(PCT)이 공급된다. 또한, 화상마다 그 단락을 나타내는 동기 신호(ST)가 가변 길이 복호 회로(15)에서 생성되어 표시 파라미터 동기 유지 회로(20)에 공급된다.
표시 파라미터 동기 유지 회로(20)는 후술한 바와 같이 화상 코딩 타입(PCT)에 따라서 표시 파라미터를 유지하고, 전체 제어 회로(12)로부터의 수직 동기 신호(VSYNC)에 동기하여 화상 표시 회로(19)에서 처리되는 화상에 대응한 표시 파라미터를 화상 표시 회로(19)에 공급한다.
도 2는 표시 파라미터 동기 유지 회로(20)의 구성예를 도시한다.
이 회로(20)는 n개의 레지스터를 구비한 서로 동일 구성의 재배열 레지스터 군(21), 표시 레지스터 군(22) 및 표시 동기 레지스터 군(23)을 구비하고 있다. 레지스터 군(21)의 데이터 입력단에는 병렬의 표시 파라미터(DP)가 공급된다. 레지스터 군(21)의 레지스터(211∼21n)에 유지된 데이터의 출력과 표시 파라미터(DP)중 한 쪽이 선택기(24)에서 선택되어 레지스터 군(22)의 레지스터(221∼22n)의 데이터 입력단에 동시에 공급된다. 레지스터(221∼22n)에 유지된 데이터의 출력은 레지스터 군(23)의 레지스터(231∼23n)의 데이터 입력단에 동시에 공급된다. 레지스터(231∼23n)에 유지된 데이터의 출력은 화상 표시 회로(19)에 동시에 공급된다.
제어 회로(25)는 화상 코딩 타입(PCT) 및 동기 신호(ST)에 기초하여 선택 제어 신호(SEL), 유지 신호(SH1, SH2)를 생성하고, 각각 선택기(24)의 선택 제어 입력단 및 레지스터 군(21, 22)의 클록 입력단(CK)에 공급한다. 레지스터 군(23)의 클록 입력단(CK)에는 수직 동기 신호(VSYNC)가 공급된다.
제어 회로(25)는 동기 신호(ST)에 동기하여 화상 코딩 타입(PCT)의 종류를 판별한다. 제어 회로(25)는 PCT가 I 화상 또는 P 화상(참조 화상)인 것을 나타내고 있다고 판별한 경우에는, 선택기(24)에 대하여 레지스터 군(21)의 출력을 선택시킴으로써, 레지스터(211∼21n)의 출력을 각각 레지스터(221∼22n)에 동시에 공급시키고, 이어서 유지 신호(SH2)를 액티브로 하여 레지스터 군(21)의 출력을 레지스터 군(21)의 출력을 레지스터 군(22)에 유지시키며, 이어서 유지 신호(SH1)를 액티브로 하여 표시 파라미터(DP)를 레지스터 군(21)의 레지스터(211∼21n)에 유지시킨다. 이 처리는 도 4의 시점 t1, t6 및 t12에서 행하여진다. 도 4는 도 2의 회로의 동작 설명도로서, 도 5에 대응하고 있다.
제어 회로(25)는 PCT가 B 화상(비참조 화상)인 것은 나타내고 있다고 판별한 경우에는, 선택기(24)에 대하여 표시 파라미터(DP)를 선택시킴으로써, DP를 레지스터(221∼22n)에 공급시키고, 이어서 유지 신호(SH2)를 액티브로 하여 DP를 레지스터 군(22)에 유지시킨다. 이 처리는 도 4의 시점 t2, t4, t8, t10, t1 4및 t16에서 행하여진다.
레지스터 군(23)의 내용의 갱신은 도 4의 시점 t3, t5, t7, t9, t11, t13, t15 및 t17에서 행하여진다.
도 3의 (a)는 도 2중의 제어 회로(25)의 구성예를 도시하고 있고, 도 3의 (b)는 이 회로의 동작을 도시한 타임 챠트이다. 도 3의 (b)중의 DAT2는 도 4중의 그것의 일부이다.
판별 회로(251)는 동기 신호(ST)의 상승 타이밍에서, PCT가 참조 화상을 나타내고 있는지 어떤지를 판별하고, 참조 화상을 나타내고 있다고 판별한 경우에는 선택 제어 신호(SEL)를 일정 기간 고레벨로 유지한다. SEL이 고레벨인 동안, 선택기(24)에 의해 레지스터 군(21)의 출력이 선택되고, SEL이 저레벨인 동안, 선택기(24)에 의해 표시 파라미터(DP)가 선택된다. SEL은 지연 회로(252)를 통과하여 유지 신호(SH1)가 된다.
판별 회로(251)는 동기 신호(ST)의 상승 타이밍에서, PCT가 비참조 화상을 나타내고 있다고 판별한 경우에는, 신호(SB)를 일정 기간 고레벨로 유지한다. SB 및 SEL은 OR 게이트(253)에 공급되고, OR 게이트(253)로부터 유지 신호(SH2)가 출력된다.
이러한 제어 회로(25)에 의해 상술의 동작이 행하여진다.
본 실시 형태에 의하면, 표시 파라미터 동기 유지 회로(20)에 3조의 레지스터 군을 구비하면 좋기 때문에, 종래와 같이 4조 구비한 경우보다도 표시 파라미터 동기 유지 회로(20)의 규모가 감소한다. 더욱이, 화상 코딩 타입(PCT)에 기초하여 선택기(24)를 선택 제어하고 유지 신호(SH1 또는 SH2)를 액티브로 하면 좋으므로, 레지스터 군으로의 데이터 유지 제어가 간단하게 된다. 또한, 수직 동기 신호(VSYNC)의 타이밍으로 레지스터 군(22)의 출력을 레지스터 군(23)에 유지시키고, 레지스터 군(23)의 출력을 화상 표시 회로(19)에 공급하면 좋으며, 화상 표시 회로(19)에 공급하는 데이터를 복수의 레지스터 군에서 선택할 필요가 없으므로, 레지스터 군으로부터의 데이터 독출 제어가 간단하게 된다.
또, 본 발명에는 이외에도 여러 가지의 변형예가 포함된다.
예컨대, 표시 파라미터(DP)는 비트 단위 또는 워드 단위의 직렬 데이터이어도 좋다. 워드 단위의 직렬 데이터의 경우, 가변 길이 복호 회로(15)로부터의 어드레스 신호에 의해 표시 파라미터(DP)가 레지스터(211∼21n 또는 221∼22n)에 순차적으로 유지된다. 레지스터(221∼22n)로부터 레지스터(231∼23n)로 비트 단위 또는 워드 단위의 직렬 데이터가 전송되어도 좋다.
표시 동기 신호로서는 수직 동기 신호(VSYNC) 대신에, 블랭킹 기간 내의 새로운 동기 신호를 생성하여 이것을 이용하여도 좋다.

Claims (7)

  1. 부호화 데이터로부터 표시 파라미터 및 화상 코딩 타입을 분리하고, 상기 부호화 데이터를 복호하며, 분리된 상기 표시 파라미터를 기억시켜 두고, 기억된 상기 표시 파라미터를 표시 화상 순으로 독출하며, 독출된 상기 표시 파라미터에 기초하여 복호된 데이터를 처리하는 동화상 복호 장치에 있어서,
    제1, 제2 및 제3 레지스터 군과,
    상기 화상 코딩 타입이 참조 화상인 것을 나타내고 있는 경우에는, 상기 제1 레지스터 군의 내용을 상기 제2 레지스터 군에 유지시키고, 분리된 상기 표시 파라미터를 상기 제1 레지스터 군에 유지시키며, 상기 부호화 데이터로부터 분리된 화상 코딩 타입이 비참조 화상인 것을 나타내고 있는 경우에는, 분리된 상기 표시 파라미터를 상기 제2 레지스터 군에 유지시키는 제어 회로를 구비하고,
    표시 동기 신호에 동기하여, 상기 제2 레지스터 군의 내용이 상기 표시 화상 순의 표시 파라미터로서 상기 제3 레지스터 군에 유지되는 것을 특징으로 하는 동화상 복호 장치.
  2. 부호화 데이터로부터 표시 파라미터 및 화상 코딩 타입을 분리하고, 상기 부호화 데이터를 복호하며, 분리된 상기 표시 파라미터를 기억시켜 두고, 기억된 상기 표시 파라미터를 표시 화상 순으로 독출하며, 독출된 상기 표시 파라미터에 기초하여 복호된 데이터를 처리하는 동화상 복호 장치에 있어서,
    분리된 상기 표시 파라미터가 데이터 입력단에 공급되고, 제1 유지 신호에 응답하여 입력 데이터를 유지하는 제1 레지스터 군과,
    선택 제어 신호에 따라서, 분리된 상기 표시 파라미터와 상기 제1 레지스터 군의 출력중 한 쪽을 선택하여 출력하는 선택 수단과,
    상기 선택 수단의 출력이 데이터 입력단에 공급되고, 제2 유지 신호에 응답하여 입력 데이터를 유지하는 제2 레지스터 군과,
    상기 제2 레지스터 군의 출력이 데이터 입력단에 공급되고, 표시 동기 신호에 응답하여 입력 데이터를 유지하는 제3 레지스터 군과,
    상기 화상 코딩 타입이 참조 화상인 것을 나타내고 있는 경우에는, 상기 선택 수단이 상기 제1 레지스터 군의 출력을 선택하기 위한 상기 선택 제어 신호를 출력하고 상기 제2 유지 신호를 액티브로 하여 출력하고 상기 제1 유지 신호를 액티브로 하여 출력하며, 상기 화상 코딩 타입이 비참조 화상인 것을 나타내고 있는 경우에는, 분리된 상기 표시 파라미터를 상기 선택 수단이 선택하기 위한 상기 선택 제어 신호를 출력하고 상기 제2 유지 신호를 액티브로 하여 출력하는 제어 회로를 구비하는 것을 특징으로 하는 동화상 복호 장치.
  3. 제2항에 있어서, 상기 제어 회로는,
    상기 화상 코딩 타입이 상기 참조 화상인 것을 나타내고 있는지 또는 상기 비참조 화상인 것을 나타내고 있는지를 판별하는 판별 회로와,
    상기 판별 회로의 판별 결과에 기초하여 상기 선택 제어 신호, 상기 제1 유지 신호 및 상기 제2 유지 신호를 생성하는 제어 신호 생성 회로를 구비하는 것을 특징으로 하는 동화상 복호 장치.
  4. 제3항에 있어서, 상기 판별 회로는 상기 화상 코딩 타입이 상기 참조 화상인 것을 나타내고 있는 경우에는 제1 펄스를 출력하고, 상기 화상 코딩 타입이 상기 비참조 화상인 것을 나타내고 있는 경우에는 제2 펄스를 출력하며,
    상기 제어 신호 생성 회로는 상기 제1 펄스를 상기 선택 제어 신호로서 출력하고, 상기 제1 펄스를 지연시킨 것을 상기 제1 유지 신호로서 출력하며, 상기 제1 펄스와 상기 제2 펄스와의 논리합에 상당하는 신호를 상기 제2 유지 신호로서 출력하는 것을 특징으로 하는 동화상 복호 장치.
  5. 제1항에 있어서, 상기 표시 동기 신호는 수직 동기신호인 것을 특징으로 하는 동화상 복호 장치.
  6. 제1항에 기재된 동화상 복호 장치를 구비하는 것을 특징으로 하는 동화상 재생 장치.
  7. 부호화 데이터로부터 표시 파라미터 및 화상 코딩 타입을 분리하고, 이 부호화 데이터를 복호하며, 분리된 상기 표시 파라미터를 기억시켜 두고, 기억된 상기 표시 파라미터를 표시 화상 순으로 독출하며, 독출된 상기 표시 파라미터에 기초하여 복호된 데이터를 처리하는 동화상 복호 방법에 있어서,
    제1, 제2 및 제3 레지스터 군을 구비하고,
    상기 화상 코딩 타입이 참조 화상인 것을 나타내고 있는 경우에는, 상기 제1 레지스터 군의 내용을 상기 제2 레지스터 군에 유지시키고, 분리된 상기 표시 파라미터를 상기 제1 레지스터 군에 유지시키며,
    상기 화상 코딩 타입이 비참조 화상인 것을 나타내고 있는 경우에는, 분리된 상기 표시 파라미터를 상기 제2 레지스터 군에 유지시키고,
    표시 동기 신호에 동기하여 상기 제2 레지스터 군의 내용을 상기 표시 화상 순의 표시 파라미터로서 상기 제3 레지스터 군에 유지시키는 것을 특징으로 하는 동화상 복호 방법.
KR1019980041575A 1997-10-31 1998-10-02 동화상 복호 방법 및 장치, 및 동화상 재생 장치 KR100297992B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP30021097A JPH11136671A (ja) 1997-10-31 1997-10-31 動画像復号方法及び装置並びに動画像再生装置
JP97-300210 1997-10-31

Publications (2)

Publication Number Publication Date
KR19990036821A KR19990036821A (ko) 1999-05-25
KR100297992B1 true KR100297992B1 (ko) 2001-08-07

Family

ID=17882053

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980041575A KR100297992B1 (ko) 1997-10-31 1998-10-02 동화상 복호 방법 및 장치, 및 동화상 재생 장치

Country Status (4)

Country Link
US (1) US6408100B2 (ko)
JP (1) JPH11136671A (ko)
KR (1) KR100297992B1 (ko)
FR (1) FR2771200A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4526145B2 (ja) * 1999-12-28 2010-08-18 富士通セミコンダクター株式会社 Mpegビデオ復号器およびmpegビデオ復号方法
US20040179610A1 (en) * 2003-02-21 2004-09-16 Jiuhuai Lu Apparatus and method employing a configurable reference and loop filter for efficient video coding
US20040258160A1 (en) * 2003-06-20 2004-12-23 Sandeep Bhatia System, method, and apparatus for decoupling video decoder and display engine

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321750A (en) * 1989-02-07 1994-06-14 Market Data Corporation Restricted information distribution system apparatus and methods
JPH06178274A (ja) * 1992-11-30 1994-06-24 Sony Corp 動画像復号化装置
DE69416717T2 (de) * 1993-05-21 1999-10-07 Nippon Telegraph And Telephone Corp., Tokio/Tokyo Bewegtbildkoder und -dekoder
US5594660A (en) * 1994-09-30 1997-01-14 Cirrus Logic, Inc. Programmable audio-video synchronization method and apparatus for multimedia systems
US5767799A (en) * 1995-12-05 1998-06-16 Mitsubishi Semiconductor America, Inc. Low power high speed MPEG video variable length decoder
US6122316A (en) * 1997-07-31 2000-09-19 Lsi Logic Corporation MPEG decoding system meeting 2-frame store and letterboxing requirements

Also Published As

Publication number Publication date
JPH11136671A (ja) 1999-05-21
US20020003902A1 (en) 2002-01-10
US6408100B2 (en) 2002-06-18
KR19990036821A (ko) 1999-05-25
FR2771200A1 (fr) 1999-05-21

Similar Documents

Publication Publication Date Title
US4703369A (en) Video format signal recording and reproducing method
US5847770A (en) Apparatus and method for encoding and decoding a subtitle signal
US5799129A (en) Method and apparatus for reproducing coded data in which the coded data is decoded in reverse order of display
US5850483A (en) Image decompressing apparatus with efficient image data transfer
US5910824A (en) Frame memory for a motion picture decoder
US5751888A (en) Moving picture signal decoder
JPH08305860A (ja) 画像復号表示装置
JP2000106677A (ja) 圧縮ストリーム復号装置および圧縮ストリーム復号方法
KR100297992B1 (ko) 동화상 복호 방법 및 장치, 및 동화상 재생 장치
CN100361152C (zh) 检测水印的方法和设备
US8085853B2 (en) Video decoding and transcoding method and system
JP2000217109A (ja) 動画像再生装置及び再生方法
JP5182285B2 (ja) デコード方法及びデコード装置
KR19980018884A (ko) 화상처리장치 (Image Processor)
US5940017A (en) Apparatus for decoding variable length coded data
US6359660B1 (en) Semiconductor integrated circuit for converting macro-block data into raster data which is adaptable to various formats
KR19990010657A (ko) 엠펙 비디오 데이타 디코딩방법
JP2878394B2 (ja) 複数画像復号化装置
KR100223050B1 (ko) Mpeg-2 영상압축장치용 헤더정보 가변장 부호화 장치
JP4449694B2 (ja) 動画像予測符号化装置
US20030128968A1 (en) Method and apparatus for MPEG video processing
JP3171178B2 (ja) Mpeg動画像復号化装置
JP3307856B2 (ja) 画像処理装置
JPH10224739A (ja) 映像記憶再生装置
JPH1118080A (ja) 動画像復号方法及び装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee