KR100281383B1 - 다중경로발생시뮬레이터 - Google Patents

다중경로발생시뮬레이터 Download PDF

Info

Publication number
KR100281383B1
KR100281383B1 KR1019970064405A KR19970064405A KR100281383B1 KR 100281383 B1 KR100281383 B1 KR 100281383B1 KR 1019970064405 A KR1019970064405 A KR 1019970064405A KR 19970064405 A KR19970064405 A KR 19970064405A KR 100281383 B1 KR100281383 B1 KR 100281383B1
Authority
KR
South Korea
Prior art keywords
multipath
coefficient
signal
channel
mode
Prior art date
Application number
KR1019970064405A
Other languages
English (en)
Other versions
KR19990043404A (ko
Inventor
김영상
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019970064405A priority Critical patent/KR100281383B1/ko
Publication of KR19990043404A publication Critical patent/KR19990043404A/ko
Application granted granted Critical
Publication of KR100281383B1 publication Critical patent/KR100281383B1/ko

Links

Images

Abstract

본 발명은 다중 경로 채널 환경을 실험적으로 발생시켜 다중 경로에 의한 왜곡된 신호를 만들어주는 다중 경로 발생 시뮬레이터에 관한 것이다.
본 발명은 다양한 다중 경로 채널의 조건을 미리 프로그램하여 룩업테이블 형태로 다중경로 계수값들을 저장해 둔 다중경로 계수저장부를 두고, 외부에서 딥 스위치등을 이용하여 실험코자하는 채널 모드 조건 혹은 다중 경로 조건을 설정해서, 상기 다중경로 계수저장부의 계수값들을 선택하여 출력하고, 이 계수값들은 채널 모드 조건 혹은 다중 경로 조건이 바뀔 때마다 로드되어 FIR 필터로 제공된다. 이 때 FIR 필터는 조건이 바뀌기 전까지 한번 로드된 계수값을 유지하고 있으면서 입력된 원신호를 FIR 필터링하여 채널 모드 혹은 다중 경로 조건에 합당한 왜곡된 신호를 만들어 낸다.
본 발명은 디지털 시스템의 다중 경로 조건을 모의 테스트할 때 필요한 다중 경로 발생 시뮬레이터를 간단한 디지털 소자를 이용하여 제작하므로써 구현하기에 용이하고, 가격도 저렴한 효과가 있다. 또한, 외부의 딥 스위치를 사용하여 시스템의 응용 범위를 넓힐 수 있으며, 다중경로 계수저장부의 롬크기 및 딥 스위치를 늘리므로써 다중 경로의 조건을 손쉽게 확장할 수 있다.

Description

다중 경로 발생 시뮬레이터(Simulator for multipath generating in digital system)
본 발명은 다중 경로 채널 환경하에서 발생된 채널 왜곡을 제거하는 등화시스템 성능을 모의 실험하기 위하여 실험적으로 다중 채널 조건을 만들어주는 다중 경로 발생 시뮬레이터에 관한 것이다.
실제의 무선 채널에서는 송수신측 사이에 하나이상의 경로가 있을 수 있다. 이러한 다중경로(multipath)는 LOS(line of sight)에 의한 직접파 뿐만 아니라 대기 반사 또는 굴절, 건물과 기타 장애물로부터의 반사에 의한 것으로, 각각 다른 시간지연 및 감쇄를 갖고 있으며 일반적으로 시변이다. 이와 같은 다중경로 채널에서는 페이딩이라 불리우는 수신 신호의 시간지연 및 감쇄를 발생시키며, 페이딩 특성은 수신 신호를 왜곡시키는 주요 요인이 된다. 그러므로 이러한 채널 환경에서 신뢰성 있는 통신을 위해서는 같은 정보를 지닌 신호를 여러개의 채널을 통하여 전송하여 등화하는 것이 바람직하다고 알려져 있다.
예를 들어 TV수신기에서 전송받는 모든 신호는 원신호에다가 채널의 왜곡이 포함되기 때문에 수신기는 원치않는 왜곡신호를 제거하는 여러가지 장치들이 요구된다. 특히, 디지털 TV 시스템인 경우에 채널 왜곡은 화질에 심각한 영향을 줄 뿐만아니라 심한 경우에 원신호 복구가 전혀 불가능해질 수도 있으므로 채널 왜곡에 대한 고려가 필요한 것이다. 채널 왜곡중에서도 다중 경로에 의한 왜곡을 제거하는 시스템으로는 아날로그 TV시스템의 경우 고스트 캔슬러를 사용하고, 디지털 TV시스템의 경우 등화기(equalizer)를 사용한다. 이들을 설계하기 위해서는 실제 상황과 비슷한 채널 왜곡 조건을 만들어주어 모의 테스트를 해야하는 데, 이를 채널 조건 발생기라 하며, 본 명세서에서는 다중 경로 발생 시뮬레이터라 명한다.
다중 경로 채널 알고리즘의 기본적인 개념은 완전 등화시, 각각의 등화기 출력은 어느정도의 시간지연 안에서 같아야 한다는 것이며, 이는 수신된 데이터 사이의 시간 또는 주파수 지연을 추정하기 위한 어떠한 추가적인 기술을 요하지는 않는다. 이와 같은 결과는 인용된 알고리즘의 비용 함수에 의한 각 등화기의 갱신과 등화기 출력에서 얻은 제곱근 에러(MSE)에 의한 또 한 번의 등화기 갱신으로 두번에 걸쳐 데이터의 통계적 성질을 고려하였기 때문이다.
채널을 통하여 디지털 신호를 원하는 목적지까지 전송할 때 전송된 신호는 여러가지 감쇄 요소와 위상 천이를 동반하게 된다. 특히 심볼간의 간섭은 디지털 통신 시스템의 성능을 저해시키는 가장 큰 요인으로 알려져 있으며, 이러한 현상들을 제거하기 위하여 수신측에 등화하고 채널의 특성을 보상하므로써 전송 신호를 복구할 수 있는 것이다.
도 1은 일반적인 채널 등화시스템의 모의 실험 시스템에 대한 전체 구성도로서, 등화기를 제작하기 위한 모의 실험 시스템은 크게 송신부(10)와, 채널부(11), 수신부(12), 등화부(13), 및 성능 분석부(14)로 구성된다.
송신부(10)는 전송하고자하는 원신호를 변조 및 송신기 필터로 정형화해서 전송하고 채널부(11)에서 송신된 데이터를 받아들여 가우시안 잡음을 첨가하고 다중 경로 필터를 통과시켜 송신 신호를 왜곡 시킨다. 수신부(12)는 채널부(11)를 거쳐 왜곡된 신호를 정합 필터로 필터링하여 복조하며, 등화부(13)에서는 채널을 거쳐 왜곡된 신호를 등화한다. 성능 분석부(14)는 송신 신호와 등화기 출력신호를 비교하여 입력 D/U비(desired-to-undesired signal ratio), 출력 D/U비, MSE(mean square error), 심볼 오율(symbol error rate) 등의 파라메터를 계산하여 출력한다.
상기와 같은 모의 실험 시스템을 통해 다중 경로 채널 환경에서의 송신 신호의 왜곡이 등화기를 통해 얼마나 제거되는지를 알아봄으로써, 등화기의 성능을 평가할 수 있는 것이다.
이와 같은 채널 등화시스템의 모의 실험 시스템에서 채널부(11)는 다중 경로에 의한 간섭 신호 발생부와 가우시안 잡음 발생부로 구성되는 것이 보통이며, 이렇게 실제 필드 조건에 근접 하도록 설계된 채널부의 대표적인 예로 HP 고스트 시뮬레이터가 있다.
그러나, 종래의 다중 경로 발생 시뮬레이터는 실제 필드 조건에 근접하기 위해서 아날로그 회로등이 삽입되어야 하는 등 그 구성이 복잡하고 그 가격 또한 상당한 고가여서 구현에 어려움이 있었다.
이에, 본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 다중 경로의 계수값을 미리 저장해두고, 외부조작을 통해 채널 조건 및 다중 경로 조건을 입력받아 해당하는 계수값을 이용하여 FIR필터의 탭 계수를 조절하므로써, 원신호를 다중 경로 필터링된 왜곡신호로 만들어내는 디지털 소자 및 그 회로로 구현된 다중 경로 발생 시뮬레이터를 제공하는 데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 다중 경로 계수값을 읽기 위한 어드레스, 다중 경로 계수값을 필터에 로드하기 위한 로드신호, 시스템을 재시동시키기 위한 내부리셋신호등을 발생하는 제어신호 발생부와; 다중 경로 채널의 조건이 프로그램되어 룩업테이블 형태로 저장된 다중경로 계수저장부; 채널 모드 조건을 알리는 모드선택신호에 따라 상기 다중경로 계수저장부의 출력 계수 혹은 기설정된 다른 채널 모드계수를 선택적으로 출력하는 계수 선택부; 상기 제어신호 발생부의 로드신호에 따라 상기 계수 선택부의 출력 계수값을 로드하여 입력된 신호를 FIR 필터링 처리하는 필터부를 포함하여 구성되는 것을 특징으로 한다.
도 1은 일반적인 채널 등화시스템의 모의 실험 시스템에 대한 전체 구성도,
도 2는 본 발명에 따른 다중 경로 발생 시뮬레이터에 대한 블록도,
도 3은 도 2의 제어신호 발생부내의 내부리셋신호를 발생하는 부분에 대한 세부 블록도,
도 4는 다중 경로 조건이 바뀌거나 채널 모드가 전환시 도 2의 제어신호 발생부의 출력신호들에 대한 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명 *
21 : 딥 스위치 22 : 제어신호 발생부
23 : 다중경로 계수 저장부 24 : 계수 선택부
25 : 필터부 25-1∼25-4 : FIR 필터
25-5, 25-6 : 가산기
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명하기로 한다.
도 2는 본 발명에 따른 다중 경로 발생 시뮬레이터에 대한 블록도로서, 다중 경로 발생 시뮬레이터는 딥 스위치(21)와, 제어신호 발생부(22), 다중경로 계수저장부(23), 계수 선택부(24), 필터부(25)로 구성되어 있다.
딥 스위치(21)는 외부의 조작에 의해 모드선택신호(MODE_SEL) 및 다중경로 계수를 읽기 위한 상위 어드레스를 발생한다. 딥 스위치는 전체 5비트를 출력하는 데, 상위 1비트는 채널 조건 을 선택하는 비트로서, 채널이 직접모드 인지 다중경로 모드인지를 알려주는 모드선택신호로(MODE_SEL) 사용되고, 하위 4비트는 상기 다중경로 계수저장부(23)의 상위 어드레스로 사용된다.
제어신호 발생부(22)는 상기 딥 스위치(21)의 출럭 5비트를 입력받아 다중경로 계수 저장부(23)의 하위 어드레스 8비트를 발생하고, 채널 모드 조건 혹은 다중 경로 조건이 바뀔 때마다 칩 내부 모든 회로를 재시동시키기 위한 내부리셋신호를 발생하며, 최초시동 및 채널 조건이 바뀔때마다 로드 신호(LOAD)를 발생하여 채널 모드 혹은 다중 경로의 탭계수값을 상기 필터부(25)로 로드하도록 제어한다.
다중경로 계수 저장부(23)는 다수개의 다중 경로 채널의 조건이 미리 프로그램되어 룩업테이블 형태로 저장된 롬으로 구성되며, 상기 딥 스위치(21)의 상위 어드레스 4비트와 상기 제어신호 발생부(22)의 하위 어드레스 8비트를 제공받아 다중 경로 채널의 초기 계수값 즉, 실계수(BWI) 및 허계수(BWQ)를 롬으로부터 읽어내서 상기 계수 선택부(24)로 제공한다.
계수 선택부(24)는 상기 딥 스위치(21)의 모드선택신호(MODE_SEL)에 따라 상기 다중경로 계수저장부(23)의 출력 계수 혹은 기설정된 직접모드 조건 계수를 선택적으로 출력한다(실계수 WI, 허계수 WQ). 여기서, 직접모드는 원신호가 직접 경로로 전달되는 채널 환경이다. 따라서, 계수 선택부(24)에서는 직접 모드일 경우에는 원신호가 아무 채널 경로가 포함되지 않고 그대로 통과되도록 하는 계수값을 선택하여 출력하며, 다중경로 모드일 경우는 상기 다중경로 계수 저장부(23)에서 출력된 계수값들을 선택하여 출력한다.
필터부(25)는 4개의 FIR 필터(25-1∼25-4) 및 2개의 가산기(25-5,25-6)로 구성되어 있으면서, 각 FIR 필터는 상기 계수 선택부(24)의 계수값(WI, WQ)을 로드하여 원신호인 입력실수신호(XI)와 입력허수신호(XQ)를 복소수 FIR 필터링 처리하여 필터링된 실수신호(OI)와 필터링된 허수신호(OQ)를 발생한다. 필터링 계산식은 OI = XIWI + XQWQ, OQ = XQWI-XIWQ 이며, 필터는 어떤 조건이 바뀌기 전까지는 한번 로드된 초기 계수값을 계속해서 사용한다.
도 3은 도 2의 제어신호 발생부(22)에서 내부리셋신호를 발생하는 부분에 대한 세부 블록도로서, 딥 스위치(21)에 의해 다중 경로 조건이 바뀌거나, 직접 모드 혹은 다중경로 모드의 선택 조건이 바뀔 때마다 내부리셋신호를 발생한다. 내부리셋신호는 딥 스위치(21)의 출력비트를 미분 디코딩(differential decoding)하여 자동적으로 발생시키도록 한다. 이것은 딥 스위치(21)의 현재출력과 이전출력을 비교하여 딥 스위치의 변화에 따라 모든 내부 회로를 재시동시켜 새로운 상황에서 동작시키기 위한 것이다.
도 3에서 내부리셋신호를 위한 미분 디코더는 딥 스위치(21)의 출력을 한클럭지연시켜 출력하는 D플립플롭(22-1)과, D플립플롭(22-1)에서 출력된 신호(OUT) 및 딥 스위치(21)의 현재출력(IN)을 비교하여 내부리셋신호를 발생하는 비교기(22-2)로 구성된다. 비교기(22-1)의 내부리셋신호값은 딥 스위치(21)의 이전출력(OUT)과 현재출력(IN)이 동일하지 않으면 '1'을, 동일하면 '0'을 출력한다. 즉, 채널 조건이 변할 때마다 즉, 딥 스위치(21)의 출력값이 변화될 때마다 '1'로 발생된 내부리셋신호에 의해 모든 시스템이 재시동되는 것이다.
상기와 같이 구성된 본 발명의 실시예의 작용 및 효과를 설명하면 다음과 같다.
본 실시예는 다중 경로 조건을 최대 16종류로 하고, FIR 필터탭 수를 256개로 하여 이에 따른 계수값을 미리 프로그램하여, 각 조건에 따른 계수값들을 롬에 룩업 테이블 형태로 저장하고, 각 다중경로마다 일정한 메모리를 할당하여 저장한다. 필터탭수가 256 탭이라면 필요한 모든 계수의 수는 실수 및 허수를 포함하여 모두 512개가 된다. 따라서, 룩업 테이블의 값을 롬으로부터 가져오려면 0∼255까지의 하위 어드레스 8비트가 필요하고, 경로의 경우의 수를 16으로 한다면 상위 어드레스 4비트를 덧붙여 읽어오면 된다.
본 실시예에서는 다중경로 채널환경으로 프로그램해서 얻은 다중 경로 계수값을 다중경로 계수 저장부(23)에 저장해두고 계수값을 리드하기 위한 하위 어드레스 8비트는 제어신호 발생부(22)로부터 제공받고, 상위 어드레스 4비트는 외부 딥 스위치(21)를 조절하여 제공받는다. 즉, 딥 스위치의 출력내용이 바뀔 때마다 16개의 다중경로중 어느하나가 선택되며, 도 3에서 보여준 내부리셋신호가 발생되어 새로운 환경하에서 전체 시스템이 재시동되는 것이다.
도 4는 도 2의 제어신호 발생부(22)의 제어신호들에 대한 타이밍도이다. 본 실시예는
(a)는 시스템 초기에 외부에서 제공되는 외부리셋신호이고, (b)는 다중경로 계수 저장부(23,도 2참조)에서 제 1 다중경로를 읽기위한 하위 어드레스 8비트로 그 값은 0∼255이며, (c)는 제 1 다중경로의 계수값을 FIR 필터로 로드시키기 위한 로드 신호이다. 제어신호 발생부(22, 도 2참조)는 시스템이 최초로 시동될 때 즉 외부리셋신호가 '하이'로 천이하면 하위 어드레스를 발생함과 동시에, 하위 어드레스가 유효할 동안 로드 신호를 '하이'로 발생하여 필터 계수를 로드 시킨다.
(d)는 내부리셋신호로서 딥 스위치의 출력비트를 미분 디코딩하여 발생하고, (e)는 다중경로 계수 저장부(23, 도 2참조)에서 제 2 다중경로를 읽기위한 하위 어드레스 8비트로 그 값은 0∼255이며, (f)는 제 2 다중경로의 계수값을 FIR 필터로 로드시키기 위한 로드 신호이다. 즉, 딥 스위치(21, 도 2참조)의 조작으로 다중 경로 조건이 바뀌거나 혹은 모드가 전환될 때마다 제어신호 발생부(22, 도 2참조)는 내부리셋신호를 '1'로 발생시켜 다른 모든 시스템을 재시동하고, 딥 스위치(21)에의해 설정된 제 2 다중경로 계수를 읽기위한 하위 어드레스를 발생함과 동시에, 하위 어드레스가 유효할 동안 로드신호(LOAD)를 '하이'로 발생하여 필터 계수를 로드 시킨다. 내부리셋신호는 '1'로 발생하여 다른 시스템을 재시동시킨다.
여기서, 상기 제 1 다중경로 혹은 제 2 다중경로는 16가지의 다중경로에 속하는 임의의 것으로서, 이 경로들에 대한 선택은 딥 스위치(21)의 출력 5비트 중 4비트를 사용하여 다중경로 계수저장부(23)의 상위 어드레스로서, 각 경로에 대한 계수값이 액세스된다.
한편 모드선택신호(MODE_SEL)를 이용하여 직접 모드와 다중경로모드를 선택하는 데 있어서, 계수 선택부(24, 도 2참조)를 통해 직접 모드 계수 및 다중경로 모드의 계수를 상기 필터부(25, 도 2참조)로 제공한다. 이때 다중경로 모드의 경우 미리 저장된 계수값을 리드하여 다중 경로 필터링하는 것은 상기에 설명한 바와 같다. 그리고, 직접 모드에서는 필터의 기준 탭에 1에 가장 가까운 값을 제공하여 원신호가 그대로 필터링 출력하도록 한다. 예를 들어 2의보수 시스템이고 계수값이 10비트라면 필터의 기준 탭의 실수 계수(WI)에 "0111111111"을 로드하고 나머지 모든 탭은 제로로 만들어 제공하므로써 원래 입력된 신호에 어떠한 경로 즉 채널 왜곡이 포함되지 않도록 해주는 것이다.
이를 위해서 계수 선택부(24)는 딥 스위치(21)의 모드선택신호(MODE_SEL)에 따라 직접 모드이면 기준탭의 실수 계수를'1'로, 나머지 탭계수는 '0'으로 출력하고, 다중 모드이면 상기 다중경로 계수저장부(23)의 계수값을 출력하여 상기 필터부(25)의 각 FIR 필터(25-1∼25-4)로 로드한다.
상기 계수 선택부(24)에서 출력된 계수값은 상기 제어신호 발생부(22)의 로드 제어신호(LOAD)에 따라 필터부의 각 FIR 필터로 로드되어, 원래 입력된 신호(XI,XQ)를 로드된 계수값(WI,WQ)으로 복소수 FIR 필터링하여 필터링된 신호(OI, OQ)를 출력한다. 즉, 제 1내지 제 4 FIR 필터(25-1∼25-4)의 탭수는 256개이고, 제 1,2 FIR 필터(25-1,25-2)는 실수 신호(XI)를 입력받고, 제 3,4 FIR 필터(25-3,25-4)는 허수 신호(WQ)를 입력받는다. 그리고, 제 1,3 FIR필터(25-1,25-3)는 실수 계수(WI)를 로드하고, 제 2,4 FIR 필터(25-2,25-4)는 허수 계수(WQ)를 로드하여 필터링 처리한다. 제 1 가산기(25-5)는 상기 제 1 FIR필터의 출력과 상기 제 4 FIR필터의 출력을 가산하여 필터링된 실수 신호(OI)를 출력하고, 제 2 가산기(25-6)는 상기 제 3 FIR 필터의 출력에서 상기 제 2 FIR필터의 출력을 감산하여 필터링된 허수 신호(OQ)를 출력한다. 이렇게 필터링된 계산식은 OI=XIWI+XQWQ, OQ=XQWI-XIWQ이다. 일단 로드된 계수값은 어떤 조건이 바뀌기 전까지 즉, 모드 전환이 이루어지거나 다중 경로의 조건이 바뀌지 않는 한 유지되면서 계속해서 사용된다.
본 발명의 동작을 간단히 요약하자면, 다양한 다중 경로에 대한 채널 조건을 미리 저장해두고, 외부 조작에 의해 다중 경로의 계수값을 발생시킨다. 또한, 직접 모드와 다중 경로 모드를 선택하도록 하여 직접 모드일 때는 원신호를 그대로 출력하도록 하고, 다중 경로 모드일 때는 해당 경로의 계수값을 로드하여 FIR 필터링 처리하여 원신호에 다중 경로 채널 왜곡이 포함된 신호를 출력토록 하는 것이다.
본 발명의 다중경로 발생 시뮬레이터는 간단한 디지털 소자로 구현되어 설계가 용이함은 물론, 외부의 딥 스위치를 사용하여 시스템의 응용 범위를 넓힐 수 있으며, 다중 경로의 조건을 좀더 많이 설정하고자 한다면, 다중경로 계수저장부의 롬 크기 및 딥 스위치를 늘림으로써 2의 누승으로 손쉽게 확장할 수 있다.
본 명세서에서는 본 발명을 특정한 실시예들과 관련하여서만 설명하였으나, 당업자들은 청구항 및 실시예의 기술사상의 한도내에서 다양하게 실시할 수 있다.
이상에서 살펴본 바와 같이 본 발명은 디지털 시스템의 다중 경로 조건을 모의 테스트할 때 필요한 다중 경로 발생 시뮬레이터를 간단한 디지털 소자를 이용하여 제작하므로써 구현하기에 용이하고, 가격도 저렴한 효과가 있다.

Claims (5)

  1. 다중 경로 채널 환경하에서 발생된 채널 왜곡을 제거하는 채널 등화 시스템 성능을 모의 실험하기 위하여 실험적으로 다중 채널 조건을 만들어주는 다중 경로 발생 시뮬레이터에 있어서,
    다중 경로 계수값을 읽기 위한 어드레스, 다중 경로 계수값을 필터에 로드하기 위한 로드신호(LOAD), 시스템을 재시동시키기 위한 내부리셋신호등을 발생하는 제어신호 발생부(22)와;
    다중 경로 채널의 조건이 프로그램되어 룩업테이블 형태로 저장된 다중경로 계수 저장부(23);
    채널 모드 조건을 알리는 모드선택신호(MODE_SEL)에 따라 상기 다중경로 계수저장부(23)의 출력 계수 혹은 기설정된 다른 채널 조건 계수를 선택적으로 출력하는 계수 선택부(24);
    상기 제어신호 발생부(22)의 로드 신호(LOAD)에 따라 상기 계수 선택부(24)의 출력 계수값을 로드하여 입력된 신호를 FIR 필터링 처리하는 필터부(25)를 포함하여 구성되는 것을 특징으로 하는 다중 경로 발생 시뮬레이터.
  2. 제 1 항에 있어서, 상기 다중경로 계수저장부(23)에서는 다수개의 다중 경로 채널이 대한 계수값들이(실수계수 BWI, 허수계수 BWQ) 일정 메모리를 할당받아 저장되어 있으면서, 각 다중 경로를 액세스 하기 위해 외부에서 딥 스위치(21)를 이용하여 조작한 비트를 상위 어드레스로 사용하고, 상위 어드레스에 의해 선택된 다중 경로의 각 계수값들을 액세스 하기 위해 상기 제어신호 발생부(22)에서 발생된 계수값을 위한 어드레스를 하위 어드레스로 발생하는 것을 특징으로 하는 다중 경로 발생 시뮬레이터.
  3. 제 1 항에 있어서, 상기 제어신호 발생부(22)에서는 상기 딥 스위치(21)로부터 제공되는 다중경로 및 채널모드에 대한 정보비트를 미분 디코딩하여 내부리셋신호를 생성하는 것으로서, 상기 미분 디코더는 딥 스위치(21)의 출력을 소정 클럭 지연시키는 D플립플롭(22-1)과, 상기 D플립플롭(22-1)의 출력과 상기 딥 스위치(21)의 출력을 비교하여 두 값이 동일한지 아닌지를 검출하여 내부리셋신호를 발생하는 비교기(22-2)로 구성되는 것을 특징으로 하는 다중 경로 발생 시뮬레이터.
  4. 제 1 항에 있어서, 상기 채널 모드 조건을 알리는 모드선택신호(MODE_SEL)는 외부의 딥 스위치(21)의 조작으로 발생되어서,
    상기 계수 선택부(24)에서는 모드선택신호(MODE_SEL)가 다중 경로 모드일 경우 상기 다중경로 계수저장부(23)에서 출력된 계수값을 선택하여 상기 필터부(25)로 제공하며;
    상기 계수 선택부(24)에서는 모드선택신호(MODE_SEL)가 직접 모드일 경우 필터의 기준탭값을 "1"로 하고 그외 나머지 탭값은 "0"으로 하여 상기 필터부(25)로 제공하는 것을 특징으로 하는 다중 경로 발생 시뮬레이터.
  5. 제 1 항에서 있어서, 상기 필터부(25)는 어떤 경로 조건 혹은 채널 모드가 바뀌기 전까지는 한번 로드된 초기 계수값을 계속해서 사용하는 다수개의 FIR 필터(25-1∼25-4) 및 다수개의 가산기(25-5,25-6)로 구성되어 있으며;
    각 FIR 필터는 상기 계수 선택부(24)에서 출력된 계수값(실수계수 WI, 허수계수 WQ)을 상기 로드 신호(LOAD)에따라 로드하여 원신호인 입력실수신호(XI)와 입력허수신호(XQ)를 복소수 FIR 필터링 처리하여 필터링된 실수 신호(OI)와 필터링된 허수 신호(OQ)를 발생하는 것을 특징으로 하는 다중경로 발생 시뮬레이터.
KR1019970064405A 1997-11-29 1997-11-29 다중경로발생시뮬레이터 KR100281383B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970064405A KR100281383B1 (ko) 1997-11-29 1997-11-29 다중경로발생시뮬레이터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970064405A KR100281383B1 (ko) 1997-11-29 1997-11-29 다중경로발생시뮬레이터

Publications (2)

Publication Number Publication Date
KR19990043404A KR19990043404A (ko) 1999-06-15
KR100281383B1 true KR100281383B1 (ko) 2001-02-01

Family

ID=66095287

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970064405A KR100281383B1 (ko) 1997-11-29 1997-11-29 다중경로발생시뮬레이터

Country Status (1)

Country Link
KR (1) KR100281383B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100515771B1 (ko) * 2002-07-30 2005-09-23 전남대학교산학협력단 광대역 코드분할 다중접속 시스템의 다중경로 채널 시뮬레이팅 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950016350A (ko) * 1993-11-18 1995-06-17 이헌조 에이치디 티브이의(hdtv)의 채널등화기

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950016350A (ko) * 1993-11-18 1995-06-17 이헌조 에이치디 티브이의(hdtv)의 채널등화기

Also Published As

Publication number Publication date
KR19990043404A (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
AU652154B2 (en) Receiver comprising at least two receive branches
JP3357956B2 (ja) 判定帰還形等化器
JP4503442B2 (ja) 判定フィードフォーワード等化器システム及び方法
US20160134442A1 (en) Decision Feedback Equalizer
KR100283379B1 (ko) 병렬 다단 간섭 제거 장치
US6731704B1 (en) Apparatus and bit-shift method for eliminating interference of cross polarization
KR960028572A (ko) 수렴특성을 개선시킨 등화기
US7574467B2 (en) Adaptive equalizer and method for the same
KR20050058372A (ko) 가상 병렬 등화기를 갖는 통신 수신기
MXPA01003389A (es) Calculador de cnal con numero variable de derivacion.
EP3997795B1 (en) Adaptive hopping equalizer
KR101075117B1 (ko) 통신 시스템에서의 채널 필터를 선택하는 방법 및 장치
KR100281383B1 (ko) 다중경로발생시뮬레이터
KR100309098B1 (ko) 기준신호를갖는변복조방식디지털통신시스템수신장치에서의신호처리방법및장치와동일채널간섭신호제거를위한방법및장치
KR100382434B1 (ko) 디지털신호처리네트워크를구비하는장치
US5898731A (en) Auto-coefficient renewal digital channel equalizer
JPH0831815B2 (ja) 適応等化装置
US5751769A (en) Programmable digital linear and nonlinear transversal equalizer
KR100186532B1 (ko) 에이치디티브이용 고속 채널 등화기
JP3075219B2 (ja) 自動等化器
KR100241769B1 (ko) 고선명 텔레비젼의 채널 등화기 탭 계수 갱신방법
KR0134482B1 (ko) 인터리브된 계수 갱신을 이용한 적응등화기
JP2592390B2 (ja) 適応自動等化方式
NZ779952B2 (en) Adaptive hopping equalizer
SU907822A1 (ru) Устройство адаптивной коррекции

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111101

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20121101

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee