KR100277410B1 - 피디피 텔레비전에 있어서 독취어드레스 발생기 - Google Patents

피디피 텔레비전에 있어서 독취어드레스 발생기 Download PDF

Info

Publication number
KR100277410B1
KR100277410B1 KR1019980025731A KR19980025731A KR100277410B1 KR 100277410 B1 KR100277410 B1 KR 100277410B1 KR 1019980025731 A KR1019980025731 A KR 1019980025731A KR 19980025731 A KR19980025731 A KR 19980025731A KR 100277410 B1 KR100277410 B1 KR 100277410B1
Authority
KR
South Korea
Prior art keywords
image data
read
read address
counter
subframe
Prior art date
Application number
KR1019980025731A
Other languages
English (en)
Other versions
KR20000004299A (ko
Inventor
박준석
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019980025731A priority Critical patent/KR100277410B1/ko
Priority to PCT/KR1999/000009 priority patent/WO2000000960A1/en
Publication of KR20000004299A publication Critical patent/KR20000004299A/ko
Application granted granted Critical
Publication of KR100277410B1 publication Critical patent/KR100277410B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 8비트로 샘플링되어 웨이트별로 스태틱 램에 저장된 영상데이터를 서브프레임별로 독취하기 위하여 독취어드레스를 생성하는 독취어드레스 발생기에 관한 것이다.
비월주사방식으로 입력되는 NTSC 비디오신호는 디지털 처리되고, 비월/순차 변환부를 통해 순차주사방식의 영상데이터로 변환되며, 스태틱 램을 이용한 프레임 메모리에 웨이트별로 나뉘어 저장된다. 이와 같이 웨이트별로 저장된 영상데이터를 상기 프레임 메모리로부터 독취하려면 독취어드레스를 생성하여 프레임 메모리로 제공하여야 한다.
즉, 본 발명에서는 서브프레임 카운터와 디코더를 이용하여 상위의 독취어드레스를 생성하고, 다수의 카운터들을 이용하여 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 생성한 후, 합산기를 이용하여 상기 상위의 독취어드레스와 하위의 독취어드레스를 합하여 최종 독취어드레스를 생성한다.

Description

피디피 텔레비전에 있어서 독취어드레스 발생기 ( A read address generator for generating read address for reading non-interaced video data memorized a static RAM in a plasma display panel television )
본 발명은 플라즈마 디스플레이 텔레비전(PDP-TV)에 관한 것으로서, 8비트로 샘플링된 영상데이터가 웨이트별로 저장된 스태틱 램으로부터 영상데이터를 서브프레임별로 독취하기 위하여 독취어드레스를 생성하는 독취어드레스 발생기에 관한 것이다.
텔레비전의 화상표시방법으로서, 현행 사용되고 있는 음극선관(CRT)은 전자총이 한 화소씩 순차적으로 주사하는 방식을 채용하며 계조는 아날로그 방식에 의해 구동되는 간단한 구동회로로서 이루어진다. 이러한 CRT는 구동속도가 수십 나노초(ns)로 매우 빠른 편이나 고화질 텔레비전과 같이 화소수가 수백만개로 늘어날 경우 수백만 화소의 구동을 한 화소씩 주사하는 방식으로 구현하기가 매우 어렵다.
한편, 최근 들어 차세대 평판 디스플레이기로 주목받기 시작하는 플라즈마 디스플레이(Plasma Display Panel: 이하 'PDP'라 함)는 기체방전에 의하여 형성되는 플라즈마로부터 발생되는 광을 이용하여 영상을 표현하는 장치로서, 직시형 TV제작이 가능하고, 기존의 TV에 비하여 얇고 가벼워서 벽걸이 디스플레이에 가장 가까운 소자이다. 즉, 플라즈마란 기체상태에 있는 물질이 전압과 같은 외부의 힘을 받아 에너지를 얻어 이온화된 상태를 말하고, 플라즈마 디스플레이는 기체방전현상 중에서 Glow 방전영역을 이용하여 문자, 그래픽 혹은 영상을 표시하는 소자를 말한다.
상기한 PDP는 대형화에 매우 적합한 기본특성을 가지는데, 첫째 PDP는 두 장의 판유리를 수백 ㎛ 이하의 간격으로 접합하여 가스를 충진시킨 구조를 가진다. 따라서, 두께가 음극선관(CRT)의 10분의 1정도로 얇으며, 무게가 CRT의 약 6분의 1정도로의 경량화가 가능하다.
둘째, PDP는 기체방전의 우수한 비선형성(Strong Nonlinearity) 특성을 이용한 행구동(Marix Driving)방식을 이용하여 패널을 구동하는데, 여기서 비선형성이란, 기체방전현상이 기체의 이온화과정을 통한 전리에 의한 것이므로 이러한 이온화 반응이 충분히 일어날 수 있는 방전전압 이상의 전압이 인가될 때만 방전이 일어나며, 그 이하의 전압에 대해서는 방전이 일어나지 않는 기체방전의 하나의 특성을 말한다. 따라서, 단순히 매트릭스 형태의 전극 배열과 방전에 적당한 가스선택에 의해 다수의 화소를 보조장치 없이 선택적으로 구동할 수 있으므로 대면적 패널 구동이 매우 용이하다.
셋째는, 기억기능을 지니고 있는 것인데, 방전 기억기능으로 불릴 수 있는 이 기능으로 인해 방전된 셀과 방전되지 않은 셀이 다른 방전전압에서 동작하게 된다. 따라서, 표시하고자 하는 셀을 선 방전에 의해 선택하게 되면 후 방전은 선 방전에 의해 결정된다. 특히 AC PDP에서는 발생된 전하가 유전체의 표면에 축적, 저장되는 특성이 있어 매우 긴 시간의 방전기억이 가능하기 때문에 동영상 구동이 매우 용이하게 된다.
넷째, 광시야각이 넓다. PDP는 자기발광형 표시소자이며, 격벽으로의 반사가 시야각을 더욱 넓혀주기 때문에 160도 이상의 넓은 시야각을 가지는 패널을 제작할 수 있다. 다섯째, PDP는 가스방전에 의해 형성되는 플라즈마가 패널 표시특성에 영향을 미치게 되므로 외부의 온도가 영하 100℃에서 영상 100℃까지 변하더라도 패널의 동작특성이 변하지 않으며 자계에 의한 왜곡특성이 PDP에는 전혀 나타나지 않는다.
상기와 같은 특성을 가지는 PDP는 기체방전에서 발생되는 자외선이 형광막을 여기하여 화상을 구현하는 능동 발광형 소자이다. 즉, PDP는 각 화소에 대응하여 광원으로서 기체방전에 의한 자외선 발광을 이용하므로 구동회로는 표시화상을 구현하기 위해서 단순히 각 화소에 대하여 기체방전을 형성하거나 소거하는 작용을 한다. 상기한 구동회로는, 영상을 구성하는 각 화소에 대한 영상신호 및 신호제어부와, 각 화소에서 발생하는 자외선을 형성 또는 소거시켜 줄 수 있는 고속의 고압 스위칭 제어부로 구성된다. 이러한 PDP의 구동회로의 구동순서는 선택동작, 유지동작, 소거동작의 3가지로 분류할 수 있으며, 이하에서 상기 3가지의 동작을 간략히 설명하면 다음과 같다.
상기한 선택동작은, 초기방전형성을 위해서 필요한 구동동작이다. PDP에서 일반적으로 사용되는 He+Xe, Ne+Xe의 페닝혼합기체의 경우 240V∼280V의 전위를 인가해준다. AC PDP인 경우, 제3전극을 도입하여 면 방전 형태에서의 유지전극과 유전체에 의한 기생 커패시터에 의해 야기되는 고전류를 감소시키며, 선택동작과 유지동작을 분리시키는 구동방식을 채용한다.
유지동작은, 기체방전의 기억기능 특성을 이용하여 선택펄스보다 낮은 전압의 유지펄스에 의해 방전이 유지되는 구동동작이다. AC PDP의 경우에는 벽전하(wall charge)에 의한 기억기능 효과를 이용하고, DC PDP의 경우에는 자기하전 입자공급(self priming) 효과를 이용한다. 이와 같이 기억기능을 이용하여 선택동작과 유지동작을 분리할 수 있는 기억형 구동방식의 경우, 고화질 표시소자를 구현하기 위한 고계조표시의 경우에 PDP가 대형의 표시소자에 대해서도 휘도의 저하없이 동작할 수 있는 구동방식을 제공한다. AC PDP의 경우, 벽전하를 중화시키는 주기에서 낮은 전압으로 방전을 형성시켜 벽전하가 충분히 형성되지 않게 하거나, 짧은 펄스폭을 갖는 소거펄스로 인하여 벽전하가 정상상태에 도달하지 못하도록 하여 벽전하를 제거한다.
AC PDP의 경우 고유의 메모리 기능을 갖게 되는데, 이는 기체방전에서 형성되는 전자와 이온 등의 하전입자들이 전극을 덮고 있는 유전체에 벽전하를 형성하게 되기 때문이다. 즉, 방전이 없는 경우에는 유전체에 벽전하가 존재하지 않으며 방전이 형성되는 경우에는 유전체에 벽전하가 쌓이게 된다. 벽전하가 존재하게 되면 외부전극에 인가되는 전위와 벽전하에 의한 전위가 합쳐지므로 낮은 전압에서 방전이 형성된다. 따라서, 벽전하의 도움없이 방전을 일으키는 동작(addressing)과 벽전하의 도움에 의해 낮은 전위에서 방전을 일으키는 동작(sustain)을 분리할 수 있다.
상기한 구동방식으로 PDP에 영상화상을 표시하기 위하여 디지털화된 영상데이터는 PDP 계조 처리하기에 적절한 형태로 데이터가 재배열된 후 메모리부에 저장된다. 비디오신호가 메모리에 저장되는 방법은 메모리의 종류에 따라 달라지는데, 메모리의 종류로는 다이내믹 램(DRAM), 스태틱 램(SRAM) 및 동기식 다이내믹 램(Synchronous DRAM) 등이 있으며, 각 메모리의 종류에 따라 비디오신호를 램에 기록, 독취하는 방법이 필요하다. 또한, 영상데이터를 메모리에 기록하기 위한 기록어드레스 발생기와, 상기 메모리로부터 영상데이터를 독취하기 위한 독취어드레스 발생기는 다르게 설계될 필요성이 있는 바, 이에 관한 자세한 내용은 후술하기로 한다.
따라서, 본 발명은 상기와 같은 필요성을 충족시키기 위하여 안출된 것으로서, 피디피 텔레비전에 있어서 프레임 메모리로 스태틱 램을 이용하는 경우에 비월(interaced)방식으로 입력되는 NTSC 비디오신호를 순차(non-interaced)방식으로 변환하여 스태틱 램에 웨이트별로 기록한 경우, 상기 스태틱 램으로부터 서브-프레임별로 영상데이터를 독취하기 위하여 필요한 독취어드레스를 생성하기 위한 독취어드레스 발생기를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 피디피 텔레비전에 있어서 독취어드레스 발생기는, 순차방식의 비디오신호를 샘플링하여 PISO부를 통해 웨이트별로 재배열하고, 재배열된 영상데이터를 프레임 메모리의 각 웨이트구역(MSB구역, …, LSB구역)으로 기록한 후, 상기 프레임 메모리로부터 독취한 한 서브프레임의 영상데이터를 데이터 인터페이스부를 통해 PDP 패널에 디스플레이하는 피디피 텔레비전에 있어서, 각 서브프레임 사이의 서브프레임 구분펄스를 입력받아 카운팅신호를 출력하는 서브프레임 카운터; 상기 서브프레임 카운터에서 출력되는 서브프레임 카운팅신호를 입력으로 하여 프레임 메모리의 각 웨이트구역을 표시하는 상위의 독취어드레스를 출력하는 디코더; 수평동기신호와 기본클럭을 입력으로 하여 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 리드클럭을 발생하는 제1카운터; 상기 리드클럭을 입력으로 하여 한 웨이트구역에서 한 프레임분의 영상데이터를 독취하기 위하여, 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 출력하는 제2카운터; 및 상기 디코더에서 출력되는 상위의 독취어드레스와 제2카운터에서 출력되는 하위의 독취어드레스를 합산하여 독취어드레스를 생성하여 상기 프레임 메모리로 출력하는 합산기로 구성된 것을 특징으로 한다.
또한, 본 발명의 피디피 텔레비전에 있어서 독취어드레스 발생기는, 순차방식의 비디오신호를 샘플링하여 PISO부를 통해 웨이트별로 재배열하고, 재배열된 영상데이터를 프레임 메모리의 각 웨이트구역(MSB구역, …, LSB구역)으로 기록한 후, 상기 프레임 메모리로부터 독취한 한 서브프레임의 영상데이터를 데이터 인터페이스부를 통해 PDP 패널에 디스플레이하는 피디피 텔레비전에 있어서, 각 서브프레임 사이의 서브프레임 구분펄스를 입력받아 서브프레임 카운팅신호를 출력하는 서브프레임 카운터; 상기 서브프레임 카운터에서 출력되는 서브프레임 카운팅신호를 입력으로 하여 프레임 메모리의 각 웨이트구역을 표시하는 상위의 독취어드레스를 출력하는 디코더; 수평동기신호와 기본클럭 및 와이드모드 선택신호를 입력으로 하여, 와이드 화면크기 모드인 경우에는 와이드모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 제1리드클럭을 발생하고, 일반 화면크기 모드인 경우에는 일반모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 제2리드클럭을 발생하는 리드클럭 발생부; 상기 리드클럭 발생부에서 출력되는 제1리드클럭 또는 제2리드클럭을 입력으로 하여, 한 웨이트구역에서 한 프레임분의 영상데이터를 독취하기 위하여 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 출력하는 카운터; 및 상기 디코더에서 출력되는 상위의 독취어드레스와 카운터에서 출력되는 하위의 독취어드레스를 합산하여 독취어드레스를 생성하여 상기 프레임 메모리로 출력하는 합산기로 구성된 것을 특징으로 한다.
도 1은 일반적인 전체 AC형 PDP-TV 시스템의 구성을 도시한 블록도,
도 2는 도 1에서 메모리부의 구성을 도시한 블록도,
도 3은 샘플링된 영상데이터를 8비트의 PISO단에 의해 소팅된 상태의 데이터 포맷을 나타낸 상태도,
도 4는 8비트 데이터가 저장된 스태틱 램의 내부 메모리맵,
도 5는 본 발명에 사용되는 클럭들의 타이밍도,
도 6은 본 발명에 따른 피디피 텔레비전에 있어서, 853×480 모드에 전용으로 사용되는 독취어드레스 발생기의 구성을 도시한 블록도,
도 7은 본 발명에 따른 피디피 텔레비전에 있어서, 853×480 모드 또는 640×480 모드에 모두 사용되는 독취어드레스 발생기의 구성을 도시한 블록도이다.
* 도면의 주요부분에 대한 부호의 설명 *
112: 안테나 114: AV부
116: ADC부 117: 비월/순차 변환부
118: 메모리부 120: 데이터 인터페이스부
122: 타이밍 콘트롤러부 124: AC-DC 변환부
126: 고압 구동회로부 128: 스캔/유지 구동IC
130,132: 어드레스 구동IC 134: PDP 패널
210: 데이터 재배열부 211: 제1PISO부
212: 제2PISO부 213: D플립플럽 및 멀티플렉서
214: 제1 3상태버퍼 215: 제2 3상태버퍼
220: 어드레스 생성부 221: 기록어드레스 발생기
222: 독취어드레스 발생기 223: 어드레스 선택기
230: 제1프레임 메모리 240: 제2프레임 메모리
250: 데이터 선택기 600,700: 서브프레임 카운터
602,702: 디코더 604,704: 107 카운터
606,708: 51360 카운터 608,710: 합산기
706: 80 카운터
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세하게 설명하면 다음과 같다.
도 1은 본 발명에 따른 전체 AC형 PDP-TV 시스템을 도시하고 있는 바, AV부(114)는 안테나(112)를 통해 NTSC 복합영상신호를 입력받아 아날로그 R,G,B와 수평 및 수직동기신호(Synchronize signal)를 분리하고, 밝기신호(Y,Brightness signal)의 평균값에 해당하는 APL(average picture level)을 구해 ADC부(116)로 제공한다. NTSC 복합영상신호는 비월주사(Interlaced scanning) 방식으로 1프레임(frame)이 Odd/Even의 2필드(field)로 구성된다.
ADC부(116)는 아날로그 R,G,B신호를 입력으로 받아 디지털 데이터로 변환하여 비월/순차 변환부(117)를 통해 비월주사 방식의 비디오신호를 순차주사(non-interaced scanning) 방식의 비디오신호로 변환한 후 메모리부(118)로 출력한다. 이때 디지털 데이터는 PDP-TV 시스템의 밝기 개선을 위해 변환된 형태의 영상데이터이다. 상기한 ADC부(116)는 크게 증폭부, 클럭생성부, 샘플링 영역 설정부 및 데이터 맵핑부로 나뉘어진다.
메모리부(118)는 PDP의 계조 처리를 위해서 1필드의 영상 데이터를 복수개의 서브필드로 재구성한 다음, 최상위 비트(MSB:most significant bit)로부터 최하위 비트(LSB:least significant bit)까지 재배열하는 바, 상기한 메모리부(118)는 도 2에 도시된 바와 같이 데이터 재배열부(210)와, 어드레스 생성부(220), 제어클럭 발생부(미도시), 제1,2프레임 메모리(230,240) 및 데이터 선택기(250)로 구성된다.
도 2를 참조하면, 데이터 재배열부(210)는 2개의 PISO(Parallel Input Serial Output)부(211,212), D플립플럽 및 멀티플렉서(213), 그리고 2개의 3상태버퍼(214,215)로 구성되며, ADC부(116)에서 병렬(MSB∼LSB)로 제공되는 영상데이터가 2개의 프레임 메모리(230,240)의 한 어드레스에 동일한 가중치(웨이트)를 갖는 비트들로 저장되도록 재배열된다.
즉, 제1PISO부(211)와 제2PISO부(212)는 로드 동작과 쉬프트 동작을 교번으로 반복하여 샘플링된 영상데이터가 웨이트별로 분류되도록 하는데, 제1PISO부(211)가 샘플링된 8개의 영상데이터를 로드하는 동안, 제2PISO부(212)는 이전에 로드하였던 8개의 영상데이터를 최상위 비트(MSB)부터 최하위 비트(LSB)까지 순차적으로 쉬프트하면서 출력한다. 또한, 상기한 제1PISO부(211)가 로드한 영상데이터를 웨이트별로 쉬프트하면서 출력하는 동안, 제2PISO부(212)는 다시 샘플링된 8개의 영상데이터를 로드한다.
D플립플럽 및 멀티플렉서(213)는 제1PISO부(211)와 제2PISO부(212) 중 쉬프트모드에서 출력되는 동일한 가중치의 데이터를 선택하여 2개의 3상태버퍼(214,215)로 공급한다. 2개의 3상태버퍼(214,215)는 D플립플럽 및 멀티플렉서(213)로부터 제공되는 재배열된 영상데이터를 기록모드로 동작하고 있는 프레임 메모리(230,240)로 연결한다.
일반적으로 16:의 애스팩트비를 가지는 PDP TV의 경우, 한 프레임의 영상데이터를 저장할 수 있는 프레임 메모리(230,240)의 용량은 수학식 1과 같이 구할 수 있다.
853 × 3(R,G,B) × 480 × 8bit ≅ 10Mbit
즉, 10Mbit 용량의 프레임 메모리(230,240) 2개를 이용하여 이들이 프레임 단위로 기록동작과 독취동작을 교번으로 수행하도록 한다.
도 2의 어드레스 생성부(220)는 기록어드레스 발생기(221)와 독취어드레스 발생기(222)로 구분되는데, 하나의 프레임 메모리(230,240)에 저장되는 데이터들의 어드레스를 생성하여 프레임 메모리(230,240)로 제공한다. PDP 계조를 처리하기 위하여 한 프레임을 구성하는 모든 영상데이터들의 웨이트별로 서브필드로 나누고, 독취할 때에는 각 프레임에 해당하는 영상데이터를 차례로 독취하여 데이터 인터페이스로 제공하여야 하므로, 기록어드레스 발생기(221)와 독취어드레스 발생기(222)는 상호 아주 다르게 된다. 어드레스 선택기(223)는 제1프레임 메모리(230)와 제2프레임 메모리(240)의 각 동작모드 즉, 기록모드 또는 독취모드에 따라 해당 어드레스를 상기 제1,제2프레임 메모리(230,240)로 제공해준다.
데이터 선택기(250)는 제1,제2프레임 메모리(230,240) 중 독취모드로 동작하는 프레임 메모리에서 출력되는 영상데이터를 선택하여 데이터 인터페이스부(120)로 제공한다.
도 1의 데이터 인터페이스부(120)는 메모리부(118)로부터 공급되는 R,G,B데이터를 임시 저장하였다가 어드레스 구동IC(130,132)에서 요구하는 데이터 형태로 맞추어 제공한다. 즉, 메모리부(118)에서 출력되는 R,G,B데이터는 PDP 패널(134)의 RGB화소 배치에 맞게 재배열되어 어드레스 구동IC(130,132)로 공급되어야 하는 바, 데이터 인터페이스부(120)는 2 라인분량(640line×3(R,G,B)×2=3840bits)의 데이터를 임시 저장하는 공간이 필요한데, 한 라인분량의 데이터를 입력하는 동안에 다른 한 라인분량의 데이터를 출력하는 동작을 교번하여 수행한다.
고압 구동회로부(126)는 타이밍 콘트롤러부(122)에서 출력되는 각종 논리레벨의 제어펄스에 따라, AC-DC 변환부(124)에서 공급되는 DC 고압을 조합하여 스캔/유지 구동IC(128)에서 필요로 하는 제어펄스를 생성하여 PDP 패널(134)을 구동할 수 있도록 한다. 또한, 데이터 인터페이스부(120)로부터 어드레스 구동IC(130,132)로 제공되는 데이터 스트림도 적당한 고압레벨로 상승되어 패널에 선택적 기록이 가능하도록 한다.
도 3에는 샘플링된 데이터를 8비트의 PISO부로 소팅(sorting)한 데이터의 포맷을 나타낸다. 즉, D0의 데이터는 1∼8회째 샘플링된 8비트 영상데이터의 MSB, D1은 1∼8회째 샘플링된 8비트 영상데이터의 M-1, D2는 1∼8회째 샘플링된 8비트 영상데이터의 M-2, …, D7은 1∼8회째 샘플링된 8비트 영상데이터의 LSB를 나타내며, D8은 9∼16회째 샘플링된 8비트 영상데이터의 MSB, …, D15는 9∼16회째 샘플링된 8비트 영상데이터의 LSB를 나타낸다.
한편, PDP 시스템은 1프레임의 영상데이터를 웨이트별로 디스플레이하기 때문에 다음과 같은 프레임 메모리의 양이 필요하다.
즉, 640×480모드일 경우, 한 채널(즉, R채널, G채널 B채널 중 한 채널)당 640×480×8bit=2,457,600bits의 메모리가 필요하며, 8비트 처리일 때 라인당 640÷8=80회의 어드레싱이 필요하다. 와이드모드 853×480모드일 경우, 한 채널당 853×480×8bit=3,275,520bits의 메모리가 필요하며, 8비트 처리일 때 라인당 853÷8≒107회의 어드레싱이 필요하다.
도 4에는 제1,제2PISO부(211,212)로부터 웨이트별로 소팅된 8비트 영상데이터를 저장하는 메모리맵이 도시되어 있는 바, 순차방식으로 변환된 영상데이터를 저장하기 위하여 스태틱 램은 각각의 웨이트별 구간으로 나뉘어진다. 즉, 00001 H번지를 시작번지로 하여 MSB구역이 시작되고, 10001 H번지를 시작번지로 하여 M-1구역이 시작되며, …, 60001 H번지를 시작번지로 하여 M-6구역이 시작되고, 70001 H번지를 시작번지로 하여 LSB구역이 시작된다.
여기서, MSB구역에는 샘플링된 영상데이터의 MSB 웨이트들이 8비트씩 저장되고, M-1구역에는 샘플링된 영상데이터의 M-1 웨이트들이 8비트씩 저장되며, M-2구역에는 샘플링된 영상데이터의 M-2 웨이트들이 8비트씩 저장되고, …, M-6구역에는 샘플링된 영상데이터의 M-6 웨이트들이 8비트씩 저장되며, 마지막으로 LSB구역에는 샘플링된 영상데이터의 LSB 웨이트들이 8비트씩 저장된다. 853×480 모드의 경우, 107회의 어드레싱이 필요하며, 한 프레임의 영상데이터를 모두 저장하거나 독취하는데 필요한 클럭들의 타이밍도가 도 5에 도시되어 있다.
도 5의 (a)는 수직동기신호가 도시되어 있는데, 한 수직동기신호의 한 주기동안에 한 프레임의 영상데이터가 어드레싱된 후 PDP 패널에 유지방전된다. 도 5의 (b)는 각 서브프레임 사이에 개재되는 서브프레임 구분신호를 도시하고 있는데, 이 서브프레임은 한 프레임을 웨이트별로 나누었을 때 한 웨이트분의 영상데이터를 말한다.
그러나, 서브프레임의 순서와 웨이트의 순서가 일치하지 않는 바, 여기에 제1서브프레임은 MSB 웨이트, 제2서브프레임은 M-2 웨이트, 제3서브프레임은 M-4 웨이트, 제4서브프레임은 M-6 웨이트, 제5서브프레임은 LSB 웨이트, 제6서브프레임은 M-5 웨이트, 제7서브프레임은 M-3 웨이트, 제8서브프레임은 M-1 웨이트이고, 각 서브프레임 순서대로 디스플레이된다고 가정하자.
즉, 한 프레임의 영상데이터를 PDP 패널에 디스플레이하려면, 한 프레임은 8개의 서브프레임으로 나뉘어지고 서브프레임 사이에는 도 5의 (b)에 도시된 바와 같이 서브프레임 구분펄스가 삽입되어 서브프레임 사이를 구분한다.
또한, 한 서브프레임은 와이드 화면크기 모드의 경우, 480개의 수직라인으로 이루어지며, 각 수직라인 사이에는 도 5의 (c)에 도시된 바와 같이 라인 구분펄스가 삽입되어 각 수직라인을 구분한다. 한 수직라인 구간동안, 도 5의 (d)에 도시된 바와 같이 853×480 모드의 경우 107회의 어드레싱이 필요하며, 640×480 모드의 경우 80회의 어드레싱이 필요하다.
즉, 상기와 같이 도 5에서 살펴본 바와 같이 한 프레임을 구성하는 8개의 서브프레임 사이에는 서브프레임 구분펄스가 삽입되는데, 이 서브프레임 구분펄스를 카운팅하면 각 서브프레임의 시작번지를 알 수 있고, 어드레싱을 위한 리드클럭을 모두 카운팅하면 해당하는 서브프레임 내의 영상데이터가 위치한 정확한 어드레스를 알 수 있게 된다.
도 6에는 상기와 같은 펄스들을 이용하여 구성한 본 발명에 따른 독취어드레스 발생기의 제1실시예가 도시되어 있는 바, 이는 각 서브프레임 사이의 서브프레임 구분펄스를 입력받아 카운팅신호를 출력하는 서브프레임 카운터(600)와; 상기 서브프레임 카운터(600)에서 출력되는 서브프레임 카운팅신호를 입력으로 하여 프레임 메모리의 각 웨이트구역을 표시하는 상위의 독취어드레스를 출력하는 디코더(602)와; 수평동기신호(Line정보), 수직동기신호(VSYNC)와 기본클럭(CLK)을 입력으로 하여 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 리드클럭(r_clk)을 발생하는 107 카운터(604)와; 상기 리드클럭(r_clk)을 입력으로 하여 한 웨이트구역에서 한 프레임분의 영상데이터를 독취하기 위하여, 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 출력하는 51360 카운터(606)와; 상기 디코더(602)에서 출력되는 상위의 독취어드레스와 51360 카운터(606)에서 출력되는 하위의 독취어드레스를 합산하여 독취어드레스를 생성하여 상기 프레임 메모리로 출력하는 합산기(608)로 구성된다. 상기와 같은 구성으로 853×480 와이드모드 디스플레이 전용의 PDP 시스템에 사용되는 독취어드레스를 생성할 수 있다.
상기와 같이 구성된 본 발명의 작용 및 효과는 다음과 같다.
서브프레임 카운터(600)는 서브프레임 구분펄스(SFsignal)를 카운팅하고 수직동기신호(VSYNC)에 의해 리셋된다. 즉, 상기 서브프레임 카운터(600)는 3비트의 서브프레임 카운팅신호를 출력하는 바, 수직동기신호(VSYNC)에 의해 리셋되면 000부터 시작하여 111까지 변환되는 BCD신호가 서브프레임 카운팅신호로 출력된다.
디코더(602)는 서브프레임 카운터(600)에서 출력되는 서브프레임 카운팅신호를 입력받아 그 서브프레임에 대응하는 웨이트구역의 시작번지를 출력하는 바, 이를 표 1에 표시한다. 즉, 디코더(602)로부터는 독취어드레스 중 웨이트구역을 표시하는 상위의 독취어드레스만이 출력된다.
입력 출력
0 00000 H
1 20000 H
10 40000 H
11 60000 H
100 70000 H
101 50000 H
110 30000 H
111 10000 H
한편, 라인 구분펄스(수평동기신호, Line정보), 클럭신호(CLK) 및 수직동기신호(VSYNC)를 입력받는 107 카운터(604)는 라인 구분펄스(Line정보)가 입력되면 클럭신호를 카운팅하여 한 수직라인당 107개의 리드클럭(r_clk)을 출력한다. 한편, 51360 카운터(606)는 480 라인분의 리드클럭을 카운팅하는데, 한 프레임당 0001 H ∼ C8A0 H(이를 십진수로 환산하면 51360이 된다.)번지의 하위의 독취어드레스를 출력한다. 합산기(608)는 상기 디코더(602)에서 출력되는 상위의 독취어드레스와 51360 카운터(606)에서 출력되는 하위의 독취어드레스를 합하여 19비트의 독취어드레스를 출력한다.
예를 들면, 서브프레임 카운터(600)의 출력신호가 011이면 디코더(602)는 60000 H번지 신호를 출력하고, 51360 카운터(606)는 리드클럭(r_clk)을 카운팅하여 0001 H에서 C8A0 H번지의 어드레스를 출력한다. 합산기(608)는 상기 60000 H와 0001 H 내지 C8A0 H번지를 합하는데, 최종적으로 60001 H 내지 6C8A0 H번지의 독취어드레스가 출력된다. 따라서, 프레임 메모리의 M-6구역 내에 기록되었던 M-6 웨이트들이 순차적으로 독취되어 PDP 패널에 디스플레이된다.
도 7에는 본 발명의 제2실시예로서, 853×480 와이드모드 또는 640×480 일반모드의 디스플레이가 가능한 PDP 패널에 사용할 수 있는 독취어드레스 발생기가 도시되어 있는 바, 이는 각 서브프레임 사이의 서브프레임 구분펄스를 입력받아 카운팅신호를 출력하는 서브프레임 카운터(700)와; 상기 서브프레임 카운터(700)에서 출력되는 서브프레임 카운팅신호를 입력으로 하여 프레임 메모리의 각 웨이트구역을 표시하는 상위의 독취어드레스를 출력하는 디코더(702)와; 수평동기신호(Line정보)와 기본클럭(CLK) 및 와이드 화면모드 선택신호를 입력으로 하여, 와이드모드인 경우에는 와이드모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 107 리드클럭을 발생하고, 일반 화면크기 모드인 경우에는 일반모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 80 리드클럭을 발생하는 리드클럭 발생부와; 상기 리드클럭 발생부에서 출력되는 107 리드클럭 또는 80 리드클럭을 입력으로 하여, 한 웨이트구역에서 한 프레임분의 영상데이터를 독취하기 위하여 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 출력하는 51360 카운터(708)와; 상기 디코더(702)에서 출력되는 상위의 독취어드레스와 51360 카운터(708)에서 출력되는 하위의 독취어드레스를 합산하여 독취어드레스를 생성하여 상기 프레임 메모리로 출력하는 합산기(710)로 구성된다.
상기한 리드클럭 발생부는 수평동기신호(Line정보)와 기본클럭(CLK)을 입력으로 하여, 와이드모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 107 리드클럭을 발생하는 107 카운터(704)와; 와이드모드 선택신호와 상기 107 리드클럭을 입력으로 하여, 와이드 화면크기 모드인 경우에는 상기 107 카운터(704)에서 출력되는 107 리드클럭을 바로 출력하고, 일반 화면크기 모드인 경우에는 일반모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 80 리드클럭을 발생하는 제2카운터(706)로 구성된다.
상기와 같이 구성된 본 발명의 작용 및 효과는 다음과 같다.
서브프레임 카운터(700) 및 디코더(702)는 도 6의 서브프레임 카운터(600) 및 디코더(602)와 그 작용 및 효과가 동일한 바, 여기서는 전술한 내용을 참조하고, 자세한 내용에 대한 언급은 생략하기로 한다.
도 7의 107 카운터(704)는 라인 구분펄스(수평동기신호, Line정보), 클럭신호(CLK) 및 수직동기신호(VSYNC)를 입력받는데, 라인 구분펄스(Line정보)가 입력되면 클럭신호(CLK)를 카운팅하여 한 수직라인당 107 리드클럭(CLK107)을 출력한다. 상기 107 리드클럭(CLK107)과 와이드 화면모드 선택신호가 80 카운터(706)로 입력되는 바, 일반모드가 선택되면 상기 80 카운터(706)가 액티브된다.
즉, 일반모드가 선택되면 80 카운터(706)는 일반모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하는데 필요한 80 리드클럭을 생성하여 51360 카운터(708)로 출력하고, 와이드모드가 선택되면 상기 80 카운터(706)는 상기 107 카운터(704)에서 출력되는 107 리드클럭(CLK107)을 51360 카운터(708)로 출력한다.
한편, 상기 51360 카운터(708)로는 수직동기신호(VSYNC)와 80 카운터(706)에서 출력되는 리드클럭(r_clk)이 입력되는데, 이는 상기 수직동기신호(VSYNC)에 의해 리셋되면서 480 라인분의 리드클럭(r_clk)을 카운팅한다. 즉, PDP 시스템이 일반모드로서 640×480 모드인 경우에, 51360 카운터(708)는 38400(80×480)까지 카운팅하는 바, 상기 51360 카운터(708)로부터 0001 H ∼ 9600 H(이를 십진수로 환산하면 38400이 된다.)번지의 하위의 독취어드레스가 출력된다. 또한, PDP 시스템이 와이드모드로서 853×480 모드인 경우에는, 51360 카운터(708)는 51360(107×480)까지 카운트하고, 이로부터 0001 H ∼ C8A0 H(이를 십진수로 환산하면 51360이 된다.)번지의 하위의 독취어드레스가 출력된다.
합산기(710)는 상기 디코더(702)에서 출력되는 상위의 독취어드레스와 51360 카운터(708)에서 출력되는 하위의 독취어드레스를 합하여 19비트의 독취어드레스를 출력한다.
상기 도 6 및 도 7에서와 같이 생성된 독취어드레스는 스태틱 램으로 이루어진 프레임 메모리로 제공되어 상기 프레임 메모리에 기록되었던 영상데이터를 서브프레임별로 독취할 수 있도록 한다.
이상과 같이 본 발명은, 웨이트별로 저장된 스태틱 램으로부터 서브프레임 별로 영상데이터를 독취하기 위하여, 독취어드레스를 간단한 회로를 이용하여 생성할 수 있기 때문에 회로의 신뢰성이 향상됨과 아울러 비용을 절감할 수 있는 효과가 있다.

Claims (3)

  1. 순차방식의 비디오신호를 샘플링하여 PISO부를 통해 웨이트별로 재배열하고, 재배열된 영상데이터를 프레임 메모리의 각 웨이트구역(MSB구역, …, LSB구역)으로 기록한 후, 상기 프레임 메모리로부터 독취한 한 서브프레임의 영상데이터를 데이터 인터페이스부를 통해 PDP 패널에 디스플레이하는 피디피 텔레비전에 있어서,
    각 서브프레임 사이의 서브프레임 구분펄스를 입력받아 카운팅신호를 출력하는 서브프레임 카운터;
    상기 서브프레임 카운터에서 출력되는 서브프레임 카운팅신호를 입력으로 하여 프레임 메모리의 각 웨이트구역을 표시하는 상위의 독취어드레스를 출력하는 디코더;
    수평동기신호와 기본클럭을 입력으로 하여 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 리드클럭을 발생하는 제1카운터;
    상기 리드클럭을 입력으로 하여 한 웨이트구역에서 한 프레임분의 영상데이터를 독취하기 위하여, 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 출력하는 제2카운터;
    상기 디코더에서 출력되는 상위의 독취어드레스와 제2카운터에서 출력되는 하위의 독취어드레스를 합산하여 독취어드레스를 생성하여 상기 프레임 메모리로 출력하는 합산기로 구성된 것을 특징으로 하는 피디피 텔레비전에 있어서 독취어드레스 발생기.
  2. 순차방식의 비디오신호를 샘플링하여 PISO부를 통해 웨이트별로 재배열하고, 재배열된 영상데이터를 프레임 메모리의 각 웨이트구역(MSB구역, …, LSB구역)으로 기록한 후, 상기 프레임 메모리로부터 독취한 한 서브프레임의 영상데이터를 데이터 인터페이스부를 통해 PDP 패널에 디스플레이하는 피디피 텔레비전에 있어서,
    각 서브프레임 사이의 서브프레임 구분펄스를 입력받아 카운팅신호를 출력하는 서브프레임 카운터;
    상기 서브프레임 카운터에서 출력되는 서브프레임 카운팅신호를 입력으로 하여 프레임 메모리의 각 웨이트구역을 표시하는 상위의 독취어드레스를 출력하는 디코더;
    수평동기신호와 기본클럭 및 와이드모드 선택신호를 입력으로 하여, 와이드 화면크기 모드인 경우에는 와이드모두 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 제1리드클럭을 발생하고, 일반 화면크기 모드인 경우에는 일반모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 제2리드클럭을 발생하는 리드클럭 발생부;
    상기 리드클럭 발생부에서 출력되는 제1리드클럭 또는 제2리드클럭을 입력으로 하여, 한 웨이트구역에서 한 프레임분의 영상데이터를 독취하기 위하여 독취할 영상데이터가 위치한 웨이트구역 내의 어드레스를 정확하게 지정하기 위한 하위의 독취어드레스를 출력하는 카운터;
    상기 디코더에서 출력되는 상위의 독취어드레스와 카운터에서 출력되는 하위의 독취어드레스를 합산하여 독취어드레스를 생성하여 상기 프레임 메모리로 출력하는 합산기로 구성된 것을 특징으로 하는 피디피 텔레비전에 있어서 독취어드레스 발생기.
  3. 제 2 항에 있어서,
    상기 리드클럭 발생부는 수평동기신호와 기본클럭을 입력으로 하여, 와이드모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 제1리드클럭을 발생하는 제1카운터; 및
    와이드모드 선택신호와 상기 제1리드클럭을 입력으로 하여, 와이드 화면크기 모드인 경우에는 상기 제1카운터에서 출력되는 제1리드클럭을 바로 출력하고, 일반 화면크기 모드인 경우에는 일반모드 구동시 한 웨이트구역에서 한 라인분의 영상데이터를 독취하기 위한 제2리드클럭을 발생하는 제2카운터로 구성된 것을 특징으로 하는 피디피 텔레비전에 있어서 독취어드레스 발생기.
KR1019980025731A 1998-06-30 1998-06-30 피디피 텔레비전에 있어서 독취어드레스 발생기 KR100277410B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019980025731A KR100277410B1 (ko) 1998-06-30 1998-06-30 피디피 텔레비전에 있어서 독취어드레스 발생기
PCT/KR1999/000009 WO2000000960A1 (en) 1998-06-30 1999-01-04 Method of processing video data in pdp type tv receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980025731A KR100277410B1 (ko) 1998-06-30 1998-06-30 피디피 텔레비전에 있어서 독취어드레스 발생기

Publications (2)

Publication Number Publication Date
KR20000004299A KR20000004299A (ko) 2000-01-25
KR100277410B1 true KR100277410B1 (ko) 2001-01-15

Family

ID=19542116

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980025731A KR100277410B1 (ko) 1998-06-30 1998-06-30 피디피 텔레비전에 있어서 독취어드레스 발생기

Country Status (1)

Country Link
KR (1) KR100277410B1 (ko)

Also Published As

Publication number Publication date
KR20000004299A (ko) 2000-01-25

Similar Documents

Publication Publication Date Title
EP0890941A1 (en) Method for displaying gradation with plasma display panel
US20020097003A1 (en) Method of driving plasma display device and plasma display device
JPH11234692A (ja) 平板ディスプレイ装置及びデータインターフェーシング方法
KR100929749B1 (ko) 영상 표시 장치, 영상 표시 장치용의 드라이버 및 영상표시 방법
US7053872B2 (en) Display panel driving method
US6400342B2 (en) Method of driving a plasma display panel before erase addressing
US20040239694A1 (en) Image display and its drive method
KR100277410B1 (ko) 피디피 텔레비전에 있어서 독취어드레스 발생기
KR20000004317A (ko) 피디피 텔레비전에 있어서 비월방식의 영상데이터를 다이내믹램에 기록, 독취하는 방법
KR20040018496A (ko) 플라즈마 디스플레이 패널 표시장치와 그 구동방법
KR100251148B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100269641B1 (ko) 피디피 텔레비전의 데이터 인터레이스 방법
KR20000004319A (ko) 피디피 텔레비전에 있어서 순차방식의 영상데이터를 다이내믹램에 기록, 독취하는 방법
KR20000010089A (ko) 피디피 텔레비전에 있어서 비월방식의 영상데이터를 스태틱 램에 기록, 독취하는 방법
KR20000004318A (ko) 피디피 텔레비전에 있어서 순차방식의 영상데이터를 동기식 다이내믹 램에 기록, 독취하는 방법
KR100254629B1 (ko) 플라즈마 디스플레이 패널의 데이터 로드클럭 발생장치
KR20000010087A (ko) 피디피 텔레비전에 있어서 순차방식의 영상데이터를 동기식 다이내믹 램에 기록, 독취하는 방법
KR20000010086A (ko) 피디피 텔레비전에 있어서 순차방식의 영상데이터를 동기식 다이내믹 램에 기록, 독취하는 방법
KR100213275B1 (ko) 피디피 디스플레이 장치의 수평라인 스캔방법
JPH10187095A (ja) プラズマディスプレイパネルの駆動方法及び表示装置
KR20000010088A (ko) 피디피 텔레비전에 있어서 배경색 선택회로
KR100277408B1 (ko) 플라즈마 디스플레이 패널 텔레비전에 있어서 전화면 기입단계에서의 전력 회수회로
JP4977963B2 (ja) プラズマディスプレイパネルの駆動方法
KR100217278B1 (ko) Pdp-tv의 데이터 로드클럭 발생장치.
KR100254628B1 (ko) 플라즈마 디스플레이 패널의 데이터 처리 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081001

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee