KR100260901B1 - 비동기식전송모드 계층처리장치 - Google Patents

비동기식전송모드 계층처리장치 Download PDF

Info

Publication number
KR100260901B1
KR100260901B1 KR1019980002974A KR19980002974A KR100260901B1 KR 100260901 B1 KR100260901 B1 KR 100260901B1 KR 1019980002974 A KR1019980002974 A KR 1019980002974A KR 19980002974 A KR19980002974 A KR 19980002974A KR 100260901 B1 KR100260901 B1 KR 100260901B1
Authority
KR
South Korea
Prior art keywords
information
atm
transmitted
register
cell
Prior art date
Application number
KR1019980002974A
Other languages
English (en)
Other versions
KR19990069009A (ko
Inventor
백대환
Original Assignee
김덕중
사단법인고등기술연구원연구조합
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김덕중, 사단법인고등기술연구원연구조합 filed Critical 김덕중
Priority to KR1019980002974A priority Critical patent/KR100260901B1/ko
Publication of KR19990069009A publication Critical patent/KR19990069009A/ko
Application granted granted Critical
Publication of KR100260901B1 publication Critical patent/KR100260901B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]
    • H04L2012/5627Fault tolerance and recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 비동기식 전송모드-서비스 데이터 유니트(ATM-SDU)를 형성시,셀구성정보를 바로 삽입하여 전송할 수 있도록 구현된 비동기식 전송모드 계층처리장치를 제공하기 위한 것으로, 본 장치는, 해당 채널의 헤더정보를 저장하는 제 1 레지스터, 해당 채널의 CRC나머지 정보를 저장하는 제 2 레지스터, 해당 채널의 길이정보를 저장하는 제 3 레지스터, 제 3 레지스터로부터 전송되는 현재 전송할 셀의 길이정보를 이용하여 전송될 셀의 형태를 결정하는 셀형태 결정부, 셀형재 결정부로부터 전송되는 현재 셀의 길이정보를 기반으로 카운트를 하는 카운터, 인가되는 패킷데이타, 제 3 레지스터로부터 전송되는 총길이정보 및 패드정보로 삽입될 '0'을 선택적으로 전송하는 제 1 전송부, 제 2 레지스터로부터 전송되는 CRC나머지 정보가 로드되고 제 1 전송부로부터 출력되는 데이터에 대한 CRC를 계산하는 CRC계산부, 제 1 레지스터로부터 전송되는 헤더, 제 1 전송부로부터 출력되는 데이터 및 CRC계산부로부터부터 출력되는 CRC를 선택적으로 전송하는 제 2 전송부, 호스트로부터 전송되는 Rcell비트, AAL계층처리에 의해 제공되는 스타트비트, 셀형태 결정부, 카운터 및 물리계층으로부터 전송되는 Txclav를 참조하여 ATM-SDU전송처리를 하는 상태머신을 포함하도록 구성된다. 따라서 비동기식 전송모드 계층처리장치의 하드웨어를 간소화시키고, 실시간적으로 ATM-SDU를 전송할 수 있다.

Description

비동기식전송모드 계층처리장치
본 발명은 다중채널을 지원하는 비동기식 전송모드(Asynchronous Transfer Mode, 이하 ATM이라 약함)통신에 있어서 ATM계층처리장치에 관한 것으로, 특히 효율적인 하드웨어 구조로 전송되는 CPCS-PDU(Common Part Convergence Sublayer-Protocol Data Unit)를 실시간적으로 각 채널별 ATM-SDU(Service Data Unit, 이하 SDU라고 약함)로 생성하는 ATM계층처리장치에 관한 것이다.
다중채널을 지원하는 기존의 ATM 통신처리를 위한 ATM계층처리장치는 각 채널별로 구비되어 있는 ATM데이타 입력회로부로부터 전송되는 헤더정보를 일일이 분석하여 전송순위(또는 셀우선순위)를 정하고, 이 순위에 따라 ATM데이타 입력회로부들로부터 전송되는 셀들에 대한 사용자 데이터, 패드(PAD), 길이정보, CRC까지 계산하여 해당되는 ATM-SDU형태를 구성하고, 구성된 ATM-SDU에 해당 헤더를 부가하여 물리계층으로 전송하는 구조로 이루어진다.
그러나 상술한 바와 같이 기존의 ATM계층처리장치는 셀우선순위를 결정하기 위하여 다수개의 ATM데이타 입력회로로부터 전송되는 헤더정보를 일일이 분석하도록 구성되어 하드웨어가 복잡할 뿐아니라 물리계층으로 전송되기 전에 형성된 ATM-SDU에 해당 헤더를 부가하도록 구성되어 있어 셀전송시간을 지연시키는 요인이 된다. 이는 형성된 ATM-SDU에 해당되는 헤더를 다시 서치하여 부가하여야 하기 때문이다.
본 발명은 상술한 문제들을 개선하기 위하여 안출한 것으로서, AAL계층처리되어 전송되는 다수 채널의 패킷데이타와 해당되는 부가정보를 필요에 따라 효율적으로 삽입하여 실시간적으로 ATM-SDU를 생성할 수 있는 ATM계층처리장치를 제공하는 데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 ATM계층처리장치는, 각 채널별 패킷데이타에 대한 헤더정보, 순환여유검사(CRC) 나머지 정보 및 길이정보들을 로컬메모리에 저장하고, 비동기식 전송모드로 호스트로부터 읽은 패킷데이타를 물리계층으로 전송하는 시스템에 구비되는 ATM계층처리장치에 있어서, 로컬메모리로부터 독출한 해당 채널의 헤더정보를 저장하는 제 1 레지스터; 로컬메모리로부터 독출한 해당 채널의 순환여유검사(CRC) 나머지 정보를 저장하는 제 2 레지스터; 로컬메모리로부터 독출한 해당 채널의 총길이, 현재 셀의 길이 및 마지막 셀여부를 나타내는 M비트정보를 저장하는 제 3 레지스터; 제 3 레지스터로부터 전송되는 현재 셀의 길이정보를 이용하여 전송될 비동기식 전송모드-서비스 데이터 유니트(ATM-SDU)의 셀형태를 결정하는 셀형태 결정부; 셀형태 결정부로부터 전송되는 현재 셀의 길이정보를 기반으로 패이로드(Payload)가 전송될 구간을 카운트하는 카운터; ATM적응계층처리되어 전송되는 패킷데이타, 제 3 레지스터로부터 전송되는 해당 채널의 총길이정보 및 패드(PAD)정보를 선택적으로 전송하는 CPCS-PDU 전송부; 제 2 레지스터로부터 전송되는 해당 채널의 순환여유검사 나머지정보를 기반으로 CPCS-PDU 전송부로부터 전송되는 데이터에 대한 순환여유검사를 계산하는 순환여유검사 계산부; 제 1 레지스터로부터 전송되는 헤더, CPCS-PDU 전송부로부터 전송되는 데이터 및 상기 순환여유검사 계산부로부터 전송되는 정보를 선택적으로 전송하여 해당되는 비동기식 전송모드-서비스 데이터 유니트를 출력하는 ATM-SDU 전송부; 제 3 레지스터로부터 전송되는 M비트와, 셀형태 결정부로부터 전송되는 셀형태결정정보, 카운터의 카운트결과값 및 물계층과의 동기를 고려하여 CPCS-PDU 전송부 및 ATM-SDU 전송부의 선택동작을 제어하고, 순환여유검사의 동작을 제어하는 상태머신; 상태머신으로 부터 출력되는 제어신호를 디코딩하고, 선택동작 제어신호에 대한 디코딩결과를 CPCS-PDU 전송부와 ATM-PDU 전송부중 대응되는 전송부로 제공하는 디코더를 포함하는 것을 특징으로 한다.
도 1은 본 발명에 따른 ATM계층처리장치의 블록도이고,
도 2는 도 1에 도시된 장치의 동작 흐름도이고,
도 3은 기존의 AAL-5계층처리시 이용되는 5가지 종류의 셀포맷 예시도이다.
<도면의 주요부분에 대한 부호의 설명>
101:헤더 레지스터 102:CRC 나머지 레지스터
103:길이 레지스터 110:셀형태 결정부
120:카운터 130:상태 머신
140:디코더 150:CPCS-PDU 전송부
160:CRC 계산부 170:ATM-SDU 전송부
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세하게 설명하기로 한다.
도 1은 본 발명에 따른 ATM계층처리장치의 블록도로서, 미도시된 로컬메모리로부터 독출한 해당 채널의 헤더정보를 저장하는 헤더 레지스터(Header Register)(101), 미도시된 로컬메모리로부터 독출한 해당 채널의 순환여유검사(Cyclic Redundancy Check, 이하 CRC라고 약함) 나머지 정보를 저장하는 CRC 나머지 레지스터(102), 미도시된 로컬메모리로부터 독출한 해당 채널의 패킷데이타의 총길이 및 현재 셀의 길이정보와 현재 전송할 셀이 해당 채널의 마지막 셀에 해당되는 지를 알리는 M비트를 저장하는 길이 레지스터(103), 길이 레지스터(103)로부터 전송되는 현재 셀의 길이정보를 분석하여 현재 전송될 셀의 형태를 결정하는 셀형태 결정부(110), 셀형태 결정부(110)로부터 전송되는 현재 셀의 길이정보를 기반으로 전송될 셀의 패이로드(Payload)구간을 카운트하는 카운터(120), 미도시된 호스트로부터 전송되는 Rcell비트와 길이레지스터(103)로부터 전송되는 M비트 정보 및 셀형태 결정부(110)로부터 전송되는 결정된 셀형태 정보, 카운터(120)로부터 전송되는 카운트 결과값 및 미도시된 물리계층으로부터 전송되는 Txclav를 참조하여 현재 인가되는 패킷데이타에 해당되는 ATM-SDU을 형성하기 위한 제어신호를 출력하는 상태머신(130), PAD(PADing)구간에 실리는 '0'과 길이 레지스터(103)로부터 전송되는 해당 채널의 총길이정보 및 패킷데이타를 선택적으로 전송하기 위한 CPCS-PDU전송부(150), CRC 나머지 레지스터(102)로부터 전송되는 이전의 CRC 나머지값에 CPCS-PUD전송부(150)로부터 전송되는 데이터에 대한 CRC계산결과가 이어지도록 CRC를 계산하는 CRC계산부(160), 헤더 레지스터(101)로부터 전송되는 헤더, CPCS-PDU전송부(150)로부터 출력되는 데이타 및 CRC계산부(160)로부터 출력되는 CRC를 선택적으로 전송하여 현재 인가되는 패킷데이타에 해당되는 53바이트의 ATM-SDU(ATM셀이라고도 함)를 미도시된 물리계층으로 전송하기 위한 ATM-SDU 전송부(170), 및 상태머신(130)으로부터 출력되는 제어신호를 디코딩하여 CPCS-PDU 전송부(150) 및 ATM-SDU 전송부(170)의 동작을 제어하는 신호를 제공하는 디코더(140)로 구성된다.
이와 같이 구성된 ATM계층처리장치는 도 2의 흐름도와 같이 순서로 동작된다. 도 2를 참조하여 도 1에 도시된 ATM계층처리장치의 동작을 설명하면 다음과 같다.
우선, 도 1에 도시된 ATM계층처리장치는 제 201 단계에서 초기화된 후, 구동할 수 있는 시기를 기다린다. 구동할 수 있는 시기는 호스트에 저장된 패킷데이타가 ATM셀을 형성하여 전송하기에 적합한 조건이 형성된 시점을 의미하는데, 이 시점에 대한 정보는 ATM적응계층(AAL)처리시 미도시된 프로세스 관리부(Process Management)에서 검출하여 도 1의 상태머신(130)으로 제공한다. 상태머신(130)은 구동시기가 되면, 제 202 단계에서 제 203 단계로 진행되어 미도시된 호스트로부터 전송되는 Rcell비트를 분석한다. Rcell비트는 현재 전송되는 패킷데이타에 대한 셀구성정보 삽입여부를 알리는 정보이다.
분석한 결과, Rcell비트가 1인 경우에는 현재 전송할 패킷데이타에 대해 별도의 셀구성정보를 삽입하지 않아도 되는 경우이므로 상태머신(130)은 제 203 단계에서 제 204 단계로 진행되어 인가되는 53바이트의 패킷데이타가 바로 전송될 수 있도록 제어하는 신호를 디코더(140)로 전송한다.
디코더(140)는 상태머신(130)으로부터 전송되는 제어신호를 디코딩하여 CPCS-PDU 전송부(150)와 ATM-SDU 전송부(170)의 동작을 제어한다. 즉, CPCS-PDU 전송부(150)는 53바이트의 패킷데이타만 선택하여 전송하도록 제어되고, ATM-SDU 전송부(170)는 CPCS-PDU 전송부(150)로부터 전송되는 데이터만 선택하여 전송하도록 제어된다. 이에 따라 도 1에 도시된 ATM계층처리장치는 인가되는 패킷데이타를 바로 물리계층으로 전송하게 된다. 이 때, 상태머신(130)은 물리계층으로부터 전송되는 Txclav신호의 논리상태가 '하이'인 경우에 이와 같은 제어를 한다. Txclav는 물리계층과 ATM계층처리장치가 유토피아 인터페이스방식으로 연계되는 경우에 사용되는 명령으로, 물리계층에서 새로운 ATM-SDU를 받을 수 있는 상태인 지를 알리는 정보로 이용된다. 본 실시예에서 상태머신(130)은 Txclav가 '하이'상태로 제공되는 경우에 물리계층이 새로운 ATM-SDU를 받아 들일 수 있는 상태임을 인식하게 된다.
한편, 제 203 단계에서 분석한 결과, Rcell비트가 '0'으로 인식되면, 상태머신(130)은 현재 전송되는 패킷데이타에 대한 셀구성정보가 삽입되어야 하는 것으로 인식하고, 인가되는 패킷데이타에 대한 ATM-SDU형성을 제어하게 된다.
즉, Rcell비트가 '0'인 경우에는 ATM 계층처리장치의 동작은 제 203 단계에서 제 205 단계로 진행되어 로컬메모리(미도시됨)에 저장되어 있는 해당 채널의 헤더정보를 읽어 헤더 레지스터(101)에 저장시킨다. 그리고 제 206 단계로 진행되어 해당 채널의 CRC 나머지 정보 역시 로컬메모리(미도시됨)로부터 읽어 CRC 나머지 레지스터(102)에 저장시킨다. CRC 나머지 정보는 해당 채널에 대한 ATM-SDU형성시 지금까지 계산되었던 CRC계산결과값이다.
그 다음 제 207 단계로 진행되어 로컬메모리(미도시됨)에 저장되어 있는 해당 채널의 총길이, 현재 전송할 셀의 길이정보 및 현재 전송할 셀이 마지막 셀에 해당되는 지를 나타내는 M비트정보를 읽어 길이 레지스터(103)에 저장시킨다. 그 다음 ATM계층처리장치는 CRC 나머지 레지스터(102)에 저장되어 있는 CRC 나머지 정보가 CRC계산부(160)에 로드되도록 제어한다.
그리고 제 209 단계로 진행되어 상태머신(130)을 통해 미도시된 물리계층으로부터 전송되는 Txclav의 논리상태를 분석한다. 분석한 결과, Txclav가 로우논리(0)상태이면 물리계층에서 생성된 ATM-SDU를 받아 들일 준비가 되지 않은 것이므로 상태머신(130)은 CRC나머지 정보를 CRC계산부(160)에 로드시킨상태에서 더 이상 ATM계층처리제어를 진행하지 않는다.
그러나 분석한 결과, Txclav가 하이논리(1)상태이면 물리계층에서 생성된 ATM-SDU를 받아 들일 준비가 된 것이므로 상태머신(130)은 제 210 단계로 진행되어 해당되는 헤더정보가 물리계층으로 전송되도록 제어신호를 디코더(140)로 전송한다. 이에 따라 디코더(140)는 ATM-SDU 전송부(170)를 제어하여 헤더 레지스터(101)로부터 전송되는 헤더 정보가 선택되어 미도시된 물리계층으로 전송되도록 한다.
그리고 셀형태 결정부(110)로부터 인가된 셀형태(Cellcase) 결정정보를 분석하여 현재 전송될 셀형태를 파악한다. 셀형태 결정부(110)는 길이 레지스터(103)로부터 전송되는 현재 셀의 길이정보를 이용하여 해당 셀형태를 결정한다. 이 때 결정될 수 있는 셀형태는 도 3에 도시된 바와 같이 5가지 경우로 예를 든다. 셀형태가 결정되면, 셀형태 결정부(110)는 상태머신(130)으로 결정된 셀형태 결정정보를 전송함과 동시에 길이 레지스터(110)로부터 전송되었던 현재 셀의 길이정보를 카운터(120)에 로드시킨다. 카운터(120)는 셀형태 결정부(110)로부터 전송된 길이정보가 로드되면, 로드된 길이정보를 기반으로 다운카운트를 수행하고, 카운팅결과는 상태머신(130)으로 제공한다.
한편, 상태머신(130)의 셀형태 결정정보를 분석한 결과, 현재 전송할 셀형태가 AAL-5에서 이용되는 5개의 셀구조중 4번째 셀인 경우에 제 211 단계를 통해 제 212 단계로 진행되어 헤더정보에 이어 패드정보가 전송되도록 제어한다. 이 때, 카운터(120)는 로드되는 값이 '0'이므로 동작되지 않는다. 디코더(140)는 상태머신(130)으로부터 패드정보 전송을 중단하는 제어신호가 인가되기 전까지 CPCS-PDU 전송부(150)가 '0'을 선택하여 전송하도록 제어하고, ATM-SDU 전송부(170)는 CPCS-PDU 전송부(150)로부터 출력되는 패드정보를 선택하여 미도시된 물리계층으로 전송하도록 제어한다. 이 때, CPCS-PDU 전송부(150)로부터 출력되는 패드정보는 CRC계산부(160)로도 전송되어 CRC계산이 이루어지도록 한다.
상태머신(130)은 이와 같은 패드정보 전송시 삽입될 패드정보 구간을 관리한다. 즉, 현재 전송되는 셀형태가 40바이트구간동안 패드정보가 삽입되는 경우이므로 상태머신(130)은 40바이트부터 다운카운트를하여 카운트값(PADcnt)이 '0'이 되면, 상술한 패드정보 전송을 중단하는 제어신호를 디코더(140)로 출력함과 동시에 제 214 단계로 진행되어 해당되는 총길이정보가 전송될 수 있도록 제어하는 신호를 출력한다. 이에 따라 디코더(140)는 길이 레지스터(103)로부터 출력되는 총길이정보가 CPCS-PDU전송부(150)와 ATM-SDU전송부(170)를 통해 미도시된 물리계층으로 전송되도록 CPCS-PDU전송부(150) 및 ATM-SDU전송부(170)의 동작을 제어한다.
그리고 제 215 단계로 진행되어 바로 해당되는 CRC정보가 전송되도록 ATM-SDU 전송부(170)의 동작을 제어한다. 즉, CRC계산부(160)에서 계산된 CRC정보가 ATM-SDU 전송부(170)를 통해 물리계층으로 전송되도록 제어한다. 이 때 전송되는 CRC정보에 의해 로컬메모리(미도시됨)에 저장된 해당 채널의 CRC 나머지 정보는 갱신된다. 이와 같은 전송제어로 53바이트에 해당되는 하나의 ATM-SDU가 물리계층으로 전송되게 된다.
한편, 상태머신(130)의 분석결과, 현재 결정된 셀형태가 4번째 형태가 아닌 경우에는 적어도 1바이트 이상의 사용자 정보구간이 존재하는 셀을 구성하여야 하므로, 제 211 단계에서 제 216 단계로 진행되어 인가되는 패킷데이타를 전송할 패이로드(Payload)구간 처리를 한다. 즉, 상태머신(130)은 셀형태 결정부(110)로부터 결정된 셀형태 정보가 인가된 후, 4번째 형태가 아닌 경우에는 카운터(120)의 카운트값을 감시하면서 인가되는 패킷데이타가 헤더에 이어 전송되도록 제어하는 신호를 출력한다. 이에 따라 디코더(140)는 인가되는 패킷데이타가 CPCS-PDU 전송부(150)를 통해 ATM-SDU 전송부(170)를 통해 물리계층으로 전송되도록 CPCS-PDU 전송부(150)와 ATM-SDU 전송부(170)의 동작을 제어한다. 이 때 CPCS-PDU 전송부(150)로부터 출력되는 패킷데이타는 CRC계산부(160)로도 전송되어 CRC계산이 이루어지도록 한다.
이와 같은 패이로드구간에 대한 처리시, 현재 결정된 셀형태가 3번째 형태인 상태(Cellcase=3)에서 카운터(120)의 카운트결과값이 '0'에 도달한 것으로 인식되면, 상태머신(130)은 제 217 단계에서 제 212 단계로 진행되어 바로 패드정보가 실려 전송되도록 제어한다. 그러나 만약 현재 결정된 셀형태가 1번째 형태인 상태(Cellcase=1)에서 카운터(120)의 카운트결과값이 '0'에 도달한 것으로 인식되면, 제 217 단계에서 제 218 단계로 진행되어 더 이상의 CRC계산이 이루어지지 않도록 제어하고 ATM-SDU전송을 종료한다.
만약, 현재 결정된 셀형태가 5번째 형태인 상태(Cellcase=2, 5)에서 카운터(120)의 카운트결과값이 '0'에 도달한 것으로 인식되면, 제 217 단계에서 제 219 단계로 진행되어 바로 패드정보가 전송되도록 CPCS-PDU 전송부(150)와 ATM-SDU 전송부(170)의 동작을 제어하고, 패드정보 삽입이 완료되면, 제 220 단계를 통해 제 218 단계로 진행되어 상술한 바와 같이 더 이상 CRC계산이 이루어지지 않도록 제어하고 ATM-SDU 전송을 종료한다. 제 218 단계에서 CRC계산에 대한 중단처리가 이루어질 때에도 로컬메모리(미도시됨)에 저장된 해당 채널의 CRC 나머지정보가 CRC계산부(160)에서 계산된 값에 의해 갱신된다.
만약, 셀형태 결정부(110)로부터 전송되는 셀형태 결정정보가 2번째 형태인 상태(Cellcase=2)에서 카운터(120)의 카운트결과값이 '0'에 도달한 것으로 인식되면, 제 217 단계에서 제 214 단계로 진행되어 상술한 바와 같이 해당되는 총길이정보 및 CRC정보가 삽입되도록 처리한다.
이상에서 설명한 바와 같이 본 발명은 AAL계층처리되어 전송되는 다중채널의 패킷데이타에 대한 ATM-SDU생성에 필요한 구성정보를 그때 그때 삽입하는 하드웨어구조로 ATM계층처리장치를 구현함으로써, 채널별 헤더분석 및 생성된 ATM-SDU에 헤더를 부가하기 위한 하드웨어를 구비할 필요가 없어 기존의 ATM계층처리장치에 비해 하드웨어를 간소화시켰을 뿐아니라 셀구성정보가 삽입되어야 하는 구간에 해당되는 정보를 바로 전송할 수 있어 실시간적으로 ATM-SDU를 생성할 수 있는 잇점이 있다.

Claims (2)

  1. 각 채널별 패킷데이타에 대한 헤더정보, 순환여유검사(CRC) 나머지 정보 및 길이정보들을 로컬메모리에 저장하고, 비동기식 전송모드로 호스트로부터 읽은 패킷데이타를 물리계층으로 전송하는 시스템에 구비되는 ATM계층처리장치에 있어서,
    상기 로컬메모리로부터 독출한 해당 채널의 상기 헤더정보를 저장하는 제 1 레지스터;
    상기 로컬메모리로부터 독출한 해당 채널의 상기 순환여유검사(CRC) 나머지 정보를 저장하는 제 2 레지스터;
    상기 로컬메모리로부터 독출한 해당 채널의 총길이, 현재 셀의 길이 및 마지막 셀여부를 나타내는 M비트정보를 저장하는 제 3 레지스터;
    상기 제 3 레지스터로부터 전송되는 현재 셀의 길이정보를 이용하여 전송될 비동기식 전송모드-서비스 데이터 유니트(ATM-SDU)의 셀형태를 결정하는 셀형태 결정부;
    상기 셀형태 결정부로부터 전송되는 상기 현재 셀의 길이정보를 기반으로 패이로드(Payload)가 전송될 구간을 카운트하는 카운터;
    ATM적응계층처리되어 전송되는 패킷데이타, 상기 제 3 레지스터로부터 전송되는 해당 채널의 총길이정보 및 패드(PAD)정보를 선택적으로 전송하는 CPCS-PDU 전송부;
    상기 제 2 레지스터로부터 전송되는 해당 채널의 순환여유검사 나머지정보를 기반으로 상기 CPCS-PDU 전송부로부터 전송되는 데이터에 대한 순환여유검사를 계산하는 순환여유검사 계산부;
    상기 제 1 레지스터로부터 전송되는 헤더, CPCS-PDU 전송부로부터 전송되는 데이터 및 상기 순환여유검사 계산부로부터 전송되는 정보를 선택적으로 전송하여 해당되는 비동기식 전송모드-서비스 데이터 유니트를 출력하는 ATM-SDU 전송부;
    상기 제 3 레지스터로부터 전송되는 상기 M비트와, 상기 셀형태 결정부로부터 전송되는 셀형태결정정보, 상기 카운터의 카운트결과값 및 상기 물리계층과의 동기를 고려하여 상기 CPCS-PDU 전송부 및 ATM-SDU 전송부의 선택동작을 제어하고, 상기 순환여유검사의 동작을 제어하는 상태머신;
    상기 상태머신으로 부터 출력되는 제어신호를 디코딩하고, 상기 선택동작 제어신호에 대한 디코딩결과를 상기 CPCS-PDU 전송부와 상기 ATM-PDU 전송부중 대응되는 전송부로 제공하는 디코더를 포함하는 것을 특징으로 하는 비동기식 전송모드계층처리장치.
  2. 제 1 항에 있어서,
    상기 상태머신은 상기 호스트로부터 전송되는 셀구성정보 삽입여부를 알리는 특정(Rcell) 비트정보가 구성정보 삽입이 불필요한 상태로 전송되면, 53바이트에 해당되는 패킷데이타가 CPCS-PDU 전송부 및 ATM-SDU 전송부를 통해 그대로 전송될 수 있도록 상기 CPCS-PDU 전송부 및 ATM-SDU 전송부의 동작을 제어하는 것을 특징으로 하는 비동기식 전송모드 계층처리장치.
KR1019980002974A 1998-02-03 1998-02-03 비동기식전송모드 계층처리장치 KR100260901B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980002974A KR100260901B1 (ko) 1998-02-03 1998-02-03 비동기식전송모드 계층처리장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980002974A KR100260901B1 (ko) 1998-02-03 1998-02-03 비동기식전송모드 계층처리장치

Publications (2)

Publication Number Publication Date
KR19990069009A KR19990069009A (ko) 1999-09-06
KR100260901B1 true KR100260901B1 (ko) 2000-07-01

Family

ID=19532420

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980002974A KR100260901B1 (ko) 1998-02-03 1998-02-03 비동기식전송모드 계층처리장치

Country Status (1)

Country Link
KR (1) KR100260901B1 (ko)

Also Published As

Publication number Publication date
KR19990069009A (ko) 1999-09-06

Similar Documents

Publication Publication Date Title
US5257311A (en) System for monitoring ATM cross-connecting apparatus by inside-apparatus monitoring cell
US5898689A (en) Packet network interface
US5537428A (en) Arrangement for bit error monitoring in switching equipment
US6633961B2 (en) Buffer apparatus with data insertion control function, insertion data controlling method, and data insertion apparatus with data insertion control function
KR100260901B1 (ko) 비동기식전송모드 계층처리장치
EP0759683A2 (en) Network emulator in asynchronous transfer mode
JPH1098483A (ja) Atm交換機とそのipcセル伝送方法
JPH08214011A (ja) Atm型のフローにセルを挿入する方法及びその実施装置
JPH08242238A (ja) 通信制御装置及びその制御方法
US6275504B1 (en) Direct memory read and cell transmission apparatus for ATM cell segmentation system
KR950012323B1 (ko) 광대역 종합 정보 통신망에서의 헤더 데이타 제어장치
KR100231460B1 (ko) Atm 계층처리부의 패드삽입 장치
KR100254584B1 (ko) 에이티엠 셀 모니터 회로
US6674723B1 (en) Apparatus and method of monitoring a queue state in an asynchronous transfer mode switch
KR100254579B1 (ko) 브이피-오에이엠 셀 발생장치
JPH11298488A (ja) パケット伝送方法及び装置、並びにネットワーク
KR19990061352A (ko) 비동기식 전송모드계층처리시 셀구성방법 및 장치
KR100216774B1 (ko) Atm 시스템 테스트 장치
US6646992B1 (en) Communication control method and equipment for implementing the same
KR100415511B1 (ko) 에이티엠 셀 송수신 장치 및 그 방법
JP2944653B1 (ja) Atm−lan・phy回路のhec検査方法及びそのシステム
KR100259857B1 (ko) 비동기 전송 모드 시스템에서의 특정 패킷 추출 장치 및 방법
JP2000101595A (ja) セル組み立て分解装置およびセル組み立て分解方法
KR0128871B1 (ko) 광대역 비동기 전송모드의 재시작 표시 메세지 생성방법
KR0161752B1 (ko) 비-엔티시스템의 에이티엠 계층 기능에서의 룩업 테이블관리장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040401

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee