KR100253219B1 - 디지탈 스틸 카메라의 영상 처리장치 - Google Patents

디지탈 스틸 카메라의 영상 처리장치 Download PDF

Info

Publication number
KR100253219B1
KR100253219B1 KR1019970069345A KR19970069345A KR100253219B1 KR 100253219 B1 KR100253219 B1 KR 100253219B1 KR 1019970069345 A KR1019970069345 A KR 1019970069345A KR 19970069345 A KR19970069345 A KR 19970069345A KR 100253219 B1 KR100253219 B1 KR 100253219B1
Authority
KR
South Korea
Prior art keywords
image data
port2
dram
port1
output
Prior art date
Application number
KR1019970069345A
Other languages
English (en)
Other versions
KR19990050266A (ko
Inventor
황원용
김준선
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019970069345A priority Critical patent/KR100253219B1/ko
Publication of KR19990050266A publication Critical patent/KR19990050266A/ko
Application granted granted Critical
Publication of KR100253219B1 publication Critical patent/KR100253219B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Devices (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 디지탈 스틸 카메라에서 동화상의 디스플레이 지원기술에 관한 것으로, 프러그레시브 씨씨디를 채택한 카메라에서 엘씨디나 모니터측으로 출력하는 동화상의 해상도를 640×480(30 frame/sec)로 보장하기 위하여, 프러그레시브 씨씨디를 통해 입력되는 영상데이터(CCD data)를 프레임 단위로 포트(port1),(port2)에 교번되게 출력하고, 다시 그 포트(port1),(port2)를 통해 교번되게 입력되는 영상데이터를 엔코딩하여 엘씨디나 모니터측으로 출력하는 카메라 디에스피(11)와; 상기 카메라 디에스피(11)의 포트(port1),(port2)를 통해 출력되는 영상데이터를 프레임 단위로 교번되게 저장하고 출력하는 제1디램(12A) 및 제2디램(12B)과; 상기 카메라 디에스피(11)에서 출력되는 프레임식별신호(FRID)를 기준으로 상기 제1디램(12A) 및 제2디램(12B)이 영상데이터의 리드/라이트 동작을 교번되게 수행하도록 제어신호(CS1),(CS2)를 출력하는 메모리 콘트롤러(13)를 포함하여 구성한 것이다.

Description

디지탈 스틸 카메라의 영상 처리장치
본 발명은 디지탈 스틸 카메라(Digital Still Camera)에서 동화상의 디스플레이 지원기술에 관한 것으로, 특히 카메라에서 직접 또는 외부의 모니터를 통해 동화상을 고해상도로 볼 수 있도록 동화상 처리장치를 설계한 디지탈 스틸 카메라의 영상 처리장치에 관한 것이다.
최근 개인용 컴퓨터(PC)에서의 화상 입력장치로서 디지탈 스틸 카메라가 많이 사용되고 있으며, 이 디지탈 스틸 카메라에는 촬상된 화상을 셋트 자체에서 확인할 수 있도록 컬러 엘씨디(LCD)가 설치되어 있다. 이 디지탈 스틸 카메라는 씨씨디(CCD)를 통해 화상을 입력받는데 이 씨씨디의 종류에 따라 별도의 외부 디램을 사용하지 않고도 동영상을 볼 수 있도록 되어 있는 것도 있고, 외부의 디램을 통해서만 동화상을 볼 수 있도록 되어 있는 것이 있다.
그런데, 상기에서 전자의 경우 35만 화소 씨씨디에서라도 동화상의 해상도는 화면을 기준으로 가로,세로의 화소수가 640×240인 것이 최대의 해상도이고, 후자의 경우 디램을 하나만 사용할 경우 320×480 정도가 동화상의 최대 해상도라고 할 수 있으며, 이 경우에도 단지 초당 15프레임 정도의 출력 처리능력만이 보장되므로 매끄러운 동화상을 제공할 수 없게 된다.
이와 같이 종래기술에 의한 디지탈 스틸 카메라에 있어서는, 별도의 외부 디램을 사용하지 않고도 동영상을 볼 수 있도록 되어 있는 시스템에 있어서는 35만 화소의 씨씨디를 채택하는 경우에도 최대 해상도가 640×240 정도이고, 외부의 디램을 통해서만 동화상을 볼 수 있도록 되어 있는 시스템에 있어서는 시스템 구성의 특성상 단지 하나의 디램을 하나만을 사용하게 되어 동화상의 최대 해상도가 320×480 정도이므로 두가지 경우 모두에 있어서 단지 초당 15프레임 정도의 출력 처리능력만이 보장되어 매끄러운 동화상을 제공할 수 없게 되는 결함이 있었다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 VGA급 프러그레시브 씨씨디를 이용하고, 카메라 디에스피(DSP: Digital Signal Processor)와 메모리 콘트롤러로 두 개의 디램을 적응적으로 제어하여 640×480 해상도의 동화상을 제공하는 디지탈 스틸 카메라의 영상 처리장치를 제공함에 있다.
도 1은 본 발명에 의한 디지탈 스틸 카메라의 영상 처리장치의 예시 블록도.
도 2의 (a),(b)는 도 1에서 프레임 영상신호 및 식별신호의 파형도.
도 3은 도 1에서 카메라 디에스피의 구현예를 보인 상세 블록도.
도 4는 도 1에서 메모리 콘트롤러에서 출력되는 각 제어신호의 설명도.
***도면의 주요 부분에 대한 부호의 설명***
11 : 카메라 디에스피 12A : 제1디램
12B : 제2디램 13 : 메모리 콘트롤러
도 1은 본 발명의 목적을 달성하기 위한 디지탈 스틸 카메라의 영상 처리장치의 일실시 예시 블록도로서 이에 도시한 바와 같이, 입력 영상데이터를 프레임 단위로 포트(port1),(port2)에 교번되게 출력하고, 다시 그 포트(port1),(port2)를 통해 교번되게 입력되는 영상데이터를 엔코딩하여 엘씨디측으로 출력하는 카메라 디에스피(11)와; 상기 카메라 디에스피(11)의 포트(port1),(port2)를 통해 출력되는 영상데이터를 프레임 단위로 교번되게 저장하고 출력하는 동작을 동시에 수행하는 제1디램(12A) 및 제2디램(12B)과; 상기 카메라 디에스피(11)에서 출력되는 프레임식별신호(FRID)를 기준으로 상기 제1디램(12A) 및 제2디램(12B)이 영상데이터의 리드/라이트 동작을 교번되게 동시에 수행하도록 제어신호(CS1),(CS2)를 출력하는 메모리 콘트롤러(13)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용을 첨부한 도 2 내지 도 4를 참조하여 상세히 설명하면 다음과 같다.
프러그레시브 씨씨디에서 출력되는 영상데이터(CCD data)가 공급되는 카메라 디에스피(11)에는 16bit의 입출력포트(port1),(port2)가 구비되어 있으며, 이 입출력포트(port1),(port2)는 영상데이터의 입출력이 양방향으로 진행되는 입출력포트로서 이들의 영상데이터 입출력 방향은 프레임 단위로 레벨이 "하이"에서 "로우"로 또는 그 반대로 전이(토글)되는 도 2의 (b)와 같은 프레임식별신호(FRID)에 의해 결정된다.
가로,세로의 화소수가 640×480인 하나의 화면분에 대한 프러그레시브 씨씨디의 영상데이터(CCD data)는 도 2의 (a)와 같은 프레임 영상신호(VGAVD)의 주기로 출력되고, 상기 프레임식별신호(FRID)의 레벨도 이 영상신호(VGAVD)의 주기로 전이된다.
따라서, 상기 프레임식별신호(FRID)가 "로우"일 때 카메라 디에스피(11)의 포트(port1)는 입력상태, 포트(port2)는 출력상태로 설정되며, 그 프레임식별신호(FRID)가 "하이"일때는 그 반대로 설정된다.
또한, 메모리 콘트롤러(13)에서 제1디램(12A) 및 제2디램(12B)측으로 출력되는 메모리 제어신호(CS1),(CS2)도 상기 프레임식별신호(FRID)에 의해 해당 모드로 설정되어 그 디램(12A),12B)의 영상데이터 리드/라이트 동작이 결정된다.
예로써, 상기 카메라 디에스피(11)에서 프레임식별신호(FRID)가 "하이"로 출력될 때, 그 디지탈 디에스피(11)의 포트(port1)를 통해 출력되는 16bit의 영상데이터는 메모리 콘트롤러(13)에서 출력되는 제어신호(CS1)에 의해 제1디램(12A)에 저장된다. 이와 동시에 그 메모리 콘트롤러(13)에서 출력되는 제어신호(CS2)에 의해 제2디램(12B)에서 출력되는 16bit의 영상데이터는 인터레이스 방식으로 짝수필드, 홀수필드가 구별되어 포트(port2)를 통해 카메라 디에스피(11)에 입력되고, 이렇게 입력되는 영상데이터가 그 카메라 디에스피(11)에 내장되어 있는 NTSC 엔코더에 의해 부호화 처리된 후 엘씨디나 모니터측으로 출력된다.
상기 프레임식별신호(FRID)가 "로우"로 출력될 때에는 상기와 반대로 카메라 디에스피(11)의 포트(port2)를 통해 출력되는 16bit의 영상데이터가 제2디램(12B)에 저장된다. 이와 동시에 그 프레임식별신호(FRID)가 "하이"일 때 제1디램(12A)에 저장되었던 영상데이터가 인터레이스 방식으로 짝수필드, 홀수필드가 구별되어 포트(port2)를 통해 카메라 디에스피(11)에 입력되고, 이렇게 입력되는 영상데이터가 그 카메라 디에스피(11)에 내장되어 있는 NTSC 엔코더에 의해 부호화 처리된 후 엘씨디나 모니터측으로 출력된다.
이와 같은 영상데이터 리드/라이트 과정은 상기 프레임식별신호(FRID)의 레벨이 전이될때마다 교번되게 반복적으로 진행된다.
한편, 도 3은 상기 도 1에서 카메라 디에스피(11)의 구현예를 보인 상세 블록도로서 이의 작용을 설명하면 다음과 같다.
프레임식별신호 발생기(31)는 상기 도 2의 (a)와 같은 프레임 영상신호(VGAVD)를 기준으로 도 2의 (b)와 같은 프레임식별신호(FRID)를 생성하여 상기 메모리 콘트롤러(13)측으로 출력하고, 포트상태 결정부(32)는 그 프레임식별신호(FRID)를 근거로 하여 포트(port1),(port2)의 모드를 영상데이터 입력모드나 출력모드로 결정하게 된다.
또한, 데이터 선택기(33)는 상기 포트(port1),(port2) 중에서 데이터 입력모드로 지정된 포트를 통해 공급되는 영상데이터를 선택하여 NTSC 엔코더(34)측으로 출력하고, 그 NTSC 엔코더(34)는 입력되는 영상데이터를 부호화 처리하여 엘씨디나 모니터측으로 출력하게 된다.
한편, 도 4는 상기 제1디램(12A)과 제2디램(12B)을 상기와 같이 리드/라이트모드로 교번되게 동작시키기 위하여 메모리 콘트롤러(13)내에 장착되는 제어신호 발생기(41)의 입출력관계를 보인 것이다.
즉, 상기 제어신호 발생기(41)는 상기 카메라 디에스피(11)로 부터 공급되는 프레임식별신호(FRID)를 기준으로 제어신호(CS1)에 해당되는 로우어드레스 스트로브신호(RAS1), 칼럼어드레스 스트로브신호(CAS1), 아웃인에이블신호(OE1), 라이트인에이블신호(WE1)를 생성하여 제1디램(12A)측으로 출력하고, 제어신호(CS2)에 해당되는 로우어드레스 스트로브신호(RAS2), 칼럼어드레스 스트로브신호(CAS2), 아웃인에이블신호(OE2), 라이트인에이블신호(WE2)를 생성하여 제2디램(12B)측으로 출력한다.
이상에서 상세히 설명한 바와 같이, 본 발명은 카메라 디에스피와 메모리 콘트롤러로 두 개의 디램을 적응적으로 제어하여 640×480 해상도의 동화상(30 frame/sec)을 제공할 수 있게 함으로써 프러그레시브 씨씨디를 채택한 디지탈 스틸 카메라에서 매끄러운 동화상의 화면을 제공할 수 있는 효과가 있다.

Claims (3)

  1. 프러그레시브 씨씨디를 통해 입력되는 영상데이터(CCD data)를 프레임 단위로 포트(port1),(port2)에 교번되게 출력하고, 다시 그 포트(port1),(port2)를 통해 교번되게 입력되는 영상데이터를 엔코딩하여 엘씨디나 모니터측으로 출력하는 카메라 디에스피(11)와; 상기 카메라 디에스피(11)의 포트(port1),(port2)를 통해 출력되는 영상데이터를 프레임 단위로 교번되게 저장하고 출력하는 제1디램(12A) 및 제2디램(12B)과; 상기 카메라 디에스피(11)에서 출력되는 프레임식별신호(FRID)를 기준으로 상기 제1디램(12A) 및 제2디램(12B)이 영상데이터의 리드/라이트 동작을 교번되게 수행하도록 제어신호(CS1),(CS2)를 출력하는 메모리 콘트롤러(13)로 구성한 것을 특징으로 하는 디지탈 스틸 카메라의 영상 처리장치.
  2. 제1항에 있어서, 카메라 디에스피(11)는 프레임 영상신호(VGAVD)를 프레임식별신호(FRID)를 생성하는 프레임식별신호 발생기(31)와; 상기 프레임식별신호(FRID)의 로직값에 따라 포트(port1),(port2)의 모드를 영상데이터 입력모드나 출력모드로 결정하는 포트상태 결정부(32)와; 상기 포트(port1),(port2) 중에서 데이터 입력모드로 지정된 포트를 통해 공급되는 영상데이터를 선택하여 NTSC 엔코더(34)측으로 출력하는 데이터 선택기(33)와; 상기 데이터 선택기(33)로 부터 입력되는 영상데이터를 부호화 처리하여 엘씨디나 모니터측으로 출력하는 NTSC 엔코더(34)로 구성된 것을 특징으로 하는 디지탈 스틸 카메라의 영상 처리장치.
  3. 제1항에 있어서, 메모리 콘트롤러(13)에서 제1디램(12A) 및 제2디램(12B)측으로 각기 출력되는 제어신호(CS1),(CS2)는 로우어드레스 스트로브신호(RAS), 칼럼어드레스 스트로브신호(CAS), 아웃인에이블신호(OE), 라이트인에이블신호(WE) 임을 특징으로 하는 디지탈 스틸 카메라의 영상 처리장치.
KR1019970069345A 1997-12-16 1997-12-16 디지탈 스틸 카메라의 영상 처리장치 KR100253219B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970069345A KR100253219B1 (ko) 1997-12-16 1997-12-16 디지탈 스틸 카메라의 영상 처리장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970069345A KR100253219B1 (ko) 1997-12-16 1997-12-16 디지탈 스틸 카메라의 영상 처리장치

Publications (2)

Publication Number Publication Date
KR19990050266A KR19990050266A (ko) 1999-07-05
KR100253219B1 true KR100253219B1 (ko) 2000-04-15

Family

ID=19527489

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970069345A KR100253219B1 (ko) 1997-12-16 1997-12-16 디지탈 스틸 카메라의 영상 처리장치

Country Status (1)

Country Link
KR (1) KR100253219B1 (ko)

Also Published As

Publication number Publication date
KR19990050266A (ko) 1999-07-05

Similar Documents

Publication Publication Date Title
US6970206B1 (en) Method for deinterlacing interlaced video by a graphics processor
EP0592120B1 (en) Image processing system
KR100482493B1 (ko) 화상 출력 장치 및 화상 출력 제어 방법
KR960016584A (ko) 화상 디코딩 장치
JPS63109670A (ja) 画像変換メモリ装置
JPH02238491A (ja) ディスプレイ装置とその操作方法および画像蓄積方法
JP2007047476A (ja) 液晶表示装置および液晶表示装置の駆動方法
KR19990060797A (ko) 복호화된 이미지 데이타의 메모리 할당방법과 그장치
KR100253219B1 (ko) 디지탈 스틸 카메라의 영상 처리장치
US20030222882A1 (en) Method and apparatus for fetching pixel data from memory
US7034887B2 (en) Method and apparatus for flicker filtering interlaced display data
EP1353510A2 (en) Image processing apparatus and image processing method
JP4489760B2 (ja) 3dビデオ信号を生成する装置
KR100377984B1 (ko) 화상통신에 사용되는 미러 기능 장치
TWI354973B (ko)
KR100253220B1 (ko) 디지탈 스틸 카메라의 메모리 제어장치
CA2103394A1 (en) Apparatus for video signal processing
JP2002312233A (ja) 信号処理装置
US5946036A (en) Image decoding using read/write memory control based on display region setting
JP2005070678A (ja) 画像信号処理回路及び携帯端末装置
KR200180850Y1 (ko) 실시간 입출력이 가능한 메모리장치
JPH0580729A (ja) 表示制御装置
JP3237556B2 (ja) 映像処理装置
KR0141303B1 (ko) 동영상 복호화기의 정지영상 선택장치
KR100654834B1 (ko) 호스트 디바이스, 디스플레이 디바이스 및 디스플레이시스템

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061220

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee