KR100251225B1 - 콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법 - Google Patents

콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법 Download PDF

Info

Publication number
KR100251225B1
KR100251225B1 KR1019970051426A KR19970051426A KR100251225B1 KR 100251225 B1 KR100251225 B1 KR 100251225B1 KR 1019970051426 A KR1019970051426 A KR 1019970051426A KR 19970051426 A KR19970051426 A KR 19970051426A KR 100251225 B1 KR100251225 B1 KR 100251225B1
Authority
KR
South Korea
Prior art keywords
contact
contact opening
thin film
film
formation
Prior art date
Application number
KR1019970051426A
Other languages
English (en)
Other versions
KR19990030935A (ko
Inventor
안경호
이수철
송오성
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970051426A priority Critical patent/KR100251225B1/ko
Priority to JP10144143A priority patent/JPH11121622A/ja
Publication of KR19990030935A publication Critical patent/KR19990030935A/ko
Application granted granted Critical
Publication of KR100251225B1 publication Critical patent/KR100251225B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Chemical & Material Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

반도체 소자의 콘택형성 공정에서, 콘택저항을 낮추기 위하여 부도체 박막의 생성을 방지하거나 생성된 부도체 박막을 제거하는 개선된 방법이 개시된다. 서로 다른 도전층들간을 전기적으로 서로 연결하기 위해 층간 절연막을 통하여 콘택을 형성시 생성 가능한 부도체 박막은 콘택 개구의 형성직후에 비교적 높은 고주파로써 프리크리닝을 하거나 열적 분해를 함으로써 제거되며, 상기 콘택개구에 충진될 내열금속물질을 도포하기 직전에 반응 방지막을 개구상면에 도포하거나 상기 내열금속물질의 도포시 사용 가스량의 혼합비를 설정된 비율로 유지시킴으로써 생성이 방지된다.

Description

콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법
본 발명은 고집적 반도체 소자의 제조시 서로 다른 도전층들간을 전기적으로 서로 연결하기 위한 상호연결 방법에 관한 것으로, 특히 콘택 저항을 저감시킬 수 있는 콘택형성 방법에 관한 것이다.
일찌기 트랜지스터 소자들을 집적하는 기술이 본 분야에 소개된 이래로, 반도체 집적회로는 웨이퍼 프로세스기술의 진보에 따라 비약적으로 고집적 되어져 왔다. 마침내, VLSI시대를 거쳐 64비트 MPU 또는 수백메가 내지 수기가 비트급 저장용량의 DRAM을 등장시키고 있는 초고집적 집적회로(ULSI)시대가 도래되었다. 이에 따라 소자를 구성하는 서로 다른 도전층들간을 전기적으로 서로 연결하기 위한 상호연결기술도 더욱 어려워 지고 있다.
동일 웨이퍼상에 모오스 트랜지스터 소자들을 형성한 후에, 소자제조의 마지막 단계로서 콘택형성공정이 서로 다른 도전층들간의 전기적인 연결을 위해서 통상적으로 수행된다. 보다 고집적,고밀도화된 논리 디바이스등의 제조시에 다층배선의 필요상 약 0.4미크론 미터이하의 직경을 가지는 미세콘택이 채용된다. 그러한 경우에, 콘택은 층간절연막을 개재하여 통상 실리사이드층과 내열성 금속층간에 이루어진다. 그런데, 콘택의 형성을 위한 제조공정에 기인하여 콘택부분의 저항이 예측되는 값 이상으로 증가되는 문제가 있다. 따라서, 콘택특성을 양호하게 하기 위해 콘택저항을 줄이는 콘택형성 방법이 본 분야에서 절실히 요구된다.
따라서, 본 발명의 목적은 콘택 저항을 감소시킬 수 있는 콘택제조 방법을 제공함에 있다.
본 발명의 다른 목적은 부도체 박막의 개재없이 저저항의 콘택을 형성할 수 있는 반도체 소자의 콘택형성 방법을 제공함에 있다.
본 발명의 또 다른 목적은 실리사이드층과 내열성 금속층간의 콘택특성을 양호하게 할 수 있는 고집적 반도체 소자의 콘택형성 방법을 제공함에 있다.
도 1 내지 도 3은 본 발명의 일 실시예에 따른 반도체 소자의 콘택 형성을 위한 공정순서를 보여주는 단면도들.
상기의 목적들을 달성하기 위한 본 발명에 따른 콘택형성 방법은, 콘택을 형성시 생성 가능한 부도체 박막을 제거하기 위해 콘택 개구의 형성직후에 비교적 높은 고주파로써 프리크리닝을 하거나 열적 분해를 하는 단계와, 생성 가능한 부도체 박막의 생성을 방지하기 위해 콘택개구에 충진될 내열금속물질을 도포하기 직전에 반응 방지막을 개구상면에 도포하거나 상기 내열금속물질의 도포시 사용 가스량의 혼합비를 설정된 비율로 유지시키는 단계를 가짐을 특징으로 한다.
상기한 방법에 따르면, 콘택 계면부에는 플루오르 화합물등과 같은 부도체 박막이 존재하지 않아 콘택특성은 양호하게 된다.
이하 본 발명에 따른 바람직한 실시예가 첨부된 도면을 참조하여 상세히 설명되어질 것이다. 첨부된 도면들내에서 서로 동일한 구성층은 다른 도면내에 있더라도 이해의 편의를 위해서 동일 내지 유사한 참조부호 또는 명칭으로 라벨링된다. 다음의 설명에서는 본 발명의 보다 철저한 이해를 제공하기 위해 특정한 상세들이 예를들어 한정되고 자세하게 설명된다. 그러나, 당해 기술분야에 통상의 지식을 가진 자들에게 있어서는 본 발명이 이러한 상세한 항목들이 없이도 상기한 설명에 의해서만 실시될 수 있을 것이다. 또한, 본 분야에 너무나 잘 알려진 반도체 소자의 제조공정의 기본적 순서 및 제조의 장비등은 본 발명의 요지를 흐리지 않게 하기 위해 상세히 설명되지 않는다.
먼저, 본 발명에 대한 이해를 더욱 철저히 하기 위해, 본 발명이 창작되기 까지의 과정을 간략히 설명한다. 반도체 논리 디바이스등의 제조분야에서 미세한 콘택형성을 위해 약 0.4미크론 미터이하의 직경을 가지는 콘택개구(또는 콘택 홀)가 티타늄 실리사이드층의 상부를 노출시키기 위해 층간 절연막에 형성된다. 상기 콘택 개구의 형성은 통상의 건식 식각공정으로써 달성된다. 상기 형성된 콘택 개구에 텡스텐등의 금속을 화학기상증착법(CVD)으로 충진하고 그 상부에 알루미늄 등의 금속을 도포함으로써 콘택의 제조는 완료된다. 그런데, 상기 티타늄 실리사이드층과 상기 텡스텐 금속층사이의 콘택저항이 예측되는 값 이상으로 증가되어 전기전도도가 양호하지 못한 현상이 발생되었다. 상기한 현상에 대한 원인을 규명하고자 본 발명자는 심혈을 기울였다. 그 결과로서, 티타늄 실리사이드층과 상기 텡스텐 금속층사이의 계면에 부도체 박막인 TiFx(여기서,x는 자연수)가 존재하는 것이 드디어 관찰되었다. 이는 전자사진 현미경으로써 본 발명자가 발견한 것이다. 바로 이러한 부도체 박막의 생성 때문에 콘택계면부의 저항이 예상외로 증가되었던 것이다. 따라서, 부도체 박막의 생성원인을 밝혀야할 필요성이 있었다. 결과로서, 콘택형성을 위해 건식 식각공정과 텡스텐(W) CVD공정에서 필수적으로 사용되는 가스 예를들면 CF4,CHF3, 또는 WF6의 플로오르(F)성분과 티타늄 실리사이드(TiSi2)의 Ti가 공정의 진행중에 서로 화학적으로 반응되어 TiFx를 생성함을 알게 되었다. 상기 플루오르 화합물 부도체 막은 수십 내지 수백 Å정도로 매우 얇기 때문에 쉽게 발견되기 어렵다. 또한, 그 생성원인도 규명하기에 힘들었다. 그러한 TiFx막은, 콘택 개구의 형성 후에 통상적으로 개구내의 불순물을 제거하기 위해 수행하는 에싱 또는 황산 스트립 공정에 의해서도 쉽게 제거되지 않는다. 그러기에 본 분야에서는 콘택저항이 높은 원인을 쉽게 규명하기 어려웠던 것이다. 그렇지만, 본 발명자는 다행히도 약 200Å의 부도체 박막을 TEM 전자현미경으로 발견하였으며, 마침내 생성원인을 알아낸 것이다.
이하에서는 부도체 박막의 생성을 방지하거나 생성된 부도체 박막을 제거하는 방법을 보다 쉽게 알 수 있도록 하기 위해, 모오스 트랜지스터의 경우를 예를들어 첨부도면을 참조하여 설명한다.
도 1을 참조하면, 반도체 기판 2상에 드레인 5와 소오스 4 영역을 가지며, 게이트 절연막 6을 통하여 폴리실리콘 재질의 게이트 10를 가지는 하나의 모오스 트랜지스터가 도시된다. 상기 게이트 10의 두께는 약 3000Å정도이다. 상기 게이트 10의 측벽에는 산화막 스페이서 8가 통상의 에치 백공정으로써 형성되며, 소자의 동작특성을 개선하기 위해 상기 게이트 10의 상부와 상기 드레인 5 및 소오스 4 영역의 상부에는 티타늄등의 내열금속 실리사이드 층 12이 형성된다. 엄격히 말해, 상기 게이트 10의 상부에 형성되는 층 12은 티타늄 폴리사이드 층이고, 드레인 5 및 소오스 4 영역의 상부에 형성되는 층 12은 티타늄 실리사이드 층이다. 상기한 도 1에 도시된 바와 같은 구조의 세부적인 제조공정은 본 분야에 통상적으로 널리 알려져 있다.
도 2를 참조하면, 콘택 개구 21를 형성하는 공정이 나타난다. 다수의 콘택 개구 21의 형성은, 상기 도 1의 구조상부에 더하여 층간 절연막으로서 산화막 14를 전체적으로 약 13500Å정도의 두께로 증착한 후, 사진식각공정을 수행하여 포토레지스트 층 19 하부의 노출된 산화막 14을 반응성 이온 식각(RIE)법등으로써 CHF3 가스 분위기에서 건식 식각함에 의해 달성된다. 따라서, 건식 이방성 식각에 의해 상기 내열금속 실리사이드 층 12의 일부 상부는 상기 콘택 개구 21를 통해 노출된다. 여기서, 상기 콘택 개구 21의 직경은 약 0.4미크론 미터이다. 상기 건식식각의 진행중에 상기 CHF3 가스와 실리사이드 층 12내의 티타늄이 반응하여 상기한 플루오르 화합물인 부도체 박막을 생성할 수 있으므로, 본 실시예에서는 비교적 높은 고주파로써 프리크리닝을 하거나 열적 분해를 하는 공정을 실시한다. 상기 프리크리닝 공정은 예컨대 AMEE(Applied Magnetic Enhenced Etcher)장비를 이용하여 고주파 파워를 약 300-400와트(W)정도로 유지시킨 상태로 수행된다. 상기 프리크리닝공정 수행에 의해 상기 부도체 박막은 식각된다. 또한, 프리크리닝 공정을 수행하지 못할 경우에는 상기 부도체 박막의 제거를 위해 열적분해 공정을 실시할 수 있다. 이 공정은 약 460도씨 내지 560도씨의 온도범위에서 행하는 디가스(degas)공정에 의해 달성된다. 상기 부도체 박막은 400도씨 이하에서 용융되는 막이므로 상기 디가스 공정을 실시할 경우에 기체상태로 휘발된다. 여기서, 상기 부도체 박막의 제거를 위해, 상기 프리크리닝 공정 또는 열적 분해공정을 선택적으로 진행할 수 있지만, 사안의 허용상 두 개의 공정을 연달아 실시하여도 무방함에 주목하여야 한다.
상기한 바와 같이 프리크리닝을 하거나 열적 분해를 하는 공정을 실시 한 후에도 이후의 금속도포공정에서 또 다시 부도체 박막이 콘택의 계면부에 생성될 수 있다. 이를 방지하기 위해, 도 3에서 보여지는 바와같이, 약 100-200Å의 티타늄 막 16과 약 400-700Å의 질화티타늄 막 18이 차례로 증착된다. 여기서, 상기 막들의 증착 공정은 상기 콘택개구 21내에 충진될 내열금속물질 예컨대 텡스텐을 CVD로 도포하기 직전에 수행된다. 상기 질화 티타늄 막 18은 플루오르 이온이 하부의 실리사이드 막 12으로 침투되지 못하게 하는 반응 방지막 역할을 한다. 상기 막 18의 형성후에 비로서 텡스텐 금속을 SiH4와 WF6의 혼합가스분위기에서 CVD공법으로 데포지션한다. 결과로서, 텡스텐 콘택 플러그 20가 상기 콘택 개구 21내에 충진된다. 여기서, 상기 반응 방지막 18에 의해 부도체 박막의 생성이 방지된다. 또한, 상기 혼합 가스의 양은 SiH4을 1로 할 경우에 상기 WF6를 8정도로 하여 약 1:8정도로 유지시켜주는 것이 좋다. 이 또한 상기 부도체 박막의 생성을 방지하기 위해서이다.
상기 콘택 플러그 20를 형성한 후, 배선용 금속 예컨대 알루미늄을 증착하여 배선층 22를 형성하면 콘택의 제조공정은 완성된다.
상기한 바와 같이, 콘택제조시 콘택 계면부에는 플루오르 화합물 부도체 박막이 제거되거나 방지되어 존재하지 아니하므로 양호한 콘택 특성이 얻어진다.
상기한 본 발명은 도면을 중심으로 예를들어 설명되고 한정되었지만, 그 동일한 것은 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러가지 변화와 변형이 가능함이 본 분야의 숙련된 자에게 있어 명백할 것이다. 예컨대 상기 실리사이드 층이 티타늄 실리사이드로 형성되었지만, 몰리브덴, 탄탈늄, 텡스텐 등의 또 다른 내열금속으로 사용할 수 있다.
상술한 바와 같이 본 발명에 따르면, 콘택저항을 저감하여 반도체 소자의 동작 신뢰성을 개선하는 효과가 있다.

Claims (10)

  1. 반도체 소자의 콘택형성 방법에 있어서:
    콘택을 형성시 생성 가능한 부도체 박막을 제거하기 위해 콘택 개구의 형성직후에 비교적 높은 고주파로써 프리크리닝을 하는 단계와, 생성 가능한 부도체 박막의 생성을 방지하기 위해 상기 콘택개구에 충진될 내열금속물질을 도포하기 직전에 반응 방지막을 상기 콘택개구의 상면에 먼저 도포 하는 단계를 가짐을 특징으로 하는 방법.
  2. 제1항에 있어서, 상기 프리크리닝은 식각장비의 고주파 파워를 약 300와트정도로 유지시킨 상태로 수행함을 특징으로 하는 방법.
  3. 제1항에 있어서, 상기 반응 방지막은 질화티타늄 막임을 특징으로 하는 방법.
  4. 제1항에 있어서, 상기 내열금속물질은 텡스텐임을 특징으로 하는 방법.
  5. 모오스 트랜지스터 소자의 콘택형성 방법에 있어서:
    상기 트랜지스터의 게이트상부와 드레인 및 소오스 영역의 상부에 형성된 실리사이드 층의 일부에 콘택 개구를 형성하기 위해 상기 실리사이드 층을 덮고 있는 층간절연막의 일부를 이방성 식각하는 단계와,
    상기 콘택 개구내에 생성가능한 플루오르 계열의 부도체 박막을 제거하기 위해 비교적 높은 고주파로써 프리크리닝을 하는 단계와,
    상기 콘택 개구의 상면에 반응 방지막을 도포하는 단계와,
    상기 콘택개구에 내열금속물질을 화학기상증착법으로 충진하는 단계를 가짐을 특징으로 하는 방법.
  6. 제5항에 있어서, 상기 프리크리닝은 식각장비의 고주파 파워를 약 320와트정도로 유지시킨 상태로 수행함을 특징으로 하는 방법.
  7. 제6항에 있어서, 상기 반응 방지막은 질화티타늄 막임을 특징으로 하는 방법.
  8. 제7항에 있어서, 상기 내열금속물질은 텡스텐임을 특징으로 하는 방법.
  9. 반도체 소자의 콘택형성 방법에 있어서, 콘택을 형성을 위한 건식식각공정중에 생성 가능한 금속실리사이드 층 상부의 부도체 박막을 제거하기 위해 콘택 개구의 형성직후에 비교적 높은 고주파로써 프리크리닝을 하거나 디가스공정으로 열적 분해를 하는 단계와, 생성 가능한 부도체 박막의 생성을 방지하기 위해 콘택개구에 충진될 내열금속물질을 도포하기 직전에 반응 방지막을 개구상면에 도포하고 상기 내열금속물질의 도포시 사용 가스량의 혼합비를 설정된 비율로 유지시키는 단계를 가짐을 특징으로 하는 방법.
  10. 제9항에 있어서, 상기 사용 가스량의 혼합비는 SiH4을 1로 할 경우에 상기 WF6를 8정도로 하는 것을 특징으로 하는 방법.
KR1019970051426A 1997-10-07 1997-10-07 콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법 KR100251225B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970051426A KR100251225B1 (ko) 1997-10-07 1997-10-07 콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법
JP10144143A JPH11121622A (ja) 1997-10-07 1998-05-26 半導体素子のコンタクト形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970051426A KR100251225B1 (ko) 1997-10-07 1997-10-07 콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법

Publications (2)

Publication Number Publication Date
KR19990030935A KR19990030935A (ko) 1999-05-06
KR100251225B1 true KR100251225B1 (ko) 2000-04-15

Family

ID=19522326

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970051426A KR100251225B1 (ko) 1997-10-07 1997-10-07 콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법

Country Status (2)

Country Link
JP (1) JPH11121622A (ko)
KR (1) KR100251225B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477817B1 (ko) * 1997-12-27 2005-07-04 주식회사 하이닉스반도체 반도체장치제조방법
KR101044384B1 (ko) 2004-03-18 2011-06-29 매그나칩 반도체 유한회사 반도체 소자의 레지스터 형성방법
US7518196B2 (en) 2005-02-23 2009-04-14 Intel Corporation Field effect transistor with narrow bandgap source and drain regions and method of fabrication
CN102376625B (zh) * 2010-08-11 2014-03-19 中国科学院微电子研究所 一种半导体器件及其制造方法
CN102376686B (zh) * 2010-08-11 2013-09-18 中国科学院微电子研究所 一种半导体器件及其制造方法

Also Published As

Publication number Publication date
JPH11121622A (ja) 1999-04-30
KR19990030935A (ko) 1999-05-06

Similar Documents

Publication Publication Date Title
US6180531B1 (en) Semiconductor manufacturing method
US5037777A (en) Method for forming a multi-layer semiconductor device using selective planarization
US6287964B1 (en) Method for forming a metallization layer of a semiconductor device
JP2006352124A (ja) 半導体デバイスおよびその構造体の製造方法
US6404058B1 (en) Semiconductor device having interconnection implemented by refractory metal nitride layer and refractory metal silicide layer and process of fabrication thereof
US20020094695A1 (en) Method of dry etching organic SOG film
KR20030027453A (ko) 비아 콘택 식각 후의 감광막 제거 및 건식 세정 방법
US6759324B1 (en) Method of forming a low resistance contact to underlying aluminum interconnect by depositing titanium in a via opening and reacting the titanium with the aluminum
KR100251225B1 (ko) 콘택저항을 감소시키기 위한 반도체 소자의 콘택형성 방법
US6881661B2 (en) Manufacturing method of semiconductor device
US6194326B1 (en) Low temperature rinse of etching agents
US6413438B1 (en) Method of forming via hole by dry etching
US7172965B2 (en) Method for manufacturing semiconductor device
US6380073B1 (en) Method for forming metal interconnection structure without corner faceted
US6417090B1 (en) Damascene arrangement for metal interconnection using low k dielectric constant materials for etch stop layer
US20030186529A1 (en) Method of manufacturing semiconductor device having opening
US6136694A (en) Method for forming via hole
JP2005005697A (ja) 半導体装置の製造方法
TW202145482A (zh) 電路
JP2000164569A (ja) 半導体装置の製造方法
US8076235B2 (en) Semiconductor device and fabrication method thereof
US20040058519A1 (en) Method for forming bit line contact
US11626289B2 (en) Semiconductor structure and method for forming the same
KR100321141B1 (ko) 반도체장치의제조방법
KR100321733B1 (ko) 금속 비트라인 산화방지용 질화막을 적용한 반도체 소자제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091214

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee